CN1046838C - 具有适于和多个电路板连接的底板的一种机件 - Google Patents

具有适于和多个电路板连接的底板的一种机件 Download PDF

Info

Publication number
CN1046838C
CN1046838C CN94194019A CN94194019A CN1046838C CN 1046838 C CN1046838 C CN 1046838C CN 94194019 A CN94194019 A CN 94194019A CN 94194019 A CN94194019 A CN 94194019A CN 1046838 C CN1046838 C CN 1046838C
Authority
CN
China
Prior art keywords
connector
district
base plate
bus
connector district
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN94194019A
Other languages
English (en)
Other versions
CN1134218A (zh
Inventor
S·T·弗雷德堡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Telefonaktiebolaget LM Ericsson AB
Original Assignee
Telefonaktiebolaget LM Ericsson AB
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Telefonaktiebolaget LM Ericsson AB filed Critical Telefonaktiebolaget LM Ericsson AB
Publication of CN1134218A publication Critical patent/CN1134218A/zh
Application granted granted Critical
Publication of CN1046838C publication Critical patent/CN1046838C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K7/00Constructional details common to different types of electric apparatus
    • H05K7/14Mounting supporting structure in casing or on frame or rack
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/409Mechanical coupling
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K7/00Constructional details common to different types of electric apparatus
    • H05K7/14Mounting supporting structure in casing or on frame or rack
    • H05K7/1438Back panels or connecting means therefor; Terminals; Coding means to avoid wrong insertion
    • H05K7/1459Circuit configuration, e.g. routing signals
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K7/00Constructional details common to different types of electric apparatus
    • H05K7/18Construction of rack or frame

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Coupling Device And Connection With Printed Circuit (AREA)
  • Combinations Of Printed Boards (AREA)
  • Mounting Of Printed Circuit Boards And The Like (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

一种机件(M),有和并排电路板(31、35)连接的底板(10),并包括相邻分隔的和底板连接的狭长接插件区(1-9),每区和各电路板边缘相应区(31a、31b、33a)作牢固且易分离的机电连接,第一(1、3、5)和第二选定区(2、4、6)分别与第一(A)和第二总线(B)电连接。接插件区分成预定的组(10a,10b,10c),每组分配底板一局部区域,相应组的第一区连在一起接第一总线。每组分配同数目的接插件区,每组的各第二区相互结合接第二总线,如需要依此类推。

Description

具有适于和多个电路板连接的底板的一种机件
技术领域
本发明涉及一种特别适用于电子设备的机件,其特点在于这种机件是这样构成的,它能使并置的多个电路板牢靠地固定在机件内而且能方便地从该机件内取出这些电路板,这种机件通常被称作一个机箱。
这种类型的机箱包括有一块底板,该底板上的凹槽内按预定的间隔安装有多行接插件区或接插件条,所说的凹槽设置在底板的下部和上部以便引导电路板接近和离开前述插件条,上述机箱还包括有两个端壁,其中,属于底板上接插件条的接插件可以和属于电路板上接插件条的接插件彼此相互插入或拔出。
上述底板是一块电路板,上面带有印刷线路,这里的线路一般沿若干个平面定位并且安排列成能和设置在属于底板的电接插件条上的各个电接插件作相互连接。
这种接插件条上的各个接插件可以通过底板或母板上的印刷电路连接于包括在另一个或其它若干个接插件条上的其它接插件,从而在这些接插件之间形成总线,因此,底板也可以称之为底板总线。
从这个意义上说,在数据信息的传输过程中可将上述总线称为数据总线,而在地址信息的传输过程中则称之为地址总线,等等。本发明包括所有类型的信号信息传输总线。
此外,以下的说明中所用到的“总线”一词是指在其上出现的所有信号信息均可适用于属于一块或多块电路板上的多个相同或不同的信号处理器及类似装置。
本文所述类型的机箱一般都是标准化的,具有相对于底板的特定宽度和高度以及供适当电路板使用的特定尺寸和深度,并且在相应电路板之间以及底板上相邻接插件条之间有特定的距离或间隔。
一般说来,要选择这样的机箱尺寸,它能够提供足够的空间以容纳所需数量的电路板并且在以后能够方便地实现扩充。
这样,上述机箱可以用来并列地放置所需的电路板,其中,每个电路板均可带有数据处理器,匹配电路,存储器以及其它类似线路,它们协调工作以执行一系列功能。
在某一应用中,将数据处理器和中央处理器放置在一块电路板上,将必需的存储器放置在另一电路板上,而输入口和输出口则放置在又一块电路板上,这样做是方便的。
除了这种放置方式以外,还允许机箱的底板包含一条或多条总线,这样可使一个电路板的功能和位于同一机箱内的电路板或位于其它机箱内的电路板的功能共同起作用。
本发明还涉及到形成这样一种类型的机箱,它包括标准尺寸的底板,该底板上安装有预定数量的相邻且相互间隔的狭长接插件区,这些接插件呈接插件条的形式,每个接插件条上都带有排成行和列的呈插头式接插件(或插座式接插件)形式的接插件,每个接插件条都适合于和呈接插件条形式的相应接插件区作牢固但易于分离的机械及电气接合,所说的相应接插件条均带有呈插座式接插件(或插头式接插件)形式的成排和成列的接插件,这些接插件与相应电路板的边缘部分相联并安装在该边缘部分上。
就这种机箱而言,周知可以使若干选定的第一接插件区中的一部分与第一总线作电连接,并且使若干选定的第二接插件区与第二总线作电连接。
背景技术的说明
就本技术的原理而言,已知有多种不同结构的机件和机箱,这些机件和机箱包括配备有上述类型的接插件区或接插件条的底板或母板。
这方面可以参考欧洲专利申请88111974.7,公开文件0,302,351号中所描述和说明的电子机件或机箱(见图1)。
在以下对上述周知先有技术所作的说明中,带括号的参考符号作为对前述专利出版物中相应部分的参考号而被包括进来,而包括在这一参考中的图则相当干本专利申请书中的图1。
上述欧洲专利文件中描述和说明的电子机件包括一个支承着多个印刷电路板的支座(底板),它包括多个其中可插入不同电路板(BG1、BG2)的接触位置或接插件区(SP1、SP2……SP16)。
带有底板接插件的接插件区至少分成两个组(B1、B2…B7;B10、B11、B12、B13、B14;B20、B21、B22;B30…B33)。
上述两组接插件区(B1、B2…B7;B10、B11、B12、B13、B14;B20、B21、B22;B30…B33)通过交叉连接线或总线(LP0、LP1、LP2、LP3)相互交叉地连接在一起。
带有相应接插件的相应接插件区(ST1、ST2、ST3)安装在相应电路板的一个边缘上,该边缘以与插入方向成直角的方式定位。当各电路板插入到它们相应的位置时,这些接插件与选定的接插件区及其底板的接插件作电连接,并由此形成了电路板和底板之间的电气连接。
底板上的接插件位置或接插件区(SP1、SP2…SP16)主要用于两个不同的电路板。排成两行的接插件中的第一接插件区(SP1)用于和带有两行接插件区(ST1、ST2)的第一电路板(BG1)相连接,第二接插件区(SP2)以及底板上的另几个接插件区则适于和带有一行接插件的(ST3)的第二电路板(BG2)相连接。
这样,第一电路板(BG1)包括两行接插件区(ST1和ST2),且适于和底板上的某些选定的接插件区(B1、B10;B2、B20;B3、B30)相连接,并由此与两个总线(LP0和LP1;LP0和LP2;LP0和LP3)相连。
第二电路板(BG2)仅包括一行接插件区(ST3),并因此而基本上仅适用于和底板上的某些接插件区(B11、B12;B21、B22)相连接,从而与一根总线(LP1、LP2)相连。
上述专利文件还公开了多种电路板与带有总线接头的底板接插件区之间的连接。为了能起作用,在使用包含带有接插件的单个连接区(ST3)的电路板(BG2)时,必须总是将该连接区(ST3)安装在底板上几个可能的连接区中的第一连接区上,而在使用具有两个带接插件的连接区(ST1、ST2)的第二电路板(BG1)时,就有必要把这两个连接区同时安装在第一和第二连接区中。
在考察本发明的特点时,可以确定在底板的局部区域上以分组的方式设置接插件区和与此相关的电路板位置。
在左边的局部区或(B1、B10-B14)中,第一接插件区(B1)连接于相邻局部区域(B2、B20-B22;B3、B30-B33)中相应的第一个接插件区(B2、B3)。
相应局部区域(B1;B10-B14)中的其余接插件区(B10-B14)连接在一起并与一个公共的总线(LP1)相连。
这样,按照从上述专利文件所知道的技术,平行底板的接插件区中的一个接插件区首先用于一个单一的总线(B1、LP0),而位于这个接插件区侧面的多个接插件区(Sp2、SP3、SP4、SP5)则与第二个单一的总线(LP1)相连。
此外,可以看出,在把底板分成上述的局部区域(SP1-SP5、SP6-SP8,SP9-SP12)时,每个第一接插件区(B1、B2、B3)均与相同的总线(LP0)相连,而在选定的局部区域内的其它接插件区(B10、B11、B12、B13、B14)则全部连接于分配给该局部区域的另一个总线(LP1)。
底板上两个相邻的接插件区(B1、B10)用于通过一个单独的电路板(BG1)而同时连接于第一总线(LP0)和第二总线(LP1)。
还可以看出,与底板相连的接插件区按三个局部区域(B1、B10-B14;B2、B20-B22;B3、B30-B33)分组,每一分组中均有不同数量的接插件区。
下列文件是作为本技术观点的其它实例:
EP-A-0,448,057
US-A-5,006,961
US-A-4,998,180
EP-A2-0,266,765
本发明的公开
技术问题
在考虑上述先有技术观点时,可以看出,在制造下述类型的机件或机箱时还存在着问题,这种机件或机箱能使标准化的电路板和/或特殊制造的电路板方便地与一根或多根总线相配合并且相连,而且还能对可与底板上接插件区相连的电路板位置作充分的选择。
另一个技术问题是实现在这样一种底板的制造中所提供的各种优点,这种底板的接插件区是分组的,因此,预定数量的接插件区构成了一个分组,并且选择接插件区的数量以形成多个分组,而且,每个分组均分配有相同数量的接插件区。
再一个技术问题在于实现以下要求:当按上述方式对接插件区进行分组时,各个相应分组中的第一接插件区应该连接在一起并应能连接于第一总线,而各个相应分组中的第二接插件区应该连接在一起并应能连接于第二总线,并且在必要时可依此类推。
这就要求有必需数量的总线连接,它们应在多个分组中对称分布。
此外,还可以看出,又一个技术问题是实现简化,这种简化是在修整底板时实现的,因此,与一个或两个总线相配合的一个分组或多个分组能适应于预定功能的最低要求,并且,在底板内及其尺寸范围之内配备一个或多个另外的分组从而以单独的功能和/或冗余的功能的形式扩充所说的功能。
在这方面,一个技术问题在于实现如下的优点,这些优点涉及到按下列方式确定接插件区在各局部区域内的位置以及属于底板的总线方向,即:使得每一分组中每个第一接插件区的一部分连接于第一总线,每一分组中每个第二接插件区连接于第二总线,且在有必要时可依此类推。
还可以看到,在实现如下情况时还存在技术问题,这就是:尽管理论上可以在每个分组内选定较大数量的接插件区,但是,在实际应用时,分组内的接插件区的数量应该限制在二到三个以内,因为这个数目一般能满足冗余性要求和类似的要求并且在底板的预定的尺寸范围内提供最大可能的分组数。
还有一个技术问题存在于能够实现实际上的简化,这种简化是在下列情况下实现的,即:将所使用的至少一部分电路板专门制造成能作为一个单元提供多个接插件区以及位于它们之间的分区,这种分区与分组内的接插件区的数量和分区相一致。
还可以看出,一个技术问题是实现灵活性,这种灵活性是通过下述方式实现的,即:在每个分组内包括两个接插件区,一个接插件区对应一个总线,由此可使每个分组内已使用的标准化电路板通过它的接插件区而连接于两个可用的相间隔的总线之一上,每个接插件区都带有专门结构的电路板,该电路板配置在两个平面并带有两个相邻的接插件区以便提供与总线相连的两种可能连接方式中的一种,从而例如得到一种冗余功能。
就上述类型的机件以及提供上述的灵活性而言,可以看出,还有一个技术问题在于实现将标准尺寸的机箱用作起点的重要意义,这种机箱带有标准尺寸的底板,此底板带有尺寸很准确的接插件区,这些接插件区按稍微超过接插件区宽度的距离相互间隔,并且,至少可以将连接于总线的标准电路板用于某些这种接插件区,另外,还能够实现把其它的接插件区安排在前面所说的标准化接插件区之间,这些其它的接插件区可以通过底板连接于一个(或更多)其它的总线上。
另外一个技术问题在于实现与真正增加机箱容量有关的优点,这种容量的增加可以在不需要增大机箱外部尺寸的情况下很方便地实现,它可以通过连接到另一总线而形成更高的使用率和更大的安全性,同时也考虑到这种机箱基本上适合于其底板,此底板与多个电路板相连接,每块电路板则用于和单独的总线相连。
还可以看出,还有一个技术问题是所要求的功能扩充能为错误解释功能和/或冗余功能和/或提高传输容量创造条件。
另一个技术问题是可以用相同的机箱尺寸因而用相同的底板尺寸、同时用更多的安装得更相互靠近的接插件区来实现所说的扩充。
另外的技术问题是使下述事实的重要意义及简洁性成为现实,即在仅用二个总线时把一系列首先选定的接插件区编以奇数号码,而把另外一系列选定的接插件区则编成偶数号码,所有的接插件区都如此顺序编号,然后把奇数接插件区连在一起并接到第一总线上,把偶数的接插件区则连在一起并接到第二总线上,这些成对的接插件区形成独立的分组。
在上述技术问题的基础上,应该认识到,在实现下述情况时也存在技术问题,即:把接插件区加倍的条件可以容易地通过和以“Futurebus+”(“未来总线+”)命令的标准化电路板一起售出的标准化机箱而得到满足。
还可以看出,一个技术问题是实现在以已知方式使用一块电路板时,通过按本发明把接插件区加以分类和分组所提供的灵活性,所说的电路板由设置在两个或多个平面上的板组成,上述平面带有相应的二个或多个与前述两块或多块板上的相邻的边缘相配合的接插件区,这些相应的接插件区适合于和底板上的接插件区相连接以便和相应的总线合作,并通过这种方式来实现下述情况:即当接插件区均匀相隔时,可以使这样一块电路板与一个分组内的所有接插件区相连接或者与相邻分组内的一个或多个接插件区相连。
发明目的和解决方案
本发明的目的在于提供一种特别适用于电子设备的机件,该机件能使并置的多个电路板牢靠地固定在其中,而且能方便地从其中取出。
本发明提供了一种能达到上述目的和解决上述一个或多个技术问题的方案并且把一种机件或机箱作为这种方案的起点,所说的机件或机箱则适合于和一系列电路板、最好是标准化的电路板协同工作,这些电路板以并列的关系放置并带有多个相互邻近又相互隔开的、细长而又狭窄的属于底板并具有必需的连接设备的接插件区,它们能适合于与相应的电路板上侧边部分和接插件区相关的接插件作牢固但又易于分离的机械和电气接插,其中,有多个选定的第一底板相关的接插件区在电气上连接于第一总线,而多个选定的第二接插件区则在电气上连接于第二总线,其中与底板相连的接插件区(1-9)分成预定数量的组,组内的第一接插件区相互连在一起并且可连接到第一总线。
按照本发明,每个分组都分配有同样数量的接插件区,每个分组内分配有连续的顺序号码的接插件区则通过总线的与其它分组内相应分配有连续顺序号的接插件区相联,从而,相应分组的每个第一接插件区联在一起并连接于第一总线,并且,相应分组内的各个第二接插件区也相互联在一起并接到第二总线上,而且,根据需要可依此类推。
按照所提出的属于本发明范围的实施例,每个分组内接插件区的数量为三或二。
在后一种情况下,选定的第一接插件区的号数可以给定为奇数,而选定的第二接插件区的号数可以给定为偶数,其中,一行中所有的底板接插件区被分配有连续的顺序,而且,成对的接插件区则分配在同一组内。
按照所提出的属于本发明概念的范围的实施例,若干个选定的第一接插件区通过它们的接插件而与总线相连,若干第二接插件区通过它们的接插件与第二总线相连,若干选定的第三接插件区通过它们的接插件与第三总线相连,其中,总线在底板上是分开的,以便为冗余功能、独立的功能或扩充的设施创造条件。
另外,在一个分组内的一系列选定的接插件区有预定的间隔或距离,在属于并位于相应的分组附近接插件区之间的距离最好等于上述的间隔或距离。
若干选定的第一接插件区最好以标准化的距离相间隔,从而提供可以容纳其它接插件区和其它电路板的空间。
这里还建议,电路板(以已知方式)是安排成二或三个平面的平板构成的,每一块平板都带有相应的接插件区和接插件,它们都安排在上述二或三块板的相邻边缘部分处,这些相应的接插件还适合于和属于底板并分配给一或二个分组的接插件区相连接。
优点
主要由本发明结构所提供的优点在于创造一些条件,由此,借助于对底板接插件区的特定分类和分组以及借助于接插件区之间通过总线的特定的组与组的相互连接,可以扩充和增加机件的电路板容量,而所说的机件则用于具有预定尺寸(其中包括底板尺寸)的机箱,在把底板上的所有接插件区分组且使每个分组内的接插件区分配有连续序号的同时,可以方便地把接插件区分组以便连接到不同的总线上,从而为交替地在二个或更多的总线上分开传输数据、或提供冗余功能、或扩充功能等创造条件。
按照本发明而构成的机件或机箱的主要特色优点如后附权利要求1中的特征条款所述。
对附图的简要说明
以下参照附图详细地说明按照本发明原理的机件或机箱的若干示范实施例,这些实施例在目前是最佳的并且配备有一个底板,该底板用于通过一系列接插件区而与若干电路板相接,附图中:
图1说明了与序言中所引用的欧洲专利申请的和先有机件相关的连接原理;
图2相应地说明了用于标准化底板并使用二个总线的本发明的连接原理;
图3说明了如图2所示具有相同或不同功能的若干电路板的连接原理,其中,可用于传输信号的总线的数量为2;
图4非常概略并以透视图的形式说明了本发明的应用,此应用中带有如图2和3所示的两个总线;以及
图5说明把总线数量扩充到3个并给出了对本发明概念的总体说明。
对目前的优选实施例的说明
图1是上述欧洲专利申请88111974.7的机件或机箱的概略示意图。部分以平视图(上部)和部分以俯视图(下部)的方式显示了机件M,该机件带有两块不同的电路板。
为了更好地理解这个已知机件的特点,请读者参阅本文件开头所给出的参考出版物,同时从整体上参阅上述的专利文件。
这样,图1说明了一种已知的机件或机箱M,它适合于在底板上通过接插件区以及与其相关的接插件而与并排放置的多块电路板相连接。
上述电路板在本项技术中是周知的,因而不作详组说明。在所示的情况下,底板分成多个局部区域,这些区域中的一个含有位置SP1-SP5,另一个含有位置SP6-SP8,再一个含有位置SP9-SP12,其中,分别位于各局部区域内的第一接插件区B1和B2连接于同一总线LP0,而在一个局部区域中的其余接插件区B10-B14则连接于第二单一的总线LP1。
图2显示了本发明的应用,此应用中带有一个标准化的底板即“Futurebus+”(“未来总线+”)底板,并附有另外的接插件区。
一个标准尺寸的底板包括接插件区1、3、5等等,其中,给定数量的接插件区包含在底板的给定尺寸之内,标准化的电路板的尺寸可使每块电路板均能够和一个接插件区相连接,而所说的电路板则紧挨在一起。
本发明的目标是增加接插件区的数量,因为,已经发现,总线A的接插件区之间的标准化距离能够容纳用于另一总线B的其它接插件区。
所有这些另外的接插件区2、4、6、8都共同连接于第二总线B。
由此可见,当按这种方式增添一个底板时,标准化的电路板可插入用于总线A的接插件区1、3、5等等或者插入用于总线B的接插件区2、4、6等等。
特殊结构的电路板可以通过接插件区1、2;2、3;等等而同时连接于两个总线A和B。
首先是标准化的电路板,但也可以是特殊制造的电路板,它们的每一块都适合于通过它们相应的接插件区和位于其中的接插件而与一系列可利用的、相互邻近又相互隔开的狭长接插件区中的一个相连,图2中参考标号1-9显示了这些接插件区中的某一部分。
每个狭长的接插件区中的接插件适合于和相应接插件区中的接插件作牢固的但又是易于分离的机械和电气的连接,而所说的相应接插件区中的接插件则与相应电路板的边缘部分相联。
通过使一个接插件区的接插件与相应的接插件区的接插件作机械连接(每个接插件座均与插头式接插件相连接),从而能以周知的方式实现上述连接。
从左往右看,每个接插件区都分配有一个序号1、3、5等等,这种划分对本发明特征的理解是重要的。
按照本发明,底板(参考标号10)的接插件区放置在一起并按分组排列,每个分组都分配有底板表面的一个局部区域。对于一个分组内的接插件区1、2给以连续的号码序列。
本发明的原理并不限定分组的数量或每一分组中接插件区的数量,但下面的实施例说明了一个组内有两个、另一组内有三个接插件区。
图2说明一个实施例,其中分组10a、10b、10c和10d内设置有成对的底板接插件区。
接插件区1和2对应于分组10a,接插件区3和4则对应于分组10b,并依此类推。
上述划分导致一个多余的接插件区9,它可以作为另一个电路板而接到总线A上。
在所说明的情形中,分组10a、10b、10c和10d是沿底板均匀分布的,在接插件区间有相等的间距,不过,把分组10a、10b、10c和10d沿底板不规则地隔开也是在本发明的可想象的范围之内的。也可以把分组10a与相邻的分组10b按大于局部区域中接插件区之间的距离分隔开。
不过,这后一种实施例有一个缺点,就是具有多个接插件区的电路板不能移动过一个接插件区的位置到达相邻的分组里,因而这块电路板只能和一个分组内的接插件区相连接。
本发明是基于在每个组内的接插件区的数量相同且以等距相隔开,因此,可以将所用的电路板放置在各个预定的分组内。
当使用配备有接插件区的标准尺寸的底板即标记为“Futurebus+”(“未来总线+”)并附有中间接插件区的底板时,本发明建议,第一选定的标准尺寸的接插件区标记为奇数1、3、5、7、9号码并且这些接插件区通过和它们相关的接插件(上部区域)与第一总线A相连接,而一系列第二选定的附加接插件区则标记为偶数2、4、6、8号码,并通过和它们相关的接插件(上部区域)而与第二总线B相连接。
在这方面应该注意,偶数和奇数接插件区的数量不同。
上述两个总线A和B或者可以指定为冗余功能(意思是说信号模式可以同时在两个总线上出现,但只有一个总线上的一种信号模式可用于相关的信号传输),或者可以适用于独立的功能。(这意味着不同的信号模式应出现在两个总线上并且这些总线上的两种信号模式样均可以用于不同的信号传输。)
如图2和3所示,将接插件区1、2、3、4、5和接插件区8和9分成子区,例如第一子区1′和第二子区1″,其中,子区1′包括可用于总线A的接插件,并且子区1″可用于其它的信息传输。
子区2′包括可用于总线B的接插件。
图2还说明了把另一个中间局部区域分配给接插件区6和7的可能性,其中,接插件区可以完全装以接插件,并且,中间局部区域6和7 应该能够与另一个总线(未示出)相连。
图3用来说明电路板31和32的使用,这些电路板由定位于两个平面内的板构成并带有相应的接插件区31a、31b,它们对应于上述两块板的相邻的边缘部分。每一块电路板都适合于和相邻的接插件区相连接,或者和接插件区1、2,或者和接插件区3、4等等相连接,其中一个电路板单元可以和总线A和B相连接或相反,即和接插件区2、3的连接可形成和总线B和A的连接。
电路板32是以同样方式构成的。
但是,电路板33和34则假定是具有单块板的标准电路板,因此,接插件区中所选定的位置将会对相应电路板是仅仅和总线A连接还是仅仅和总线B相连接起决定性作用。
可以假设,电路板31包括一个能同冗余总线A和B一道操作的线路结构,电路板32包括一个相应的线路结构,同时,电路板33或34构成了和单独的总线相连接的线路结构。
电路板31可以与接插件区1和2相连接,电路板32可以与接插件区3和4相连接,电路板33和34则可与接插件区5和8相连接。
图4说明了底板10,它除了标准化的接插件区1、3、5、7和9外还包括另外的接插件区2、4、6、8,图4还说明了如何实现与总线A和B的连接。
插入含有前部板35和接插件区33a的标准电路板33以便与接插件区9相连接。这种电路板33可以和每个选定的接插件区1-9相连接。
图4还说明了特殊构造的电路板31的使用方法。
电路板31由二块板31c和31d组成,每一块板都位于各自的平面内,这些板有位于两块板31c和31d相邻的边缘部分上的相应接插件区31a、31b。这两个相应的接插件区31a、31b适合于同时和上述接插件区之一以及一个相邻的接插件区相连接,例如和接插件区1和2相连,但也可以移到另外的接插件区2和3、3和4等等。
图5说明了可以将底板10分成每个组内有三个接插件区(1、2、3;4、5、6;7、8、9)的分组10a、10b和10c以及一个只有一个接插件区并与总线A相连的第10接插件区。
每个组内的接插件区标记为连续的顺序号10a1、10a2、10a3、10b1、10b2、10b3,依此类推。每一相应的分组内的第一个接插件区(10a1、10b1)连接于第一总线A,每一相应分组内的第二个接插件区(10a2、10b2)则连接于第二总线B,每一相应分组内的第三个接插件区(10a3、10b3)连接于第三总线C,如有需要则依此类推。
没有什么理由来阻止通过在每个组内10a、10b和10c分别把接插件区10a3和10b1,10b3和10c1分隔得比接插件区10a1、10a2、10a3;10b1、10b2、10b3之间的距离更大而使各局部区域在物理上有所标记和区别。
但是,这将带来前面说过的缺点。
应该认识到,未包括在一个完整的分组内的各个接插件区将不被看作具有组成员的资格。
还应该认识到,本发明并不局限于上面所说明和图示的示范性实施例,而是可以在后附权利要求所限定的发明思想的范围内进行修改。

Claims (7)

1.一种机件(M),它具有一个底板(10),此底板适合于和一系列电路板(31,35)相连接,这些电路板以并列的方式排列并包括一系列相互邻近且相互分隔的和底板相连的狭长接插件区(1-9),每一个接插件区都适合于和相应的电路板上的一个边缘部分相关的一个相应接插件区(31a、31b、33a)作牢固的但又易于分离的机械和电气的相互连接,其中,若干个第一选定的和底板相连的接插件区(1、3、5)在电气上连接于第一总线(A),而若干个第二选定的和底板相连的接插件区(2、4、6)则在电气上和第二总线(B)相连接;和底板相连的接插件区(1-9)被分成预定数量的分组(10a、10b、10c),每个分组都分配有底板的一个局部区域,并且,相应分组的第一接插件区(1、3、5)联在一起并连接于第一总线(A),上述机件的特征在于,为每个和底板相连的分组(10a、10b、10c)分配有相同数量的接插件区;而相应各组的各个第二接插件区(2、4、6)则相互联合并连接于第二总线(B),如有需要则依此类推。
2.按照权利要求1的机件,其特征在于,一个分组内的接插件区的数量为3。
3.按照权利要求1的机件,其特征在于,一个分组内的接插件区的数量为2,并且,第一接插件区被赋予了分配给所有接插件区的连续次序号中的奇数号(1、3、5),而第二接插件区则赋予偶数号(2、4、6)。
4.按照权利要求1-3中任一项的机件,其特征在于,所述总线(A、B)被指定有冗余功能或独立功能。
5.按照权利要求1的机件,其特征在于,一个分组内的若干选定的接插件区具有预定的距离:并且,各相应分组的相邻接插件区之间的距离也为上述的距离。
6.按照权利要求3的机件,其特征在于,若干个选定的第一接插件区(1、3、5)之间按标准距离相间隔,这个距离提供一个能够容纳一个接插件区(2)和一块电路板的间距(a)。
7.按照上述权利要求1或3中的任何一个的机件,其特征在于,电路板(31)是由二或三块板(31c,31d)组成的,每一块板都沿各自的侧向平面定位并有与所述板的相邻边缘部分相配合的相应接插件区(31a,31b);并且,这些相应接插件区适合于和安排成一组或二组的和底板相连的接插件区(1、2)相连接。
CN94194019A 1993-09-23 1994-09-01 具有适于和多个电路板连接的底板的一种机件 Expired - Fee Related CN1046838C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
SE9303105-2 1993-09-23
SE9303105A SE501791C2 (sv) 1993-09-23 1993-09-23 Anordning med ett bakplan anpassad för samverkan med ett antal kretskort

Publications (2)

Publication Number Publication Date
CN1134218A CN1134218A (zh) 1996-10-23
CN1046838C true CN1046838C (zh) 1999-11-24

Family

ID=20391191

Family Applications (1)

Application Number Title Priority Date Filing Date
CN94194019A Expired - Fee Related CN1046838C (zh) 1993-09-23 1994-09-01 具有适于和多个电路板连接的底板的一种机件

Country Status (9)

Country Link
US (1) US5547386A (zh)
EP (1) EP0720812B1 (zh)
KR (1) KR100303273B1 (zh)
CN (1) CN1046838C (zh)
AU (1) AU677104B2 (zh)
DE (1) DE69416146T2 (zh)
ES (1) ES2126150T3 (zh)
SE (1) SE501791C2 (zh)
WO (1) WO1995008912A1 (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5640606A (en) * 1995-02-15 1997-06-17 Sony Corporation Multifunction disk chassis having audio/video buses for exclusively transmitting audio/video material and plurality of edge connector pairs for connecting with plurality of hard disk drives
US5896473A (en) * 1996-06-26 1999-04-20 Rockwell International Corporation Re-configurable bus back-plane system
JP3700315B2 (ja) * 1997-03-11 2005-09-28 三菱電機株式会社 制御基板
US6241530B1 (en) 1997-12-17 2001-06-05 Honeywell Inc. Backplane assembly for printed circuit boards
US7307851B2 (en) 1998-12-31 2007-12-11 Honeywell International Inc. Modified IMA cabinet architecture
JP3621608B2 (ja) * 1999-07-28 2005-02-16 ケル株式会社 マザーボード
DE19950798A1 (de) * 1999-10-21 2001-03-29 Siemens Ag Life insertion einer Baugruppe auf redundante Busse
DE10052619C1 (de) * 2000-10-24 2002-03-28 Abb Patent Gmbh Modular aufgebautes System
KR100479508B1 (ko) * 2000-12-27 2005-03-25 엘지전자 주식회사 하나의 통신 포트를 이용한 다른 보드와 통신하기 위한통신 제어장치
US6795885B1 (en) * 2001-06-21 2004-09-21 Hewlett-Packard Development Company, L.P. Electronic device backplane interconnect method and apparatus
DE10259415A1 (de) * 2002-12-19 2004-07-08 Demag Ergotech Gmbh Technologie-Platine mit modularer SPS-Integration und Erweiterung
DE10331485A1 (de) * 2003-07-11 2005-02-10 Marconi Communications Gmbh Backplane mit verdrahteter Kupplung zwischen Steckplätzen
US7255569B1 (en) 2006-02-16 2007-08-14 Alcatel Lucent Connector system for mating multiple variant circuit cards with a fixed circuit board
US8203851B2 (en) * 2009-02-09 2012-06-19 Juniper Networks, Inc. Retention-extraction device for removable cards in a chassis
US20150045936A1 (en) * 2013-08-08 2015-02-12 General Electric Company System and method for modular controller assembly supporting redundant configurations

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4420793A (en) * 1980-09-29 1983-12-13 Asea Aktiebolag Electrical equipment
EP0302351A2 (de) * 1987-08-03 1989-02-08 Siemens Aktiengesellschaft Elektronisches Gerät

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4511950A (en) * 1983-06-27 1985-04-16 Northern Telecom Limited Backpanel assemblies
US4658333A (en) * 1985-11-08 1987-04-14 At&T Information Systems Inc. Variable length backplane bus
US5006961A (en) * 1988-04-25 1991-04-09 Catene Systems Corporation Segmented backplane for multiple microprocessing modules
US4998180A (en) * 1989-05-23 1991-03-05 Clearpoint Research Corporation Bus device with closely spaced double sided daughter board
US5122691A (en) * 1990-11-21 1992-06-16 Balu Balakrishnan Integrated backplane interconnection architecture
JPH05299858A (ja) * 1991-06-25 1993-11-12 Nec Corp 多数のプリント配線基板を含む電子装置の構造

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4420793A (en) * 1980-09-29 1983-12-13 Asea Aktiebolag Electrical equipment
EP0302351A2 (de) * 1987-08-03 1989-02-08 Siemens Aktiengesellschaft Elektronisches Gerät

Also Published As

Publication number Publication date
SE501791C2 (sv) 1995-05-15
ES2126150T3 (es) 1999-03-16
AU677104B2 (en) 1997-04-10
AU7792594A (en) 1995-04-10
US5547386A (en) 1996-08-20
KR960705475A (ko) 1996-10-09
EP0720812B1 (en) 1999-01-20
SE9303105L (sv) 1995-03-24
EP0720812A1 (en) 1996-07-10
DE69416146T2 (de) 1999-06-02
DE69416146D1 (de) 1999-03-04
KR100303273B1 (ko) 2001-11-30
WO1995008912A1 (en) 1995-03-30
SE9303105D0 (sv) 1993-09-23
CN1134218A (zh) 1996-10-23

Similar Documents

Publication Publication Date Title
CN1046838C (zh) 具有适于和多个电路板连接的底板的一种机件
US4575780A (en) Backpanel assemblies
EP0749600B1 (en) Modular architecture for high bandwidth computers
CN1248364C (zh) 连接板的接插件
US4532576A (en) Printed wiring board file and method of utilizing the same
CN1675804A (zh) 由单一引线框实现的多顺序接触件
US10251302B2 (en) Flexible chassis for installing electronic equipment in a rack
IL94099A (en) Connector structure in a radially parallel system
EP2865253B1 (en) Electronic interconnect method and apparatus
CN1262935C (zh) 计算机、辅助竖板卡和计算机系统
CN1340196A (zh) 内建高速汇流排端接器的高容量记忆体模组
CN1510986A (zh) 减少信号布线设备中的层数的技术
US5982634A (en) High speed switch package provides reduced path lengths for electrical paths through the package
CN101841734B (zh) 一种背板及背板通信系统
CN1534780A (zh) 记忆模块及具无柱塞信号线及分布电容性负荷之记忆装置
CN101052136A (zh) 一种背板及实现方法
JP2004319719A (ja) 部品実装方法及びシステム
CN1781163A (zh) 制造导线线束的方法和导线线束
CN218679499U (zh) 一种电路板、芯片组件及电子设备
JPH0785516B2 (ja) バツクパネル組立体
CN217588909U (zh) 灯板、led显示模组及led显示装置
CN1066605C (zh) 电路板的抽屉
JPH0622007B2 (ja) バスを2つ含む情報システムアーキテクチャ
EP2704530A2 (en) Modular multichannel connector system and method
CN2724336Y (zh) 一种双面插背板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
C19 Lapse of patent right due to non-payment of the annual fee
CF01 Termination of patent right due to non-payment of annual fee