CN104424892B - 电光器件 - Google Patents

电光器件 Download PDF

Info

Publication number
CN104424892B
CN104424892B CN201410438218.5A CN201410438218A CN104424892B CN 104424892 B CN104424892 B CN 104424892B CN 201410438218 A CN201410438218 A CN 201410438218A CN 104424892 B CN104424892 B CN 104424892B
Authority
CN
China
Prior art keywords
capacitor
voltage
driving transistor
grid
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410438218.5A
Other languages
English (en)
Other versions
CN104424892A (zh
Inventor
神田荣二
奥野武志
久米田诚之
河江大辅
石井良
古宫直明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN104424892A publication Critical patent/CN104424892A/zh
Application granted granted Critical
Publication of CN104424892B publication Critical patent/CN104424892B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/023Power management, e.g. power saving using energy recovery or conservation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

一种电光器件,包括:驱动晶体管、第一电容器、第二电容器和开关电路。所述驱动晶体管连接在电源和发光元件的电极之间。第一电容器连接在所述驱动晶体管的栅极和源极之间。第二电容器存储灰阶电压。开关电路选择性地把第一电容器和所述第二电容器连接到所述驱动晶体管的栅极。控制电路在第一电容器被所述开关电路连接到所述驱动晶体管的栅极时,把所述灰阶电压施加于第二电容器,并在第二电容器被所述开关电路连接到所述驱动晶体管的栅极时,把所述驱动晶体管的源极电压写至第一电容器。

Description

电光器件
相关申请的引用
于2013年8月29日提交的名为“电光器件”的No.2013-178371号日本专利申请通过引用被全部包含于此。
技术领域
这里描述的一个或更多个实施例涉及电光器件。
背景技术
已经开发了包括根据所供应电流的强度发光的有机发光二极管(organic light-emitting diode,OLED)的电光器件。在这种器件中,驱动晶体管接收和图像信号的灰阶数据对应的栅极电压。这些电压确定供应给对应OLED的电流量。通过控制供应给OLED的电流强度来调整OLED的亮度。OLED可以发射预定颜色的光。
场效应晶体管(FET)被用作每一像素的驱动晶体管。FET具有作为固有值的栅极电压(阈值电压Vth),电流从阈值电压开始在源极和漏极之间流动。电流和栅极电压与阈值电压Vth之间的差成比例(和这个差的平方成比例)。
驱动晶体管的阈值电压是不规则的。因此,即使在相同的灰阶电压被施加于驱动晶体管的栅极时,供应到各OLED的电流量也经常彼此不同。结果,从这些OLED发射的光的亮度将彼此不同。
发明内容
根据一个实施例,一种电光器件包括:驱动晶体管,连接在电源和发光元件的电极之间;第一电容器,连接在所述驱动晶体管的栅极和源极之间,所述驱动晶体管基于存储在第一电容器中的电压调整来自电源的电流,被调整的电流要被供应到所述发光元件;第二电容器,用于存储灰阶电压;开关电路,用于选择性地把所述第一电容器和所述第二电容器连接到所述驱动晶体管的所述栅极;和,控制电路,用于在所述第一电容器被所述开关电路连接到所述驱动晶体管的所述栅极时,把所述灰阶电压施加于所述第二电容器,并用于在所述第二电容器被所述开关电路连接到所述驱动晶体管的所述栅极时,把所述驱动晶体管的源极电压写至所述第一电容器。
所述开关电路可以包括:连接在所述第二电容器和所述驱动晶体管的所述栅极之间的第一开关晶体管;和,连接在所述第一电容器和所述驱动晶体管的所述栅极之间的第二开关晶体管。
所述器件可以包括连接在数据线和所述第二电容器的电极之间的第三开关晶体管,其中,所述数据线用于从所述控制电路接收所述灰阶电压,以及,所述第三开关晶体管用于在被所述控制电路导通时,把所述灰阶电压施加于所述第二电容器。
所述器件可以包括连接在信号线和所述第一电容器的毗邻所述驱动晶体管的所述栅极的电极之间的第四开关晶体管,所述信号线要被供应低于所述电源的电压的电压,以及,所述第四开关晶体管用于在被所述控制电路导通时,把所述驱动晶体管的所述源极电压写至所述第一电容器。
所述器件可以包括连接在所述驱动晶体管和所述发光元件之间的第五开关晶体管,其中,所述第五开关晶体管用于在被所述控制电路导通时,把所述第一电容器连接到所述驱动晶体管的所述栅极。
根据另一实施例,一种像素电路包括:驱动晶体管;用于存储第一电压的第一电容器;和,用于存储第二电压的第二电容器;其中,当所述第二电容器未连接到所述驱动晶体管的所述栅极时,所述第一电容器被选择性地耦接到所述驱动晶体管的栅极,以便存储所述第一电压,并且其中,当所述第一电容器未连接到所述驱动晶体管的所述栅极时,所述第二电容器被选择性地耦接到所述驱动晶体管的所述栅极以存储所述第二电压。所述第一电压可以基于所述驱动晶体管的栅极-源极电压,以及,所述第二电压可以基于数据电压。
所述第二电压可以通过连接到所述驱动晶体管的所述栅极的节点,被从所述第二电容器转移到所述第一电容器。所述第二电压可以在针对所述驱动晶体管的阈值电压校正被同时执行的时间期间,被转移到所述第一电容器。
当所述驱动晶体管用于基于存储在所述第一电容器中的所述第一电压控制发光器的电流时,所述第二电容器可以存储第三电压。所述第二电压可以是用于第一帧的数据电压,并且,所述第三电压可以是用于所述第一帧之后的第二帧的数据电压。
所述第一电容器可以连接在所述驱动晶体管的所述栅极和另一端子之间。所述第一电容器的第一端子可以耦接到所述驱动晶体管的源极,并且所述第一电容器的第二端子耦接到一节点,所述节点可以耦接到所述驱动晶体管的所述栅极,并且,所述节点可以耦接以接收初始化电压。
可以从承载数据电压和所述初始化电压的信号线接收所述初始化电压,并且,所述第二电压可以基于所述数据电压。所述第一电容器可以连接在所述驱动晶体管的所述栅极和供应参考电压的信号线之间。所述驱动晶体管可以连接在电源线和发光器之间,并且,所述第一和第二电容器可以独立于所述电源线地选择性连接到所述驱动晶体管的所述栅极。
根据另一实施例,一种装置包括:接口;和,控制器,用于产生第一信号和第二信号,第一信号用于在第二电容器未连接到驱动晶体管的栅极时选择性地把第一电容器连接到所述栅极,并且第二信号用于在第一电容器未连接到所述栅极时选择性地把第二电容器连接到所述驱动晶体管的栅极,并且其中,所述接口连接在所述控制器和包括所述驱动晶体管以及所述第一和第二电容器的像素电路之间。
第一电容器可以存储基于所述驱动晶体管的栅极-源极电压的第一电压,并且,所述第二电容器可以存储基于数据电压的第二电压。所述第一信号可以控制所述第一电容器和所述驱动晶体管的所述栅极之间的第一开关,并且,所述第二信号可以控制所述第二电容器和所述驱动晶体管的所述栅极之间的第二开关。在针对所述驱动晶体管的阈值电压校正被同时执行的时间期间,所述第一控制信号和所述第二控制信号可以具有控制电压从所述第二电容器转移到所述第一电容器的值。
附图说明
通过参考附图详细描述示范性实施例,本领域技术人员将清楚这些特征,在附图中:
图1示出了电光器件的实施例;
图2示出了像素电路的实施例;
图3示出了用于控制像素电路的信号的实施例;
图4示出了驱动电路在状态S1的操作;
图5示出了驱动电路在状态S2的操作;
图6示出了驱动电路在状态S3的操作;
图7示出了驱动电路在状态S4的操作;
图8示出了驱动电路在状态S5的操作;
图9示出了驱动电路在状态S6的操作;
图10示出了根据一个实施例的以三维显示器的帧序方式驱动的电光器件;
图11(a)和(b)示出了根据至少一个实施例的执行结果;
图12示出了图1中驱动电路的修改;
图13示出了像素电路的另一实施例;
图14示出了图13的像素电路的控制信号的例子;
图15示出了像素电路的另一实施例;
图16示出了图15的像素电路的控制信号的例子;
图17示出了像素电路的另一实施例;
图18示出了图17中的像素电路的控制信号的例子;
图19示出了在三维显示器中按帧序方式逐行驱动像素电路的相关技术方法;和
图20示出了在三维显示器中按帧序方式同时驱动像素电路的相关技术方法。
具体实施方式
此后将参考附图更全面地描述示范性实施例,但是,示范性实施例可被以不同形式具体实施,并且不应被理解为限于这里给出的实施例。相反,提供这些实施例以使本公开将会透彻和完整,并且将向本领域技术人员全面地传达示范性实施方案。
在附图中,为了图示清晰可能夸大层和区域的尺度。还将会理解,当一层或者元件被称为在另一层或衬底“上面”时,其可以直接在所述另一层或衬底上面,或者也可以存在居间的层。此外将会理解,当一层被称为在另一层“下面”时,其可以直接在下面,或者也可以存在居间的层。此外还将会理解,当一层被称为在两个层“之间”时,其可以是这两个层之间的唯一层,或者,也可以存在一个或更多个居间的层。相同的参考数字通篇指示相同的元件。
将会理解,当一元件或层被称为“连接到”、“耦接到”、“毗邻于”另一元件或者层或者在其“上面”时,其可以直接连接到、耦接到、毗邻于所述另一元件或者层,或者在其上面,或者,可以存在居间的元件或层。相反,当一元件被称为“直接连接到”、“直接耦接到”、“直接毗邻于”另一元件或者层或者“直接”在其“上面”时,不存在居间的元件或层。
图1示出了电光器件的第一实施例,并且图2示出了该电光器件中的像素电路的实施例。如图1中所示,电光器件包括像素电路1和控制电路2。
电光器件可以包括具有多个像素的显示面板。像素可被划分为组,每一组均包括预定数量(例如三个)的像素。组中的每一像素均包括OLED 10,OLED 10发射和分别被设置成表达要发射的完整颜色的灰阶值对应的多个颜色(例如红、绿或蓝)其中之一。
在图1中,像素电路1包括OLED集合和用于驱动像素的驱动电路。显示面板包括像素电路1,其中OLED 10和驱动电路被按矩阵(例如像素行和像素列)排列。
驱动电路可以沿列方向挨个排列。如图2中所示,驱动电路被共同连接到数据线D、初始化晶体管驱动线N、自举开关驱动线G、转移开关驱动线I和发光开关驱动线E。每一驱动电路均连接到像素OLED的相应一个。驱动电路也可以沿行方向挨个排列。每一行中的驱动电路共同连接到扫描线S。
所有像素的驱动电路可以连接到第一功率线P和第二功率线W。第一功率线P传递从电源电路供应的恒定电压ELVDD。恒定电压ELVDD可以充分高于地电势。第二功率线W提供参考电压VST,参考电压VST可以不同于(例如充分低于)电压ELVDD。
控制电路2接收从外部设备供应的包括各颜色的灰阶数据的图像信号。控制电路2可以通过接口连接到像素电路1。接口可以包括实施控制电路的一个或更多个芯片的一个或更多个输出,和/或下面要描述的一个或更多个信号线。
在一个实施例中,控制电路2把用于设置每一OLED 10的亮度的灰阶电压或者初始化电压Vinit供应给数据线D,并且可以分别同时把初始化晶体管驱动信号GC1、自举开关驱动信号GC2、转移开关驱动信号GC3和发光开关驱动信号EM提供给初始化晶体管驱动线N、自举开关驱动线G、转移开关驱动线I和发光开关驱动线E。控制电路2包括灰阶数据产生单元22、参考电压供应单元23、控制信号供应单元24和扫描信号供应单元25。
参考电压供应电路23分别把参考电压VST和初始化电压Vinit供应给第二功率线W和数据线D。灰阶电压产生单元22基于和颜色对应的灰阶数据产生灰阶电压,并把灰阶电压Data供应给对应的数据线D。要被设置到各像素的灰阶电压被沿着像素列排序,并以像素行为单元被顺序地接收。
在每个预定的垂直同步周期,控制信号供应单元24分别把初始化晶体管驱动信号GC1、自举开关驱动信号GC2、转移开关驱动信号GC3和发光开关驱动信号EM供应给初始化晶体管驱动线N、自举开关驱动线G、转移开关驱动线I和发光开关驱动线E。扫描信号供应单元25为扫描线S提供扫描信号Scan,用于指出被供应了从灰阶数据产生单元22顺次提供给数据线D的灰阶电压Data的像素。
根据一个实施例,如图2中所示,每一驱动电路包括串联连接在第一功率线P和OLED的正极之间的驱动晶体管11和发光开关晶体管12。发光开关晶体管12的栅极电连接到发光开关驱动线E。发光开关晶体管12的源极和OLED 10的正极之间的节点经由第二初始化晶体管16电连接到第二功率线W。第二初始化晶体管16的栅极电连接到初始化晶体管驱动线N。
驱动晶体管11的源极和发光开关晶体管12的漏极之间的连接节点经由第一电容器31和第一初始化晶体管14连接到数据线D。第一初始化晶体管14的栅极电连接到初始化晶体管驱动线N。
自举开关晶体管17连接在驱动晶体管11的栅极和第一电容器31与第一初始化晶体管14之间的连接节点之间。自举开关晶体管17的栅极连接到自举开关驱动线G。
驱动晶体管11的栅极经由转移开关晶体管13和第二电容器32也连接到第二功率线W。转移开关晶体管13的栅极连接到转移开关驱动线I。转移开关晶体管13和第二电容器32之间的连接节点经由扫描晶体管15连接到数据线D。扫描晶体管15的栅极连接到扫描线S。第一或第二电容器31或32其中之一连接到驱动晶体管11的栅极,因为转移开关晶体管13和自举开关晶体管17被选择性地导通,而非被同时导通。转移开关晶体管13和自举开关晶体管17可被视为开关电路类型。
晶体管11到17是N沟道MOSFET。在另一实施例中,晶体管11到17中的一个或更多个,乃至全部都可以是P沟道MOSFET。
图3是用于控制每一像素的驱动电路和OELD 10的时序图的例子。图4到图9基于这个时序图示出了驱动电路的不同操作。
每当灰阶电压产生单元22按和垂直同步信号同步的周期产生帧单元的灰阶电压时,可以重复下列过程。控制电路2可以彼此独立地控制所有要被输出的列上的灰阶电压,并且可以控制灰阶信号在像素的驱动电路被像素顺次地输出。
此后,控制电路2可以执行所有像素行上的初始化、Vth校正和把数据转移到第一电容器31。接着,控制电路2可以对下一帧的灰阶数据执行编程,以使OLED 10根据传送的数据发光。图3的时序图包括当要执行对任何帧的灰阶数据的编程时所要执行的操作。
在图3中的时间S1,针对所有像素行,控制电路2把第一初始化晶体管驱动信号GC1的电势设置为L(例如,第一初始化晶体管14被截止并且第二初始化晶体管16被截止),把自举开关驱动信号GC2的电势设置为H(例如,自举开关晶体管17被导通)、把转移开关驱动信号GC3的电势设置为L(例如,转移开关晶体管13被截止),并且把发光开关驱动信号EM的电势设置为H(例如,发光开关晶体管12被导通)(参考图4)。这里,L表示低并且H表示高。
利用这个条件,驱动晶体管11和第二电容器32电分隔,第一电容器31浮置,并且驱动晶体管11根据第一电容器31根据前一帧的灰阶电压保持的电压Vgs(=Vinit–Data+Vth),把电流供应给OLED 10。结果,OLED 10发射具有和灰阶电压对应的亮度的光。所有像素的驱动电路可以和图4中所示的驱动电路大致相同地操作。
在这个时间期间,除了扫描目标像素行(例如,开始是第一像素行,并根据水平同步信号顺次地切换到下一像素行)以外,控制电路2针对剩余像素行保持第一扫描信号Scan的电势为L(例如,扫描晶体管15被截止)。控制电路2也针对扫描目标像素行,把第一扫描信号Scan的电势切换为H(例如,扫描晶体管15被导通)(参考图4)。
而且,在时间S1,控制电路2把扫描目标像素行的灰阶电压Data供应给数据线D,以使灰阶电压Data被存储在第二电容器32中。而且,由于转移开关晶体管13被截止,所以灰阶电压Data不影响驱动晶体管11的栅极电压。
通过每当接收到预定的水平同步信号时顺次切换扫描目标像素行,控制电路2可以针对所有像素行执行上述编程。通过把扫描目标像素行切换到下一像素行,控制电路2把编程结束的第一扫描信号Scan的电势设置为L(例如,扫描晶体管15被截止)。此时,灰阶电压Data被保持在第一电容器31中。
当对所有像素行的编程完成时,在图3中的时间S2,控制电路2可以把供应给数据线D的电压切换到初始化电压Vinit。同时,控制电路可以把初始化晶体管驱动信号GC1的电势设置为H(例如,第一初始化晶体管14被导通并且第二初始化晶体管16被导通),并且把发光开关驱动信号的电势设置为L(例如,发光开关晶体管12被截止)(参考图5)。
在这种情况下,OLED 10不发光,因为来自ELVDD的电流被发光开关晶体管12阻挡。而且,OLED 10的正极被复位到参考电压VST,并且在先前帧中通过发光被OLED 10的寄生电容累积的电荷被放电。结果,可以防止尽管灰阶电压Data的值对应于黑色值,但流入OLED10中的电流所导致的异常发光。
同时,驱动晶体管11的栅极电势被复位到初始化电压Vinit。而且,浮置的驱动晶体管11的源极电势具有(Vinit–Vth)的值(Vth为驱动晶体管11的阈值电压)。即,驱动晶体管11被截止。此时,存储在驱动晶体管11的栅极和源极之间的寄生电容中的电压是Vth。
在图3中的时间S3,针对所有像素行,控制电路2把自举开关驱动信号GC2的电势切换为L(例如,自举开关晶体管17被截止),并且把发光开关驱动信号EM的电势切换为H(例如,发光开关晶体管12被导通)(参考图6)。利用这个偏置条件,因为自举开关晶体管17被截止,所以第一电容器31与驱动晶体管11的栅极分隔开。
而且,因为发光开关晶体管12被导通,所以驱动晶体管11的源极被复位到参考电压VST,并且由于驱动晶体管11的栅极和源极之间的寄生电容的容性耦合所致,所以驱动晶体管11的栅极电压是(VST+Vth)。此时,因为驱动晶体管11被截止,所以防止了第一功率线P和第二功率线W之间的短路。
在图3中的时间S4,针对所有像素行,控制电路2把转移开关驱动信号GC3的电势设置为H(例如,转移开关晶体管13被导通),并把发光开关驱动信号EM的电势设置为L(例如,发光开关晶体管12被截止)(参考图7)。在这种情况下,在所有像素的驱动电路中,存储在第二电容器32中的灰阶电压Data通过转移开关晶体管13被施加于驱动晶体管11的栅极。此时,因为如上所述,电压Vth被存储在驱动晶体管11的栅极和源极之间的寄生电容中,所以驱动晶体管11被即刻导通。
在这种情况下,驱动晶体管11可以作为源极跟随器电路工作,并且电流从ELVDD流过驱动晶体管11、第一电容器31和第一初始化晶体管14,并且驱动晶体管11的源极电压变为(Data-Vth)。此时,电压(Vinit-Data+Vth)被保持在第一电容器31中。即,利用上述操作,灰阶电压Data从第二电容器32到第一电容器31的转移和对应灰阶电压Data的Vth校正被通过驱动晶体管11同时执行。
在图3中的时间S5,针对所有像素行,控制电路2把第一初始化晶体管驱动信号GC1的电势设置为L(例如,第一初始化晶体管14被截止并且第二初始化晶体管16被截止),把自举开关驱动信号GC2(即,功率阻挡信号)的电势设置为H(例如,自举开关晶体管17被导通),并且把转移开关驱动信号GC3的电势设置为L(例如,转移开关晶体管13被截止)(参考图8)。
利用这个条件,在所有像素的驱动电路中,因为转移开关晶体管13被截止,所以第二电容器32与驱动晶体管11的栅极电分隔。而且,因为第一初始化晶体管14被截止并且自举开关晶体管17被导通,所以驱动晶体管11被自举并且第一电容器31中所保持的电压(Vinit-Data+Vth)被施加在驱动晶体管11的栅极和源极之间。在这种情况下,由于驱动晶体管11的栅极和源极之间的寄生电容大于第一电容器31的电容,所以电荷共享不是问题,并且驱动晶体管11的栅极-源极电压Vgs是(Vinit–Data+Vth)。
在图3中的时间S6,针对所有像素行,控制电路2把发光开关驱动信号EM的电势切换为H(例如,发光开关晶体管12被导通)(参考图9)。在这种情况下,和电压(Vinit-Data)成比例的电流流过驱动晶体管11,从而导致OLED 10发光,电压(Vinit-Data)比栅极-源极电压Vgs(=Vinit-Data+Vth)低了阈值电压Vth。这意味着OLED 10的亮度依赖于灰阶电压Data的值。
此后,控制电路2执行S1后的操作以接收下一灰阶电压,使OLED 10继续发光。
如上所述,用于数据输入的存储器或者存储元件(例如,第二电容器32)被独立于用于保持驱动晶体管11的Vgs的存储器或者存储元件(第一电容器31)提供。而且,当驱动晶体管11基于用于保持Vgs的存储器所保持的Vgs给OLED 10供应驱动电流时,下一灰阶数据被提供给数据输入存储器。因此,可以为编程和Vth校正提供充足的时间。
因此,如图10中所示,尽管三维图像被以帧序方式显示,但是通过在除了左快门和右快门被同时打开和关闭的转换周期以外的周期期间从每一OLED 10发光,图像被显示。同时,在每一帧的图像被显示的周期中以及左右快门被同时关闭的周期中,编程可以被执行。
在图10中,横坐标对应于已过去的时间,并且纵坐标对应于显示器的像素行。被深颜色标示的部分指示转换周期,在转换周期期间,左快门和右快门被同时打开和关闭。箭头I指示针对每一像素行的OLED,Vth校正和数据输入开始以便显示左眼图像的时刻。被圆点标示的周期(L)指示左眼图像被显示的情况下每一像素行的发光周期。箭头r指示针对每一像素行的OLED,Vth校正和数据输入开始以便显示右眼图像的时刻。被圆点标示的周期R指示右眼图像被显示的情况下每一像素行的发光周期。
在第一实施例中,尽管通过延长发光时间,图像在外观上变得更亮,但通过使编程周期更长,Vth校正被精细地执行。
尽管如此,作为源极跟随器电路工作,驱动晶体管11把提供给存储器(例如,第二电容器32)的灰阶数据转移到另一存储器(例如,第一电容器31)。此时,Vth校正被针对对应的灰阶数据执行。因此,尽管存储在每一存储器中的电压可能变化,但灰阶数据被无电压降地转移。
图11示出了电荷被在电容器之间转移的例子。因为数据电压由于电荷共享而降低,所以可以实现根据至少一个实施例的改善的操作。
而且,因为驱动晶体管11既执行数据传输功能也执行控制驱动电流的功能,所以不需要实施用于数据传输的新的源极跟随器电路。因此驱动电路的结构可被简化。
而且,因为驱动晶体管11自己校正Vth,所以尽管相邻晶体管之间的不均匀度可能很大,但Vth校正被更精确地执行。而且,同时的数据传输和Vth校正可以使得控制信号的样式能够被简化,并且开关噪声所致的影响能够被降低。
修改的实施例
在第一实施例中,如果OLED 10的寄生电容或者驱动晶体管11的栅极和源极之间的寄生电容足够小到被忽略,如图12中所示,则第二初始化晶体管16可以被去除。因此,对OLED 10的调节电容放电和初始化驱动晶体管11的源极的操作可被跳过。在这种情况下,第二电容器32连接到第一功率线P,所以ELVDD和灰阶电压Data之间的差被存储在第二电容器32中。结果,第二功率线W可被去除。
图13示出了电光器件的另一实施例,并且图14是示出用于图13中器件的控制信号的时序图。
该电光器件包括多个像素,每一像素均具有如图13中所示的像素电路。图13的像素电路不包括图2实施例中的发光开关驱动线E、发光开关晶体管12和第二初始化晶体管16。而是,控制电路2向OLED 10提供负极电压ELVSS来控制流到OLED 10的电流的导通/截止。除此以外,图13中所示的像素电路可以和图2的像素电路大致相同。
参考图14,控制电路2根据这样的过程控制图13的驱动电路:每当灰阶电压产生单元22按与垂直同步信号同步的周期产生帧单元的灰阶电压时就重复所述过程。
在图14的时间S1,针对预定数量(例如全部)的像素行,控制电路2把初始化晶体管驱动信号GC1的电势设置为L(例如,第一初始化晶体管14被截止),把自举开关驱动信号GC2的电势设置为H(例如,自举开关晶体管17被导通),把转移开关驱动信号GC3的电势设置为L(例如,转移开关晶体管13被截止),并且把ELVSS设置为地电势。
利用这个条件,在所有像素的驱动电路中,驱动晶体管11和第二电容器32电分隔开,第一电容器31浮置,并且驱动晶体管11根据第一电容器31根据前一帧的灰阶电压保持的电压Vgs(=Vinit–Data+Vth),把电流供应给OLED 10。结果,OLED 10发射具有和灰阶电压对应的亮度的光。
此时,除了扫描目标像素行(例如,开始是第一像素行,并根据水平同步信号顺次地切换到下一像素行)以外,控制电路2针对剩余像素行保持第一扫描信号Scan的电势为L(例如,扫描晶体管15被截止)。而且,控制电路2针对扫描目标像素行,把第一扫描信号Scan的电势切换为H(例如,扫描晶体管15被导通)。在此时间点,控制电路2把扫描目标像素行的灰阶电压Data供应给数据线D,以使灰阶电压Data被存储在第二电容器32中。而且,如上所述,由于转移开关晶体管13被截止,所以灰阶电压Data不影响驱动晶体管11的栅极电压。
通过每当接收到预定的水平同步信号时顺次切换扫描目标像素行,控制电路2针对所有像素行执行上述编程。通过把扫描目标像素行切换到下一像素行,控制电路2把编程结束的第一扫描信号Scan的电势设置为L(例如,扫描晶体管15被截止)。此时,灰阶电压Data被保持在第一电容器31中。
当对所有像素行的编程完成时,在图14中的时间S2,控制电路2可以把供应给数据线D的电压切换到初始化电压Vinit。同时,控制电路2可以针对所有像素行把扫描信号的电势设置为L(例如,扫描晶体管15被截止)、把初始化晶体管驱动信号GC1的电势设置为H(例如,第一初始化晶体管14被导通),并且把ELVSS设置为和ELVDD相同的电势。
在这种情况下,OLED 10不发光,因为来自ELVDD的电流被阻挡。而且,在先前帧发光期间,累积在OLED 10的寄生电容中的电荷被放电。因此,尽管灰阶电压Data的值对应于黑色值,也防止电流流入OLED 10时所导致的异常发光。
同时,驱动晶体管11的栅极电势被复位到初始化电压Vinit。而且,浮置的驱动晶体管11的源极电势具有(Vinit–Vth)的值(例如,Vth为驱动晶体管11的阈值电压)。即,驱动晶体管11被截止。此时,存储在驱动晶体管11的栅极和源极之间的寄生电容中的电压是Vth。
在图14中的时间S3,针对所有像素行,控制电路2把自举开关驱动信号GC2的电势切换为L(例如,自举开关晶体管17被截止),并且把ELVDD切换到地电势。利用这个偏置条件,因为自举开关晶体管17被截止,所以第一电容器31与驱动晶体管11的栅极分隔。而且,因为驱动晶体管11被截止,所以防止了第一功率线P和第二功率线W之间的短路。
在图14中的时间S4,控制电路2把转移开关驱动信号GC3的电势设置为H(例如,转移开关晶体管13被导通),并把ELVSS设置为和ELVDD相同的电势。在这种情况下,在所有像素的驱动电路中,存储在第二电容器32中的灰阶电压Data经由转移开关晶体管13被施加于驱动晶体管11的栅极。此时,因为如上所述,电压Vth被存储在驱动晶体管11的栅极和源极之间的寄生电容中,驱动晶体管11被即刻导通。
在这种情况下,驱动晶体管11作为源极跟随器电路工作,电流从ELVDD流过驱动晶体管11、第一电容器31和第一初始化晶体管14,并且驱动晶体管11的源极电压变为((Data-Vth)。此时,电压(Vinit-Data+Vth)被保持在第一电容器31中。即,利用上述操作,灰阶电压Data从第二电容器32到第一电容器31的转移和对应灰阶电压Data的Vth校正通过驱动晶体管11被同时执行。
在图14中的时间S5,针对所有像素行,控制电路2把第一初始化晶体管驱动信号GC1的电势设置为L(例如,第一初始化晶体管14被截止),把功率阻挡信号GC2的电势设置为H(例如,自举开关晶体管17被导通),并且把转移开关驱动信号GC3的电势设置为L(例如,转移开关晶体管13被截止)(参考图7)。
利用这个条件,在所有像素的驱动电路中,因为转移开关晶体管13被截止,第二电容器32与驱动晶体管11的栅极电分隔开。而且,因为第一初始化晶体管14被截止并且自举开关晶体管17被导通,所以驱动晶体管11被自举并且第一电容器31中所保持的电压(Vinit-Data+Vth)被施加在驱动晶体管11的栅极和源极之间。由于驱动晶体管11的栅极和源极之间的寄生电容大于第一电容器31的电容,所以电荷共享不是问题,并且驱动晶体管11的栅极-源极电压Vgs是(Vinit–Data+Vth)。
在图14中的时间S6,针对所有像素行,控制电路2把LEVSS切换到地电势。在这种情况下,和电压(Vinit-Data)成比例的电流流过驱动晶体管11,以控制OLED 10发光,电压(Vinit-Data)比栅极-源极电压Vgs(=Vinit-Data+Vth)低了阈值电压Vth。这意味着OLED10的亮度依赖于灰阶电压Data的值。
此后,控制电路2执行S1后的处理以接收下一灰阶电压来控制OLED 10继续发光。剩余操作可以和在前实施例大致相同。
图15示出了电光器件中所包括的像素电路的另一实施例,并且图16是包括用于图15中像素电路的控制信号的时序图的例子。
如图15中所示,转移开关驱动线I不连接到转移开关晶体管13。而是,转移开关晶体管13的栅极连接到初始化晶体管驱动线N。此外,和图2中的电光器件不同,图15中的电光器件同时执行对驱动晶体管11和OLED 10的初始化和转移灰阶数据。除此以外,图15中的电光器件可以和图2中的基本相同。
控制电路2使用图16中的时序图控制OLED的驱动电路。每当灰阶电压产生单元22按与垂直同步信号同步的周期产生帧单元的灰阶电压时就重复下面的过程。
在图16中的时间S1,针对预定数量(例如全部)的像素行,控制电路2把初始化晶体管驱动信号GC1的电势设置为L(例如,转移开关晶体管13被截止,并且第一和第二初始化晶体管14和16被截止),把自举开关驱动信号GC2的电势设置为H(例如,自举开关晶体管17被导通),并把发光开关驱动信号EM的电势设置为H(例如,发光开关晶体管12被导通)。
利用这个条件,驱动晶体管11和第二电容器32电分隔,第一电容器31浮置,并且驱动晶体管11根据第一电容器31根据前一帧的灰阶电压保持的电压Vgs(=Vinit–Data+Vth),把电流供应给OLED 10。结果,OLED 10发射具有和灰阶电压对应的亮度的光。
同时,除了扫描目标像素行(例如,开始是第一像素行,并根据水平同步信号顺次地切换到下一像素行)以外,控制电路2针对剩余像素行保持第一扫描信号Scan的电势为L(例如,扫描晶体管15被截止)。而且,控制电路2针对扫描目标像素行,把第一扫描信号Scan的电势切换为H(例如,扫描晶体管15被导通)。在此时,控制电路2把扫描目标像素行的灰阶电压Data供应给数据线D,以使灰阶电压Data被存储在第二电容器32中。而且,如上所述,由于转移开关晶体管13被截止,所以灰阶电压Data不影响驱动晶体管11的栅极电压。
通过每当接收到预定的水平同步信号时顺次切换扫描目标像素行,控制电路2针对所有像素行执行上述编程。通过把扫描目标像素行切换到下一像素行,控制电路2把编程结束的第一扫描信号Scan的电势设置为L(例如,扫描晶体管15被截止)。此时,灰阶电压Data被保持在第一电容器31中。
当对所有像素行的编程完成时,在图16中的时间S2,控制电路把供应给数据线D的电压切换到初始化电压Vinit。同时,控制电路2针对所有像素行把扫描信号的电势设置为L(例如,扫描晶体管15被截止)、把初始化晶体管驱动信号GC1的电势设置为H(例如,转移开关晶体管13被导通,并且第一和第二初始化晶体管14和16被导通),并且把发光开关驱动信号EM的电势设置为L(例如,发光开关晶体管12被截止)。
在这种情况下,OLED 10被截止,因为来自ELVDD的电流被发光开关晶体管12阻挡。而且,OLED 10的正极被复位到参考电压VST,并且先前帧发光期间累积在OLED 10的寄生电容中的电荷被放电。因此,即使灰阶电压Data的值对应于黑色值,也防止电流流入OLED 10时所导致的异常发光。
在所有像素的驱动电路中,存储在第二电容器32中的灰阶电压Data通过转移开关晶体管13被施加于驱动晶体管11的栅极。因此,驱动晶体管11作为源极跟随器电路工作,电流从ELVDD流过驱动晶体管11、第一电容器31和第一初始化晶体管14,并且驱动晶体管11的源极电压变为((Data-Vth)。此时,电压(Vinit-Data+Vth)被保持在第一电容器31中。即,利用上述操作,灰阶电压Data从第二电容器32到第一电容器31的转移和对应灰阶电压Data的Vth校正被通过驱动晶体管11同时执行。
在图16中的时间S3,针对所有像素行,控制电路2把第一初始化晶体管驱动信号GC1的电势设置为L(例如,转移开关晶体管13被截止,并且第一和第二初始化晶体管14和16被截止),并且把功率阻挡信号GC2的电势设置为H(例如,自举开关晶体管17被导通)。
利用这个条件,在所有像素的驱动电路中,因为转移开关晶体管13被截止,第二电容器32与驱动晶体管11的栅极电分隔。而且,因为第一初始化晶体管14被截止并且自举开关晶体管17被导通,驱动晶体管11被自举并且第一电容器31中所保持的电压(Vinit-Data+Vth)被施加在驱动晶体管11的栅极和源极之间。由于驱动晶体管11的栅极和源极之间的寄生电容大于第一电容器31的电容,所以电荷共享不是问题,并且驱动晶体管11的栅极-源极电压Vgs是(Vinit–Data+Vth)。
在图14中的时间S6,针对所有像素行,控制电路2把发光开关驱动信号EM的电势切换到H(例如,发光开关晶体管12被导通)。在这种情况下,和电压(Vinit-Data)成比例的电流流过驱动晶体管11,以控制OLED 10发光,电压(Vinit-Data)比栅极-源极电压Vgs(=Vinit-Data+Vth)低了阈值电压Vth。OLED 10的亮度因此依赖于灰阶电压Data的值。
此后,控制电路2执行S1后的处理以接收下一灰阶电压来控制OLED 10继续发光。剩余操作及效果可以和第一实施例大致相同。
图17示出了像素电路的另一实施例,并且图18是示出用于这个像素电路的控制信号的时序图的例子。在这个实施例中,晶体管11到17是P沟道MOSFET。可以对线路和信号样式做出修改和改变,以使图17中的晶体管11到17执行和第一实施例中的那些晶体管相同或者类似的功能。和像素电路的前述实施例一样,图17的像素电路可被包括在图1的电光器件中,以形成另一器件实施例。
如图17中所示,发光开关晶体管12和驱动晶体管11被串联连接在第一功率线P和OLED 10的正极之间。发光开关晶体管12的栅极电连接到发光开关驱动线E。驱动晶体管11的漏极和OLED 10的正极之间的连接节点通过第二初始化晶体管16电连接到第二功率线W。第二初始化晶体管16的栅极电连接到初始化晶体管驱动线N。
驱动晶体管11的源极和发光开关晶体管12的漏极之间的连接节点经由第一电容器31和第一初始化晶体管14连接到数据线D。第一初始化晶体管14的栅极电连接到初始化晶体管驱动线N。
自举开关晶体管17连接在驱动晶体管11的栅极和第一电容器31与第一初始化晶体管14之间的连接节点之间。自举开关晶体管17的栅极连接到自举开关驱动线G。
驱动晶体管11的栅极经由转移开关晶体管13和第二电容器32也连接到第二功率线W。转移开关晶体管13的栅极连接到转移开关驱动线I。转移开关晶体管13和第二电容器32之间的连接节点通过扫描晶体管15连接到数据线D。扫描晶体管15的栅极连接到扫描线S。
控制电路2基于例如图18中所示的时序图控制图17的驱动电路。每当灰阶电压产生单元22按和垂直同步信号同步的周期产生帧单元的灰阶电压时,可以重复下列过程。
在图18中的时间S1,针对预定数量(例如全部)的像素行,控制电路2把第一初始化晶体管驱动信号GC1的电势设置为H(例如,第一初始化晶体管14被截止并且第二初始化晶体管16被截止),把自举开关驱动信号GC2的电势设置为L(例如,自举开关晶体管17被导通),把转移开关驱动信号GC3的电势设置为H(例如,转移开关晶体管13被截止),并且把发光开关驱动信号EM的电势设置为L(例如,发光开关晶体管12被导通)。
利用这个条件,在所有OLED 10的驱动电路中,驱动晶体管11和第二电容器32电分隔,第一电容器31浮置,并且驱动晶体管11根据第一电容器31根据前一帧的灰阶电压保持的电压Vgs(=Vinit–Data+Vth),把电流供应给OLED 10。OLED 10发射具有和灰阶电压对应的亮度的光。
同时,除了扫描目标像素行(例如,开始是第一像素行,并根据水平同步信号顺次地切换到下一像素行)以外,控制电路2针对剩余像素行保持第一扫描信号Scan的电势为H(例如,扫描晶体管15被截止)。而且,控制电路2针对扫描目标像素行,把第一扫描信号Scan的电势切换为L(例如,扫描晶体管15被导通)。此时,控制电路2把扫描目标像素行的灰阶电压Data供应给数据线D,以使灰阶电压Data被存储在第二电容器32中。而且,如上所述,由于转移开关晶体管13被截止,所以灰阶电压Data不影响驱动晶体管11的栅极电压。
通过每当接收到预定的水平同步信号时顺次切换扫描目标像素行,控制电路2针对所有像素行执行上述编程。通过把扫描目标像素行切换到下一像素行,控制电路2把编程结束的第一扫描信号Scan的电势设置为H(例如,扫描晶体管15被截止)。此时,灰阶电压Data被保持在第一电容器31中。
当对所有像素行的编程完成时,在图18中的时间S2,控制电路2可以把供应给数据线D的电压切换到初始化电压Vinit。同时,控制电路2可以针对所有像素行把扫描信号的电势设置为H(例如,扫描晶体管15被截止)、把初始化晶体管驱动信号GC1的电势设置为L(例如,第一和第二初始化晶体管14和16被导通),并且把发光开关驱动信号EM的电势设置为H(例如,发光开关晶体管12被截止)。
在这种情况下,OLED 10不发光(或者被截止),因为来自ELVDD的电流被发光开关晶体管12阻挡。而且,OLED 10的正极被复位到参考电压VST,并且先前帧发光期间累积在OLED 10的寄生电容中的电荷被放电。因此,即使灰阶电压Data的值对应于黑色值,也防止电流流入OLED 10时所导致的异常发光。
同时,驱动晶体管11的栅极电势被复位到初始化电压Vinit。而且,浮置的驱动晶体管11的源极电势具有(Vinit–Vth)的值(Vth为驱动晶体管11的阈值电压)。即,驱动晶体管11被截止。此时,存储在驱动晶体管11的栅极和源极之间的寄生电容中的电压是Vth。
在图18中的时间S3,针对所有像素行,控制电路2把自举开关驱动信号GC2的电势切换到H(例如,自举开关晶体管17被截止),并且把转移开关驱动信号GC3的电势切换到L(例如,转移开关晶体管13被导通)。在这种情况下,在所有OLED 10的驱动电路中,存储在第二电容器32中的灰阶电压Data通过转移开关晶体管13被施加于驱动晶体管11的栅极。此时,因为如上所述,电压Vth被存储在驱动晶体管11的栅极和源极之间的寄生电容中,所以驱动晶体管11被即刻导通。
在这种情况下,驱动晶体管11作为源极跟随器电路工作,电流从VST流过第二初始化晶体管16、驱动晶体管11、第一电容器31和第一初始化晶体管14,并且驱动晶体管11的源极电压变为((Data-Vth)。此时,电压(Vinit-Data+Vth)被保持在第一电容器31中。即,利用上述操作,灰阶电压Data从第二电容器32到第一电容器31的转移和对应灰阶电压Data的Vth校正被通过驱动晶体管11同时执行。
在图18中的时间S4,针对所有像素行,控制电路2把第一初始化晶体管驱动信号GC1的电势设置为H(例如,第一初始化晶体管14被截止,并且第二初始化晶体管16被截止),把功率阻挡信号GC2的电势设置为L(例如,自举开关晶体管17被导通),并且把转移开关驱动信号GC3的电势设置为H(例如,转移开关晶体管13被截止)。
利用这个条件,在所有像素的驱动电路中,因为转移开关晶体管13被截止,所以第二电容器32与驱动晶体管11的栅极电分隔。而且,因为第一初始化晶体管14被截止并且自举开关晶体管17被导通,驱动晶体管11被自举并且第一电容器31中所保持的电压(Vinit-Data+Vth)被施加在驱动晶体管11的栅极和源极之间。由于驱动晶体管11的栅极和源极之间的寄生电容大于第一电容器31的电容,所以电荷共享不是问题,并且驱动晶体管11的栅极-源极电压Vgs是(Vinit–Data+Vth)。
在图18中的时间S5,针对所有像素行,控制电路2把发光开关驱动信号EM的电势切换到L(例如,发光开关晶体管12被导通)。在这种情况下,和电压(Vinit-Data)成比例的电流流过驱动晶体管11,以控制OLED 10发光,电压(Vinit-Data)比栅极-源极电压Vgs(=Vinit-Data+Vth)低了阈值电压Vth。OLED 10的亮度依赖于灰阶电压Data的值。此后,控制电路2执行S1后的操作以接收下一灰阶电压,用于控制OLED 10继续发光。
总结和回顾一下,电光器件的像素中的驱动晶体管的阈值电压可能不规则。因此,即使相同的灰阶电压被施加于驱动晶体管的栅极,供应给各OLED的电流量也经常彼此不同。结果,从OLED发出的光的亮度将彼此不同。
已经尝试提出了各种技术补偿这些影响。一种技术涉及给OLED供应强度和灰阶电压成比例的电流,而不考虑像素的阈值电压的不均匀。这通过把驱动晶体管的阈值电压的不均匀根据灰阶电压施加于驱动晶体管的栅极和源极之间所施加的电压Vgs得以实现。把阈值电压的不均匀施加于电压Vgs被称为阈值电压(Vth)校正(或补偿)。
而且,根据这个技术,通过配置源极跟随器电路来执行施加伴有Vth校正的栅极电压。在这种电路中,用于保持电压Vgs的电容器连接在驱动晶体管的栅极和源极之间,并且在驱动晶体管把电流供应给OLED的周期之前,和阈值电压Vth对应的电压被写至该电容器以便和灰阶数据(数据输入)重叠。因此,针对每一OLED,Vth校正周期、数据输入周期和OLED发光的周期被按时间顺序方式继续。
一种被建议的技术控制在构成显示器的所有OLED上Vth校正和数据输入的执行顺序。根据这种技术,图像被以隔行或者逐行方式显示,并且OLED上用于显示目标行中的像素的各个颜色的Vth校正和数据输入被在每一水平扫描周期的开始处执行。在所有像素行的图像被同时显示的同时发光驱动技术中,对所有像素行的Vth校正和数据输入在图像显示之前执行。
在上面公开的逐行方式中,在执行Vth校正和数据输入时,当帧速率被提高以便提高显示的分辨率或者改善运动画面的显示性能时,一个水平扫描周期可以变得更短。在这种情况下,因为很难确保足够的时间来执行Vth校正和数据输入,所以图像的亮度可能改变。
例如,如图19中所示,在以帧序方式控制的三维显示器中,为了防止串扰,贯穿左眼快门和右眼快门被同时打开和关闭的转换周期,显示器必须被关闭。以这种帧序方式工作,通过液晶快门眼镜和显示器之间的交互工作,在左眼视场被阻挡的同时,右眼图像被在显示器上表现。而且,在右眼视场被阻挡的同时,左眼图像被在显示器上表现。
在图19中,横坐标对应于已逝去的时间,并且纵坐标对应于显示器的行。被深颜色标示的部分指示转换周期,在转换周期国,左眼快门和右眼快门被同时打开和关闭。
箭头I指示针对每一行的OLED,Vth校正和数据输入开始以便显示左眼图像的时刻。被圆点标示的周期L指示左眼图像被显示情况下每一行的发光周期。发光周期的终点被错位(或者,不匹配),所以通过使各行的发光时间不均匀,整个屏幕上的亮度不改变。
箭头r指示针对每一行的OLED,Vth校正和数据输入开始以便显示右眼图像的时刻。被圆点标示的周期R指示右眼图像被显示情况下每一行的发光周期。
当使用Vth校正和数据输入用于逐行控制在三维显示器中以帧序方式工作时,Vth校正和数据输入被执行的时间变得短得多。当发光时间被缩短时,可能需要提高OLED的亮度,以便改善图像外观的明亮度。但是,如果大量电流被立即供应给OLED,则OLED的发光寿命可能缩短。
另一被建议的技术涉及为同时发光驱动执行Vth校正和数据输入。根据这种技术,同时针对所有像素电路执行Vth校正。尽管用于Vth校正的时间变长,但是可以针对每一行在一定程度上确保执行数据输入的水平扫描周期。通过以这种方式执行Vth校正,尽管三维图像被以帧序方式显示,但是可以在左快门和右快门被同时关闭的周期期间执行Vth校正。
除此以外,如图20中所示,数据输入必须在非发光周期期间被执行,甚至在Vth校正中被执行,并且数据输入被针对同时发光驱动执行。在图20中,横坐标对应于已过去的时间,并且纵坐标对应于显示器的行。被深颜色标示的部分指示转换周期,在转换周期中,左眼快门和右眼快门被同时打开和关闭。
箭头I指示针对每一行的OLED,Vth校正和数据输入开始以便显示左眼图像的时刻(因此,某些行上的Vth校正和数据输入在转换周期期间开始)。以圆点标示的周期L指示左眼图像被显示情况下每一行的发光周期。
箭头r指示针对每一行的OLED,Vth校正和数据输入开始以便显示右眼图像的时刻。以圆点标示的周期R指示右眼图像被显示情况下每一行的发光周期。用于同时发光驱动的Vth校正和数据输入的问题是数据输入周期或者发光周期较短。
根据上述实施例中的一个或更多个,用于下一图像的灰阶数据的输入和驱动晶体管的Vth校正可以在OLED的发光周期期间被执行。因此,可以确保足够长的发光周期和用于执行数据输入和Vth校正的周期。
这里描述的方法、过程和/或操作可以由要被计算机、处理器、控制器或者其他信号处理设备执行的代码或者指令执行。所述计算机、处理器、控制器或者其他信号处理设备可以是这里描述的那些,或者这里描述的元件以外的一种。因为形成这些方法(或者计算机、处理器、控制器或者其他信号处理设备的操作)的基础的算法被详细地描述,用于实施所述方法的操作的代码或者指令可以把所述计算机、处理器、控制器或者其他信号处理设备转变为用于执行这里所描述的方法的专用处理器。
而且,其他实施例可以包括用于存储上述代码或指令的计算机可读介质,例如非瞬态计算机可读介质。计算机可读介质可以是易失性或者非易失性存储器或者其他存储器件,其可以被可去除地或者固定地耦接到所述要执行用于执行这里所描述的方法实施例的代码或指令的计算机、处理器、控制器或者其他信号处理设备。
这里已经公开了示范性实施例,并且,尽管采用了特定术语,但是它们仅被以通用和描述性意义使用和解释,而非为了限制。在某些实例中,递交本申请的领域的技术人员将会清楚,除非另有规定,否则结合具体实施例描述的特征、特性和/或元件可被单独使用,或者与结合其他实施例描述的特征、特性和/或元件组合使用。因此,本领域技术人员将会理解,可以做出形式和细节上的各种改变而不偏离本发明的在下列权利要求中给出的精神和范围。

Claims (20)

1.一种电光器件,包含:
驱动晶体管,连接在电源和发光元件的电极之间;
第一电容器,连接在所述驱动晶体管的栅极和源极之间,所述驱动晶体管基于存储在第一电容器中的电压调整来自电源的电流,被调整的电流要被供应到所述发光元件;
第二电容器,用于存储灰阶电压;
开关电路,用于选择性地把所述第一电容器和所述第二电容器连接到所述驱动晶体管的所述栅极;和
控制电路,用于在所述第一电容器被所述开关电路连接到所述驱动晶体管的所述栅极时,把所述灰阶电压施加于所述第二电容器,并用于在所述第二电容器被所述开关电路连接到所述驱动晶体管的所述栅极时,把所述驱动晶体管的源极电压写至所述第一电容器。
2.如权利要求1所述的器件,其中,所述开关电路包括:
连接在所述第二电容器和所述驱动晶体管的所述栅极之间的第一开关晶体管;和
连接在所述第一电容器和所述驱动晶体管的所述栅极之间的第二开关晶体管。
3.如权利要求1所述的器件,还包含:
连接在数据线和所述第二电容器的电极之间的第三开关晶体管,其中:
所述数据线用于从所述控制电路接收所述灰阶电压,以及
所述第三开关晶体管在被所述控制电路导通时,要把所述灰阶电压施加于所述第二电容器。
4.如权利要求1所述的器件,还包含:
连接在信号线与所述第一电容器的毗邻所述驱动晶体管的所述栅极的电极之间的第四开关晶体管,
所述信号线将被供应低于所述电源的电压的电压,以及
所述第四开关晶体管用于在被所述控制电路导通时,把所述驱动晶体管的所述源极电压写至所述第一电容器。
5.如权利要求1所述的器件,还包含:
连接在所述驱动晶体管和所述发光元件之间的第五开关晶体管,其中,所述第五开关晶体管用于在被所述控制电路导通时,把所述第一电容器连接到所述驱动晶体管的所述栅极。
6.一种像素电路,包含:
驱动晶体管;
用于存储第一电压的第一电容器;和
用于存储第二电压的第二电容器,
其中,当所述第二电容器未连接到所述驱动晶体管的栅极时,所述第一电容器被选择性地耦接到所述驱动晶体管的栅极,以便存储所述第一电压,并且其中,当所述第一电容器未连接到所述驱动晶体管的所述栅极时,所述第二电容器被选择性地耦接到所述驱动晶体管的所述栅极以存储所述第二电压。
7.如权利要求6所述的电路,其中:
所述第一电压基于所述驱动晶体管的栅极-源极电压,以及
所述第二电压基于数据电压。
8.如权利要求6所述的电路,其中,所述第二电压通过连接到所述驱动晶体管的所述栅极的节点,被从所述第二电容器转移到所述第一电容器。
9.如权利要求8所述的电路,其中,在针对所述驱动晶体管的阈值电压校正被同时执行的时间期间,所述第二电压被转移到所述第一电容器。
10.如权利要求6所述的电路,其中,当所述驱动晶体管要基于存储在所述第一电容器中的所述第一电压控制发光器的电流时,所述第二电容器存储第三电压。
11.如权利要求10所述的电路,其中:
所述第二电压是用于第一帧的数据电压,以及
所述第三电压是用于所述第一帧之后的第二帧的数据电压。
12.如权利要求6所述的电路,其中,所述第一电容器连接在所述驱动晶体管的所述栅极和另一端子之间。
13.如权利要求12所述的电路,其中:
所述第一电容器的第一端子耦接到所述驱动晶体管的源极,并且所述第一电容器的第二端子耦接到一节点,
所述节点耦接到所述驱动晶体管的所述栅极,以及
所述节点耦接以接收初始化电压。
14.如权利要求13所述的电路,其中:
从承载数据电压和所述初始化电压的信号线接收所述初始化电压,以及
所述第二电压基于所述数据电压。
15.如权利要求6所述的电路,其中,所述第一电容器连接在所述驱动晶体管的所述栅极和供应参考电压的信号线之间。
16.如权利要求6所述的电路,其中:
所述驱动晶体管连接在电源线和发光器之间,以及
所述第一和第二电容器独立于所述电源线地选择性连接到所述驱动晶体管的所述栅极。
17.一种涉及像素电路的装置,所述像素电路包含驱动晶体管、第一电容器和第二电容器,包含:
接口;和
控制器,用于产生第一信号和第二信号,第一信号用于在第二电容器未连接到驱动晶体管的栅极时选择性地把第一电容器连接到所述栅极,并且第二信号用于在第一电容器未连接到所述栅极时选择性地把第二电容器连接到所述驱动晶体管的栅极,并且其中,所述接口连接在所述控制器和包括所述驱动晶体管以及所述第一和第二电容器的像素电路之间。
18.如权利要求17所述的装置,其中:
所述第一电容器用于存储基于所述驱动晶体管的栅极-源极电压的第一电压,以及
所述第二电容器用于存储基于数据电压的第二电压。
19.如权利要求17所述的装置,其中:
所述第一信号控制所述第一电容器和所述驱动晶体管的所述栅极之间的第一开关,以及
所述第二信号控制所述第二电容器和所述驱动晶体管的所述栅极之间的第二开关。
20.如权利要求17所述的装置,其中,在针对所述驱动晶体管的阈值电压校正将被同时执行期间,所述第一信号和所述第二信号具有控制电压从所述第二电容器转移到所述第一电容器的值。
CN201410438218.5A 2013-08-29 2014-08-29 电光器件 Active CN104424892B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2013-178371 2013-08-29
JP2013178371A JP2015045830A (ja) 2013-08-29 2013-08-29 電気光学装置

Publications (2)

Publication Number Publication Date
CN104424892A CN104424892A (zh) 2015-03-18
CN104424892B true CN104424892B (zh) 2018-09-28

Family

ID=52582597

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410438218.5A Active CN104424892B (zh) 2013-08-29 2014-08-29 电光器件

Country Status (4)

Country Link
US (1) US9269297B2 (zh)
JP (1) JP2015045830A (zh)
KR (1) KR102184921B1 (zh)
CN (1) CN104424892B (zh)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105185304B (zh) * 2015-09-09 2017-09-22 京东方科技集团股份有限公司 一种像素电路、有机电致发光显示面板及显示装置
CN105448244B (zh) 2016-01-04 2018-04-06 京东方科技集团股份有限公司 像素补偿电路及amoled显示装置
WO2019114140A1 (zh) * 2017-12-11 2019-06-20 成都晶砂科技有限公司 一种全局显示方法及驱动电路
KR102460558B1 (ko) * 2018-01-04 2022-10-31 삼성디스플레이 주식회사 화소 회로 및 이를 포함하는 유기 발광 표시 장치
KR102440973B1 (ko) * 2018-02-01 2022-09-08 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
US11120741B2 (en) * 2018-07-04 2021-09-14 Sharp Kabushiki Kaisha Display device and method for driving same
CN109272911B (zh) * 2018-11-12 2019-08-30 成都中电熊猫显示科技有限公司 测试方法、装置和存储介质
CN109817163A (zh) * 2019-03-18 2019-05-28 合肥京东方光电科技有限公司 像素驱动电路和显示面板及其驱动方法、显示装置
CN110728963B (zh) * 2019-10-31 2021-11-16 京东方科技集团股份有限公司 像素驱动电路及驱动方法、显示装置及显示控制方法
US10885843B1 (en) * 2020-01-13 2021-01-05 Sharp Kabushiki Kaisha TFT pixel threshold voltage compensation circuit with a source follower
KR20210095255A (ko) * 2020-01-22 2021-08-02 삼성디스플레이 주식회사 표시 장치
US11074864B1 (en) 2020-03-26 2021-07-27 Sharp Kabushiki Kaisha TFT pixel threshold voltage compensation circuit with global compensation
US11011113B1 (en) * 2020-03-26 2021-05-18 Sharp Kabushiki Kaisha TFT pixel threshold voltage compensation circuit with global compensation
KR20210124573A (ko) * 2020-04-03 2021-10-15 삼성디스플레이 주식회사 화소 회로 및 표시 패널
CN113314071B (zh) * 2021-06-23 2022-09-30 合肥京东方卓印科技有限公司 显示基板及显示装置
KR20230105714A (ko) * 2022-01-03 2023-07-12 삼성디스플레이 주식회사 표시 장치
CN117238243B (zh) * 2023-11-15 2024-02-23 中科(深圳)无线半导体有限公司 一种改善残影现象的Micro LED电流型驱动电路及其实现方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1523559A (zh) * 2003-02-19 2004-08-25 ������������ʽ���� 电光学装置、电光学装置的驱动方法和电子机器

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS506442B1 (zh) 1968-12-20 1975-03-14
JP4636195B2 (ja) 2003-08-29 2011-02-23 セイコーエプソン株式会社 電気光学装置及び電子機器
JP4536403B2 (ja) 2004-03-10 2010-09-01 シャープ株式会社 表示装置
US7173590B2 (en) * 2004-06-02 2007-02-06 Sony Corporation Pixel circuit, active matrix apparatus and display apparatus
JP2006309104A (ja) 2004-07-30 2006-11-09 Sanyo Electric Co Ltd アクティブマトリクス駆動型表示装置
TWI317925B (en) 2005-08-19 2009-12-01 Toppoly Optoelectronics Corp An active matrix organic light emitting diodes pixel circuit
CN103762225B (zh) 2008-08-07 2015-11-18 夏普株式会社 显示装置及其驱动方法
KR100986915B1 (ko) 2008-11-26 2010-10-08 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법
KR20110013693A (ko) * 2009-08-03 2011-02-10 삼성모바일디스플레이주식회사 유기 전계발광 표시장치 및 그의 구동방법
KR101056281B1 (ko) 2009-08-03 2011-08-11 삼성모바일디스플레이주식회사 유기 전계발광 표시장치 및 그의 구동방법
JP5737568B2 (ja) 2011-03-29 2015-06-17 ソニー株式会社 表示パネル、表示装置および電子機器
CN102708785B (zh) 2011-05-18 2015-06-24 京东方科技集团股份有限公司 像素单元电路及其工作方法、oled显示装置
KR20120129335A (ko) * 2011-05-19 2012-11-28 삼성디스플레이 주식회사 화소 및 이를 포함하는 표시장치, 및 그 구동방법
KR101813192B1 (ko) 2011-05-31 2017-12-29 삼성디스플레이 주식회사 화소 및 이를 포함하는 표시장치, 및 그 구동방법
KR101528147B1 (ko) 2011-10-14 2015-06-12 엘지디스플레이 주식회사 발광표시장치
KR101869056B1 (ko) * 2012-02-07 2018-06-20 삼성디스플레이 주식회사 화소 및 이를 이용한 유기 발광 표시 장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1523559A (zh) * 2003-02-19 2004-08-25 ������������ʽ���� 电光学装置、电光学装置的驱动方法和电子机器

Also Published As

Publication number Publication date
KR20150026806A (ko) 2015-03-11
CN104424892A (zh) 2015-03-18
KR102184921B1 (ko) 2020-12-02
US9269297B2 (en) 2016-02-23
US20150062193A1 (en) 2015-03-05
JP2015045830A (ja) 2015-03-12

Similar Documents

Publication Publication Date Title
CN104424892B (zh) 电光器件
CN107403607B (zh) 有机发光显示器
TWI597707B (zh) 顯示面板、顯示裝置及電子設備
JP6381916B2 (ja) 画素及びこれを用いた有機電界発光表示装置
US9728123B2 (en) Organic light emitting display device and method of driving the same
KR101973125B1 (ko) 화소 회로와 그 구동 방법 및 이를 이용한 유기발광표시장치
KR101073281B1 (ko) 유기전계발광 표시장치 및 그의 구동방법
KR102150039B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
JP4490404B2 (ja) 有機電界発光表示装置
CN100424746C (zh) 三角形像素电路、发光显示器和驱动电路
KR102194825B1 (ko) 유기 발광 표시 장치
KR101674479B1 (ko) 유기전계발광 표시장치
CN103578422B (zh) 显示设备及电子装置以及显示面板的驱动方法
KR101162853B1 (ko) 화소를 포함하는 유기전계발광 표시장치 및 이를 이용한 구동방법
CN106935185A (zh) 像素、包括该像素的显示装置及其驱动方法
JP2014206730A (ja) 有機電界発光表示装置
KR102206602B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR20140071236A (ko) 표시 장치 및 구동 방법
CN101630479A (zh) 显示设备
CN104218066B (zh) 像素及使用该像素的有机发光显示装置
KR102098143B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR102203383B1 (ko) 전기 광학 장치
KR101683215B1 (ko) 유기전계발광 표시장치 및 그의 구동방법
JP6736276B2 (ja) 表示パネルおよび表示装置
CN104620307B (zh) 电光学设备和驱动电光学设备的方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant