CN104410409B - 一种自适应的多时钟产生装置及方法 - Google Patents

一种自适应的多时钟产生装置及方法 Download PDF

Info

Publication number
CN104410409B
CN104410409B CN201410557205.XA CN201410557205A CN104410409B CN 104410409 B CN104410409 B CN 104410409B CN 201410557205 A CN201410557205 A CN 201410557205A CN 104410409 B CN104410409 B CN 104410409B
Authority
CN
China
Prior art keywords
clock
circuit
internal
module
reference signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410557205.XA
Other languages
English (en)
Other versions
CN104410409A (zh
Inventor
肖江涛
李柏林
王栋
苏勇辉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CETC 41 Institute
Original Assignee
CETC 41 Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CETC 41 Institute filed Critical CETC 41 Institute
Priority to CN201410557205.XA priority Critical patent/CN104410409B/zh
Publication of CN104410409A publication Critical patent/CN104410409A/zh
Application granted granted Critical
Publication of CN104410409B publication Critical patent/CN104410409B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明涉及一种自适应的多时钟产生装置及方法,属于电子测量仪器的时钟产生领域,本发明采用了简单的“锁相环锁相和分频”和“数字模拟转换器调谐和分频”方式,就实现了一种能够提供多种频率和逻辑电平的时钟的解决方案。实现了“时钟分频部分”的复用,进而减小了体积、降低了功耗。本发明适用于“存在外部参考信号输入”和“无外部参考信号输入”二种模式,能够自动检测外部参考信号并且进行切换,较为全面的考虑了时钟产生技术的外部环境,也能够进行多种逻辑电平的转换,具有较强的通用性,降低了成本。

Description

一种自适应的多时钟产生装置及方法
技术领域
本发明属于电子测量仪器的时钟产生领域,具体涉及一种自适应的多时钟产生装置及方法。
背景技术
在电子测量仪器中,高精度的时钟产生技术是一个关键技术。利用对参考信号源进行分频、倍频、混频、锁相、滤波,产生所需要的各种时钟。此技术在频谱仪、矢量网络分析仪、信号源分析仪、信号发生器、接收机等通用台式仪器中都得到了应用。在电子测量仪器中,普遍使用一种或者多种时钟,用来采样、编码、解调、同步、通讯、锁相等等。这往往需要设计多种电路或模块来产生各种逻辑电平的高精度的时钟。一种电路或模块只实现单一或者少量时钟的产生。
现有的时钟产生技术方案,由中央处理器及现场可编程门阵列/复杂可编程逻辑器件控制电路、参考信号源发生电路、倍频/分频/混频/锁相/滤波电路以及逻辑电平调理及输出电路组成。根据中央处理器的命令,现场可编程门阵列/复杂可编程逻辑器件进行解析发出控制指令,依次启动参考信号源发生电路、倍频/分频/混频/锁相/滤波电路、逻辑电平调理及输出电路,来实现时钟的产生。
现有的参考信号源发生电路一般是由晶体振荡器来产生高质量的参考信号输出。
现有的倍频/分频/混频/锁相/滤波电路,先对输入信号进行倍频/分频/混频或锁相来改变时钟频率,再进行滤波处理,滤除带外信号,提取有用信号,从而提高了信号的纯度,改善了信号质量。
现有的逻辑电平调理及输出电路,是对输入信号进行电平调理转换成某种逻辑电平形式后输出。
现有技术对台式电子测量仪器能较好的解决问题,而对便携式仪器的应用有如下不足:
1.功耗偏大,占有的体积也偏大,多路不同时钟的产生需要多路电路来实现,便携式仪器难以承受;
2.晶体振荡器的价格不低,对价格敏感的便携式仪器来说,也是一个问题;
3.通用性较差,不同仪器需要的时钟的频率不同、逻辑电平不同,需要重复设计。
发明内容
本发明的目的在于提供一种自适应的多时钟产生装置及方法,能够提供多种频率和逻辑电平的时钟,解决了现有技术功耗较大、占有体积较大、成本较高、通用性较差等问题。
为解决上述技术问题,本发明采用以下技术方案予以实现:
一种自适应的多时钟产生装置,
包括数字模拟转换模块、内部时钟产生模块、时钟调理模块、电平调理模块、外部参考信号检测模块以及开关控制和参数设置模块;
所述数字模拟转换模块,用于转换中央处理器送来的数字信号为模拟信号,并且进行放大和滤波;
所述内部时钟产生模块与所述数字模拟转换模块相连,用于产生内部时钟信号;
所述时钟调理模块与所述内部时钟产生模块相连,用于对内部时钟信号进行处理;
所述电平调理模块与所述时钟调理模块相连,用于对内部时钟信号进行处理以及输入外部参考信号给所述时钟调理模块;
所述外部参考信号检测模块与所述时钟调理模块相连,用于检测外部参考信号是否输入;
所述开关控制和参数设置模块,与所述数字模拟转换模块、所述内部时钟产生模块、所述时钟调理模块及所述电平调理模块相连,用于对所述数字模拟转换模块的参数设置、对所述内部时钟产生模块进行开关控制、对所述时钟调理模块进行参数设置以及对所述电平调理模块进行参数设置和开关控制。
优选地,所述数字模拟转换模块包括数字模拟转换电路、数字模拟滤波电路和放大电路,所述数字模拟转换电路用于将中央处理器送来的数字信号转换为模拟信号,所述数字模拟滤波电路和放大电路与所述数字模拟转换电路相连,用于对模拟信号进行滤波和放大。
优选地,所述内部时钟产生模块包括内部时钟产生开关电路和内部时钟产生电路,所述内部时钟产生开关电路与所述数字模拟滤波电路和放大电路相连,用于选通或关断滤波放大后的信号,所述内部时钟产生电路与所述内部时钟产生开关电路相连,用于产生时钟信号并且可以通过调谐对时钟信号进行频率调整。
优选地,所述时钟调理模块包括时钟分频电路和锁相电路,所述时钟分频电路与所述内部时钟产生电路相连,用于对时钟信号进行分频、延时处理,所述锁相电路与所述外部参考信号检测模块、所述外部输入/内部输出开关电路、所述内部时钟产生电路以及所述内部时钟产生开关电路分别相连。
优选地,所述电平调理模块包括电平调理电路、外部输入/内部输出开关电路和内部输出开关电路,所述电平调理电路与所述时钟分频电路相连,用于对时钟信号进行逻辑电平转换,所述外部输入/内部输出开关电路与所述电平调理电路相连,用于选通或关断输出时钟信号到外部,所述外部输入/内部输出开关电路还与外部参考信号相连,用于选通或关断外部参考信号的输入,同时用于防护外部静电对内部的损害,所述内部输出开关电路与所述电平调理电路相连,用于选通或关断输出时钟信号到内部。
优选地,所述锁相电路包括第一分频器、第二分频器、鉴频/鉴相器、电荷泵和低通滤波器,所述第一分频器与所述外部输入/内部输出开关电路相连,所述第一分频器、鉴频/鉴相器、电荷泵和低通滤波器依次相连,所述第二分频器与所述内部时钟产生电路相连,所述第二分频器、鉴频/鉴相器、电荷泵和低通滤波器依次相连,所述低通滤波器与所述内部时钟产生开关电路相连。
此外,本发明还提到一种自适应的多时钟产生方法,该方法采用上述的一种自适应的多时钟产生装置,包括以下步骤:
步骤1:自动的检测外部参考信号是否存在;
步骤2:若存在外部参考信号,对外部参考信号进行跟踪,产生时钟;
步骤3:若没有外部参考信号,根据中央处理器输入对时钟产生进行调谐,产生时钟。
优选地,在步骤1中,包括
步骤1.1:关断所述外部输入/内部输出开关电路与所述电平调理电路的连接,关断所述内部时钟产生开关电路与所述数字模拟滤波电路和放大电路的连接,选通所述外部输入/内部输出开关电路与外部参考信号的连接;
步骤1.2:将所述外部参考信号检测模块与所述锁相电路相连;
步骤1.3:将所述开关控制和参数设置模块与所述数字模拟转换模块、所述内部时钟产生模块、所述时钟调理模块及所述电平调理模块相连;
步骤1.4:选通所述锁相电路中的所述第一分频器与所述外部输入/内部输出开关电路的连接,选通所述内部时钟产生开关电路与所述锁相电路中的所述低通滤波器的连接,将所述内部时钟产生电路与所述内部时钟产生开关电路相连,选通所述内部时钟产生电路与所述锁相电路中的所述第二分频器的连接;
步骤1.5:选通外部参考信号由所述外部输入/内部输出开关电路输入,所述锁相电路、所述内部时钟产生开关电路和所述内部时钟产生电路构成的锁相环路,用来实现对外部参考信号的跟踪;所述外部参考信号检测模块对所述锁相电路进行检测;
步骤1.6:所述外部参考信号检测模块检测到确实存在外部参考信号输入时,自动切换进入步骤2;所述外部参考信号检测模块没有检测到外部参考信号输入时,自动切换进入步骤3。
优选地,在步骤2中,包括
步骤2.1:将所述内部时钟产生电路与所述时钟分频电路相连,通过所述开关控制和参数设置模块对所述时钟分频电路进行参数配置,所述时钟分频电路对时钟信号进行分频和延时处理;
步骤2.2:将所述时钟分频电路与所述电平调理电路相连,通过所述开关控制和参数设置模块对所述电平调理电路进行参数设置,所述电平调理电路对时钟信号进行逻辑电平转换;
步骤2.3:选通所述电平调理电路与所述内部输出开关电路的连接,输出时钟到内部;
步骤2.4:时钟产生完成。
优选地,在步骤3中,包括
步骤3.1:关断所述内部时钟产生开关电路与所述锁相电路的连接,选通所述内部时钟产生开关电路与所述数字模拟滤波电路和放大电路的连接,关断所述外部输入/内部输出开关电路与所述锁相电路的连接,关断所述内部时钟产生电路与所述锁相电路的连接;
步骤3.2:将所述数字模拟滤波电路和放大电路与所述数字模拟转换电路相连;
步骤3.3:将所述数字模拟转换电路与中央处理器相连;
步骤3.4:将所述内部时钟产生电路与所述时钟分频电路相连,通过所述开关控制和参数设置模块对所述时钟分频电路进行参数配置,所述时钟分频电路对时钟信号进行分频和延时处理;
步骤3.5:将所述时钟分频电路与所述电平调理电路相连,通过所述开关控制和参数设置模块对所述电平调理电路进行参数设置,所述电平调理电路对时钟信号进行逻辑电平转换;
步骤3.6:选通所述电平调理电路与所述内部输出开关电路的连接,输出时钟到内部;
步骤3.7:选通所述电平调理电路与所述外部输入/内部输出开关电路的连接,输出时钟到外部;
步骤3.8:时钟产生完成。
本发明的有益效果是:
本发明一种自适应的多时钟产生装置及方法,采用了简单的“锁相环锁相和分频”和“数字模拟转换器调谐和分频”方式,就实现了一种能够提供多种频率和逻辑电平的时钟的解决方案。本发明实现了“时钟分频部分”的复用,进而减小了体积、降低了功耗;本发明适用于“存在外部参考信号输入”和“无外部参考信号输入”二种模式,能够自动检测外部参考信号并且进行切换,较为全面的考虑了时钟产生技术的外部环境;也能够进行多种逻辑电平的转换,具有较强的通用性。
本发明中“锁相环锁相和分频”方式简单易行,能够在输入外部参考信号频率较低时,通过锁相产生同样稳定度的频率较高的时钟,再通过分频来产生多种频率和逻辑电平的时钟;本发明采用的“数字模拟转换器调谐和分频”方式,它可以通过数字模拟转换器实现对晶体振荡器的输出的电压调节,降低了对晶体振荡器的要求,降低了成本。
本发明具备延时功能和防静电保护功能。
附图说明
图1是本发明时钟产生装置的整体硬件结构图。
图2是本发明时钟产生装置在“无外部参考信号输入时,由中央处理器输入信号调谐并产生时钟”的硬件结构图。
图3是本发明时钟产生装置在“外部参考信号输入时,跟踪外部参考信号产生时钟”的硬件结构图。
图4是本发明时钟产生装置的“锁相电路”的硬件结构图。
图5是本发明时钟产生方法自动的检测外部参考信号是否存在的流程框图。
图6是本发明时钟产生方法在“存在外部参考信号时,对外部参考信号进行跟踪,产生时钟”的流程框图。
图7是本发明时钟产生方法在“没有外部参考信号时,根据中央处理器输入对时钟产生进行调谐,产生时钟”的流程框图。
具体实施方式
下面结合图1-图4对本发明进行举例说明。
实施例1:
如图1-图4所示:一种自适应的多时钟产生装置,包括数字模拟转换模块301、内部时钟产生模块302、时钟调理模块303、电平调理模块304、开关控制和参数设置模块305以及外部参考信号检测模块306。
所述数字模拟转换模块301,用于转换中央处理器送来的数字信号为模拟信号,还进行放大和滤波;
所述内部时钟产生模块302与所述数字模拟转换模块301相连,用于产生内部时钟信号;
所述时钟调理模块303与所述内部时钟产生模块302相连,用于对内部时钟信号进行分频和延时处理以及进行外部参考信号跟踪和检测;
所述电平调理模块304与所述时钟调理模块303相连,用于对内部时钟信号进行逻辑电平转换、对时钟信号进行输出以及输入外部参考信号给所述时钟调理模块303;
所述外部参考信号检测模块306与所述时钟调理模块303相连,用于自动检测外部参考信号是否输入;
所述开关控制和参数设置模块305,与所述数字模拟转换模块301、所述内部时钟产生模块302、所述时钟调理模块303及所述电平调理模块304相连,用于对所述数字模拟转换模块301的参数设置、对所述内部时钟产生模块302进行开关控制、对所述时钟调理模块303进行参数设置以及对所述电平调理模块304进行参数设置和开关控制;
所述数字模拟转换模块301包括数字模拟转换电路401,所述数字模拟转换电路401用于将中央处理器送来的数字信号转换为模拟信号;
所述数字模拟转换模块301包括数字模拟滤波电路和放大电路402,所述数字模拟滤波电路和放大电路402与所述数字模拟转换电路401相连,用于对模拟信号低通滤波和电压放大;
所述内部时钟产生模块302包括内部时钟产生开关电路403,所述内部时钟产生开关电路403与所述数字模拟滤波电路和放大电路402相连,用于选通或关断滤波放大后的模拟信号;
所述内部时钟产生模块302包括内部时钟产生电路404,所述内部时钟产生电路404与所述内部时钟产生开关电路403相连,用于通过调谐对时钟信号进行频率调整后输出;
所述时钟调理模块303包括时钟分频电路405,所述时钟分频电路405与所述内部时钟产生电路404相连,用于对时钟信号进行分频、延时处理;
所述时钟调理模块303包括锁相电路501,所述锁相电路501与所述外部参考信号检测模块306相连,所述锁相电路501与所述外部输入/内部输出开关电路407相连,所述锁相电路501与所述内部时钟产生电路404相连,所述锁相电路501与所述内部时钟产生开关电路403相连;
所述锁相电路501包括第一分频器601,所述第一分频器601与所述外部输入/内部输出开关电路407相连,对输入的外部参考信号进行分频;
所述锁相电路501包括第二分频器605,所述第二分频器605与所述内部时钟产生电路404相连,对输入的内部时钟信号进行分频;
所述锁相电路501包括鉴频/鉴相器602,所述鉴频/鉴相器602与所述第一分频器601相连,所述鉴频/鉴相器602与所述第二分频器605相连,对二路分频后的信号进行鉴频/鉴相,产生误差信号;
所述锁相电路501包括电荷泵603,所述电荷泵603与所述鉴频/鉴相器602相连,将误差信号转换为误差电压信号;
所述锁相电路501包括低通滤波器604,所述低通滤波器604与所述电荷泵603相连,所述低通滤波器604与所述内部时钟产生开关电路403相连,对误差电压信号进行低通滤波,滤除高频噪声;
所述电平调理模块304包括电平调理电路406,所述电平调理电路406与所述时钟分频电路405相连,用于对时钟信号进行逻辑电平转换;
所述电平调理模块304包括外部输入/内部输出开关电路407,所述外部输入/内部输出开关电路407与所述电平调理电路406相连,用于选通或关断时钟输出信号到外部;所述外部输入/内部输出开关电路407与外部参考信号相连,用于选通或关断外部参考信号的输入,同时用于防护外部静电对内部的损害;
所述电平调理模块304包括内部输出开关电路408,所述内部输出开关电路408与所述电平调理电路406相连,用于选通或关断输出时钟信号到内部;
通过本发明就可以实现一种自适应的多时钟产生装置,该装置可以自动探测外部参考信号输入,自适应地实现切换,可以产生多种逻辑电平形式的多路时钟输出。
实施例2:
在上述实施例的基础上,如图1-图4所示,本发明提供一种自适应的多时钟产生方法,用于自动探测外部参考信号输入并且产生多路的多种逻辑电平形式的时钟,其中,包括以下步骤:
步骤1:所述外部参考信号检查模块306自动的检测外部参考信号是否存在;
步骤2:若存在外部参考信号,所述锁相电路501对外部参考信号进行跟踪,最终产生时钟;
步骤3:若没有外部参考信号,所述内部时钟产生电路403根据中央处理器输入对时钟产生进行调谐,产生时钟。
在步骤1中(如图5所示),包括
步骤1.1:关断所述外部输入/内部输出开关电路407与所述电平调理电路406的连接,关断所述内部时钟产生开关电路403与所述数字模拟滤波电路和放大电路402的连接,选通所述外部输入/内部输出开关电路407与外部参考信号的连接;
步骤1.2:将所述外部参考信号检测模块306与所述锁相电路501相连;
步骤1.3:将所述开关控制和参数设置模块305与所述数字模拟转换模块301、所述内部时钟产生模块302、所述时钟调理模块303及所述电平调理模块304相连;
步骤1.4:选通所述锁相电路501中的所述第一分频器601与所述外部输入/内部输出开关电路407的连接,选通所述内部时钟产生开关电路403与所述锁相电路501中的所述低通滤波器604的连接,将所述内部时钟产生电路404与所述内部时钟产生开关电路403相连,将所述内部时钟产生电路404与所述锁相电路501中的所述第二分频器605相连;
步骤1.5:外部参考信号由所述外部输入/内部输出开关电路407输入后,所述锁相电路501、所述内部时钟产生开关电路403和所述内部时钟产生电路404构成的锁相环路,实现对外部参考信号的跟踪;所述外部参考信号检测模块306对所述锁相电路501进行检测;
步骤1.6:所述外部参考信号检测模块306检测到确实存在外部参考信号输入时,自动切换进入步骤2;所述外部参考信号检测模块306没有检测到外部参考信号输入时,自动切换进入步骤3;
在步骤2中(如图6所示),包括
步骤2.1:将所述内部时钟产生电路404与所述时钟分频电路405相连,通过所述开关控制和参数设置模块305对所述时钟分频电路405进行参数配置,所述时钟分频电路405对时钟信号进行分频和延时处理;
步骤2.2:将所述时钟分频电路405与所述电平调理电路406相连,通过所述开关控制和参数设置模块305对所述电平调理电路406进行参数设置,所述电平调理电路406对时钟信号进行逻辑电平转换;
步骤2.3:将所述电平调理电路406与所述内部输出开关电路408相连,输出时钟到内部;
步骤2.4:时钟产生完成。
在步骤3中(如图7所示),包括
步骤3.1:关断所述内部时钟产生开关电路403与所述锁相电路501的连接,选通所述内部时钟产生开关电路403与所述数字模拟滤波电路和放大电路402的连接,关断所述外部输入/内部输出开关电路407与所述锁相电路501的连接,关断所述内部时钟产生电路404与所述锁相电路501的连接;
步骤3.2:将所述数字模拟滤波电路和放大电路402与所述数字模拟转换电路401相连;
步骤3.3:将所述数字模拟转换电路401与中央处理器相连;
步骤3.4:将所述内部时钟产生电路404与所述时钟分频电路405相连,通过所述开关控制和参数设置模块305对所述时钟分频电路405进行参数配置,所述时钟分频电路405对时钟信号进行分频和延时处理;
步骤3.5:将所述时钟分频电路405与所述电平调理电路406相连,通过所述开关控制和参数设置模块305对所述电平调理电路406进行参数设置,所述电平调理电路406对时钟信号进行逻辑电平转换;
步骤3.6:选通所述电平调理电路406与所述内部输出开关电路408的连接,输出时钟到内部;
步骤3.7:选通所述电平调理电路406与所述外部输入/内部输出开关电路407的连接,输出时钟到外部;
步骤3.8:时钟产生完成。
当然,上述说明并非是对本发明的限制,本发明也并不仅限于上述举例,本技术领域的技术人员在本发明的实质范围内所做出的变化、改型、添加或替换,也应属于本发明的保护范围。

Claims (7)

1.一种自适应的多时钟产生装置,其特征在于,包括数字模拟转换模块、内部时钟产生模块、时钟调理模块、电平调理模块、外部参考信号检测模块以及开关控制和参数设置模块;
所述数字模拟转换模块,用于转换中央处理器送来的数字信号为模拟信号,并且进行放大和滤波;
所述内部时钟产生模块与所述数字模拟转换模块相连,用于产生内部时钟信号;
所述内部时钟产生模块包括内部时钟产生开关电路和内部时钟产生电路,所述内部时钟产生开关电路,用于选通或关断滤波放大后的信号,所述内部时钟产生电路与所述内部时钟产生开关电路相连,用于产生时钟信号并且可以通过调谐对时钟信号进行频率调整;
所述时钟调理模块与所述内部时钟产生模块相连,用于对内部时钟信号进行处理;
所述时钟调理模块包括时钟分频电路和锁相电路,所述时钟分频电路与所述内部时钟产生电路相连,用于对时钟信号进行分频、延时处理,所述锁相电路与所述外部参考信号检测模块、所述内部时钟产生电路以及所述内部时钟产生开关电路分别相连;
所述电平调理模块与所述时钟调理模块相连,用于对内部时钟信号进行处理以及输入外部参考信号给所述时钟调理模块;
所述外部参考信号检测模块与所述时钟调理模块相连,用于检测外部参考信号是否输入;
所述开关控制和参数设置模块,与所述数字模拟转换模块、所述内部时钟产生模块、所述时钟调理模块及所述电平调理模块分别相连,用于对所述数字模拟转换模块的参数设置、对所述内部时钟产生模块进行开关控制、对所述时钟调理模块进行参数设置以及对所述电平调理模块进行参数设置和开关控制。
2.根据权利要求1所述的一种自适应的多时钟产生装置,其特征在于,所述数字模拟转换模块包括数字模拟转换电路、数字模拟滤波电路和放大电路,所述数字模拟转换电路用于将中央处理器送来的数字信号转换为模拟信号,所述数字模拟滤波电路和放大电路与所述数字模拟转换电路相连,用于对模拟信号进行滤波和放大。
3.根据权利要求1所述的一种自适应的多时钟产生装置,其特征在于,所述电平调理模块包括电平调理电路、外部输入/内部输出开关电路和内部输出开关电路,所述电平调理电路与所述时钟分频电路相连,用于对时钟信号进行逻辑电平转换,所述外部输入/内部输出开关电路与所述电平调理电路相连,用于选通或关断输出时钟信号到外部,所述外部输入/内部输出开关电路还与外部参考信号相连,用于选通或关断外部参考信号的输入,同时用于防护外部静电对内部的损害,所述内部输出开关电路与所述电平调理电路相连,用于选通或关断输出时钟信号到内部。
4.根据权利要求1所述的一种自适应的多时钟产生装置,其特征在于,所述锁相电路包括第一分频器、第二分频器、鉴频/鉴相器、电荷泵和低通滤波器,所述第一分频器与外部输入/内部输出开关电路相连,所述第一分频器、鉴频/鉴相器、电荷泵和低通滤波器依次相连,所述第二分频器与所述内部时钟产生电路相连,所述第二分频器、鉴频/鉴相器、电荷泵和低通滤波器依次相连,所述低通滤波器与所述内部时钟产生开关电路相连。
5.一种自适应的多时钟产生方法,其特征在于,采用如权利要求1所述的一种自适应的多时钟产生装置,包括以下步骤:
步骤1:自动的检测外部参考信号是否存在;
步骤2:若存在外部参考信号,对外部参考信号进行跟踪,产生时钟;
步骤3:若没有外部参考信号,根据中央处理器输入对时钟产生进行调谐,产生时钟;
在步骤1中,包括
步骤1.1:关断外部输入/内部输出开关电路与电平调理电路的连接,关断内部时钟产生开关电路与数字模拟滤波电路和放大电路的连接,选通外部输入/内部输出开关电路与外部参考信号的连接;
步骤1.2:将外部参考信号检测模块与锁相电路相连;
步骤1.3:将开关控制和参数设置模块与数字模拟转换模块、内部时钟产生模块、时钟调理模块及电平调理模块相连;
步骤1.4:选通锁相电路中的第一分频器与外部输入/内部输出开关电路的连接,选通内部时钟产生开关电路与锁相电路中的低通滤波器的连接,将内部时钟产生电路与内部时钟产生开关电路相连,选通内部时钟产生电路与锁相电路中的第二分频器的连接;
步骤1.5:选通外部参考信号由外部输入/内部输出开关电路输入,锁相电路、内部时钟产生开关电路和内部时钟产生电路构成的锁相环路,用来实现对外部参考信号的跟踪;外部参考信号检测模块对锁相电路进行检测;
步骤1.6:外部参考信号检测模块检测到确实存在外部参考信号输入时,自动切换进入步骤2;外部参考信号检测模块没有检测到外部参考信号输入时,自动切换进入步骤3。
6.根据权利要求5所述的一种自适应的多时钟产生方法,其特征在于,在步骤2中,包括
步骤2.1:将内部时钟产生电路与时钟分频电路相连,通过开关控制和参数设置模块对时钟分频电路进行参数配置,时钟分频电路对时钟信号进行分频和延时处理;
步骤2.2:将时钟分频电路与电平调理电路相连,通过开关控制和参数设置模块对电平调理电路进行参数设置,电平调理电路对时钟信号进行逻辑电平转换;
步骤2.3:选通电平调理电路与内部输出开关电路的连接,输出时钟到内部;
步骤2.4:时钟产生完成。
7.根据权利要求5所述的一种自适应的多时钟产生方法,其特征在于,在步骤3中,包括
步骤3.1:关断内部时钟产生开关电路与锁相电路的连接,选通内部时钟产生开关电路与数字模拟滤波电路和放大电路的连接,关断外部输入/内部输出开关电路与锁相电路的连接,关断内部时钟产生电路与锁相电路的连接;
步骤3.2:将数字模拟滤波电路和放大电路与数字模拟转换电路相连;
步骤3.3:将数字模拟转换电路与中央处理器相连;
步骤3.4:将内部时钟产生电路与时钟分频电路相连,通过开关控制和参数设置模块对时钟分频电路进行参数配置,时钟分频电路对时钟信号进行分频和延时处理;
步骤3.5:将时钟分频电路与电平调理电路相连,通过开关控制和参数设置模块对电平调理电路进行参数设置,电平调理电路对时钟信号进行逻辑电平转换;
步骤3.6:选通电平调理电路与内部输出开关电路的连接,输出时钟到内部;
步骤3.7:选通电平调理电路与外部输入/内部输出开关电路的连接,输出时钟到外部;
步骤3.8:时钟产生完成。
CN201410557205.XA 2014-10-20 2014-10-20 一种自适应的多时钟产生装置及方法 Active CN104410409B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410557205.XA CN104410409B (zh) 2014-10-20 2014-10-20 一种自适应的多时钟产生装置及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410557205.XA CN104410409B (zh) 2014-10-20 2014-10-20 一种自适应的多时钟产生装置及方法

Publications (2)

Publication Number Publication Date
CN104410409A CN104410409A (zh) 2015-03-11
CN104410409B true CN104410409B (zh) 2017-12-01

Family

ID=52648010

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410557205.XA Active CN104410409B (zh) 2014-10-20 2014-10-20 一种自适应的多时钟产生装置及方法

Country Status (1)

Country Link
CN (1) CN104410409B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109766170A (zh) * 2018-11-21 2019-05-17 惠州Tcl移动通信有限公司 存储器、移动终端及其应用程序的动态重启方法
CN111404544A (zh) * 2020-03-27 2020-07-10 南京宽超通信技术有限公司 内外参考信号自适应Ku波段低相位噪声频率源
CN113381755B (zh) * 2021-05-13 2022-11-01 中电科思仪科技股份有限公司 一种具有同步功能的时钟系统及其同步实现方法

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1213889A (zh) * 1997-10-06 1999-04-14 富士通株式会社 调制系统
CN101013477A (zh) * 2007-02-05 2007-08-08 凤凰微电子(中国)有限公司 一种实现高速大容量智能卡时钟管理的单元及方法
JP2007235577A (ja) * 2006-03-01 2007-09-13 Toshiba Corp 位相同期ループ回路及びこの位相同期ループ回路の制御方法
CN101242183A (zh) * 2008-02-22 2008-08-13 华为技术有限公司 一种获取振荡器的控制信号的方法、装置和一种锁相环
CN101686120A (zh) * 2008-09-26 2010-03-31 大唐移动通信设备有限公司 一种实现时钟同步的装置及方法
US7711974B1 (en) * 2006-09-29 2010-05-04 Cirrus Logic, Inc. SCLK auto-detection and generation in various serial port modes
CN102467094A (zh) * 2010-11-04 2012-05-23 西安扩力机电科技有限公司 基于定时时钟的家用电器自启动控制系统
CN103067001A (zh) * 2011-10-24 2013-04-24 中国科学院微电子研究所 高效率射频电源的相位同步电路
CN103873055A (zh) * 2012-12-11 2014-06-18 北京普源精电科技有限公司 具有时钟同步电路的测量仪器及时钟同步方法

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1213889A (zh) * 1997-10-06 1999-04-14 富士通株式会社 调制系统
JP2007235577A (ja) * 2006-03-01 2007-09-13 Toshiba Corp 位相同期ループ回路及びこの位相同期ループ回路の制御方法
US7711974B1 (en) * 2006-09-29 2010-05-04 Cirrus Logic, Inc. SCLK auto-detection and generation in various serial port modes
CN101013477A (zh) * 2007-02-05 2007-08-08 凤凰微电子(中国)有限公司 一种实现高速大容量智能卡时钟管理的单元及方法
CN101242183A (zh) * 2008-02-22 2008-08-13 华为技术有限公司 一种获取振荡器的控制信号的方法、装置和一种锁相环
CN101686120A (zh) * 2008-09-26 2010-03-31 大唐移动通信设备有限公司 一种实现时钟同步的装置及方法
CN102467094A (zh) * 2010-11-04 2012-05-23 西安扩力机电科技有限公司 基于定时时钟的家用电器自启动控制系统
CN103067001A (zh) * 2011-10-24 2013-04-24 中国科学院微电子研究所 高效率射频电源的相位同步电路
CN103873055A (zh) * 2012-12-11 2014-06-18 北京普源精电科技有限公司 具有时钟同步电路的测量仪器及时钟同步方法

Also Published As

Publication number Publication date
CN104410409A (zh) 2015-03-11

Similar Documents

Publication Publication Date Title
CN201828785U (zh) 北斗/gps双模授时模块
CN105187060B (zh) 一种低相位噪声的锁相环电路及其实现方法
CN104410409B (zh) 一种自适应的多时钟产生装置及方法
CN105071804B (zh) 一种低相噪宽频段微波本振源电路及其实现方法
CN104202045B (zh) 宽带自检信号源
CN103762979B (zh) 一种应用于lte信道模拟器的宽带频率源
CN106712769A (zh) 一种具有输入频率自动识别功能的参考环电路及实现方法
CN105790730B (zh) 一种自动频率控制装置
CN108037332B (zh) 多通道参考时钟发生模块
CN107566107A (zh) 一种大频偏全数字载波信号快速精确同步方法和系统
CN201541235U (zh) 微波信号源模块
CN102608996A (zh) 应用于bcm的测试系统及其方法
CN207184459U (zh) 一种宽带捷变频频率源
CN1770633B (zh) 时钟锁相环及时钟锁相的控制方法
CN103326718B (zh) 一种铷频标的射频链
CN203014803U (zh) 移动终端、基带芯片以及射频芯片
CN205092849U (zh) 一种x波段频率合成器
CN104935253B (zh) 信号倍频电路、方法及所适用的设备
CN101902287A (zh) 接收机的校准测试系统、装置及方法
CN203896359U (zh) 一种超短波通信设备通用发射机测试系统
CN204836137U (zh) 频率综合器
CN105356896B (zh) 一种用于小型化Ka双频发射机的多频切换系统及方法
CN209313820U (zh) 应用于fpga的双环路锁相环模拟核心电路及锁相环
CN104378107B (zh) 一种改善锁相调频电路宽带调制平坦度的数字处理装置
CN208190632U (zh) 时频模块

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant