CN104184577A - 基于链式分数阶积分电路模块的0.7阶Zhang混沌系统电路实现 - Google Patents

基于链式分数阶积分电路模块的0.7阶Zhang混沌系统电路实现 Download PDF

Info

Publication number
CN104184577A
CN104184577A CN201410483069.4A CN201410483069A CN104184577A CN 104184577 A CN104184577 A CN 104184577A CN 201410483069 A CN201410483069 A CN 201410483069A CN 104184577 A CN104184577 A CN 104184577A
Authority
CN
China
Prior art keywords
pin
fractional order
integration circuit
order integration
chain type
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410483069.4A
Other languages
English (en)
Other versions
CN104184577B (zh
Inventor
胡春华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
State Grid Corp of China SGCC
Jining Power Supply Co of State Grid Shandong Electric Power Co Ltd
Original Assignee
Individual
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Individual filed Critical Individual
Priority to CN201410483069.4A priority Critical patent/CN104184577B/zh
Publication of CN104184577A publication Critical patent/CN104184577A/zh
Priority to PCT/CN2015/000387 priority patent/WO2016041295A1/zh
Application granted granted Critical
Publication of CN104184577B publication Critical patent/CN104184577B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Measurement Of Resistance Or Impedance (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

本发明提供一种基于链式分数阶积分电路模块的0.7阶Zhang混沌系统电路,链式分数阶积分电路模块,电阻Rx与电容Cx并联,形成第一部分,电阻Ry与电容Cy并联,形成第二部分,电阻Rz与电容Cz并联,形成第三部分,电阻Rw与电容Cw并联,形成第四部分,级联输入引脚PI1、PI2和输出引脚P接第一部分,第一部分接输出引脚P1和第二部分,第二部分接输出引脚P2和第三部分,第三部分接输出引脚P3和第四部分,第四部分接输出引脚P4和级联输出引脚PO1、PO2。本发明采用链式结构,设计制作了PCB电路,0.7阶分数阶积分电路由六部分组成,因此要用2个基于链式分数阶积分模块电路进行串联组成,采用这种方法的实现0.7阶分数阶混沌系统电路,可靠性高,不易出错。

Description

基于链式分数阶积分电路模块的0.7阶Zhang混沌系统电路实现
技术领域
本发明涉及一种通用分数阶积分电路模块及其0.7阶混沌系统电路实现,特别涉及一个基于链式分数阶积分电路模块的0.7阶Zhang混沌系统及模拟电路实现。
背景技术
因为实现分数阶混沌系统的电路的电阻和电容都是非常规电阻和电容,一般采用电阻串联和电容并联的方法实现,目前,实现的主要方法是利用现有的电阻和电容在面包板上组合的方法,这种方法可靠性和稳定性比较低,并且存在容易出错,出错后不易查找等问题,本发明为克服这个问题,采用链式结构,设计制作了PCB电路,电路由四部分组成,每部分又由四个电阻和一个电位器串联后,与四个电容并联组成的通用分数阶积分模块电路,0.7阶分数阶积分电路由六部分组成,因此要用2个通用分数阶积分模块电路进行串联组成,采用这种方法的实现0.7阶分数阶混沌系统电路,可靠性高,不易出错。
发明内容
本发明要解决的技术问题是提供一种基于链式分数阶积分电路模块的0.7阶Zhang混沌系统及模拟电路实现,本发明采用如下技术手段实现发明目的:
1、一种链式分数阶积分电路模块,其特征是在于:电阻Rx与电容Cx并联,形成第一部分,电阻Ry与电容Cy并联,形成第二部分,电阻Rz与电容Cz并联,形成第三部分,电阻Rw与电容Cw并联,形成第四部分,级联输入引脚PI1、PI2和输出引脚P接第一部分,第一部分接输出引脚P1和第二部分,第二部分接输出引脚P2和第三部分,第三部分接输出引脚P3和第四部分,第四部分接输出引脚P4和级联输出引脚PO1、PO2。
2、根据权利要求1所述一种链式分数阶积分电路模块,其特征在于:所述电阻Rx由电位器Rx1和电阻Rx2、Rx3、Rx4、Rx5串联组成,所述电容Cx由电容Cx1、Cx2、Cx3、Cx4并联组成;所述电阻Ry由电位器Ry1和电阻Ry2、Ry3、Ry4、Ry5串联组成,所述电容Cy由电容Cy1、Cy2、Cy3、Cy4,并联组成;所述电阻Rz由电位器Rz1和电阻Rz2、Rz3、Rz4、Rz5串联组成,所述电容Cz由电容Cz1、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rw1和电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容Cw1、Cw2、Cw3、Cw4并联组成。
3、根据权利要求1所述一种链式分数阶积分电路模块,所述0.7阶积分电路模块,其特征在于:所述0.7阶积分电路模块由链式分数阶积分电路I和链式分数阶积分电路II级联组成,所述链式分数阶积分电路I级联输入引脚PI1、PI2悬空,所述链式分数阶积分电路I输出引脚P1、P2、P3、P4悬空,所述链式分数阶积分电路I级联输出引脚PO1接链式分数阶积分电路II的PI1,链式分数阶积分电路I的PO2接链式分数阶积分电路II的PI2,链式分数阶积分电路II的P、P1、P3、P4和PO1、PO2均悬空,所述链式分数阶积分电路I的电阻Rx=21.9M,所述链式分数阶积分电路I的电位器Rx1=10M,所述链式分数阶积分电路I的电阻Rx2=10M、Rx3=1.5M、Rx4=200K、Rx5=200K,所述链式分数阶积分电路I的电容Cx=3.284uF,所述链式分数阶积分电路I的电容Cx1=2.2uF、Cx2=1uF、Cx3=47nF、Cx4=33nF;所述链式分数阶积分电路I的电阻Ry=2.6M,所述链式分数阶积分电路I的电位器Ry1=1.5M,所述链式分数阶积分电路I的电阻Ry2=1M、Ry3=100K、Ry4=0K、Ry5=0K,所述链式分数阶积分电路I的电容Cy=3.139uF,所述I的电容Cy1=2uF、Cy2=1uF、Cy3=100nF、Cy4=33nF;所述链式分数阶积分电路I的电阻Rz=0.526M,所述链式分数阶积分电路I的电位器Rz1=5.1K,所述链式分数阶积分电路I的电阻Rz2=500K、Rz3=20K、Rz4=1K、Rz5=0K,所述链式分数阶积分电路I的电容Cz=1.7uF,所述链式分数阶积分电路I的电容Cz1=1uF、Cz2=470F、Cz3=220nF、Cz4=100nF;所述链式分数阶积分电路I的电阻Rw=0.113M,所述链式分数阶积分电路I的电位器Rw1=100K,所述链式分数阶积分电路I的电阻Rw2=10K、Rw3=2K、Rw4=1K、Rw5=0K,所述链式分数阶积分电路I的电容Cw=0.886uF,所述链式分数阶积分电路I的电容Cw1=470nF、Cw2=330nF、Cw3=47nF、Cw4=33nF;
所述链式分数阶积分电路II的电阻Rx=0.0246M,所述链式分数阶积分电路II的电位器Rx1=0.51K,所述II的电阻Rx2=20K、Rx3=2K、Rx4=2K、Rx5=0.1K,所述链式分数阶积分电路II的电容Cx=0.454uF,所述链式分数阶积分电路II的电容Cx1=220nF、Cx2=220nF、Cx3=100nF、Cx4悬空;所述链式分数阶积分电路II的电阻Ry=0.006M,所述链式分数阶积分电路II的电位器Ry1=5.1K,所述链式分数阶积分电路II的电阻Ry2=1K、Ry3=0K、Ry4=0K、Ry5=0K,所述链式分数阶积分电路II的电容Cy=0.207uF,所述链式分数阶积分电路II的电容Cy1=100nF、Cy2=100nF、Cy3=10nF、Cy4悬空;所述链式分数阶积分电路II的电位器Rz1,所述链式分数阶积分电路II的电阻Rz2、Rz3、Rz4、Rz5均悬空;所述链式分数阶积分电路II的电容Cz1、Cz2、Cz3、Cz4均悬空;所述链式分数阶积分电路II的电位器Rw1,所述链式分数阶积分电路II的电阻Rw2、Rw3、Rw4、Rw5均悬空;所述链式分数阶积分电路II的电容Cw1、Cw2、Cw3、Cw4均悬空;
4、基于链式分数阶积分电路模块的0.7阶Zhang混沌系统电路,其特征在于:
(1)Zhang混沌系统i为:
dx dt = - ax + by - yz dy dt = x + xz dz dt = y 2 - cz i a = 10 , b = 28 , c = 2
(2)0.7阶Zhang混沌系统ii为:
d α x dt α = - ax + by - yz d α y dt α = x + xz d α z dt α = y 2 - cz ii a = 10 , b = 28 , c = 2 , α = 0.7
(3)根据0.7阶Zhang混沌系统ii构造模拟电路,利用运算放大器U1、运算放大器U2及电阻和0.7阶积分电路模块U6-U7、0.7阶积分电路模块U8-U9、0.7阶积分电路模块U10-U11构成反相加法器和反相0.7阶积分器,利用乘法器U3、乘法器U4和乘法器U5实现乘法运算,所述运算放大器U1和运算放大器U2采用LF347N,所述乘法器U3乘法器U4和乘法器U5采用AD633JN;
所述运算放大器U1连接运算放大器U2、乘法器U3、乘法器U4、乘法器U5和0.7阶积分电路模块U6-U7、0.7阶积分电路模块U8-U9,所述运算放大器U2连接乘法器U3、乘法器U4和0.7阶积分电路模块U10-U11,所述乘法器U3连接运算放大器U1,所述乘法器U4连接运算放大器U1,所述乘法器U5连接运算放大器U2;
所述运算放大器U1的第1引脚通过电阻R9与U1的第6引脚相接,第2引脚通过电阻R7与第1引脚相接,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚接链式分数阶积分电路U8的P引脚,第7引脚接输出y,通过电阻R2与第13引脚相接,接链式分数阶积分电路U9的P2引脚,接乘法器U3的第1引脚,接乘法器U5的第1和第3引脚,第8引脚接输出x,通过电阻R4与第9引脚相接,通过电阻R6与第2引脚相接,接乘法器U4的第1引脚,接链式分数阶积分电路U7的P2引脚,第9引脚接链式分数阶积分电路U6的P引脚,第13引脚通过电阻R1与第14引脚相接,第14引脚通过电阻R5与第9引脚相接;
所述运算放大器U2的第1、2、6、7引脚悬空,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第8引脚输出z,通过电阻R13与第9引脚相接,接乘法器U3的第3引脚,接乘法器U4的第3引脚,接接链式分数阶积分电路U11的P2引脚,第9引脚接链式分数阶积分电路U10的P引脚,第13引脚通过电阻R11接第14引脚,第14引脚通过电阻R12接第9引脚;
所述乘法器U3的第1引脚接U1的第7脚,第3引脚接U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R3接U1第9引脚,第8引脚接VCC;
所述乘法器U4的第1引脚接U1的第8脚,第3引脚接U2的第8脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R8接U1第2引脚,第8引脚接VCC;
所述乘法器U5的第1和第3引脚接U1的第7脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R10接U2第13引脚,第8引脚接VCC;
所述0.7阶积分电路模块U6-U7中的U6的PI1、PI2、P1、P2、P3、P4引脚悬空,P引脚接运算放大器U1的第9引脚,U7的P、P1、P3、P4引脚悬空,P2引脚接接运算放大器U1的第8引脚,U6级联输出引脚PO1接U7的PI1,U6的PO2接U7的PI2;
所述0.7阶积分电路模块U8-U9中的U8的PI1、PI2、P1、P2、P3、P4引脚悬空,P引脚接运算放大器U1的第6引脚,U9的P、P1、P3、P4引脚悬空,P2引脚接接运算放大器U1的第7引脚,U8级联输出引脚PO1接U9的PI1,U8的PO2接U9的PI2;
所述0.7阶积分电路模块U10-U11中的U10的PI1、PI2、P1、P2、P3、P4引脚悬空,P引脚接运算放大器U2的第9引脚,U11的P、P1、P3、P4引脚悬空,P2引脚接接运算放大器U2的第8引脚,U10级联输出引脚PO1接U11的PI1,U10的PO2接U11的PI2。
本发明的有益果是:采用链式结构,设计制作了PCB电路,电路由四部分组成,每部分又由四个电阻和一个电位器串联后,与四个电容并联组成的通用分数阶积分模块电路,0.7阶分数阶积分电路由六部分组成,因此要用2个通用分数阶积分模块电路进行串联组成,采用这种方法的实现0.7阶分数阶混沌系统电路,可靠性高,不易出错。
附图说明
图1为本发明的链式分数阶积分电路模块内部结构示意图(a)、内部实际连接图(b)和0.7阶积分电路实际连接图(c)。
图2为本发明优选实施例的电路连接结构示意图。
图3和图4为本发明的电路实际连接图。
具体实施方式
下面结合附图和优选实施例对本发明作更进一步的详细描述,参见图1-图4。
1、一种链式分数阶积分电路模块,其特征是在于:电阻Rx与电容Cx并联,形成第一部分,电阻Ry与电容Cy并联,形成第二部分,电阻Rz与电容Cz并联,形成第三部分,电阻Rw与电容Cw并联,形成第四部分,级联输入引脚PI1、PI2和输出引脚P接第一部分,第一部分接输出引脚P1和第二部分,第二部分接输出引脚P2和第三部分,第三部分接输出引脚P3和第四部分,第四部分接输出引脚P4和级联输出引脚PO1、PO2。
2、根据权利要求1所述一种链式分数阶积分电路模块,其特征在于:所述电阻Rx由电位器Rx1和电阻Rx2、Rx3、Rx4、Rx5串联组成,所述电容Cx由电容Cx1、Cx2、Cx3、Cx4并联组成;所述电阻Ry由电位器Ry1和电阻Ry2、Ry3、Ry4、Ry5串联组成,所述电容Cy由电容Cy1、Cy2、Cy3、Cy4,并联组成;所述电阻Rz由电位器Rz1和电阻Rz2、Rz3、Rz4、Rz5串联组成,所述电容Cz由电容Cz1、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rw1和电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容Cw1、Cw2、Cw3、Cw4并联组成。
3、根据权利要求1所述一种链式分数阶积分电路模块,所述0.7阶积分电路模块,其特征在于:所述0.7阶积分电路模块由链式分数阶积分电路I和链式分数阶积分电路II级联组成,所述链式分数阶积分电路I级联输入引脚PI1、PI2悬空,所述链式分数阶积分电路I输出引脚P1、P2、P3、P4悬空,所述链式分数阶积分电路I级联输出引脚PO1接链式分数阶积分电路II的PI1,链式分数阶积分电路I的PO2接链式分数阶积分电路II的PI2,链式分数阶积分电路II的P、P1、P3、P4和PO1、PO2均悬空,所述链式分数阶积分电路I的电阻Rx=21.9M,所述链式分数阶积分电路I的电位器Rx1=10M,所述链式分数阶积分电路I的电阻Rx2=10M、Rx3=1.5M、Rx4=200K、Rx5=200K,所述链式分数阶积分电路I的电容Cx=3.284uF,所述链式分数阶积分电路I的电容Cx1=2.2uF、Cx2=1uF、Cx3=47nF、Cx4=33nF;所述链式分数阶积分电路I的电阻Ry=2.6M,所述链式分数阶积分电路I的电位器Ry1=1.5M,所述链式分数阶积分电路I的电阻Ry2=1M、Ry3=100K、Ry4=0K、Ry5=0K,所述链式分数阶积分电路I的电容Cy=3.139uF,所述I的电容Cy1=2uF、Cy2=1uF、Cy3=100nF、Cy4=33nF;所述链式分数阶积分电路I的电阻Rz=0.526M,所述链式分数阶积分电路I的电位器Rz1=5.1K,所述链式分数阶积分电路I的电阻Rz2=500K、Rz3=20K、Rz4=1K、Rz5=0K,所述链式分数阶积分电路I的电容Cz=1.7uF,所述链式分数阶积分电路I的电容Cz1=1uF、Cz2=470F、Cz3=220nF、Cz4=100nF;所述链式分数阶积分电路I的电阻Rw=0.113M,所述链式分数阶积分电路I的电位器Rw1=100K,所述链式分数阶积分电路I的电阻Rw2=10K、Rw3=2K、Rw4=1K、Rw5=0K,所述链式分数阶积分电路I的电容Cw=0.886uF,所述链式分数阶积分电路I的电容Cw1=470nF、Cw2=330nF、Cw3=47nF、Cw4=33nF;
所述链式分数阶积分电路II的电阻Rx=0.0246M,所述链式分数阶积分电路II的电位器Rx1=0.51K,所述II的电阻Rx2=20K、Rx3=2K、Rx4=2K、Rx5=0.1K,所述链式分数阶积分电路II的电容Cx=0.454uF,所述链式分数阶积分电路II的电容Cx1=220nF、Cx2=220nF、Cx3=100nF、Cx4悬空;所述链式分数阶积分电路II的电阻Ry=0.006M,所述链式分数阶积分电路II的电位器Ry1=5.1K,所述链式分数阶积分电路II的电阻Ry2=1K、Ry3=0K、Ry4=0K、Ry5=0K,所述链式分数阶积分电路II的电容Cy=0.207uF,所述链式分数阶积分电路II的电容Cy1=100nF、Cy2=100nF、Cy3=10nF、Cy4悬空;所述链式分数阶积分电路II的电位器Rz1,所述链式分数阶积分电路II的电阻Rz2、Rz3、Rz4、Rz5均悬空;所述链式分数阶积分电路II的电容Cz1、Cz2、Cz3、Cz4均悬空;所述链式分数阶积分电路II的电位器Rw1,所述链式分数阶积分电路II的电阻Rw2、Rw3、Rw4、Rw5均悬空;所述链式分数阶积分电路II的电容Cw1、Cw2、Cw3、Cw4均悬空;
4、基于链式分数阶积分电路模块的0.7阶Zhang混沌系统电路,其特征在于:
(1)Zhang混沌系统i为:
dx dt = - ax + by - yz dy dt = x + xz dz dt = y 2 - cz i a = 10 , b = 28 , c = 2
(2)0.7阶Zhang混沌系统ii为:
d α x dt α = - ax + by - yz d α y dt α = x + xz d α z dt α = y 2 - cz ii a = 10 , b = 28 , c = 2 , α = 0.7
(3)根据0.7阶Zhang混沌系统ii构造模拟电路,利用运算放大器U1、运算放大器U2及电阻和0.7阶积分电路模块U6-U7、0.7阶积分电路模块U8-U9、0.7阶积分电路模块U10-U11构成反相加法器和反相0.7阶积分器,利用乘法器U3、乘法器U4和乘法器U5实现乘法运算,所述运算放大器U1和运算放大器U2采用LF347N,所述乘法器U3乘法器U4和乘法器U5采用AD633JN;
所述运算放大器U1连接运算放大器U2、乘法器U3、乘法器U4、乘法器U5和0.7阶积分电路模块U6-U7、0.7阶积分电路模块U8-U9,所述运算放大器U2连接乘法器U3、乘法器U4和0.7阶积分电路模块U10-U11,所述乘法器U3连接运算放大器U1,所述乘法器U4连接运算放大器U1,所述乘法器U5连接运算放大器U2;
所述运算放大器U1的第1引脚通过电阻R9与U1的第6引脚相接,第2引脚通过电阻R7与第1引脚相接,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚接链式分数阶积分电路U8的P引脚,第7引脚接输出y,通过电阻R2与第13引脚相接,接链式分数阶积分电路U9的P2引脚,接乘法器U3的第1引脚,接乘法器U5的第1和第3引脚,第8引脚接输出x,通过电阻R4与第9引脚相接,通过电阻R6与第2引脚相接,接乘法器U4的第1引脚,接链式分数阶积分电路U7的P2引脚,第9引脚接链式分数阶积分电路U6的P引脚,第13引脚通过电阻R1与第14引脚相接,第14引脚通过电阻R5与第9引脚相接;
所述运算放大器U2的第1、2、6、7引脚悬空,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第8引脚输出z,通过电阻R13与第9引脚相接,接乘法器U3的第3引脚,接乘法器U4的第3引脚,接接链式分数阶积分电路U11的P2引脚,第9引脚接链式分数阶积分电路U10的P引脚,第13引脚通过电阻R11接第14引脚,第14引脚通过电阻R12接第9引脚;
所述乘法器U3的第1引脚接U1的第7脚,第3引脚接U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R3接U1第9引脚,第8引脚接VCC;
所述乘法器U4的第1引脚接U1的第8脚,第3引脚接U2的第8脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R8接U1第2引脚,第8引脚接VCC;
所述乘法器U5的第1和第3引脚接U1的第7脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R10接U2第13引脚,第8引脚接VCC;
所述0.7阶积分电路模块U6-U7中的U6的PI1、PI2、P1、P2、P3、P4引脚悬空,P引脚接运算放大器U1的第9引脚,U7的P、P1、P3、P4引脚悬空,P2引脚接接运算放大器U1的第8引脚,U6级联输出引脚PO1接U7的PI1,U6的PO2接U7的PI2;
所述0.7阶积分电路模块U8-U9中的U8的PI1、PI2、P1、P2、P3、P4引脚悬空,P引脚接运算放大器U1的第6引脚,U9的P、P1、P3、P4引脚悬空,P2引脚接接运算放大器U1的第7引脚,U8级联输出引脚PO1接U9的PI1,U8的PO2接U9的PI2;
所述0.7阶积分电路模块U10-U11中的U10的PI1、PI2、P1、P2、P3、P4引脚悬空,P引脚接运算放大器U2的第9引脚,U11的P、P1、P3、P4引脚悬空,P2引脚接接运算放大器U2的第8引脚,U10级联输出引脚PO1接U11的PI1,U10的PO2接U11的PI2。
电路中电阻R1=R4=R5=R7=R9=R11=R12=10kΩ,R3=R8=R10=1kΩ,R2=3.57kΩ,R6=100kΩ,R8=1kΩ,R13=50kΩ。
当然,上述说明并非对本发明的限制,本发明也不仅限于上述举例,本技术领域的普通技术人员在本发明的实质范围内所做出的变化、改型、添加或替换,也属于本发明的保护范围。

Claims (4)

1.一种链式分数阶积分电路模块,其特征是在于:电阻Rx与电容Cx并联,形成第一部分,电阻Ry与电容Cy并联,形成第二部分,电阻Rz与电容Cz并联,形成第三部分,电阻Rw与电容Cw并联,形成第四部分,级联输入引脚PI1、PI2和输出引脚P接第一部分,第一部分接输出引脚P1和第二部分,第二部分接输出引脚P2和第三部分,第三部分接输出引脚P3和第四部分,第四部分接输出引脚P4和级联输出引脚PO1、PO2。 
2.根据权利要求1所述一种链式分数阶积分电路模块,其特征在于:所述电阻Rx由电位器Rx1和电阻Rx2、Rx3、Rx4、Rx5串联组成,所述电容Cx由电容Cx1、Cx2、Cx3、Cx4并联组成;所述电阻Ry由电位器Ry1和电阻Ry2、Ry3、Ry4、Ry5串联组成,所述电容Cy由电容Cy1、Cy2、Cy3、Cy4,并联组成;所述电阻Rz由电位器Rz1和电阻Rz2、Rz3、Rz4、Rz5串联组成,所述电容Cz由电容Cz1、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rw1和电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容Cw1、Cw2、Cw3、Cw4并联组成。 
3.根据权利要求1所述一种链式分数阶积分电路模块,所述0.7阶积分电路模块,其特征在于:所述0.7阶积分电路模块由链式分数阶积分电路I和链式分数阶积分电路II级联组成,所述链式分数阶积分电路I级联输入引脚PI1、PI2悬空,所述链式分数阶积分电路I输出引脚P1、P2、P3、P4悬空,所述链式分数阶积分电路I级联输出引脚PO1接链式分数阶积分电路II的PI1,链式分数阶积分电路I的PO2接链式分数阶积分电路II的PI2,链式分数阶积分电路II的P、P1、P3、P4和PO1、PO2均悬空,所述链式分数阶积分电路I的电阻Rx=21.9M,所述链式分数阶积分电路I的电位器Rx1=10M,所述链式分数阶积分电路I的电阻Rx2=10M、Rx3=1.5M、Rx4=200K、Rx5=200K,所述链式分数阶积分电路I的电容Cx=3.284uF,所述链式分数阶积分电路I的电容Cx1=2.2uF、Cx2=1uF、Cx3=47nF、Cx4=33nF;所述链式分数阶积分电路I的电阻Ry=2.6M,所述链式分数阶积分电路I的电位器Ry1=1.5M,所述链式分数阶积分电路I的电阻Ry2=1M、Ry3=100K、Ry4=0K、Ry5=0K,所述链式分数阶积分电路I的电容Cy=3.139uF,所述I的电容Cy1=2uF、Cy2=1uF、Cy3=100nF、Cy4=33nF;所述链式分数阶积分电路I的电阻Rz=0.526M,所述链式分数阶积分电路I的电位器Rz1=5.1K,所述链式分数阶积分电路I的电阻Rz2=500K、Rz3=20K、Rz4=1K、Rz5=0K,所述链式分数阶积分电路I的电容Cz=1.7uF,所述链式分数阶积分电路I的电容Cz1=1uF、Cz2=470F、Cz3=220nF、Cz4=100nF;所述链式分数阶积分电路I的电阻Rw=0.113M,所述链式分数阶积分电路I的电位器Rw1=100K,所述链式分数阶积分电路I的电阻Rw2=10K、Rw3=2K、Rw4=1K、Rw5=0K,所述链式分数阶积分电路I的电容Cw=0.886uF, 所述链式分数阶积分电路I的电容Cw1=470nF、Cw2=330nF、Cw3=47nF、Cw4=33nF; 
所述链式分数阶积分电路II的电阻Rx=0.0246M,所述链式分数阶积分电路II的电位器Rx1=0.51K,所述II的电阻Rx2=20K、Rx3=2K、Rx4=2K、Rx5=0.1K,所述链式分数阶积分电路II的电容Cx=0.454uF,所述链式分数阶积分电路II的电容Cx1=220nF、Cx2=220nF、Cx3=100nF、Cx4悬空;所述链式分数阶积分电路II的电阻Ry=0.006M,所述链式分数阶积分电路II的电位器Ry1=5.1K,所述链式分数阶积分电路II的电阻Ry2=1K、Ry3=0K、Ry4=0K、Ry5=0K,所述链式分数阶积分电路II的电容Cy=0.207uF,所述链式分数阶积分电路II的电容Cy1=100nF、Cy2=100nF、Cy3=10nF、Cy4悬空;所述链式分数阶积分电路II的电位器Rz1,所述链式分数阶积分电路II的电阻Rz2、Rz3、Rz4、Rz5均悬空;所述链式分数阶积分电路II的电容Cz1、Cz2、Cz3、Cz4均悬空;所述链式分数阶积分电路II的电位器Rw1,所述链式分数阶积分电路II的电阻Rw2、Rw3、Rw4、Rw5均悬空;所述链式分数阶积分电路II的电容Cw1、Cw2、Cw3、Cw4均悬空。 
4.基于链式分数阶积分电路模块的0.7阶Zhang混沌系统电路,其特征在于: 
(1)Zhang混沌系统i为: 
(2)0.7阶Zhang混沌系统ii为: 
(3)根据0.7阶Zhang混沌系统ii构造模拟电路,利用运算放大器U1、运算放大器U2及电阻和0.7阶积分电路模块U6-U7、0.7阶积分电路模块U8-U9、0.7阶积分电路模块U10-U11构成反相加法器和反相0.7阶积分器,利用乘法器U3、乘法器U4和乘法器U5实现乘法运算,所述运算放大器U1和运算放大器U2采用LF347N,所述乘法器U3乘法器U4和乘法器U5采用AD633JN; 
所述运算放大器U1连接运算放大器U2、乘法器U3、乘法器U4、乘法器U5和0.7阶 积分电路模块U6-U7、0.7阶积分电路模块U8-U9,所述运算放大器U2连接乘法器U3、乘法器U4和0.7阶积分电路模块U10-U11,所述乘法器U3连接运算放大器U1,所述乘法器U4连接运算放大器U1,所述乘法器U5连接运算放大器U2; 
所述运算放大器U1的第1引脚通过电阻R9与U1的第6引脚相接,第2引脚通过电阻R7与第1引脚相接,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚接链式分数阶积分电路U8的P引脚,第7引脚接输出y,通过电阻R2与第13引脚相接,接链式分数阶积分电路U9的P2引脚,接乘法器U3的第1引脚,接乘法器U5的第1和第3引脚,第8引脚接输出x,通过电阻R4与第9引脚相接,通过电阻R6与第2引脚相接,接乘法器U4的第1引脚,接链式分数阶积分电路U7的P2引脚,第9引脚接链式分数阶积分电路U6的P引脚,第13引脚通过电阻R1与第14引脚相接,第14引脚通过电阻R5与第9引脚相接; 
所述运算放大器U2的第1、2、6、7引脚悬空,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第8引脚输出z,通过电阻R13与第9引脚相接,接乘法器U3的第3引脚,接乘法器U4的第3引脚,接接链式分数阶积分电路U11的P2引脚,第9引脚接链式分数阶积分电路U10的P引脚,第13引脚通过电阻R11接第14引脚,第14引脚通过电阻R12接第9引脚; 
所述乘法器U3的第1引脚接U1的第7脚,第3引脚接U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R3接U1第9引脚,第8引脚接VCC; 
所述乘法器U4的第1引脚接U1的第8脚,第3引脚接U2的第8脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R8接U1第2引脚,第8引脚接VCC; 
所述乘法器U5的第1和第3引脚接U1的第7脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R10接U2第13引脚,第8引脚接VCC; 
所述0.7阶积分电路模块U6-U7中的U6的PI1、PI2、P1、P2、P3、P4引脚悬空,P引脚接运算放大器U1的第9引脚,U7的P、P1、P3、P4引脚悬空,P2引脚接接运算放大器U1的第8引脚,U6级联输出引脚PO1接U7的PI1,U6的PO2接U7的PI2; 
所述0.7阶积分电路模块U8-U9中的U8的PI1、PI2、P1、P2、P3、P4引脚悬空,P引脚接运算放大器U1的第6引脚,U9的P、P1、P3、P4引脚悬空,P2引脚接接运算放大器U1的第7引脚,U8级联输出引脚PO1接U9的PI1,U8的PO2接U9的PI2; 
所述0.7阶积分电路模块U10-U11中的U10的PI1、PI2、P1、P2、P3、P4引脚悬空,P引脚接运算放大器U2的第9引脚,U11的P、P1、P3、P4引脚悬空,P2引脚接接运算放 大器U2的第8引脚,U10级联输出引脚PO1接U11的PI1,U10的PO2接U11的PI2。 
CN201410483069.4A 2014-09-19 2014-09-19 一种链式0.7阶分数阶积分电路装置 Expired - Fee Related CN104184577B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201410483069.4A CN104184577B (zh) 2014-09-19 2014-09-19 一种链式0.7阶分数阶积分电路装置
PCT/CN2015/000387 WO2016041295A1 (zh) 2014-09-19 2015-06-05 基于链式分数阶积分电路模块的0.7阶Zhang混沌系统电路实现

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410483069.4A CN104184577B (zh) 2014-09-19 2014-09-19 一种链式0.7阶分数阶积分电路装置

Publications (2)

Publication Number Publication Date
CN104184577A true CN104184577A (zh) 2014-12-03
CN104184577B CN104184577B (zh) 2015-11-18

Family

ID=51965342

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410483069.4A Expired - Fee Related CN104184577B (zh) 2014-09-19 2014-09-19 一种链式0.7阶分数阶积分电路装置

Country Status (2)

Country Link
CN (1) CN104184577B (zh)
WO (1) WO2016041295A1 (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104506302A (zh) * 2014-12-14 2015-04-08 王晓红 基于T型分数阶积分电路模块的0.9阶含y方Lü混沌系统电路实现
CN105049184A (zh) * 2015-08-19 2015-11-11 韩敬伟 一种0.7阶混合型与t型分数阶积分切换方法及电路
CN105049188A (zh) * 2015-08-19 2015-11-11 王春梅 一种0.7阶混合型与链式分数阶积分切换方法及电路
CN105049179A (zh) * 2015-08-19 2015-11-11 王宏国 一种0.7阶链式与t型分数阶积分切换方法及电路
WO2016041296A1 (zh) * 2014-09-19 2016-03-24 梅增霞 基于链式分数阶积分电路模块的0.6阶Qi混沌系统电路实现
WO2016041293A1 (zh) * 2014-09-19 2016-03-24 李建庆 基于链式分数阶积分电路模块的0.9阶Zhou混沌系统电路
WO2016041104A1 (zh) * 2014-09-19 2016-03-24 李建庆 基于链式分数阶积分电路模块的0.3阶lu混沌系统电路
WO2016041105A1 (zh) * 2014-09-19 2016-03-24 李建庆 基于链式分数阶积分电路模块的0.2阶Chen混沌系统电路
WO2016041294A1 (zh) * 2014-09-19 2016-03-24 李建庆 基于链式分数阶积分电路模块的0.8阶Cang混沌系统电路实现

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120226724A1 (en) * 2011-03-01 2012-09-06 King Abdullah University of Science and Technology (KAUST) Fully digital chaotic differential equation-based systems and methods
CN102903282A (zh) * 2012-10-26 2013-01-30 玉林师范学院 整数阶分数阶多功能混沌实验仪
CN203813801U (zh) * 2014-03-17 2014-09-03 滨州学院 一种分数阶次不同的含xy的Liu混沌切换系统电路

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2835092B1 (fr) * 2002-01-23 2004-03-05 Bruker Biospin Sa Module de filtre de type l-c et filtre helicoidal compose d'au moins deux tels modules
CN104202151B (zh) * 2014-09-19 2015-09-09 国家电网公司 基于链式分数阶积分电路模块的0.9阶Zhou混沌系统电路
CN104202154B (zh) * 2014-09-19 2015-06-03 徐振峰 基于链式分数阶积分电路模块的0.5 阶Lorenz混沌系统电路
CN104202153A (zh) * 2014-09-19 2014-12-10 王忠林 基于链式分数阶积分电路模块的0.1阶Muthuswamy-Chua混沌系统电路
CN104202152B (zh) * 2014-09-19 2015-12-02 国网山东宁津县供电公司 一种链式0.4阶分数阶积分电路设备

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120226724A1 (en) * 2011-03-01 2012-09-06 King Abdullah University of Science and Technology (KAUST) Fully digital chaotic differential equation-based systems and methods
CN102903282A (zh) * 2012-10-26 2013-01-30 玉林师范学院 整数阶分数阶多功能混沌实验仪
CN203813801U (zh) * 2014-03-17 2014-09-03 滨州学院 一种分数阶次不同的含xy的Liu混沌切换系统电路

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016041296A1 (zh) * 2014-09-19 2016-03-24 梅增霞 基于链式分数阶积分电路模块的0.6阶Qi混沌系统电路实现
WO2016041293A1 (zh) * 2014-09-19 2016-03-24 李建庆 基于链式分数阶积分电路模块的0.9阶Zhou混沌系统电路
WO2016041104A1 (zh) * 2014-09-19 2016-03-24 李建庆 基于链式分数阶积分电路模块的0.3阶lu混沌系统电路
WO2016041105A1 (zh) * 2014-09-19 2016-03-24 李建庆 基于链式分数阶积分电路模块的0.2阶Chen混沌系统电路
WO2016041294A1 (zh) * 2014-09-19 2016-03-24 李建庆 基于链式分数阶积分电路模块的0.8阶Cang混沌系统电路实现
CN104506302A (zh) * 2014-12-14 2015-04-08 王晓红 基于T型分数阶积分电路模块的0.9阶含y方Lü混沌系统电路实现
CN105049184A (zh) * 2015-08-19 2015-11-11 韩敬伟 一种0.7阶混合型与t型分数阶积分切换方法及电路
CN105049188A (zh) * 2015-08-19 2015-11-11 王春梅 一种0.7阶混合型与链式分数阶积分切换方法及电路
CN105049179A (zh) * 2015-08-19 2015-11-11 王宏国 一种0.7阶链式与t型分数阶积分切换方法及电路

Also Published As

Publication number Publication date
CN104184577B (zh) 2015-11-18
WO2016041295A1 (zh) 2016-03-24

Similar Documents

Publication Publication Date Title
CN104184577A (zh) 基于链式分数阶积分电路模块的0.7阶Zhang混沌系统电路实现
CN104202152A (zh) 基于链式分数阶积分电路模块的0.4 阶Liu混沌系统电路实现
CN104202149A (zh) 基于链式分数阶积分电路模块的0.6阶Qi混沌系统电路实现
CN104202151B (zh) 基于链式分数阶积分电路模块的0.9阶Zhou混沌系统电路
CN104202150B (zh) 基于链式分数阶积分电路模块的0.2阶Chen混沌系统电路
CN104283672B (zh) 基于链式分数阶积分电路模块的0.8阶Cang混沌系统电路实现
CN104202153A (zh) 基于链式分数阶积分电路模块的0.1阶Muthuswamy-Chua混沌系统电路
CN104202154A (zh) 基于链式分数阶积分电路模块的0.5 阶Lorenz混沌系统电路实现
CN104270241A (zh) 基于链式分数阶积分电路模块的0.3 阶Lü混沌系统电路实现
CN104506301B (zh) 一种t型0.6阶分数阶积分电路模块
CN104410488B (zh) 一种0.1阶t型通用分数阶积分电路模块
CN104410401A (zh) 基于混合型分数阶积分电路模块的0.1阶含x方的Lorenz混沌系统电路
CN104468085B (zh) 一种t型0.7阶分数阶积分电路模块
CN104301092B (zh) 基于0.7阶混合型分数阶积分电路模块的含x方Qi混沌系统电路
CN104468075B (zh) 0.3阶混合型分数阶积分电路模块和基于其的含x方Lü混沌系统电路实现
CN104506302A (zh) 基于T型分数阶积分电路模块的0.9阶含y方Lü混沌系统电路实现
CN104092532A (zh) 基于三维混沌系统的无平衡点超混沌系统及模拟电路
CN104468076A (zh) 基于链式分数阶积分电路模块的0.8阶Liu混沌系统电路实现
CN104468084B (zh) 一种0.8阶t型分数阶积分电路模块
CN104468086B (zh) 一种0.3阶t型分数阶积分电路装置
CN104393983B (zh) 一种0.2阶混合型分数阶积分电路装置
CN104468083A (zh) 基于T型分数阶积分电路模块的0.5阶含y方Liu混沌系统电路实现
CN104393984B (zh) 一种0.6阶混合型分数阶积分电路设备
CN104378099B (zh) 一种0.5阶混合型分数阶积分电路模块
CN104486062B (zh) 基于0.4阶T型分数阶积分电路模块的Liu混沌系统电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C41 Transfer of patent application or patent right or utility model
CB03 Change of inventor or designer information

Inventor after: Yuan Bao

Inventor after: Kong Deqiu

Inventor after: Gao Qiang

Inventor after: Fu Zhengxin

Inventor after: Chen Lun

Inventor after: Li Hui

Inventor after: Zhang Cuizhen

Inventor after: Zhang Kun

Inventor after: Yuan Bao Qiao Yanan Zhang Yanyan Chen Ziming Zhang Xuan Liu Zongjie Wang Hongyang Kong Deqiu Fu Zhengxin Chen Lun Li Huizhang Taocong ultra high strength Cuizhen Zhang Kunsun Chun Gang

Inventor after: Qiao Yanan

Inventor after: Zhang Yanyan

Inventor after: Chen Ziming

Inventor after: Zhang Xuan

Inventor after: Liu Zongjie

Inventor after: Wang Hong

Inventor after: Yang Tao

Inventor after: Cong Chao

Inventor before: Hu Chunhua

COR Change of bibliographic data
TA01 Transfer of patent application right

Effective date of registration: 20150929

Address after: 272100 Jining high tech Development Zone, Shandong Torch Road, No. 28

Applicant after: Jining Power Supply Company State Grid Shandong Electric Power Co., Ltd.

Applicant after: State Grid Corporation of China

Address before: 256603 Binzhou, Shandong, west of the New River Road, room, room 1-2-502

Applicant before: Hu Chunhua

CB03 Change of inventor or designer information

Inventor after: Yuan Bao

Inventor after: Feng Qingyun

Inventor after: Kong Deqiu

Inventor after: Gao Qiang

Inventor after: Fu Zhengxin

Inventor after: Zhang Yemin

Inventor after: Ma Zhiteng

Inventor after: Zhang Cuizhen

Inventor after: Chen Lun

Inventor after: Li Hui

Inventor after: Zhang Kun

Inventor after: Qiao Yanan

Inventor after: Li Wenxu

Inventor after: Sun Chungang

Inventor after: Zhang Yanxia

Inventor after: Wang Huixing

Inventor after: Zhang Yanyan

Inventor after: Chen Ziming

Inventor after: Zhang Xuan

Inventor after: Liu Zongjie

Inventor after: Wang Hong

Inventor after: Yang Tao

Inventor after: Cong Chao

Inventor before: Yuan Bao

Inventor before: Kong Deqiu

Inventor before: Gao Qiang

Inventor before: Fu Zhengxin

Inventor before: Chen Lun

Inventor before: Li Hui

Inventor before: Zhang Cuizhen

Inventor before: Zhang Kun

Inventor before: Sun Chungang

Inventor before: Qiao Yanan

Inventor before: Zhang Yanyan

Inventor before: Chen Ziming

Inventor before: Zhang Xuan

Inventor before: Liu Zongjie

Inventor before: Wang Hong

Inventor before: Yang Tao

Inventor before: Cong Chao

COR Change of bibliographic data
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20151118

Termination date: 20200919

CF01 Termination of patent right due to non-payment of annual fee