发明内容
本发明要解决的技术问题是提供一种0.5阶混合型分数阶积分电路模块,本发明采用如下技术手段实现发明目的:
1、一种0.5阶混合型分数阶积分电路模块,其特征是在于:电阻Rx与电容Cx并联,形成第一部分,第一部分与电阻Ry串联后再与电容Cy并联,形成第二部分,前两部分与电阻Rz串联后再与电容Cz并联,形成第三部分,前三部分与电阻Rw串联后再与电容Cw并联,形成第四部分,前四部分与电阻Ru串联后再与电容Cu并联,形成第五部分,前五部分与电阻Rv串联后再与电容Cv并联,形成第六部分,输出引脚A接第一部分,输出引脚B接第六部分;所述电阻Rx由电位器Rx1和电阻Rx2、Rx3、Rx4、Rx5串联组成,所述电容Cx由电容Cx1、Cx2、Cx3、Cx4并联组成;所述电阻Ry由电位器Ry1和电阻Ry2、Ry3、Ry4、Ry5串联组成,所述电容Cy由电容Cy1、Cy2、Cy3、Cy4并联组成;所述电阻Rz由电位器Rz1和电阻Rz2、Rz3、Rz4、Rz5串联组成,所述电容Cz由电容Cz1、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rw1和电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容Cw1、Cw2、Cw3、Cw4并联组成;所述电阻Ru由电位器Ru1和电阻Ru2、Ru3、Ru4、Ru5串联组成,所述电容Cu由电容Cu1、Cu2、Cu3、Cu4并联组成;所述电阻Rv由电位器Rv1和电阻Rv2、Rv3、Rv4、Rv5串联组成,所述电容Cv由电容Cv1、Cv2、Cv3、Cv4并联组成;所述电阻Rx=4.045M,所述电位器Rx1=5K,所述电阻Rx2=2M、Rx3=2M、Rx4=20K、Rx5=20K,所述电容Cx=9.7780uF,所述电容Cx1=4.7uF、Cx2=4.7uF、Cx3=330nF、Cx4=47nF;所述电阻Ry=3.369M,所述电位器Ry1=2.9K,所述电阻Ry2=3.3M、Ry3=51K、Ry4=10K、Ry5=5.1K,所述电容Cy=2.694uF,所述电容Cy1=2.2uF、Cy2=470nF、Cy3=22nF、Cy4=2.2nF;所述电阻Rz=1.545M,所述电位器Rz1=5K和所述电阻Rz2=1M、Rz3=500K、Rz4=20K、Rz5=20K,所述电容Cz=1.015uF,所述电容Cz1=1uF、Cz2=10nF、Cz3=4.7nF、Cz4=0.33nF;所述电阻Rw=0.6346M,所述电位器Rw1=4.6K和所述电阻Rw2=500K、Rw3=100K、Rw4=20K、Rw5=10K,所述电容Cw=0.4088uF,所述电容Cw1=330nF、Cw2=68nF、Cw3=10nF、Cw4悬空;所述电阻Ru=0.2669M,所述电位器Ru1=0.8K和所述电阻Ru2=200K、Ru3=51K、Ru4=10K、Ru5=5.1K,所述电容Cu=183.6nF,所述电容Cu1=100nF、Cu2=47nF、Cu3=22nF、Cu4=10nF;所述电阻Rv=0.1398M,所述电位器Rv1=4.7K和所述电阻Rv2=100K、Rv3=20K、Rv4=10K、Rv5=5.1K,所述电容Cv=63.1nF,所述电容Cv1=33nF、Cv2=22nF、Cv3=4.7nF、Cv4=3.3nF。
本发明的有益效果是:采用混合型结构,设计制作了PCB电路,电路由六部分组成,每部分电阻由四个电阻和一个电位器串联组成,每部分电容由四个电容并联组成,第一部分为电阻和电容的并联,以后部分中的电阻都是与前面部分的整体电路串联,然后与该部分电容并联组成通用分数阶积分模块电路,0.5阶混合型分数阶积分电路模块由六部分组成,采用这种方法的实现0.5阶分数阶混沌系统电路,可靠性高,不易出错。
具体实施方式
下面结合附图和优选实施例对本发明作更进一步的详细描述,参见图1-图4。
1、一种0.5阶混合型分数阶积分电路模块,其特征是在于:电阻Rx与电容Cx并联,形成第一部分,第一部分与电阻Ry串联后再与电容Cy并联,形成第二部分,前两部分与电阻Rz串联后再与电容Cz并联,形成第三部分,前三部分与电阻Rw串联后再与电容Cw并联,形成第四部分,前四部分与电阻Ru串联后再与电容Cu并联,形成第五部分,前五部分与电阻Rv串联后再与电容Cv并联,形成第六部分,输出引脚A接第一部分,输出引脚B接第六部分;所述电阻Rx由电位器Rx1和电阻Rx2、Rx3、Rx4、Rx5串联组成,所述电容Cx由电容Cx1、Cx2、Cx3、Cx4并联组成;所述电阻Ry由电位器Ry1和电阻Ry2、Ry3、Ry4、Ry5串联组成,所述电容Cy由电容Cy1、Cy2、Cy3、Cy4并联组成;所述电阻Rz由电位器Rz1和电阻Rz2、Rz3、Rz4、Rz5串联组成,所述电容Cz由电容Cz1、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rw1和电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容Cw1、Cw2、Cw3、Cw4并联组成;所述电阻Ru由电位器Ru1和电阻Ru2、Ru3、Ru4、Ru5串联组成,所述电容Cu由电容Cu1、Cu2、Cu3、Cu4并联组成;所述电阻Rv由电位器Rv1和电阻Rv2、Rv3、Rv4、Rv5串联组成,所述电容Cv由电容Cv1、Cv2、Cv3、Cv4并联组成;所述电阻Rx=4.045M,所述电位器Rx1=5K,所述电阻Rx2=2M、Rx3=2M、Rx4=20K、Rx5=20K,所述电容Cx=9.7780uF,所述电容Cx1=4.7uF、Cx2=4.7uF、Cx3=330nF、Cx4=47nF;所述电阻Ry=3.369M,所述电位器Ry1=2.9K,所述电阻Ry2=3.3M、Ry3=51K、Ry4=10K、Ry5=5.1K,所述电容Cy=2.694uF,所述电容Cy1=2.2uF、Cy2=470nF、Cy3=22nF、Cy4=2.2nF;所述电阻Rz=1.545M,所述电位器Rz1=5K和所述电阻Rz2=1M、Rz3=500K、Rz4=20K、Rz5=20K,所述电容Cz=1.015uF,所述电容Cz1=1uF、Cz2=10nF、Cz3=4.7nF、Cz4=0.33nF;所述电阻Rw=0.6346M,所述电位器Rw1=4.6K和所述电阻Rw2=500K、Rw3=100K、Rw4=20K、Rw5=10K,所述电容Cw=0.4088uF,所述电容Cw1=330nF、Cw2=68nF、Cw3=10nF、Cw4悬空;所述电阻Ru=0.2669M,所述电位器Ru1=0.8K和所述电阻Ru2=200K、Ru3=51K、Ru4=10K、Ru5=5.1K,所述电容Cu=183.6nF,所述电容Cu1=100nF、Cu2=47nF、Cu3=22nF、Cu4=10nF;所述电阻Rv=0.1398M,所述电位器Rv1=4.7K和所述电阻Rv2=100K、Rv3=20K、Rv4=10K、Rv5=5.1K,所述电容Cv=63.1nF,所述电容Cv1=33nF、Cv2=22nF、Cv3=4.7nF、Cv4=3.3nF。
2、基于0.5阶混合型分数阶积分电路模块的含y方的Chen混沌系统电路,其特征在于:
(1)含y方的Chen阶混沌系统i为:
(2)含y方的0.5阶Chen混沌系统ii为:
(3)根据含y方的0.5阶Chen混沌系统ii构造模拟电路,利用运算放大器U1、运算放大器U2及电阻和0.5阶混合型分数阶积分电路模块U5、0.5阶混合型分数阶积分电路模块U6、0.5阶混合型分数阶积分电路模块U7构成反相加法器和反相0.2阶积分器,利用乘法器U3和乘法器U4实现乘法运算,所述运算放大器U1和运算放大器U2采用LF347N,所述乘法器U3和乘法器U4采用AD633JN;
所述运算放大器U1连接运算放大器U2、乘法器U3、乘法器U4和0.5阶混合型分数阶积分电路模块U5、0.5阶混合型分数阶积分电路模块U6,所述运算放大器U2连接乘法器U3、乘法器U4和0.5阶混合型分数阶积分电路模块U7,所述乘法器U3连接运算放大器U1,所述乘法器U4连接运算放大器U2;
所述运算放大器U1的第1引脚通过电阻R9与U1的第6引脚相接,第2引脚通过电阻R6与U1的第1引脚相接,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚接0.5阶混合型分数阶积分电路模块U6的A引脚,第7引脚接输出y,接0.5阶混合型分数阶积分电路模块U6的B引脚,通过电阻R5与第2引脚相接,通过电阻R1与第13引脚相接,接乘法器U4的第1、3引脚,第8引脚接输出x,通过电阻R8与第6引脚相接,通过电阻R4与第9引脚相接,接0.5阶混合型分数阶积分电路模块U5的B引脚,接乘法器U3的第1引脚,第9引脚接0.5阶混合型分数阶积分电路模块U5的A引脚,第13引脚通过电阻R2与第14引脚相接,第14引脚通过电阻R3与第9引脚相接;
所述运算放大器U2的第1、2、6、7引脚悬空,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第8引脚输出z,接0.5阶混合型分数阶积分电路模块U7的B引脚,接乘法器U3的第3引脚,通过电阻R12与第9引脚相接,第9引脚接0.5阶混合型分数阶积分电路模块U7的A引脚,第13引脚通过电阻R11与第14引脚相接,第14引脚接通过电阻R13与第9引脚相接;
所述乘法器U3的第1引脚接运算放大器U1的第8脚,第3引脚接U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R7接U1第6引脚,第8引脚接VCC;
所述乘法器U4的第1引脚接运算放大器U1的第7脚,第3引脚接运算放大器U1的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R10接运算放大器U2第13引脚,第8引脚接VCC;
所述0.5阶混合型分数阶积分电路模块U5的A引脚接运算放大器U1的第9引脚,B引脚接接运算放大器U1的第8引脚;
所述0.5阶混合型分数阶积分电路模块U6的A引脚接运算放大器U1的第6引脚,B引脚接接运算放大器U1的第7引脚;
所述0.5阶混合型分数阶积分电路模块U7的A引脚接运算放大器U2的第9引脚,B引脚接接运算放大器U2的第8引脚。
电路中电阻R2=R3=R6=R9=R11=R13=10kΩ,R1=R4=2.86kΩ,R5=3.57kΩ,R7=R10=1kΩ,R8=14.286kΩ,R12=33.33kΩ。
当然,上述说明并非对本发明的限制,本发明也不仅限于上述举例,本技术领域的普通技术人员在本发明的实质范围内所做出的变化、改型、添加或替换,也属于本发明的保护范围。