CN104202153A - 基于链式分数阶积分电路模块的0.1阶Muthuswamy-Chua混沌系统电路 - Google Patents

基于链式分数阶积分电路模块的0.1阶Muthuswamy-Chua混沌系统电路 Download PDF

Info

Publication number
CN104202153A
CN104202153A CN201410483814.5A CN201410483814A CN104202153A CN 104202153 A CN104202153 A CN 104202153A CN 201410483814 A CN201410483814 A CN 201410483814A CN 104202153 A CN104202153 A CN 104202153A
Authority
CN
China
Prior art keywords
pin
resistance
circuit module
capacitor
operational amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
CN201410483814.5A
Other languages
English (en)
Inventor
王忠林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Individual
Original Assignee
Individual
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Individual filed Critical Individual
Priority to CN201410483814.5A priority Critical patent/CN104202153A/zh
Publication of CN104202153A publication Critical patent/CN104202153A/zh
Withdrawn legal-status Critical Current

Links

Landscapes

  • Networks Using Active Elements (AREA)

Abstract

本发明提供一种基于链式分数阶积分电路模块的0.1阶Muthuswamy-Chua混沌系统电路,链式分数阶积分电路模块,电阻Rx与电容Cx并联,形成第一部分,电阻Ry与电容Cy并联,形成第二部分,电阻Rz与电容Cz并联,形成第三部分,电阻Rw与电容Cw并联,形成第四部分,级联输入引脚PI1、PI2和输出引脚P接第一部分,第一部分接输出引脚P1和第二部分,第二部分接输出引脚P2和第三部分,第三部分接输出引脚P3和第四部分,第四部分接输出引脚P4和级联输出引脚PO1、PO2。本发明采用链式结构,设计制作了PCB电路,0.1阶分数阶积分电路由前三部分组成,第四部分不用,悬空,采用这种方法的实现0.1阶分数阶混沌系统电路,可靠性高,不易出错。

Description

基于链式分数阶积分电路模块的0.1阶Muthuswamy-Chua混沌系统电路
技术领域
本发明涉及一种通用分数阶积分电路模块及其0.1阶混沌系统电路实现,特别涉及一种基于链式分数阶积分电路模块的0.1阶Muthuswamy-Chua混沌系统电路。
背景技术
因为实现分数阶混沌系统的电路的电阻和电容都是非常规电阻和电容,一般采用电阻串联和电容并联的方法实现,目前,实现的主要方法是利用现有的电阻和电容在面包板上组合的方法,这种方法可靠性和稳定性比较低,并且存在容易出错,出错后不易查找等问题,本发明为克服这个问题,采用链式结构,设计制作了PCB电路,电路由四部分组成,每部分又由四个电阻和一个电位器串联后,与四个电容并联组成的通用分数阶积分模块电路,0.1阶分数阶积分电路由前三部分组成,第四部分不用,悬空,采用这种方法的实现0.1阶分数阶混沌系统电路,可靠性高,不易出错。
发明内容
本发明要解决的技术问题是提供一种基于链式分数阶积分电路模块的0.1阶Muthuswamy-Chua混沌系统电路,本发明采用如下技术手段实现发明目的:
1、一种链式分数阶积分电路模块,其特征是在于:电阻Rx与电容Cx并联,形成第一部分,电阻Ry与电容Cy并联,形成第二部分,电阻Rz与电容Cz并联,形成第三部分,电阻Rw与电容Cw并联,形成第四部分,级联输入引脚PI1、PI2和输出引脚P接第一部分,第一部分接输出引脚P1和第二部分,第二部分接输出引脚P2和第三部分,第三部分接输出引脚P3和第四部分,第四部分接输出引脚P4和级联输出引脚PO1、PO2。
2、根据权利要求1所述一种链式分数阶积分电路模块,其特征在于:所述电阻Rx由电位器Rx1和电阻Rx2、Rx3、Rx4、Rx5串联组成,所述电容Cx由电容Cx1、Cx2、Cx3、Cx4并联组成;所述电阻Ry由电位器Ry1和电阻Ry2、Ry3、Ry4、Ry5串联组成,所述电容Cy由电容Cy1、Cy2、Cy3、Cy4,并联组成;所述电阻Rz由电位器Rz1和电阻Rz2、Rz3、Rz4、Rz5串联组成,所述电容Cz由电容Cz1、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rw1和电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容Cw1、Cw2、Cw3、Cw4并联组成。
3、根据权利要求1所述一种链式分数阶积分电路模块,所述0.1阶积分电路模块,其特征在于:所述级联输入引脚PI1、PI2悬空,所述输出引脚P1、P2、P4悬空,所述级联输出引脚PO1、PO2悬空,所述电阻Rx=0.636M,所述电位器Rx1=500K,所述电阻Rx2=100K、Rx3=20K、Rx4=10K、Rx5=5.1K,所述电容Cx=15.72uF,所述电容Cx1=10uF、Cx2=4.7uF、Cx3=1uF、Cx4悬空;所述电阻Ry=0.3815M,所述电位器Ry1=200K,所述电阻Ry2=100K、Ry3=51K、Ry4=20K、Ry5=20K,所述电容Cy=0.1572uF,所述电容Cy1=100nF、Cy2=10nF、Cy3=47nF、Cy4悬空;所述电阻Rz=0.56725M,所述电位器Rz1=500K和所述电阻Rz2=51K、Rz3=10K、Rz4=5.1K、Rz5=1K,所述电容Cz=0.6335nF,所述电容Cz1=0.33nF、Cz2=0.33nF、Cz3悬空、Cz4悬空;所述电阻Rw,所述电位器Rw1和所述电阻Rw2、Rw3、Rw4、Rw5,所述电容Cw和所述电容Cw1、Cw2、Cw3、Cw4,均悬空。
4、基于链式分数阶积分电路模块的0.1阶Muthuswamy-Chua混沌系统电路,其特征在于:
(1)Muthuswamy-Chua混沌系统的数学模型i:
dx dt = ay dy dt = - b [ β ( z 2 - 1 ) y + x ] dz dt = ( z - 1 ) y - cz i a=1,b=1/3,c=0.6,β=3/2
(2)0.1阶Muthuswamy-Chua混沌系统的数学模型ii为:
d α x dt α = ay d α y dt α = - b [ β ( z 2 - 1 ) y + x ] d α z dt α = ( z - 1 ) y - cz ii a=1,b=1/3,c=0.6,β=3/2,α=0.1
(3)根据0.1阶Muthuswamy-Chua混沌系统的数学模型ii构造模拟电路,利用运算放大器U1、运算放大器U2及电阻和0.1阶积分电路模块U5、0.1阶积分电路模块U6、0.1阶积分电路模块U7构成反相加法器和反相0.1阶积分器,利用乘法器U3和乘法器U4实现乘法运算,所述运算放大器U1和运算放大器U2采用LF347N,所述乘法器U3和乘法器U4采用AD633JN;
所述运算放大器U1连接运算放大器U2、乘法器U4和0.1阶积分电路模块U5、0.1阶积分电路模块U6,所述运算放大器U2连接乘法器U3、乘法器U4和0.1阶积分电路模块U7,所述乘法器U3连接运算放大器U1,所述乘法器U4连接运算放大器U2;
所述运算放大器U1的第1引脚通过电阻R6与U1的第6引脚相接,第2引脚通过电阻R5与第1引脚相接,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚接0.1阶积分电路模块U6的P引脚,第7引脚接输出y,接0.1阶积分电路模块U6的P3引脚,接乘法器U4的第1引脚,通过电阻R4与第2引脚相接,通过电阻R2与第13引脚相接,通过电阻R11接U2的第9引脚,第8引脚接输出x,通过电阻R8与第6引脚相接,接0.1阶积分电路模块U5的P3引脚,第9引脚接0.1阶积分电路模块U5的P引脚,第13引脚通过电阻R1与第14引脚相接,第14引脚通过电阻R3与第9引脚相接,;
所述运算放大器U2的第1、2、6、7引脚悬空,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第8引脚输出z,接0.1阶积分电路模块U7的P3引脚,接乘法器U3的第3引脚,接乘法器U4的第3引脚,通过电阻R12与第9引脚相接,第9引脚接0.1阶积分电路模块U7的P引脚,第13引脚接通过电阻R9与第14引脚相接,第14引脚通过电阻R13与第9引脚相接;
所述乘法器U3的第1引脚接乘法器U4的第7脚,第3引脚接U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R7接运算放大器U1的第9引脚,第8引脚接VCC;
所述乘法器U4的第1引脚接运算放大器U1的第7脚,第3引脚接运算放大器U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R10接运算放大器U2第13引脚,接乘法器U3的第1引脚,第8引脚接VCC;
所述0.1阶积分电路模块U5的PI1、PI2、PO1、PO2、P1、P2、P4引脚悬空,P引脚接运算放大器U1的第9引脚,P3引脚接接运算放大器U1的第8引脚;
所述0.1阶积分电路模块U6的PI1、PI2、PO1、PO2、P1、P2、P4引脚悬空,P引脚接运算放大器U1的第6引脚,P3引脚接接运算放大器U1的第7引脚;
所述0.1阶积分电路模块U7的PI1、PI2、PO1、PO2、P1、P2、P4引脚悬空,P引脚接运算放大器U2的第9引脚,P3引脚接接运算放大器U2的第8引脚。
本发明的有益效果是:采用链式结构,设计制作了PCB电路,电路由四部分组成,每部分又由四个电阻和一个电位器串联后,与四个电容并联组成的通用分数阶积分模块电路,0.1阶分数阶积分电路由前三部分组成,第四部分不用,悬空,采用这种方法的实现0.1阶分数阶混沌系统电路,可靠性高,不易出错。
附图说明
图1为本发明的链式分数阶积分电路模块内部结构示意图(a)、内部实际连接图(b)和0.1阶积分电路实际连接图(c)。
图2为本发明优选实施例的电路连接结构示意图。
图3和图4为本发明的电路实际连接图。
具体实施方式
下面结合附图和优选实施例对本发明作更进一步的详细描述,参见图1-图4。
1、一种链式分数阶积分电路模块,其特征是在于:电阻Rx与电容Cx并联,形成第一部分,电阻Ry与电容Cy并联,形成第二部分,电阻Rz与电容Cz并联,形成第三部分,电阻Rw与电容Cw并联,形成第四部分,级联输入引脚PI1、PI2和输出引脚P接第一部分,第一部分接输出引脚P1和第二部分,第二部分接输出引脚P2和第三部分,第三部分接输出引脚P3和第四部分,第四部分接输出引脚P4和级联输出引脚PO1、PO2。
2、根据权利要求1所述一种链式分数阶积分电路模块,其特征在于:所述电阻Rx由电位器Rx1和电阻Rx2、Rx3、Rx4、Rx5串联组成,所述电容Cx由电容Cx1、Cx2、Cx3、Cx4并联组成;所述电阻Ry由电位器Ry1和电阻Ry2、Ry3、Ry4、Ry5串联组成,所述电容Cy由电容Cy1、Cy2、Cy3、Cy4,并联组成;所述电阻Rz由电位器Rz1和电阻Rz2、Rz3、Rz4、Rz5串联组成,所述电容Cz由电容Cz1、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rw1和电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容Cw1、Cw2、Cw3、Cw4并联组成。
3、根据权利要求1所述一种链式分数阶积分电路模块,所述0.1阶积分电路模块,其特征在于:所述级联输入引脚PI1、PI2悬空,所述输出引脚P1、P2、P4悬空,所述级联输出引脚PO1、PO2悬空,所述电阻Rx=0.636M,所述电位器Rx1=500K,所述电阻Rx2=100K、Rx3=20K、Rx4=10K、Rx5=5.1K,所述电容Cx=15.72uF,所述电容Cx1=10uF、Cx2=4.7uF、Cx3=1uF、Cx4悬空;所述电阻Ry=0.3815M,所述电位器Ry1=200K,所述电阻Ry2=100K、Ry3=51K、Ry4=20K、Ry5=20K,所述电容Cy=0.1572uF,所述电容Cy1=100nF、Cy2=10nF、Cy3=47nF、Cy4悬空;所述电阻Rz=0.56725M,所述电位器Rz1=500K和所述电阻Rz2=51K、Rz3=10K、Rz4=5.1K、Rz5=1K,所述电容Cz=0.6335nF,所述电容Cz1=0.33nF、Cz2=0.33nF、Cz3悬空、Cz4悬空;所述电阻Rw,所述电位器Rw1和所述电阻Rw2、Rw3、Rw4、Rw5,所述电容Cw和所述电容Cw1、Cw2、Cw3、Cw4,均悬空。
4、基于通用分数阶积分电路模块的0.1阶Muthuswamy-Chua混沌系统电路,其特征在于:
(1)Muthuswamy-Chua混沌系统的数学模型i:
dx dt = ay dy dt = - b [ β ( z 2 - 1 ) y + x ] dz dt = ( z - 1 ) y - cz i a=1,b=1/3,c=0.6,β=3/2
(2)一个0.1阶Muthuswamy-Chua混沌系统的数学模型ii为:
d α x dt α = ay d α y dt α = - b [ β ( z 2 - 1 ) y + x ] d α z dt α = ( z - 1 ) y - cz ii a=1,b=1/3,c=0.6,β=3/2,α=0.1
(3)根据0.1阶Muthuswamy-Chua混沌系统的数学模型ii构造模拟电路,利用运算放大器U1、运算放大器U2及电阻和0.1阶积分电路模块U5、0.1阶积分电路模块U6、0.1阶积分电路模块U7构成反相加法器和反相0.1阶积分器,利用乘法器U3和乘法器U4实现乘法运算,所述运算放大器U1和运算放大器U2采用LF347N,所述乘法器U3和乘法器U4采用AD633JN;
所述运算放大器U1连接运算放大器U2、乘法器U4和0.1阶积分电路模块U5、0.1阶积分电路模块U6,所述运算放大器U2连接乘法器U3、乘法器U4和0.1阶积分电路模块U7,所述乘法器U3连接运算放大器U1,所述乘法器U4连接运算放大器U2;
所述运算放大器U1的第1引脚通过电阻R6与U1的第6引脚相接,第2引脚通过电阻R5与第1引脚相接,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚接0.1阶积分电路模块U6的P引脚,第7引脚接输出y,接0.1阶积分电路模块U6的P3引脚,接乘法器U4的第1引脚,通过电阻R4与第2引脚相接,通过电阻R2与第13引脚相接,通过电阻R11接U2的第9引脚,第8引脚接输出x,通过电阻R8与第6引脚相接,接0.1阶积分电路模块U5的P3引脚,第9引脚接0.1阶积分电路模块U5的P引脚,第13引脚通过电阻R1与第14引脚相接,第14引脚通过电阻R3与第9引脚相接,;
所述运算放大器U2的第1、2、6、7引脚悬空,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第8引脚输出z,接0.1阶积分电路模块U7的P3引脚,接乘法器U3的第3引脚,接乘法器U4的第3引脚,通过电阻R12与第9引脚相接,第9引脚接0.1阶积分电路模块U7的P引脚,第13引脚接通过电阻R9与第14引脚相接,第14引脚通过电阻R13与第9引脚相接;
所述乘法器U3的第1引脚接乘法器U4的第7脚,第3引脚接U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R7接运算放大器U1的第9引脚,第8引脚接VCC;
所述乘法器U4的第1引脚接运算放大器U1的第7脚,第3引脚接运算放大器U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R10接运算放大器U2第13引脚,接乘法器U3的第1引脚,第8引脚接VCC;
所述0.1阶积分电路模块U5的PI1、PI2、PO1、PO2、P1、P2、P4引脚悬空,P引脚接运算放大器U1的第9引脚,P3引脚接接运算放大器U1的第8引脚;
所述0.1阶积分电路模块U6的PI1、PI2、PO1、PO2、P1、P2、P4引脚悬空,P引脚接运算放大器U1的第6引脚,P3引脚接接运算放大器U1的第7引脚;
所述0.1阶积分电路模块U7的PI1、PI2、PO1、PO2、P1、P2、P4引脚悬空,P引脚接运算放大器U2的第9引脚,P3引脚接接运算放大器U2的第8引脚。
电路中电阻R1=R3=R5=R6=R9=R10=10kΩ,R2=R11=100kΩ,R4=200kΩ,R4=5kΩ,R8=300kΩ,R12=160kΩ。
当然,上述说明并非对本发明的限制,本发明也不仅限于上述举例,本技术领域的普通技术人员在本发明的实质范围内所做出的变化、改型、添加或替换,也属于本发明的保护范围。

Claims (4)

1.一种链式分数阶积分电路模块,其特征是在于:电阻Rx与电容Cx并联,形成第一部分,电阻Ry与电容Cy并联,形成第二部分,电阻Rz与电容Cz并联,形成第三部分,电阻Rw与电容Cw并联,形成第四部分,级联输入引脚PI1、PI2和输出引脚P接第一部分,第一部分接输出引脚P1和第二部分,第二部分接输出引脚P2和第三部分,第三部分接输出引脚P3和第四部分,第四部分接输出引脚P4和级联输出引脚PO1、PO2。
2.根据权利要求1所述一种链式分数阶积分电路模块,其特征在于:所述电阻Rx由电位器Rx1和电阻Rx2、Rx3、Rx4、Rx5串联组成,所述电容Cx由电容Cx1、Cx2、Cx3、Cx4并联组成;所述电阻Ry由电位器Ry1和电阻Ry2、Ry3、Ry4、Ry5串联组成,所述电容Cy由电容Cy1、Cy2、Cy3、Cy4,并联组成;所述电阻Rz由电位器Rz1和电阻Rz2、Rz3、Rz4、Rz5串联组成,所述电容Cz由电容Cz1、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rw1和电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容Cw1、Cw2、Cw3、Cw4并联组成。
3.根据权利要求1所述一种链式分数阶积分电路模块,所述0.1阶积分电路模块,其特征在于:所述级联输入引脚PI1、PI2悬空,所述输出引脚P1、P2、P4悬空,所述级联输出引脚PO1、PO2悬空,所述电阻Rx=0.636M,所述电位器Rx1=500K,所述电阻Rx2=100K、Rx3=20K、Rx4=10K、Rx5=5.1K,所述电容Cx=15.72uF,所述电容Cx1=10uF、Cx2=4.7uF、Cx3=1uF、Cx4悬空;所述电阻Ry=0.3815M,所述电位器Ry1=200K,所述电阻Ry2=100K、Ry3=51K、Ry4=20K、Ry5=20K,所述电容Cy=0.1572uF,所述电容Cy1=100nF、Cy2=10nF、Cy3=47nF、Cy4悬空;所述电阻Rz=0.56725M,所述电位器Rz1=500K和所述电阻Rz2=51K、Rz3=10K、Rz4=5.1K、Rz5=1K,所述电容Cz=0.6335nF,所述电容Cz1=0.33nF、Cz2=0.33nF、Cz3悬空、Cz4悬空;所述电阻Rw,所述电位器Rw1和所述电阻Rw2、Rw3、Rw4、Rw5,所述电容Cw和所述电容Cw1、Cw2、Cw3、Cw4,均悬空。
4.基于链式分数阶积分电路模块的0.1阶Muthuswamy-Chua混沌系统电路,其特征在于:
(1)Muthuswamy-Chua混沌系统的数学模型i:
dx dt = ay dy dt = - b [ β ( z 2 - 1 ) y + x ] dz dt = ( z - 1 ) y - cz i a=1,b=1/3,c=0.6,β=3/2
(2)一个0.1阶Muthuswamy-Chua混沌系统的数学模型ii为:
d α x dt α = ay d α y dt α = - b [ β ( z 2 - 1 ) y + x ] d α z dt α = ( z - 1 ) y - cz ii a=1,b=1/3,c=0.6,β=3/2,α=0.1
(3)根据0.1阶Muthuswamy-Chua混沌系统的数学模型ii构造模拟电路,利用运算放大器U1、运算放大器U2及电阻和0.1阶积分电路模块U5、0.1阶积分电路模块U6、0.1阶积分电路模块U7构成反相加法器和反相0.1阶积分器,利用乘法器U3和乘法器U4实现乘法运算,所述运算放大器U1和运算放大器U2采用LF347N,所述乘法器U3和乘法器U4采用AD633JN;
所述运算放大器U1连接运算放大器U2、乘法器U3和0.1阶积分电路模块U5、0.1阶积分电路模块U6,所述运算放大器U2连接乘法器U3、乘法器U4和0.1阶积分电路模块U7,所述乘法器U3连接运算放大器U1,所述乘法器U4连接运算放大器U2;
所述运算放大器U1的第1引脚通过电阻R6与U1的第6引脚相接,第2引脚通过电阻R5与第1引脚相接,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚接0.1阶积分电路模块U6的P引脚,第7引脚接输出y,接0.1阶积分电路模块U6的P3引脚,接乘法器U4的第1引脚,通过电阻R4与第2引脚相接,通过电阻R2与第13引脚相接,通过电阻R11接U2的第9引脚,第8引脚接输出x,通过电阻R8与第6引脚相接,接0.1阶积分电路模块U5的P3引脚,第9引脚接0.1阶积分电路模块U5的P引脚,第13引脚通过电阻R1与第14引脚相接,第14引脚通过电阻R3与第9引脚相接,;
所述运算放大器U2的第1、2、6、7引脚悬空,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第8引脚输出z,接0.1阶积分电路模块U7的P3引脚,接乘法器U3的第3引脚,接乘法器U4的第3引脚,通过电阻R12与第9引脚相接,第9引脚接0.1阶积分电路模块U7的P引脚,第13引脚接通过电阻R9与第14引脚相接,第14引脚通过电阻R13与第9引脚相接;
所述乘法器U3的第1引脚接乘法器U4的第7脚,第3引脚接U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R7接运算放大器U1的第9引脚,第8引脚接VCC;
所述乘法器U4的第1引脚接运算放大器U1的第7脚,第3引脚接运算放大器U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R10接运算放大器U2第13引脚,接乘法器U3的第1引脚,第8引脚接VCC;
所述0.1阶积分电路模块U5的PI1、PI2、PO1、PO2、P1、P2、P4引脚悬空,P引脚接运算放大器U1的第9引脚,P3引脚接接运算放大器U1的第8引脚;
所述0.1阶积分电路模块U6的PI1、PI2、PO1、PO2、P1、P2、P4引脚悬空,P引脚接运算放大器U1的第6引脚,P3引脚接接运算放大器U1的第7引脚;
所述0.1阶积分电路模块U7的PI1、PI2、PO1、PO2、P1、P2、P4引脚悬空,P引脚接运算放大器U2的第9引脚,P3引脚接接运算放大器U2的第8引脚。
CN201410483814.5A 2014-09-19 2014-09-19 基于链式分数阶积分电路模块的0.1阶Muthuswamy-Chua混沌系统电路 Withdrawn CN104202153A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410483814.5A CN104202153A (zh) 2014-09-19 2014-09-19 基于链式分数阶积分电路模块的0.1阶Muthuswamy-Chua混沌系统电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410483814.5A CN104202153A (zh) 2014-09-19 2014-09-19 基于链式分数阶积分电路模块的0.1阶Muthuswamy-Chua混沌系统电路

Publications (1)

Publication Number Publication Date
CN104202153A true CN104202153A (zh) 2014-12-10

Family

ID=52087383

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410483814.5A Withdrawn CN104202153A (zh) 2014-09-19 2014-09-19 基于链式分数阶积分电路模块的0.1阶Muthuswamy-Chua混沌系统电路

Country Status (1)

Country Link
CN (1) CN104202153A (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105049182A (zh) * 2015-08-19 2015-11-11 高建红 一种0.1阶链式与t型分数阶积分切换方法及电路
CN105162574A (zh) * 2015-08-19 2015-12-16 胡春华 一种0.1阶混合型与链式分数阶积分切换方法及电路
WO2016041297A1 (zh) * 2014-09-19 2016-03-24 梅增霞 基于链式分数阶积分电路模块的0.4阶Liu混沌系统电路实现
WO2016041294A1 (zh) * 2014-09-19 2016-03-24 李建庆 基于链式分数阶积分电路模块的0.8阶Cang混沌系统电路实现
WO2016041293A1 (zh) * 2014-09-19 2016-03-24 李建庆 基于链式分数阶积分电路模块的0.9阶Zhou混沌系统电路
WO2016041104A1 (zh) * 2014-09-19 2016-03-24 李建庆 基于链式分数阶积分电路模块的0.3阶lu混沌系统电路
WO2016041296A1 (zh) * 2014-09-19 2016-03-24 梅增霞 基于链式分数阶积分电路模块的0.6阶Qi混沌系统电路实现
WO2016041295A1 (zh) * 2014-09-19 2016-03-24 梅增霞 基于链式分数阶积分电路模块的0.7阶Zhang混沌系统电路实现
CN105656618A (zh) * 2014-12-14 2016-06-08 郑文 基于T型分数阶积分电路模块的0.1阶含x方Lorenz型混沌系统电路

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016041297A1 (zh) * 2014-09-19 2016-03-24 梅增霞 基于链式分数阶积分电路模块的0.4阶Liu混沌系统电路实现
WO2016041294A1 (zh) * 2014-09-19 2016-03-24 李建庆 基于链式分数阶积分电路模块的0.8阶Cang混沌系统电路实现
WO2016041293A1 (zh) * 2014-09-19 2016-03-24 李建庆 基于链式分数阶积分电路模块的0.9阶Zhou混沌系统电路
WO2016041104A1 (zh) * 2014-09-19 2016-03-24 李建庆 基于链式分数阶积分电路模块的0.3阶lu混沌系统电路
WO2016041296A1 (zh) * 2014-09-19 2016-03-24 梅增霞 基于链式分数阶积分电路模块的0.6阶Qi混沌系统电路实现
WO2016041295A1 (zh) * 2014-09-19 2016-03-24 梅增霞 基于链式分数阶积分电路模块的0.7阶Zhang混沌系统电路实现
CN105656618A (zh) * 2014-12-14 2016-06-08 郑文 基于T型分数阶积分电路模块的0.1阶含x方Lorenz型混沌系统电路
CN105656618B (zh) * 2014-12-14 2018-10-12 刘志伟 基于T型分数阶积分电路模块的0.1阶含x方Lorenz型混沌系统电路
CN105049182A (zh) * 2015-08-19 2015-11-11 高建红 一种0.1阶链式与t型分数阶积分切换方法及电路
CN105162574A (zh) * 2015-08-19 2015-12-16 胡春华 一种0.1阶混合型与链式分数阶积分切换方法及电路

Similar Documents

Publication Publication Date Title
CN104202153A (zh) 基于链式分数阶积分电路模块的0.1阶Muthuswamy-Chua混沌系统电路
CN104202150A (zh) 基于链式分数阶积分电路模块的0.2阶Chen混沌系统电路
CN104202151A (zh) 基于链式分数阶积分电路模块的0.9阶Zhou混沌系统电路
CN104202152A (zh) 基于链式分数阶积分电路模块的0.4 阶Liu混沌系统电路实现
CN104184577B (zh) 一种链式0.7阶分数阶积分电路装置
CN104202149A (zh) 基于链式分数阶积分电路模块的0.6阶Qi混沌系统电路实现
CN104283672B (zh) 基于链式分数阶积分电路模块的0.8阶Cang混沌系统电路实现
CN104202154B (zh) 基于链式分数阶积分电路模块的0.5 阶Lorenz混沌系统电路
CN104270241A (zh) 基于链式分数阶积分电路模块的0.3 阶Lü混沌系统电路实现
CN104410488B (zh) 一种0.1阶t型通用分数阶积分电路模块
CN104410401A (zh) 基于混合型分数阶积分电路模块的0.1阶含x方的Lorenz混沌系统电路
CN104506301B (zh) 一种t型0.6阶分数阶积分电路模块
CN104468087A (zh) 基于T型分数阶积分电路模块的0.2阶Lorenz型混沌系统电路
CN104468085B (zh) 一种t型0.7阶分数阶积分电路模块
CN104506302A (zh) 基于T型分数阶积分电路模块的0.9阶含y方Lü混沌系统电路实现
CN104468076A (zh) 基于链式分数阶积分电路模块的0.8阶Liu混沌系统电路实现
CN104468086B (zh) 一种0.3阶t型分数阶积分电路装置
CN104468083A (zh) 基于T型分数阶积分电路模块的0.5阶含y方Liu混沌系统电路实现
CN104301092A (zh) 基于混合型分数阶积分电路模块的0.7阶含x方Qi混沌系统电路实现
CN104393983B (zh) 一种0.2阶混合型分数阶积分电路装置
CN104468084B (zh) 一种0.8阶t型分数阶积分电路模块
CN104393984B (zh) 一种0.6阶混合型分数阶积分电路设备
CN104468075A (zh) 基于混合型分数阶积分电路模块的0.3阶含x方Lü混沌系统电路实现
CN104393982A (zh) 基于混合型分数阶积分电路模块的0.9阶含xy的Liu混沌系统电路
CN104378099B (zh) 一种0.5阶混合型分数阶积分电路模块

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
WW01 Invention patent application withdrawn after publication

Application publication date: 20141210

WW01 Invention patent application withdrawn after publication