CN104283672B - 基于链式分数阶积分电路模块的0.8阶Cang混沌系统电路实现 - Google Patents

基于链式分数阶积分电路模块的0.8阶Cang混沌系统电路实现 Download PDF

Info

Publication number
CN104283672B
CN104283672B CN201410483780.XA CN201410483780A CN104283672B CN 104283672 B CN104283672 B CN 104283672B CN 201410483780 A CN201410483780 A CN 201410483780A CN 104283672 B CN104283672 B CN 104283672B
Authority
CN
China
Prior art keywords
pin
fractional order
integration circuit
order integration
chain type
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201410483780.XA
Other languages
English (en)
Other versions
CN104283672A (zh
Inventor
李敏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SHENZHEN MICCTECH CO., LTD.
Original Assignee
Highway Engineering Supervision Place Binzhou Shandong Province
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Highway Engineering Supervision Place Binzhou Shandong Province filed Critical Highway Engineering Supervision Place Binzhou Shandong Province
Priority to CN201410483780.XA priority Critical patent/CN104283672B/zh
Publication of CN104283672A publication Critical patent/CN104283672A/zh
Priority to PCT/CN2015/000386 priority patent/WO2016041294A1/zh
Application granted granted Critical
Publication of CN104283672B publication Critical patent/CN104283672B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Measurement Of Resistance Or Impedance (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

本发明提供一种基于链式分数阶积分电路模块的0.8阶Cang混沌系统电路,链式分数阶积分电路模块,电阻Rx与电容Cx并联,形成第一部分,电阻Ry与电容Cy并联,形成第二部分,电阻Rz与电容Cz并联,形成第三部分,电阻Rw与电容Cw并联,形成第四部分,级联输入引脚PI1、PI2和输出引脚P接第一部分,第一部分接输出引脚P1和第二部分,第二部分接输出引脚P2和第三部分,第三部分接输出引脚P3和第四部分,第四部分接输出引脚P4和级联输出引脚PO1、PO2。本发明采用链式结构,设计制作了PCB电路,0.8阶分数阶积分电路由五部分组成,因此要用2个基于链式分数阶积分模块电路进行串联组成,采用这种方法的实现0.8阶分数阶混沌系统电路,可靠性高,不易出错。

Description

基于链式分数阶积分电路模块的0.8阶Cang混沌系统电路实现
技术领域
本发明涉及一种通用分数阶积分电路模块及其0.8阶混沌系统电路实现,特别涉及一个基于链式分数阶积分电路模块的0.8阶Cang混沌系统及模拟电路实现。
背景技术
因为实现分数阶混沌系统的电路的电阻和电容都是非常规电阻和电容,一般采用电阻串联和电容并联的方法实现,目前,实现的主要方法是利用现有的电阻和电容在面包板上组合的方法,这种方法可靠性和稳定性比较低,并且存在容易出错,出错后不易查找等问题,本发明为克服这个问题,采用链式结构,设计制作了PCB电路,电路由四部分组成,每部分又由四个电阻和一个电位器串联后,与四个电容并联组成的通用分数阶积分模块电路,0.8阶分数阶积分电路由五部分组成,因此要用2个通用分数阶积分模块电路进行串联组成,采用这种方法的实现0.8阶分数阶混沌系统电路,可靠性高,不易出错。
发明内容
本发明要解决的技术问题是提供一种基于链式分数阶积分电路模块的0.8阶Cang混沌系统及模拟电路实现,本发明采用如下技术手段实现发明目的:
1、一种链式0.8阶分数阶积分电路模块,其特征是在于:电阻Rx与电容Cx并联,形成第一部分,电阻Ry与电容Cy并联,形成第二部分,电阻Rz与电容Cz并联,形成第三部分,电阻Rw与电容Cw并联,形成第四部分,所述电阻Rx由电位器Rx1和电阻Rx2、Rx3、Rx4、Rx5串联组成,所述电容Cx由电容Cx1、Cx2、Cx3、Cx4并联组成;所述电阻Ry由电位器Ry1和电阻Ry2、Ry3、Ry4、Ry5串联组成,所述电容Cy由电容Cy1、Cy2、Cy3、Cy4,并联组成;所述电阻Rz由电位器Rz1和电阻Rz2、Rz3、Rz4、Rz5串联组成,所述电容Cz由电容Cz1、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rw1和电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容Cw1、Cw2、Cw3、Cw4并联组成,级联输入引脚PI1、PI2和输出引脚P接第一部分,第一部分接输出引脚P1和第二部分,第二部分接输出引脚P2和第三部分,第三部分接输出引脚P3和第四部分,第四部分接输出引脚P4和级联输出引脚PO1、PO2;所述链式0.8阶分数阶积分电路模块由通用分数阶积分电路U1和通用分数阶积分电路U2级联组成,所述通用分数阶积分电路U1级联输入引脚PI1、PI2悬空,所述通用分数阶积分电路U1输出引脚P1、P2、P3、P4悬空,所述通用分数阶积分电路U1级联输出引脚PO1接通用分数阶积分电路U2的PI1,通用分数阶积分电路U1的PO2接通用分数阶积分电路U2的PI2,通用分数阶积分电路U2的P、P2、P3、P4和PO1、PO2均悬空;
所述通用分数阶积分电路U1的电阻Rx=37.85M,所述U1的电位器Rx1=22M,所述U1的电阻Rx2=10M、Rx3=3.3M、Rx4=1M、Rx5=1.5M,所述U1的电容Cx=1.98uF,所述U1的电容Cx1=1uF、Cx2=330nF、Cx3=330nF、Cx4=330nF;所述通用分数阶积分电路U1的电阻Ry=1.754M,所述U1的电位器Ry1=1.5M,所述U1的电阻Ry2=200K、Ry3=51K、Ry4=2K、Ry5=1K,所述U1的电容Cy=2.4uF,所述U1的电容Cy1=1uF、Cy2=1uF、Cy3=200nF、Cy4=200nF;所述通用分数阶积分电路U1的电阻Rz=0.17M,所述U1的电位器Rz1=51K,所述U1的电阻Rz2=100K、Rz3=20K、Rz4=0K、Rz5=0K,所述U1的电容Cz=1.39uF,所述U1的电容Cz1=1uF、Cz2=330nF、Cz3=47nF、Cz4=10nF;所述通用分数阶积分电路U1的电阻Rw=0.017M,所述U1的电位器Rw1=5.1K,所述U1的电阻Rw2=10K、Rw3=2K、Rw4=0K、Rw5=0K,所述U1的电容Cw=0.42uF,所述U1的电容Cw1=220nF、Cw2=220nF、Cw3=330nF、Cw4=10nF;所述通用分数阶积分电路U2的电阻Rx=0.0018M,所述U2的电位器Rx1=1K,所述U2的电阻Rx2=0.47K、Rx3=0.33K、Rx4=0K、Rx5=0K,所述U2的电容Cx=0.42uF,所述U2的电容Cx1=220nF、Cx2=100nF、Cx3=100nF、Cx4悬空;所述通用分数阶积分电路U2的电位器Ry1,所述U2的电阻Ry2、Ry3、Ry4、Ry5均悬空;所述U2的电容Cy1、Cy2、Cy3、Cy4均悬空;所述通用分数阶积分电路U2的电位器Rz1,所述U2的电阻Rz2、Rz3、Rz4、Rz5均悬空;所述U2的电容Cz1、Cz2、Cz3、Cz4均悬空;所述通用分数阶积分电路U2的电位器Rw1,所述U2的电阻Rw2、Rw3、Rw4、Rw5均悬空;所述U2的电容Cw1、Cw2、Cw3、Cw4均悬空;
2、基于通用分数阶积分电路模块的0.8阶Cang混沌系统电路,其特征在于:
(1)Cang混沌系统i为:
d x d t = - a y - x z d y d t = - d x + x z i a = 4 , d = 1 , R = 1 d z d t = - R - x y
(2)0.8阶Cang混沌系统ii为:
d α x dt α = - a y - x z d α y dt α = - d x + x z i i a = 4 , d = 1 , R = 1 , α = 0.8 d α z dt α = - R - x y
(3)根据0.8阶Cang混沌系统ii构造模拟电路,利用运算放大器U1、运算放大器U2及电阻和链式0.8阶分数阶积分电路模块U5-U6、链式0.8阶分数阶积分电路模块U7-U8、链式0.8阶分数阶积分电路模块U9-U10构成反相加法器和反相0.8阶积分器,利用乘法器U3和乘法器U4实现乘法运算,所述运算放大器U1和运算放大器U2采用LF347N,所述乘法器U3和乘法器U4采用AD633JN;
所述运算放大器U1连接运算放大器U2、乘法器U3、乘法器U4和链式0.8阶分数阶积分电路模块U5-U6、链式0.8阶分数阶积分电路模块U7-U8,所述运算放大器U2连接乘法器U3、乘法器U4和链式0.8阶分数阶积分电路模块U9-U10,所述乘法器U3连接运算放大器U1,所述乘法器U4连接运算放大器U2;
所述运算放大器U1的第1引脚通过电阻R6与U1的第6引脚相接,第2引脚通过电阻R4与第1引脚相接,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚接链式0.8阶分数阶积分电路模块U7的P引脚,第7引脚接输出y,通过电阻R2与第9引脚相接,接链式0.8阶分数阶积分电路模块U8的P1引脚,接乘法器U4的第3引脚,第8引脚接输出x,通过电阻R5与第6引脚相接,接乘法器U3的第1引脚,接乘法器U4的第1引脚,接链式0.8阶分数阶积分电路模块U6的P1引脚,第9引脚接链式0.8阶分数阶积分电路模块U5的P引脚,第13、14引脚悬空;
所述运算放大器U2的第1、2、6、7、13、14引脚悬空,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第8引脚输出z,接乘法器U3的第3引脚,接链式0.8阶分数阶积分电路模块U10的P1引脚,第9引脚接链式0.8阶分数阶积分电路模块U9的P引脚;
所述乘法器U3的第1引脚接U1的第8脚,第3引脚接U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R1接U1第9引脚,通过电阻R3接U1第2引脚,第8引脚接VCC;
所述乘法器U4的第1引脚接U1的第8脚,第3引脚接U1的第7脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R7接U2第9引脚,第8引脚接VCC;
所述链式0.8阶分数阶积分电路模块U5-U6中的U5的PI1、PI2、P1、P2、P3、P4引脚悬空,P引脚接运算放大器U1的第9引脚,U6的P、P1、P3、P4引脚悬空,P2引脚接接运算放大器U1的第8引脚,U5级联输出引脚PO1接U6的PI1,U5的PO2接U6的PI2;
所述链式0.8阶分数阶积分电路模块U7-U8中的U7的PI1、PI2、P1、P2、P3、P4引脚悬空,P引脚接运算放大器U1的第6引脚,U8的P、P1、P3、P4引脚悬空,P2引脚接接运算放大器U1的第7引脚,U7级联输出引脚PO1接U8的PI1,U7的PO2接U8的PI2;
所述链式0.8阶分数阶积分电路模块U9-U10中的U9的PI1、PI2、P1、P2、P3、P4引脚悬空,P引脚接运算放大器U2的第9引脚,U10的P、P1、P3、P4引脚悬空,P2引脚接接运算放大器U2的第8引脚,U9级联输出引脚PO1接U10的PI1,U9的PO2接U10的PI2
本发明的有益果是:采用链式结构,设计制作了PCB电路,电路由四部分组成,每部分又由四个电阻和一个电位器串联后,与四个电容并联组成的通用分数阶积分模块电路,0.8阶分数阶积分电路由五部分组成,因此要用2个通用分数阶积分模块电路进行串联组成,采用这种方法的实现0.8阶分数阶混沌系统电路,可靠性高,不易出错。
附图说明
图1为本发明的链式分数阶积分电路模块内部结构示意图(a)、内部实际连接图(b)和0.8阶积分电路实际连接图(c)。
图2为本发明优选实施例的电路连接结构示意图。
图3和图4为本发明的电路实际连接图。
具体实施方式
下面结合附图和优选实施例对本发明作更进一步的详细描述,参见图1-图4。
1、一种链式0.8阶分数阶积分电路模块,其特征是在于:电阻Rx与电容Cx并联,形成第一部分,电阻Ry与电容Cy并联,形成第二部分,电阻Rz与电容Cz并联,形成第三部分,电阻Rw与电容Cw并联,形成第四部分,所述电阻Rx由电位器Rx1和电阻Rx2、Rx3、Rx4、Rx5串联组成,所述电容Cx由电容Cx1、Cx2、Cx3、Cx4并联组成;所述电阻Ry由电位器Ry1和电阻Ry2、Ry3、Ry4、Ry5串联组成,所述电容Cy由电容Cy1、Cy2、Cy3、Cy4,并联组成;所述电阻Rz由电位器Rz1和电阻Rz2、Rz3、Rz4、Rz5串联组成,所述电容Cz由电容Cz1、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rw1和电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容Cw1、Cw2、Cw3、Cw4并联组成,级联输入引脚PI1、PI2和输出引脚P接第一部分,第一部分接输出引脚P1和第二部分,第二部分接输出引脚P2和第三部分,第三部分接输出引脚P3和第四部分,第四部分接输出引脚P4和级联输出引脚PO1、PO2;所述链式0.8阶分数阶积分电路模块由通用分数阶积分电路U1和通用分数阶积分电路U2级联组成,所述通用分数阶积分电路U1级联输入引脚PI1、PI2悬空,所述通用分数阶积分电路U1输出引脚P1、P2、P3、P4悬空,所述通用分数阶积分电路U1级联输出引脚PO1接通用分数阶积分电路U2的PI1,通用分数阶积分电路U1的PO2接通用分数阶积分电路U2的PI2,通用分数阶积分电路U2的P、P2、P3、P4和PO1、PO2均悬空;
所述通用分数阶积分电路U1的电阻Rx=37.85M,所述U1的电位器Rx1=22M,所述U1的电阻Rx2=10M、Rx3=3.3M、Rx4=1M、Rx5=1.5M,所述U1的电容Cx=1.98uF,所述U1的电容Cx1=1uF、Cx2=330nF、Cx3=330nF、Cx4=330nF;所述通用分数阶积分电路U1的电阻Ry=1.754M,所述U1的电位器Ry1=1.5M,所述U1的电阻Ry2=200K、Ry3=51K、Ry4=2K、Ry5=1K,所述U1的电容Cy=2.4uF,所述U1的电容Cy1=1uF、Cy2=1uF、Cy3=200nF、Cy4=200nF;所述通用分数阶积分电路U1的电阻Rz=0.17M,所述U1的电位器Rz1=51K,所述U1的电阻Rz2=100K、Rz3=20K、Rz4=0K、Rz5=0K,所述U1的电容Cz=1.39uF,所述U1的电容Cz1=1uF、Cz2=330nF、Cz3=47nF、Cz4=10nF;所述通用分数阶积分电路U1的电阻Rw=0.017M,所述U1的电位器Rw1=5.1K,所述U1的电阻Rw2=10K、Rw3=2K、Rw4=0K、Rw5=0K,所述U1的电容Cw=0.42uF,所述U1的电容Cw1=220nF、Cw2=220nF、Cw3=330nF、Cw4=10nF;所述通用分数阶积分电路U2的电阻Rx=0.0018M,所述U2的电位器Rx1=1K,所述U2的电阻Rx2=0.47K、Rx3=0.33K、Rx4=0K、Rx5=0K,所述U2的电容Cx=0.42uF,所述U2的电容Cx1=220nF、Cx2=100nF、Cx3=100nF、Cx4悬空;所述通用分数阶积分电路U2的电位器Ry1,所述U2的电阻Ry2、Ry3、Ry4、Ry5均悬空;所述U2的电容Cy1、Cy2、Cy3、Cy4均悬空;所述通用分数阶积分电路U2的电位器Rz1,所述U2的电阻Rz2、Rz3、Rz4、Rz5均悬空;所述U2的电容Cz1、Cz2、Cz3、Cz4均悬空;所述通用分数阶积分电路U2的电位器Rw1,所述U2的电阻Rw2、Rw3、Rw4、Rw5均悬空;所述U2的电容Cw1、Cw2、Cw3、Cw4均悬空;
2、基于通用分数阶积分电路模块的0.8阶Cang混沌系统电路,其特征在于:
(1)Cang混沌系统i为:
d x d t = - a y - x z d y d t = - d x + x z i a = 4 , d = 1 , R = 1 d z d t = - R - x y
(2)0.8阶Cang混沌系统ii为:
d α x dt α = - a y - x z d α y dt α = - d x + x z i i a = 4 , d = 1 , R = 1 , α = 0.8 d α z dt α = - R - x y
(3)根据0.8阶Cang混沌系统ii构造模拟电路,利用运算放大器U1、运算放大器U2及电阻和链式0.8阶分数阶积分电路模块U5-U6、链式0.8阶分数阶积分电路模块U7-U8、链式0.8阶分数阶积分电路模块U9-U10构成反相加法器和反相0.8阶积分器,利用乘法器U3和乘法器U4实现乘法运算,所述运算放大器U1和运算放大器U2采用LF347N,所述乘法器U3和乘法器U4采用AD633JN;
所述运算放大器U1连接运算放大器U2、乘法器U3、乘法器U4和链式0.8阶分数阶积分电路模块U5-U6、链式0.8阶分数阶积分电路模块U7-U8,所述运算放大器U2连接乘法器U3、乘法器U4和链式0.8阶分数阶积分电路模块U9-U10,所述乘法器U3连接运算放大器U1,所述乘法器U4连接运算放大器U2;
所述运算放大器U1的第1引脚通过电阻R6与U1的第6引脚相接,第2引脚通过电阻R4与第1引脚相接,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚接链式0.8阶分数阶积分电路模块U7的P引脚,第7引脚接输出y,通过电阻R2与第9引脚相接,接链式0.8阶分数阶积分电路模块U8的P1引脚,接乘法器U4的第3引脚,第8引脚接输出x,通过电阻R5与第6引脚相接,接乘法器U3的第1引脚,接乘法器U4的第1引脚,接链式0.8阶分数阶积分电路模块U6的P1引脚,第9引脚接链式0.8阶分数阶积分电路模块U5的P引脚,第13、14引脚悬空;
所述运算放大器U2的第1、2、6、7、13、14引脚悬空,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第8引脚输出z,接乘法器U3的第3引脚,接链式0.8阶分数阶积分电路模块U10的P1引脚,第9引脚接链式0.8阶分数阶积分电路模块U9的P引脚;
所述乘法器U3的第1引脚接U1的第8脚,第3引脚接U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R1接U1第9引脚,通过电阻R3接U1第2引脚,第8引脚接VCC;
所述乘法器U4的第1引脚接U1的第8脚,第3引脚接U1的第7脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R7接U2第9引脚,第8引脚接VCC;
所述链式0.8阶分数阶积分电路模块U5-U6中的U5的PI1、PI2、P1、P2、P3、P4引脚悬空,P引脚接运算放大器U1的第9引脚,U6的P、P1、P3、P4引脚悬空,P2引脚接接运算放大器U1的第8引脚,U5级联输出引脚PO1接U6的PI1,U5的PO2接U6的PI2;
所述链式0.8阶分数阶积分电路模块U7-U8中的U7的PI1、PI2、P1、P2、P3、P4引脚悬空,P引脚接运算放大器U1的第6引脚,U8的P、P1、P3、P4引脚悬空,P2引脚接接运算放大器U1的第7引脚,U7级联输出引脚PO1接U8的PI1,U7的PO2接U8的PI2;
所述链式0.8阶分数阶积分电路模块U9-U10中的U9的PI1、PI2、P1、P2、P3、P4引脚悬空,P引脚接运算放大器U2的第9引脚,U10的P、P1、P3、P4引脚悬空,P2引脚接接运算放大器U2的第8引脚,U9级联输出引脚PO1接U10的PI1,U9的PO2接U10的PI2
电路中电阻R1=R3=R4=R6=R7=10kΩ,R5=R8=100kΩ,R2=25kΩ。
当然,上述说明并非对本发明的限制,本发明也不仅限于上述举例,本技术领域的普通技术人员在本发明的实质范围内所做出的变化、改型、添加或替换,也属于本发明的保护范围。

Claims (2)

1.一种链式0.8阶分数阶积分电路模块,其特征是在于:电阻Rx与电容Cx并联,形成第一部分,电阻Ry与电容Cy并联,形成第二部分,电阻Rz与电容Cz并联,形成第三部分,电阻Rw与电容Cw并联,形成第四部分,所述电阻Rx由电位器Rx1和电阻Rx2、Rx3、Rx4、Rx5串联组成,所述电容Cx由电容Cx1、Cx2、Cx3、Cx4并联组成;所述电阻Ry由电位器Ry1和电阻Ry2、Ry3、Ry4、Ry5串联组成,所述电容Cy由电容Cy1、Cy2、Cy3、Cy4,并联组成;所述电阻Rz由电位器Rz1和电阻Rz2、Rz3、Rz4、Rz5串联组成,所述电容Cz由电容Cz1、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rw1和电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容Cw1、Cw2、Cw3、Cw4并联组成,级联输入引脚PI1、PI2和输出引脚P接第一部分,第一部分接输出引脚P1和第二部分,第二部分接输出引脚P2和第三部分,第三部分接输出引脚P3和第四部分,第四部分接输出引脚P4和级联输出引脚PO1、PO2;所述链式0.8阶分数阶积分电路模块由链式分数阶积分电路I和链式分数阶积分电路II级联组成,所述链式分数阶积分电路I级联输入引脚PI1、PI2悬空,所述链式分数阶积分电路I输出引脚P1、P2、P3、P4悬空,所述链式分数阶积分电路I级联输出引脚PO1接链式分数阶积分电路II的PI1,链式分数阶积分电路I的PO2接链式分数阶积分电路II的PI2,链式分数阶积分电路II的P、P2、P3、P4和PO1、PO2均悬空;
所述链式分数阶积分电路I的电阻Rx=37.85M,所述链式分数阶积分电路I的电位器Rx1=22M,所述链式分数阶积分电路I的电阻Rx2=10M、Rx3=3.3M、Rx4=1M、Rx5=1.5M,所述链式分数阶积分电路I的电容Cx=1.98uF,所述链式分数阶积分电路I的电容Cx1=1uF、Cx2=330nF、Cx3=330nF、Cx4=330nF;所述链式分数阶积分电路I的电阻Ry=1.754M,所述链式分数阶积分电路I的电位器Ry1=1.5M,所述链式分数阶积分电路I的电阻Ry2=200K、Ry3=51K、Ry4=2K、Ry5=1K,所述链式分数阶积分电路I的电容Cy=2.4uF,所述链式分数阶积分电路I的电容Cy1=1uF、Cy2=1uF、Cy3=200nF、Cy4=200nF;所述链式分数阶积分电路I的电阻Rz=0.17M,所述链式分数阶积分电路I的电位器Rz1=51K,所述链式分数阶积分电路I的电阻Rz2=100K、Rz3=20K、Rz4=0K、Rz5=0K,所述链式分数阶积分电路I的电容Cz=1.39uF,所述链式分数阶积分电路I的电容Cz1=1uF、Cz2=330nF、Cz3=47nF、Cz4=10nF;所述链式分数阶积分电路I的电阻Rw=0.017M,所述链式分数阶积分电路I的电位器Rw1=5.1K,所述链式分数阶积分电路I的电阻Rw2=10K、Rw3=2K、Rw4=0K、Rw5=0K,所述链式分数阶积分电路I的电容Cw=0.42uF,所述链式分数阶积分电路I的电容Cw1=220nF、Cw2=220nF、Cw3=330nF、Cw4=10nF;
所述链式分数阶积分电路II的电阻Rx=0.0018M,所述链式分数阶积分电路II的电位 器Rx1=1K,所述链式分数阶积分电路II的电阻Rx2=0.47K、Rx3=0.33K、Rx4=0K、Rx5=0K,所述链式分数阶积分电路II的电容Cx=0.42uF,所述链式分数阶积分电路II的电容Cx1=220nF、Cx2=100nF、Cx3=100nF、Cx4悬空;所述链式分数阶积分电路II的电位器Ry1,所述链式分数阶积分电路II的电阻Ry2、Ry3、Ry4、Ry5均悬空;所述链式分数阶积分电路II的电容Cy1、Cy2、Cy3、Cy4均悬空;所述链式分数阶积分电路II的电位器Rz1,所述链式分数阶积分电路II的电阻Rz2、Rz3、Rz4、Rz5均悬空;所述链式分数阶积分电路II的电容Cz1、Cz2、Cz3、Cz4均悬空;所述链式分数阶积分电路II的电位器Rw1,所述链式分数阶积分电路II的电阻Rw2、Rw3、Rw4、Rw5均悬空;所述链式分数阶积分电路II的电容Cw1、Cw2、Cw3、Cw4均悬空。
2.基于链式分数阶积分电路模块的0.8阶Cang混沌系统电路,其特征在于:
(1)Cang混沌系统i为:
i a=4,d=1,R=1
(2)0.8阶Cang混沌系统ii为:
ii a=4,d=1,R=1,α=0.8
(3)根据0.8阶Cang混沌系统ii构造模拟电路,利用运算放大器U1、运算放大器U2及电阻和链式0.8阶分数阶积分电路模块U5-U6、链式0.8阶分数阶积分电路模块U7-U8、链式0.8阶分数阶积分电路模块U9-U10构成反相加法器和反相0.8阶积分器,利用乘法器U3和乘法器U4实现乘法运算,所述运算放大器U1和运算放大器U2采用LF347N,所述乘法器U3和乘法器U4采用AD633JN;
所述运算放大器U1连接运算放大器U2、乘法器U3、乘法器U4和链式0.8阶分数阶积分电路模块U5-U6、链式0.8阶分数阶积分电路模块U7-U8,所述运算放大器U2连接乘法器U3、乘法器U4和链式0.8阶分数阶积分电路模块U9-U10,所述乘法器U3连接运算放大器U1,所述乘法器U4连接运算放大器U2;
所述运算放大器U1的第1引脚通过电阻R6与U1的第6引脚相接,第2引脚通过电阻R4与第1引脚相接,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚接链式0.8阶分数阶积分电路模块U7的P引脚,第7引脚接输出y,通过电阻R2与第9引脚相接,接链式0.8阶分数阶积分电路模块U8的P1引脚,接乘法器U4的第3引脚,第8引脚接输出x,通过电阻R5与第6引脚相接,接乘法器U3的第1引脚,接乘法器U4的第1引脚,接链式0.8阶分数阶积分电路模块U6的P1引脚,第9引脚接链式0.8阶分数阶积分电路模块U5的P引脚,第13、14引脚悬空;
所述运算放大器U2的第1、2、6、7、13、14引脚悬空,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第8引脚输出z,接乘法器U3的第3引脚,接链式0.8阶分数阶积分电路模块U10的P1引脚,第9引脚接链式0.8阶分数阶积分电路模块U9的P引脚;
所述乘法器U3的第1引脚接U1的第8脚,第3引脚接U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R1接U1第9引脚,通过电阻R3接U1第2引脚,第8引脚接VCC;
所述乘法器U4的第1引脚接U1的第8脚,第3引脚接U1的第7脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R7接U2第9引脚,第8引脚接VCC;
所述链式0.8阶分数阶积分电路模块U5-U6中的U5的PI1、PI2、P1、P2、P3、P4引脚悬空,P引脚接运算放大器U1的第9引脚,U6的P、P1、P3、P4引脚悬空,P2引脚接接运算放大器U1的第8引脚,U5级联输出引脚PO1接U6的PI1,U5的PO2接U6的PI2;
所述链式0.8阶分数阶积分电路模块U7-U8中的U7的PI1、PI2、P1、P2、P3、P4引脚悬空,P引脚接运算放大器U1的第6引脚,U8的P、P1、P3、P4引脚悬空,P2引脚接接运算放大器U1的第7引脚,U7级联输出引脚PO1接U8的PI1,U7的PO2接U8的PI2;
所述链式0.8阶分数阶积分电路模块U9-U10中的U9的PI1、PI2、P1、P2、P3、P4引脚悬空,P引脚接运算放大器U2的第9引脚,U10的P、P1、P3、P4引脚悬空,P2引脚接接运算放大器U2的第8引脚,U9级联输出引脚PO1接U10的PI1,U9的PO2接U10的PI2。
CN201410483780.XA 2014-09-19 2014-09-19 基于链式分数阶积分电路模块的0.8阶Cang混沌系统电路实现 Expired - Fee Related CN104283672B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201410483780.XA CN104283672B (zh) 2014-09-19 2014-09-19 基于链式分数阶积分电路模块的0.8阶Cang混沌系统电路实现
PCT/CN2015/000386 WO2016041294A1 (zh) 2014-09-19 2015-06-05 基于链式分数阶积分电路模块的0.8阶Cang混沌系统电路实现

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410483780.XA CN104283672B (zh) 2014-09-19 2014-09-19 基于链式分数阶积分电路模块的0.8阶Cang混沌系统电路实现

Publications (2)

Publication Number Publication Date
CN104283672A CN104283672A (zh) 2015-01-14
CN104283672B true CN104283672B (zh) 2015-09-02

Family

ID=52258186

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410483780.XA Expired - Fee Related CN104283672B (zh) 2014-09-19 2014-09-19 基于链式分数阶积分电路模块的0.8阶Cang混沌系统电路实现

Country Status (2)

Country Link
CN (1) CN104283672B (zh)
WO (1) WO2016041294A1 (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104270241A (zh) * 2014-09-19 2015-01-07 胡春华 基于链式分数阶积分电路模块的0.3 阶Lü混沌系统电路实现
CN104202149A (zh) * 2014-09-19 2014-12-10 韩敬伟 基于链式分数阶积分电路模块的0.6阶Qi混沌系统电路实现
CN104283672B (zh) * 2014-09-19 2015-09-02 山东省滨州公路工程监理处 基于链式分数阶积分电路模块的0.8阶Cang混沌系统电路实现
CN104202151B (zh) * 2014-09-19 2015-09-09 国家电网公司 基于链式分数阶积分电路模块的0.9阶Zhou混沌系统电路
CN104202150B (zh) * 2014-09-19 2015-09-23 国网冀北电力有限公司信息通信分公司 基于链式分数阶积分电路模块的0.2阶Chen混沌系统电路
CN105049187A (zh) * 2015-08-19 2015-11-11 王春梅 一种0.8阶混合型与链式分数阶积分切换方法及电路
CN105099655A (zh) * 2015-08-19 2015-11-25 王宏国 一种0.8阶链式与t型分数阶积分切换方法及电路
CN109510698B (zh) * 2018-09-19 2021-06-08 安顺学院 一种异分数阶超混沌信号发生器

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100208309B1 (ko) * 1996-12-30 1999-07-15 추호석 잡음 혹은 혼돈신호를 변수에 되먹임시키는 것에 의한 혼돈 시스템 동기화장치 및 이를 이용한 비밀 통신시스템
WO2002065721A1 (en) * 2001-02-15 2002-08-22 Massachusetts Institute Of Technology Modulator and demodulator for lorenz-based chaotic signals
US20060267595A1 (en) * 2005-03-11 2006-11-30 Wavelength Electronics, Inc. Electrical component with fractional order impedance
CN102903282B (zh) * 2012-10-26 2014-08-27 玉林师范学院 整数阶分数阶多功能混沌实验仪
CN102970130B (zh) * 2012-11-19 2015-02-18 合肥工业大学 一种新分数阶混沌电路
CN103178952B (zh) * 2013-03-15 2016-03-30 南京师范大学 分数阶混沌系统电路
CN103368723B (zh) * 2013-07-03 2017-02-15 淄博职业学院 分数阶四个系统自动切换混沌系统方法及模拟电路
CN103780373A (zh) * 2014-02-22 2014-05-07 滨州学院 一种分数阶次不同的经典chen混沌切换系统方法及电路
CN104202153A (zh) * 2014-09-19 2014-12-10 王忠林 基于链式分数阶积分电路模块的0.1阶Muthuswamy-Chua混沌系统电路
CN104202151B (zh) * 2014-09-19 2015-09-09 国家电网公司 基于链式分数阶积分电路模块的0.9阶Zhou混沌系统电路
CN104202154B (zh) * 2014-09-19 2015-06-03 徐振峰 基于链式分数阶积分电路模块的0.5 阶Lorenz混沌系统电路
CN104283672B (zh) * 2014-09-19 2015-09-02 山东省滨州公路工程监理处 基于链式分数阶积分电路模块的0.8阶Cang混沌系统电路实现
CN104202149A (zh) * 2014-09-19 2014-12-10 韩敬伟 基于链式分数阶积分电路模块的0.6阶Qi混沌系统电路实现
CN104270241A (zh) * 2014-09-19 2015-01-07 胡春华 基于链式分数阶积分电路模块的0.3 阶Lü混沌系统电路实现
CN104202152B (zh) * 2014-09-19 2015-12-02 国网山东宁津县供电公司 一种链式0.4阶分数阶积分电路设备
CN104184577B (zh) * 2014-09-19 2015-11-18 国网山东省电力公司济宁供电公司 一种链式0.7阶分数阶积分电路装置

Also Published As

Publication number Publication date
CN104283672A (zh) 2015-01-14
WO2016041294A1 (zh) 2016-03-24

Similar Documents

Publication Publication Date Title
CN104283672B (zh) 基于链式分数阶积分电路模块的0.8阶Cang混沌系统电路实现
CN104202152B (zh) 一种链式0.4阶分数阶积分电路设备
CN104184577B (zh) 一种链式0.7阶分数阶积分电路装置
CN104202151B (zh) 基于链式分数阶积分电路模块的0.9阶Zhou混沌系统电路
CN104202150B (zh) 基于链式分数阶积分电路模块的0.2阶Chen混沌系统电路
CN104202154B (zh) 基于链式分数阶积分电路模块的0.5 阶Lorenz混沌系统电路
CN104270241A (zh) 基于链式分数阶积分电路模块的0.3 阶Lü混沌系统电路实现
CN104202149A (zh) 基于链式分数阶积分电路模块的0.6阶Qi混沌系统电路实现
CN104202153A (zh) 基于链式分数阶积分电路模块的0.1阶Muthuswamy-Chua混沌系统电路
CN104410488B (zh) 一种0.1阶t型通用分数阶积分电路模块
CN104301092B (zh) 基于0.7阶混合型分数阶积分电路模块的含x方Qi混沌系统电路
CN104468085B (zh) 一种t型0.7阶分数阶积分电路模块
CN104410401A (zh) 基于混合型分数阶积分电路模块的0.1阶含x方的Lorenz混沌系统电路
CN104410484A (zh) 基于混合型分数阶积分电路模块的0.4 阶含y方Lorenz混沌系统电路实现
CN104468087A (zh) 基于T型分数阶积分电路模块的0.2阶Lorenz型混沌系统电路
CN104506302A (zh) 基于T型分数阶积分电路模块的0.9阶含y方Lü混沌系统电路实现
CN104468076A (zh) 基于链式分数阶积分电路模块的0.8阶Liu混沌系统电路实现
CN105553642A (zh) 基于T型分数阶积分电路模块的0.6阶含xy的Liu混沌系统电路
CN104468084B (zh) 一种0.8阶t型分数阶积分电路模块
CN104468075B (zh) 0.3阶混合型分数阶积分电路模块和基于其的含x方Lü混沌系统电路实现
CN104468086B (zh) 一种0.3阶t型分数阶积分电路装置
CN104468083A (zh) 基于T型分数阶积分电路模块的0.5阶含y方Liu混沌系统电路实现
CN104393983B (zh) 一种0.2阶混合型分数阶积分电路装置
CN104393984B (zh) 一种0.6阶混合型分数阶积分电路设备
CN104378099B (zh) 一种0.5阶混合型分数阶积分电路模块

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
ASS Succession or assignment of patent right

Owner name: DU JIAN

Effective date: 20150722

Owner name: SHANDONG BINZHOU HIGHWAY ENGINEERING REGULATION BR

Free format text: FORMER OWNER: LI MIN

Effective date: 20150722

C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20150722

Address after: 256603 No. three, No. 501, the Yellow River Road, Shandong, Binzhou

Applicant after: Highway engineering supervision place, Binzhou, Shandong Province

Applicant after: Du Jian

Address before: 256603 Binzhou, Shandong, west of the New River Road, room, room 1-2-502

Applicant before: Li Min

C14 Grant of patent or utility model
GR01 Patent grant
CB03 Change of inventor or designer information

Inventor after: Du Jian

Inventor before: Li Min

COR Change of bibliographic data
C41 Transfer of patent application or patent right or utility model
CB03 Change of inventor or designer information

Inventor after: Yang Wenhui

Inventor before: Du Jian

COR Change of bibliographic data
TR01 Transfer of patent right

Effective date of registration: 20151229

Address after: 518000 Guangdong city of Shenzhen province Nanshan District Xili village official Liuzhou building B building 202

Patentee after: SHENZHEN MICCTECH CO., LTD.

Address before: 256603 No. three, No. 501, the Yellow River Road, Shandong, Binzhou

Patentee before: Highway engineering supervision place, Binzhou, Shandong Province

Patentee before: Du Jian

CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20150902

Termination date: 20160919