CN104115274B - Igbt以及igbt的制造方法 - Google Patents
Igbt以及igbt的制造方法 Download PDFInfo
- Publication number
- CN104115274B CN104115274B CN201280069700.5A CN201280069700A CN104115274B CN 104115274 B CN104115274 B CN 104115274B CN 201280069700 A CN201280069700 A CN 201280069700A CN 104115274 B CN104115274 B CN 104115274B
- Authority
- CN
- China
- Prior art keywords
- groove
- district
- semiconductor substrate
- mesozone
- manufacture method
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 85
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 84
- 239000012535 impurity Substances 0.000 claims abstract description 107
- 239000004065 semiconductor Substances 0.000 claims abstract description 101
- 239000000758 substrate Substances 0.000 claims abstract description 92
- 230000015572 biosynthetic process Effects 0.000 claims 2
- 239000010410 layer Substances 0.000 description 48
- 238000002347 injection Methods 0.000 description 27
- 239000007924 injection Substances 0.000 description 27
- 238000010586 diagram Methods 0.000 description 10
- 238000005516 engineering process Methods 0.000 description 6
- 230000001629 suppression Effects 0.000 description 6
- 238000005229 chemical vapour deposition Methods 0.000 description 5
- 239000002019 doping agent Substances 0.000 description 5
- 238000005240 physical vapour deposition Methods 0.000 description 4
- 230000005611 electricity Effects 0.000 description 3
- 238000005530 etching Methods 0.000 description 3
- 230000003647 oxidation Effects 0.000 description 3
- 238000007254 oxidation reaction Methods 0.000 description 3
- 239000012071 phase Substances 0.000 description 3
- 238000009826 distribution Methods 0.000 description 2
- 239000011229 interlayer Substances 0.000 description 2
- 238000004088 simulation Methods 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 235000013399 edible fruits Nutrition 0.000 description 1
- 239000007792 gaseous phase Substances 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 238000001259 photo etching Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
Abstract
本发明提供一种IGBT的制造方法,所述IGBT具有:n型的发射区;p型的顶部体区;n型的中间区;p型的底部体区;n型的漂移区;p型的集电区;多个沟槽,其从半导体基板的上表面起,贯穿发射区、顶部体区、中间区以及底部体区并到达漂移区;栅电极,其被形成在沟槽内。该制造方法包括:在半导体基板的上表面上形成沟槽的工序;在沟槽内形成绝缘膜的工序;在绝缘膜形成之后,在半导体基板上以及沟槽内形成电极层的工序;使电极层的上表面平坦化的工序;在使电极层的上表面平坦化之后,从半导体基板的上表面侧将n型杂质注入至中间区的深度的工序。
Description
技术领域
本说明书所公开的技术涉及IGBT(Insulated Gate Bipolar Transistor,绝缘栅双极性晶体管)等开关元件。
背景技术
在日本专利公开公报2010-103326(以下,称之为专利文献1)中,公开了一种IGBT。在该IGBT中,通过n型的中间区,而使体区与顶部体区和底部体区分离。此外,该IGBT具有贯穿顶部体区、中间区及底部体区并到达漂移区的沟槽型的栅电极。通过以这样的方式在体区内设置中间区,从而能够对在IGBT处于导通时漂移区内的空穴向顶部体区流出的情况进行抑制。由此,能够在漂移区内积蓄更多的空穴,从而能够减小IGBT的通态电压。
发明内容
发明所要解决的课题
上述的具有中间区的IGBT的特性,尤其是栅极阈值、通态电压、栅电极的电容等会根据栅极绝缘膜附近的中间区的n型杂质浓度而发生较大变化。一直以来,都难以准确地控制栅极绝缘膜附近的中间区的n型杂质浓度。因此,在对IGBT进行量产时,存在IGBT间的特性的偏差较大的问题。所以,在本说明书中,提供一种具有中间区,并且具有在量产时不易产生特性的偏差的结构的IGBT。
用于解决课题的方法
发明者们发现了栅极绝缘膜附近的中间区的n型杂质浓度与栅极绝缘膜附近的中间区的下端的深度有关。即,在进行用于形成中间区的离子注入时,受到栅电极的形状的影响,存在与其他区域相比,在栅极绝缘膜附近离子被注入的深度变深的趋势。因此,例如图17所示,栅极绝缘膜42附近的中间区24的下端的深度与远离栅极绝缘膜42的位置处的中间区24的下端的深度之间产生有差值ΔD1。根据栅极绝缘膜附近的中间区的下端的深度,栅极绝缘膜附近的中间区(例如,图17中参照符号24s所示的区域)的n型杂质的浓度分布会发生变化。本发明者们发现了能够通过将中间区的下端的深度控制在预定的值,从而准确地控制栅极绝缘膜附近的中间区的n型杂质浓度。
本说明书所公开的第一IGBT具有:n型的发射区;p型的顶部体区,其被形成在发射区的下侧;n型的中间区,其被形成在顶部体区的下侧;p型的底部体区,其被形成在中间区的下侧;n型的漂移区,其被形成在底部体区的下侧;p型的集电区,其与漂移区相接;多个沟槽,其从半导体基板的上表面起,贯穿发射区、顶部体区、中间区以及底部体区并到达漂移区;栅电极,其被形成在沟槽内,并隔着绝缘膜而与发射区和漂移区之间的顶部体区、中间区以及底部体区对置。存在于两个栅电极之间的中间区的下端的深度的偏差在110nm以下。
另外,存在于两个栅电极之间的中间区的下端的深度的偏差是指,该中间区之中的最深的部分的下端的深度与该中间区之中的最浅的部分的下端的深度之差。例如,在图17的示例中,差值ΔD1为两个栅电极40之间的中间区24的下端的深度的偏差。图1图示了存在于两个栅电极之间的中间区的下端的深度的偏差ΔD1与栅极绝缘膜附近的中间区的n型杂质浓度C1之间的关系。另外,在图1中,作为n型杂质浓度C1,表示了标准化后的值。更详细而言,表示了相对于在深度的偏差ΔD1为0的情况(通过模拟试验所计算出的值),n型杂质浓度以何种程度变低。从图1可明显看出,在深度的偏差ΔD1在110nm以下的情况下,n型杂质浓度C1以1%左右的值而大致固定。因此,当深度的偏差ΔD1在110nm以下时,即使深度的偏差ΔD1发生变化,n型杂质浓度C1也几乎不发生变化。此外,当深度的偏差ΔD1变得大于110nm时,n型杂质浓度C1将发生急剧变化。因此,当深度的偏差ΔD1大于110nm时,哪怕深度的偏差ΔD1仅发生少许变化,IGBT的特性也会发生变化。所以,如上所述,通过将中间区的下端的深度的偏差设定在110nm以下,从而能够在量产时抑制IGBT的特性的偏差。
此外,本说明书提供了一种能够对中间区的下端的深度的偏差进行抑制的IGBT的制造方法。本说明书所公开的第一制造方法中,制造出如下的IGBT,所述IGBT具有:n型的发射区;p型的顶部体区,其被形成在发射区的下侧;n型的中间区,其被形成在顶部体区的下侧;p型的底部体区,其被形成在中间区的下侧;n型的漂移区,其被形成在底部体区的下侧;p型的集电区,其与漂移区相接;多个沟槽,其从半导体基板的上表面起,贯穿发射区、顶部体区、中间区以及底部体区并到达漂移区;栅电极,其被形成在沟槽内,并隔着绝缘膜而与发射区和漂移区之间的顶部体区、中间区以及底部体区对置。该制造方法包括:在半导体基板的上表面上形成沟槽的工序;在沟槽内形成绝缘膜的工序;在形成绝缘膜之后,在半导体基板上及沟槽内形成电极层的工序;使电极层的上表面平坦化的工序;在使电极层的上表面平坦化之后,从半导体基板的上表面侧将n型杂质注入至中间区的深度的工序。
上述的电极层中,被形成在沟槽内的电极层为栅电极。当形成电极层时,将在沟槽上部的电极层的表面上形成有凹部。假设在该状态下向半导体基板注入杂质,则与其他区域相比,在沟槽的周边,杂质的注入深度变深。因此,在该制造方法中,在形成了电极层之后使电极层的表面平坦化。之后,从半导体基板的上表面侧将n型杂质注入至中间区的深度。由此,能够将n型杂质注入至半导体基板内的大致固定的深度。因此,根据该方法,能够将中间区形成在大致固定的深度,从而能够抑制中间区的下端的深度的偏差。
在本说明书所公开的第二制造方法中,制造出如下的IGBT,所述IGBT具有:n型的发射区;p型的顶部体区,其被形成在发射区的下侧;n型的中间区,其被形成在顶部体区的下侧;p型的底部体区,其被形成在中间区的下侧;n型的漂移区,其被形成在底部体区的下侧;p型的集电区,其与漂移区相接;多个沟槽,其从半导体基板的上表面起,贯穿发射区、顶部体区、中间区以及底部体区并到达漂移区;栅电极,其被形成在沟槽内,并隔着绝缘膜而与发射区和漂移区之间的顶部体区、中间区以及底部体区对置,该制造方法包括:在半导体基板的上表面上形成沟槽的工序;在沟槽内形成绝缘膜的工序;在形成绝缘膜之后,在沟槽内,以栅电极的上表面位于与沟槽的上端相比靠下侧的位置处的方式形成栅电极的工序;在栅电极上形成掩膜部件的工序,或以在栅电极上厚于其他区域的方式在半导体基板上形成掩膜部件的工序;在形成掩膜部件之后,从半导体基板的上表面侧将n型杂质注入至中间区的深度的工序。
当形成栅电极时,将在栅电极的上表面与半导体基板的上表面之间形成高低差(凹部)。假设在该状态下向半导体基板注入杂质,则与其他区域相比,在沟槽的周围,杂质的注入深度变深。因此,在该制造方法中,在形成了栅电极之后形成掩膜。之后,从半导体基板的上表面侧将n型杂质注入至中间区的深度。若在栅电极上形成掩膜,则能够防止与其他区域相比在沟槽的周围杂质的注入深度变深的情况。此外,在以在栅电极上厚于其他区域的方式在半导体基板上形成掩膜部件的情况下,也能够防止与其他区域相比在沟槽的周围杂质的注入深度变深的情况。所以,能够将n型杂质注入至半导体基板内的大致固定的深度。所以,根据该方法,能够将中间区形成在大致固定的深度,从而能够抑制中间区的下端的深度的偏差。
此外,发明者们发现,即使在不具有底部体区的IGBT中,存在于两个栅电极之间的中间区的下端的深度的偏差ΔD1也会较大地影响IGBT的特性。因此,本说明书提供第二IGBT。
由本说明书所提供的第二IGBT具有:n型的发射区;p型的体区,其被形成在发射区的下侧;n型的中间区,其被形成在体区的下侧;n型的漂移区,其被形成在中间区的下侧,并且n型杂质的浓度低于中间区,且n型杂质浓度为大致固定;p型的集电区,其被形成在漂移区的下侧;多个沟槽,其从半导体基板的上表面起,贯穿发射区、体区以及中间区并到达漂移区;栅电极,其被形成在沟槽内,并隔着绝缘膜而与发射区和中间区之间的体区对置。存在于两个栅电极之间的中间区的下端的深度的偏差在110nm以下。
另外,第二IGBT的中间区的下端的深度的偏差为,该中间区之中的最深的部分的下端的深度与该中间区之中的最浅的部分的下端的深度之差。图15图示了存在于两个栅电极之间的中间区的下端的深度的偏差ΔD1与栅极绝缘膜附近的中间区内的n型杂质浓度C1之间的关系。另外,在图15中,作为n型杂质浓度C1,表示了标准化后的值。更详细而言,表示了相对于在深度的偏差ΔD1为0的情况下(通过模拟试验所计算出的值),n型杂质浓度以何种程度变低。从图15可明显看出,在深度的偏差ΔD1在110nm以下的情况下,n型杂质浓度C1以1%左右的值而大致固定。因此,当深度的偏差ΔD1在110nm以下时,即使深度的偏差ΔD1发生变化,n型杂质浓度C1也几乎不发生变化。此外,当深度的偏差ΔD1大于110nm时,n型杂质浓度C1将发生急剧变化。因此,当深度的偏差ΔD1大于110nm时,哪怕深度的偏差ΔD1仅稍微发生变化,IGBT的特性也会发生变化。所以,如上所述,通过将中间区的下端的深度的偏差设定在110nm以下,从而能够在量产时抑制IGBT的特性的偏差。
此外,本说明书提供一种不具有底部体区的IGBT的制造方法,并且该制造方法能够抑制中间区的下端的深度的偏差。本说明书所公开的第三制造方法制造出如下的IGBT,所述IGBT具有:n型的发射区;p型的体区,其被形成在发射区的下侧;n型的中间区,其被形成在体区的下侧;n型的漂移区,其被形成在中间区的下侧,并且n型杂质浓度低于中间区,且n型杂质浓度为大致固定;p型的集电区,其被形成在漂移区的下侧;多个沟槽,其从半导体基板的上表面起,贯穿发射区、体区以及中间区并到达漂移区;栅电极,其被形成在沟槽内,并隔着绝缘膜而与发射区和中间区之间的体区对置。该制造方法包括:在半导体基板的上表面上形成沟槽的工序;在沟槽内形成绝缘膜的工序;在形成绝缘膜之后,在半导体基板上及沟槽内形成电极层的工序;使电极层的上表面平坦化的工序;在使电极层的上表面平坦化之后,从半导体基板的上表面侧将n型杂质注入至中间区的深度的工序。
根据该方法,能够将中间区形成在大致固定的深度,从而能够抑制中间区的下端的深度的偏差。
此外,本说明书所公开的第四制造方法制造出如下的IGBT,所述IGBT具有:n型的发射区;p型的体区,其被形成在发射区的下侧;n型的中间区,其被形成在体区的下侧;n型的漂移区,其被形成在中间区的下侧,并且n型杂质浓度低于中间区,并为大致固定;p型的集电区,其被形成在漂移区的下侧;多个沟槽,其从半导体基板的上表面起,贯穿发射区、体区以及中间区并到达漂移区;栅电极,其被形成在沟槽内,并隔着绝缘膜而与发射区和中间区之间的体区对置。该制造方法包括:在半导体基板的上表面上形成沟槽的工序;在沟槽内形成绝缘膜的工序;在形成绝缘膜之后,在沟槽内,以栅电极的上表面位于与沟槽的上端相比靠下侧的位置处的方式形成栅电极的工序;在栅电极上形成掩膜部件的工序,或以在栅电极上厚于其他区域的方式在半导体基板上形成掩膜部件的工序;在形成掩膜部件之后,从半导体基板的上表面侧将n型杂质注入至中间区的深度的工序。
根据该方法,能够将中间区形成在大致固定的深度,从而能够抑制中间区的下端的深度的偏差。
附图说明
图1为表示在具有底部体区的IGBT中,中间区的下端的深度的偏差ΔD1与栅极绝缘膜附近的中间区的n型杂质浓度C1之间的关系的曲线图。
图2为实施方式所涉及的IGBT10的剖视图(图3中的II-II线处的剖视图)。
图3为实施方式所涉及的IGBT10的半导体基板12的俯视图。
图4为第一实施例的制造方法的说明图。
图5为第一实施例的制造方法的说明图。
图6为第一实施例的制造方法的说明图。
图7为第一实施例的制造方法的说明图。
图8为第一实施例的制造方法的说明图。
图9为第二实施例的制造方法的说明图。
图10为第二实施例的制造方法的说明图。
图11为第三实施例的制造方法的说明图。
图12为第四实施例的制造方法的说明图。
图13为其他的实施方式所涉及的IGBT的剖视图(图14中的XIII-XIII线处的剖视图)。
图14为其他的实施方式所涉及的IGBT的半导体基板12的俯视图。
图15为表示在不具有底部体区的IGBT中,中间区的下端的深度的偏差ΔD1与栅极绝缘膜附近的中间区的n型杂质浓度C1之间的关系的曲线图。
图16为第二实施方式所涉及的IGBT100的剖视图。
图17为现有的具有底部体区的IGBT的剖视图。
图18为现有的具有底部体区的IGBT的制造方法的说明图。
图19为现有的不具有底部体区的IGBT的剖视图。
具体实施方式
图2所示的实施方式所涉及的IGBT10通过半导体基板12和被形成在半导体基板12的上表面及下表面上的电极、绝缘膜等而被构成。
在半导体基板12的上表面上形成有多个沟槽40。各沟槽40的内表面被栅极绝缘膜42所覆盖。在各沟槽40的内部形成有栅电极44。在栅电极44的上表面被盖(cap)绝缘膜46所覆盖。在盖绝缘膜46上形成有层间绝缘膜47。但是,在未图示的位置处,栅电极44被设定为能够与外部相接。如图3所示,各栅电极44以互相平行的方式而延伸。
在半导体基板12的内部形成有发射区20、体接触区21、顶部体区22、浮置区24、底部体区26、漂移区28、缓冲区30及集电区32。
发射区20为n型区,并有选择地被形成在露出于半导体基板12的上表面的范围内。发射区20与栅极绝缘膜42相接。如图3所示,发射区20沿着栅电极44而以平行的方式延伸。
体接触区21为p型杂质浓度较高的p型区。体接触区21被形成于两个发射区20之间。体接触区21在半导体基板12的上表面露出。
顶部体区22为p型杂质浓度低于体接触区的p型区。顶部体区22被形成在发射区20与体接触区21的下侧。并且,顶部体区22在发射区20的下侧与栅极绝缘膜42相接。
浮置区24为n型区,并被形成在顶部体区22的下侧。浮置区24通过顶部体区22而与发射区20分离。浮置区24与栅极绝缘膜42相接。另外,浮置区24的n型杂质浓度越高,则IGBT10的通态电压越变低。另一方面,当使浮置区24的n型杂质浓度上升至预定值时,IGBT10的耐电压特性将急剧恶化。所以,浮置区24的n型杂质浓度在耐电压特性不发生恶化的范围内被设定为最大值。浮置区24为将顶部体区22与底部体区26分离的中间区。
底部体区26为p型区,并被形成在浮置区24的下侧。底部体区26通过浮置区24而与顶部体区22分离。底部体区26与栅极绝缘膜42相接。
漂移区28为含有低浓度的n型杂质的n型区。漂移区28被形成在底部体区26的下侧。漂移区28通过底部体区26而与浮置区24分离。漂移区28与位于沟槽40的下端的栅极绝缘膜42相接。
缓冲区30为含有浓度高于漂移区28的n型杂质的n型区。缓冲区30被形成在漂移区28的下侧。
集电区32为含有高浓度的p型杂质的p型区。集电区32被形成在露出于半导体基板12的下表面的范围内。集电区32通过漂移区28与缓冲区30而与底部体区26分离。
因为如上述那样在半导体基板12的内部形成有各区,所以各沟槽40被配置为,贯穿发射区20、顶部体区22、浮置区24及底部体区26,并到达漂移区28。此外,栅电极44隔着沟槽40的侧面的栅极绝缘膜42而与发射区20、顶部体区22、浮置区24以及底部体区26对置。
在半导体基板12的上表面上形成有发射极60。发射极60相对于发射区20与体接触区21而被欧姆连接。发射极60通过盖绝缘膜46以及层间绝缘膜47而与栅电极44绝缘。在半导体基板12的下表面上形成有集电极62。集电极62相对于集电区32而被欧姆连接。
接下来,对IGBT10的动作进行说明。当在向发射极60与集电极62之间施加了使集电极62成为正电位的电压的状态下,向栅电极44施加栅极阈值电压(使IGBT10导通所需要的最小的栅极电压)以上的电压时,IGBT10将导通。即,在与栅极绝缘膜42相接的范围内的顶部体区22与底部体区26中形成有沟道,从而电子从发射区20穿过沟道而向集电区32流通。同时,空穴从集电区32流入到漂移区28中。由于空穴向漂移区28的流入,从而在漂移区28中产生电导调制现象,由此漂移区28的电阻下降。所以,电子能够以低损耗在漂移区28内流通。此外,流入到漂移区28中的空穴从漂移区28向顶部体区22流通。然而,浮置区24成为障壁,从而抑制了空穴向顶部体区22移动的情况。因此,漂移区28内的空穴浓度变高,从而漂移区28的电阻进一步减小。由此,IGBT10的通态电压减小。
此外,通过形成有底部体区26,从而IGBT10的耐压上升。由此,能够得到与目标值相符的耐压。
接下来,以与现有的IGBT的制造方法进行比较的方式对IGBT10的制造方法进行说明。首先,作为IGBT10的制造方法,对第一实施例所涉及的制造方法进行说明。IGBT10由具有与漂移区28大致相同的n型杂质浓度的n型的半导体基板(硅基板)所制造。首先,在半导体基板的上表面上,通过蚀刻而形成沟槽40。接下来,如图4所示,通过氧化或CVD(ChemicalVapor Deposition,化学气相沉积)法等,在半导体基板的上表面与沟槽40的内表面上形成绝缘膜50。接下来,如图5所示,通过PVD(Physical Vapor Deposition,物理气相沉积)法或CVD法等,在半导体基板的上表面与沟槽40的内部形成由多晶硅构成的电极层52。此时,由于沟槽40的形状的影响,在沟槽40的上部的电极层52的表面上形成有凹部54。接下来,如图6所示,通过磨削、研磨、蚀刻,CMP等,使电极层52的上表面平坦化。由此,使凹部54消失。接下来,从半导体基板的上表面侧向半导体基板注入杂质离子。此处,分别实施对于发射区20的n型杂质的注入、对于体接触区21的p型杂质的注入、对于顶部体区22的p型杂质的注入、对于浮置区24的n型杂质的注入以及对于底部体区26的n型杂质的注入。图6的参照符号20a~26a表示杂质被注入的位置。参照符号20a表示在对于发射区20的n型杂质的离子注入中n型杂质被注入的位置,参照符号21a表示在对于体接触区21的p型杂质的离子注入中p型杂质被注入的位置,参照符号22a表示在对于顶部体区22的p型杂质以的离子注入中p型杂质被注入的位置,参照符号24a表示在对于浮置区24的n型杂质的离子注入中n型杂质被注入的位置,参照符号26a表示在对于底部体区26的p型杂质的离子注入中p型杂质被注入的位置。如图所示,在各离子注入中,也向沟槽40内的电极层52以及绝缘膜50注入杂质。离子注入时的电极层52以及绝缘膜50的电阻(离子前进单位距离时减速的比例)与半导体层的电阻大致相等。因此,由于如上文所述那样在使电极层52的上表面平坦化之后注入杂质,从而能够使对于沟槽40内的电极层52以及绝缘膜50的杂质的注入深度与对于沟槽40的外部的半导体层的杂质的注入深度大致相等。接下来,通过蚀刻,对不需要的电极层52进行蚀刻。此时,如图7所示,使沟槽40内存留有电极层52。存留在沟槽40内的电极层52成为栅电极44。接下来,使用氧化或者CVD法等而在栅电极44的上表面上形成盖绝缘膜46。接下来,通过对半导体基板进行热处理,从而使被注入到半导体基板内的杂质扩散以及活化。由此,如图8所示,在半导体基板内,形成有发射区20、体接触区21、顶部体区22、浮置区24、以及底部体区26。因为在离子注入时,在沟槽40内与沟槽40外,离子注入深度大致相等,所以如图8所示,各区被形成在大致固定的深度。如图8所示,在形成了各区之后,通过在半导体基板内形成其他必要的区,并在半导体基板的表面上形成必要的电极、绝缘膜等,从而完成图2的IGBT10。
接下来,对现有的IGBT的制造方法进行说明。在现有的IGBT的制造方法中,以与第一实施例的制造方法相同的方式对半导体基板实施加工直至图5所示的状态。接下来,在未使电极层52的上表面平坦化的条件下,从半导体基板的上表面侧向半导体基板注入杂质离子。图18的参照符号20b~26b表示在该制造方法中,杂质相对于发射区20、体接触区21、顶部体区22、浮置区24及底部体区26而被注入的位置。因为在电极层52的上表面上形成有凹部54,从而与远离沟槽40的位置相比,在沟槽40的附近,杂质的注入深度变深。之后,通过实施与第一实施例的制造方法相同的工序,从而制造出图17所示的现有的IGBT。因为在离子注入时,在沟槽40的附近,杂质的注入深度变深,所以如图17所示,发射区20、顶部体区22、浮置区24及底部体区26只在沟槽40(即,栅极绝缘膜42)的附近被形成得较深。
此外,作为现有的其他的制造方法,还存在一种如下的方法,即,在形成了发射区、顶部体区、浮置区及底部体区的各半导体区之后,形成沟槽、栅极绝缘膜及栅电极的方法。然而,在该制造方法中,在形成栅极绝缘膜时,会发生半导体层内的p型杂质以及n型杂质被栅极绝缘膜吸收或经由栅极绝缘膜而进行移动的现象。因此,该制造方法也无法将各半导体区形成为均匀的深度,并且无法准确地控制栅极绝缘膜的附近的杂质浓度。
如以上所说明的那样,根据第一实施例的制造方法,与现有的制造方法相比,能够将发射区20、顶部体区22、浮置区24及底部体区26形成为均匀的深度。上述各区的深度会给IGBT的特性带来影响。特别是浮置区24的下端的深度D1(参照图2、图17)的偏差会较大程度地影响IGBT的特性(栅极阈值、通态电压及栅电极的电容)。即,如图17中的现有的IGBT,当在栅极绝缘膜42的附近浮置区24的下端的位置变深时,栅极绝缘膜42的附近的浮置区24s的n型杂质浓度变低。该结果会给IGBT的特性带来影响。图1图示了两个栅电极44之间的区域90(参照图2、图17)内的浮置区24的下端的深度D1的偏差ΔD1(最浅的部分与最深的部分的深度差)与沟槽40附近的浮置区24s的n型杂质浓度C1之间的关系。例如,在现有的IGBT中,深度的偏差ΔD1为图17的参照符号ΔD1所示的部分的尺寸。此外,在图2的IGBT10中,因为ΔD1极小,所以未对ΔD1进行图示。如图1所示,在深度的偏差ΔD1大于110nm的情况下,哪怕深度的偏差ΔD1仅稍微发生变化,n型杂质浓度C1也会发生较大变化。另一方面,当深度的偏差ΔD1在110nm以下时,即使深度的偏差ΔD1稍微发生变化,n型杂质浓度C1也几乎不发生变化。根据上述的第一实施例的制造方法,能够将深度的偏差ΔD1设定在110nm以下。如果以深度的偏差ΔD1在110nm以下的方式对IGBT进行量产,则能够对所量产的IGBT之间的浮置区24s的n型杂质浓度C1的偏差进行抑制。所以,能够量产特性稳定的IGBT。即,通过深度的偏差ΔD1在110nm以下的结构,能够在量产时对IGBT的特性的偏差进行抑制。
接下来,对第二实施例的制造方法进行说明。第二实施例的制造方法也以与第一实施例的制造方法相同的方式将半导体基板加工至图5所示的状态。接下来,如图9所示,将半导体基板上的电极层52通过蚀刻而去除,并使电极层52(栅电极44)存留在沟槽40内。此时,栅电极44的上表面位于与半导体基板的上表面相比靠下侧的位置处。即,在半导体基板的上表面上形成有凹部56。接下来,利用氧化或者CVD法等而在栅电极44的上表面上形成盖绝缘膜46。接下来,如图10所示,在栅电极44上(即,沟槽40上)形成掩膜层92。掩膜层92通过喷墨法或光刻技术等而形成。此时,不在沟槽40外的半导体层的上部上形成掩膜层92。接下来,从半导体基板的上表面侧向半导体基板注入杂质离子。此处,分别实施对于发射区20的n型杂质的注入、对于体接触区21的p型杂质的注入、对于顶部体区22的p型杂质的注入、对于浮置区24的n型杂质的注入以及对于底部体区26的n型杂质的注入。此时,通过被形成在栅电极44上的掩膜层92,从而防止了向栅电极44附近注入的杂质的注入深度变深的情况。由此,向栅电极44注入的杂质的注入深度与向半导体层注入的杂质的注入深度成为大致相同。之后,通过实施与第一实施例大致相同的工序而制造出图2的IGBT10。这样,在第二实施例的制造方法中,能够在不受到凹部56的形状的影响的条件下,将向沟槽40内注入的杂质的注入深度与向沟槽40外的半导体层注入的杂质的注入深度设为相同。因此,根据第二实施例的制造方法,能够制造出各区域被形成在大致固定的深度的图2的IGBT10。
另外,在第二实施例中,在沟槽40外的半导体层的上部上未形成有掩膜层92。然而,也可以如图11或图12所示那样,在半导体基板的整个上表面上形成掩膜层92,并使栅电极44上的掩膜层92厚于其他区域。这样的结构也能够与第二实施例的制造方法相同地制造出图1的IGBT10。另外,在图12中,虽然掩膜层92的上表面为平坦,但栅电极44上的掩膜层92增厚了与凹部56相对应的量。只要离子注入时的掩膜层92的电阻与半导体层的电阻大致相同,则图11所示的掩膜层92的上表面也可以为平坦。
此外,虽然上述的IGBT10中,发射区20沿着沟槽40而延伸,但也可以如图13、14所示那样,将上述的技术应用于发射区在与沟槽40交差的方向上延伸的IGBT中。
此外,虽然上述的IGBT10具有底部体区26,但是在如图16所示这种不具有底部体区26的IGBT100中,也能够通过抑制中间区24的下端的位置的偏差,从而使IGBT的特性(栅极阈值、通态电压及栅电极的电容)稳定。另外,图16的中间区24被配置在漂移区28与体区22之间,并为n型杂质浓度高于漂移区28的区域。漂移区28内的n型杂质浓度与位置无关而大致为固定。即,n型杂质以大致固定的浓度分布的区域与n型杂质浓度高于该固定的浓度的区域的边界为中间区24与漂移区28的边界。在图16的IGBT100中,存在于两个栅电极44之间的中间区24的下端的深度D1的偏差在110nm以下。
图16的IGBT100能够通过从上述的第一实施例至第四实施例中的任意制造方法中省略对于底部体区26的离子注入的制造方法来进行制造。通过该制造方法,能够使中间区24的下端的深度D1的偏差ΔD1在110nm以下。
图15图示了在具有中间区24而不具有底部体区的IGBT中,两个栅电极44之间的区域90(参照图16、图19)内的中间区24的下端的深度D1的偏差ΔD1(最浅的部分与最深的部分的深度差)与沟槽40附近的中间区24s的n型杂质浓度C1之间的关系。例如,在现有的IGBT中,深度的偏差ΔD1为图19的参照符号ΔD1所示的部分的尺寸。此外,在图16的IGBT100中,因为ΔD1为极小,所以未对ΔD1进行图示。如图15所示,在深度的偏差ΔD1大于110nm的情况下,哪怕深度的偏差ΔD1仅稍微发生变化,n型杂质浓度C1也会发生较大变化。另一方面,当深度的偏差ΔD1在110nm以下时,即使深度的偏差ΔD1发生些许变化,n型杂质浓度C1也几乎不发生变化。
在图16的IGBT100中,中间区24的下端的深度D1的偏差ΔD1在110nm以下。因此,如果对该IGBT100进行量产,则能够抑制所量产的IGBT之间的浮置区24s的n型杂质浓度C1的偏差。因此,能够量产特性稳定的IGBT。
另外,本说明书所公开的离子注入方法(在形成有沟槽的区域以固定的深度对杂质进行注入的方法)也能够应用于形成其他的半导体装置(例如,MOSFET或二极管)的情况。由此,能够改善半导体装置的特性。因此,该离子注入方法能够表现为以下的结构1或者结构2。
(结构1)一种开关元件的制造方法,所述开关元件具有:P型或n型的区域,其被形成在半导体基板内;沟槽,其被形成在半导体基板的上表面上,并贯穿所述区域;栅电极,其被形成在沟槽内,并隔着绝缘膜而与所述区域对置,所述制造方法包括:在半导体基板的上表面上形成沟槽的工序;在沟槽内形成绝缘膜的工序;在形成绝缘膜之后,在半导体基板上以及沟槽内形成电极层的工序;使电极层的上表面平坦化的工序;在使电极层的上表面平坦化之后,从半导体基板的上表面侧将杂质注入至所述区域的深度的工序。
(结构2)一种开关元件的制造方法,所述开关元件具有:n型或p型的区域,其被形成在半导体基板内;沟槽,其被形成在半导体基板的上表面上,并贯穿所述区域;栅电极,其被形成在沟槽内,并隔着绝缘膜而与所述区域对置;所述制造方法包括:在半导体基板的上表面上形成沟槽的工序;在沟槽内形成绝缘膜的工序;在绝缘膜形成之后,在沟槽内,以栅电极的上表面位于与沟槽的上端相比靠下侧的方式来形成栅电极的工序;在栅电极上形成掩膜部件的工序,或者,以在栅电极上厚于其他区域的方式在半导体基板上形成掩膜部件的工序;在形成掩膜部件之后,从半导体基板的上表面侧将n型杂质注入至所述区域的深度的工序。
以上,虽然对实施例进行了详细说明,但这些实施例只不过是示例,并不限定权利要求书的范围。在权利要求书所记载的技术中,包含对以上所例示的具体示例进行各种改变、变更的技术。
本说明书或者附图中所说明的技術要素通过单独或各种组合来发挥技术上的有用性,并不限定于申请时权利要求所述的组合。此外,在本说明书或附图中所例示的技术同时达成多个目的,并且达成其中一个目的本身便具有技术上的有用性。
Claims (12)
1.一种绝缘栅双极性晶体管的制造方法,所述绝缘栅双极性晶体管具有:
n型的发射区;
p型的顶部体区,其被形成在发射区的下侧;
n型的中间区,其被形成在顶部体区的下侧;
p型的底部体区,其被形成在中间区的下侧;
n型的漂移区,其被形成在底部体区的下侧;
p型的集电区,其与漂移区相接;
多个沟槽,其从半导体基板的上表面起,贯穿发射区、顶部体区、中间区以及底部体区并到达漂移区;
栅电极,其被形成在沟槽内,并隔着绝缘膜而与发射区和漂移区之间的顶部体区、中间区以及底部体区对置,
所述绝缘栅双极性晶体管的制造方法包括:
在半导体基板的上表面上形成沟槽的工序;
在沟槽内形成绝缘膜的工序;
在形成绝缘膜之后,在半导体基板上及沟槽内形成电极层的工序;
使电极层的上表面平坦化的工序;
在电极层的上表面的平坦化之后,从半导体基板的上表面侧将n型杂质注入至位于中间区的深度处且跨及沟槽内的电极层和沟槽外的半导体基板的范围内的工序。
2.根据权利要求1所述的制造方法,其中,
还具有在将n型杂质注入的所述工序之后,将电极层的平坦化的部分去除的工序。
3.根据权利要求1或2所述的制造方法,其中,
在将n型杂质注入的所述工序中,在沟槽的上方的电极层的表面上不存在掩膜部件的状态下将n型杂质注入。
4.一种绝缘栅双极性晶体管的制造方法,所述绝缘栅双极性晶体管具有:
n型的发射区;
p型的顶部体区,其被形成在发射区的下侧;
n型的中间区,其被形成在顶部体区的下侧;
p型的底部体区,其被形成在中间区的下侧;
n型的漂移区,其被形成在底部体区的下侧;
p型的集电区,其与漂移区相接;
多个沟槽,其从半导体基板的上表面起,贯穿发射区、顶部体区、中间区以及底部体区并到达漂移区;
栅电极,其被形成在沟槽内,并隔着绝缘膜而与发射区和漂移区之间的顶部体区、中间区以及底部体区对置,
所述绝缘栅双极性晶体管的制造方法包括:
在半导体基板的上表面上形成沟槽的工序;
在沟槽内形成绝缘膜的工序;
在形成绝缘膜之后,在沟槽内,以栅电极的上表面位于与沟槽的上端相比靠下侧的位置处的方式形成栅电极的工序;
在栅电极上形成掩膜部件的工序,或以在栅电极上厚于其他区域的方式在半导体基板上形成掩膜部件的工序;
在形成掩膜部件之后,从半导体基板的上表面侧将n型杂质注入至位于中间区的深度处且跨及沟槽内的电极层和沟槽外的半导体基板的范围内的工序。
5.根据权利要求4所述的制造方法,其中,
掩膜部件的至少一部分被形成在与沟槽的上端相比位于下侧的栅电极的上表面上。
6.根据权利要求4或5所述的制造方法,其中,
掩膜部件以在栅电极上厚于其他区域的方式被形成在半导体基板上。
7.一种绝缘栅双极性晶体管的制造方法,所述绝缘栅双极性晶体管具有:
n型的发射区;
p型的体区,其被形成在发射区的下侧;
n型的中间区,其被形成在体区的下侧;
n型的漂移区,其被形成在中间区的下侧,且n型杂质浓度低于中间区;
p型的集电区,其被形成在漂移区的下侧;
多个沟槽,其从半导体基板的上表面起,贯穿发射区、体区以及中间区并到达漂移区;
栅电极,其被形成在沟槽内,并隔着绝缘膜而与发射区和中间区之间的体区对置,
所述绝缘栅双极性晶体管的制造方法包括:
在半导体基板的上表面上形成沟槽的工序;
在沟槽内形成绝缘膜的工序;
在形成绝缘膜之后,在半导体基板上及沟槽内形成电极层的工序;
使电极层的上表面平坦化的工序;
在电极层的上表面的平坦化之后,从半导体基板的上表面侧将n型杂质注入至位于中间区的深度处且跨及沟槽内的电极层和沟槽外的半导体基板的范围内的工序。
8.根据权利要求7所述的制造方法,其中,
还具有在将n型杂质注入的所述工序之后,将电极层的平坦化的部分去除的工序。
9.根据权利要求7或8所述的制造方法,其中,
在将n型杂质注入的所述工序中,在沟槽的上方的电极层的表面上不存在掩膜部件的状态下将n型杂质注入。
10.一种绝缘栅双极性晶体管的制造方法,所述绝缘栅双极性晶体管具有:
n型的发射区;
p型的体区,其被形成在发射区的下侧;
n型的中间区,其被形成在体区的下侧;
n型的漂移区,其被形成在中间区的下侧,并且n型杂质浓度低于中间区;
p型的集电区,其被形成在漂移区的下侧;
多个沟槽,其从半导体基板的上表面起,贯穿发射区、体区以及中间区并到达漂移区;
栅电极,其被形成在沟槽内,并隔着绝缘膜而与发射区和中间区之间的体区对置,
所述绝缘栅双极性晶体管的制造方法包括:
在半导体基板的上表面上形成沟槽的工序;
在沟槽内形成绝缘膜的工序;
在形成绝缘膜之后,在沟槽内,以栅电极的上表面位于与沟槽的上端相比靠下侧的位置处的方式形成栅电极的工序;
在栅电极上形成掩膜部件的工序,或以在栅电极上厚于其他区域的方式在半导体基板上形成掩膜部件的工序;
在形成掩膜部件之后,从半导体基板的上表面侧将n型杂质注入至位于位于中间区的深度处且跨及沟槽内的电极层和沟槽外的半导体基板的范围内的工序。
11.根据权利要求10所述的制造方法,其中,
掩膜部件的至少一部分被形成在与沟槽的上端相比位于下侧的栅电极的上表面上。
12.根据权利要求10或11所述的制造方法,其中,
掩膜部件以在栅电极上厚于其他区域的方式被形成在半导体基板上。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2012/053371 WO2013121519A1 (ja) | 2012-02-14 | 2012-02-14 | Igbt、及び、igbtの製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104115274A CN104115274A (zh) | 2014-10-22 |
CN104115274B true CN104115274B (zh) | 2016-11-30 |
Family
ID=
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1713361A (zh) * | 2004-06-24 | 2005-12-28 | 海力士半导体有限公司 | 制造具有凹槽沟道结构的半导体器件的方法 |
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1713361A (zh) * | 2004-06-24 | 2005-12-28 | 海力士半导体有限公司 | 制造具有凹槽沟道结构的半导体器件的方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103972291B (zh) | 半导体器件及其制造方法 | |
US8372717B2 (en) | Method for manufacturing a super-junction trench MOSFET with resurf stepped oxides and trenched contacts | |
US8373224B2 (en) | Super-junction trench MOSFET with resurf stepped oxides and trenched contacts | |
CN104380471B (zh) | 碳化硅半导体装置及其制造方法 | |
CN102208447B (zh) | 一种具有超结结构的半导体器件及其制造方法 | |
CN102197487B (zh) | 绝缘栅双极性晶体管、以及绝缘栅双极性晶体管的制造方法 | |
CN101299436B (zh) | 应用hdp淀积的源-体注入阻挡块的器件结构及制造方法 | |
CN105849909B (zh) | 半导体装置以及半导体装置的制造方法 | |
CN102386100B (zh) | 制造碳化硅半导体器件的方法 | |
US20180026132A1 (en) | METHODS OF REDUCING THE ELECTRICAL AND THERMAL RESISTANCE OF SiC SUBSTRATES AND DEVICES MADE THEREBY | |
CN104871320B (zh) | 碳化硅半导体装置及其制造方法 | |
CN103890954B (zh) | 半导体装置以及制造半导体装置的方法 | |
CN107996003A (zh) | 绝缘栅开关器件及其制造方法 | |
CN105321824A (zh) | 半导体装置的制造方法 | |
JP2015135954A (ja) | 半導体装置 | |
KR101228366B1 (ko) | Ldmos 소자 제조 방법 | |
CN104380442A (zh) | 碳化硅半导体装置及其制造方法 | |
JP5895947B2 (ja) | Igbtの製造方法 | |
JP5583846B2 (ja) | 半導体装置 | |
CN103325829A (zh) | 半导体装置及其制造方法 | |
CN103187303B (zh) | 功率半导体装置的制作方法 | |
CN106206278A (zh) | 绝缘栅型开关元件制造方法 | |
CN202042487U (zh) | 一种具有超结结构的半导体器件 | |
CN103035668A (zh) | 横向堆叠超级接面功率半导体装置 | |
JP6976286B2 (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right |
Effective date of registration: 20200409 Address after: Aichi Prefecture, Japan Patentee after: DENSO Corp. Address before: Aichi Prefecture, Japan Patentee before: Toyota Motor Corp. |