CN104091613A - 电荷泵系统及存储器 - Google Patents
电荷泵系统及存储器 Download PDFInfo
- Publication number
- CN104091613A CN104091613A CN201410352917.8A CN201410352917A CN104091613A CN 104091613 A CN104091613 A CN 104091613A CN 201410352917 A CN201410352917 A CN 201410352917A CN 104091613 A CN104091613 A CN 104091613A
- Authority
- CN
- China
- Prior art keywords
- charge pump
- switch
- control signal
- storer
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Dc-Dc Converters (AREA)
- Read Only Memory (AREA)
Abstract
一种电荷泵系统及存储器。所述电荷泵系统适于提供存储器的操作电压,包括第一电荷泵、第二电荷泵以及控制电路;所述控制电路适于在所述存储器执行第一操作时控制所述第一电荷泵和所述第二电荷泵呈并联连接结构,在所述存储器执行第二操作时控制所述第一电荷泵和所述第二电荷泵呈串联连接结构。本发明提供的电荷泵系统,电荷泵中升压单元的级数减少、储能电容减小,有效地减小了电路面积。
Description
技术领域
本发明涉及半导体技术领域,特别涉及一种电荷泵系统及存储器。
背景技术
随着半导体技术的发展,基于低功耗、低成本的设计要求,存储器的电源电压通常比较低。然而,为了实现存储信息的读写,通常需要远高于电源电压的编程电压和擦除电压。因此,电荷泵被广泛应用于存储器中,用于通过较低的电源电压获得较高的读取电压、编程电压以及擦除电压。
图1是现有的一种闪存单元M0的电路结构示意图,所述闪存单元M0为双分离栅晶体管结构,包括两个对称分布于中间电极SG两侧的存储位:第一存储位M01和第二存储位M02,每个存储位适于存储一位数据。其中,所述第一存储位M01包括源极S、第一控制栅极CG1以及第一浮栅;第二存储位M02包括漏极D、第二控制栅极CG2以及第二浮栅。通过对所述源极S、所述第一控制栅极CG1、所述中间电极SG、所述漏极D以及所述第二控制栅极CG2施加操作电压,实现对所述闪存单元M0的读操作、写操作以及擦除操作,具体的操作电压如图2所示。
参考图2,对所述闪存单元M0进行不同操作时,需要电荷泵系统提供不同的操作电压。在不同操作下,同一个电荷泵可以提供不同的操作电压,以减少电荷泵的数量。图3是现有的一种电荷泵系统30的结构示意图,所述电荷泵系统30适于为所述闪存单元M0提供操作电压。具体地,所述电荷泵系统30包括第一电荷泵301、第二电荷泵302以及第三电荷泵303。其中,所述第一电荷泵301适于提供高压HV,例如,进行写操作时的7V~9V电压和进行擦除操作时的8V~10V电压;所述第二电荷泵302适于提供中压MV,例如,进行读操作时的4V~6V电压和进行写操作时的4V~6V电压;所述第三电荷泵303适于提供负压NV,例如,进行擦除操作时的-6V~-10V电压。进行读操作时的3V~5V电压、进行写操作时的1.5V~2V电压以及进行写操作时的4V~6V电压可以对所述中压MV进行分压获得,因而不再需要额外的电荷泵提供。
通过一个电荷泵在不同操作下提供不同的操作电压,减少了电荷泵的数量,所述电荷泵系统30的电路面积得到减小。然而,为了保证所述第一电荷泵301和所述第二电荷泵302具有足够的驱动能力,所述电荷泵系统30的电路面积仍然较大。
发明内容
本发明解决的是电荷泵系统电路面积大的问题。
为解决上述问题,本发明提供一种电荷泵系统,适于提供存储器的操作电压。所述电荷泵系统包括第一电荷泵、第二电荷泵以及控制电路;
所述控制电路适于在所述存储器执行第一操作时控制所述第一电荷泵和所述第二电荷泵呈并联连接结构,在所述存储器执行第二操作时控制所述第一电荷泵和所述第二电荷泵呈串联连接结构。
可选的,所述控制电路包括第一开关、第二开关、第三开关以及选择单元;
所述第一开关的第一端连接所述第一电荷泵的输出端和所述第二开关的第一端,所述第一开关的控制端适于接收第一控制信号,所述第一开关的第二端连接所述第三开关的第一端;
所述第二开关的控制端适于接收第二控制信号,所述第二开关的第二端连接所述选择单元的第一输入端;
所述第三开关的控制端适于接收第三控制信号,所述第三开关的第二端连接所述第二电荷泵的输出端;
所述选择单元的第二输入端适于输入所述存储器的电源电压,所述选择单元的输出端连接所述第二电荷泵的输入端。
可选的,所述第一开关、所述第二开关以及所述第三开关均为PMOS晶体管,所述第一开关的第一端、所述第二开关的第一端以及所述第三开关的第一端为PMOS晶体管的源极,所述第一开关的第二端、所述第二开关的第二端以及所述第三开关的第二端为PMOS晶体管的漏极,所述第一开关的控制端、所述第二开关的控制端以及所述第三开关的控制端为PMOS晶体管的栅极。
可选的,所述第一操作为读操作,所述第二操作为写操作或者擦除操作。
可选的,所述电荷泵系统还包括:适于产生所述第一控制信号、所述第二控制信号以及所述第三控制信号的控制信号产生单元,所述控制信号产生单元包括或非门电路、第一电平移位电路以及第二电平移位电路;
所述或非门电路的第一输入端适于接收写使能信号,所述或非门电路的第二输入端适于接收擦除使能信号,所述或非门电路的输出端连接所述第一电平移位电路的使能端和所述第二电平移位电路的使能端;
所述第一电平移位电路的输入端连接所述第一电荷泵的输出端,所述第一电平移位电路的第一输出端适于输出所述第二控制信号,所述第一电平移位电路的第二输出端适于输出所述第一控制信号;
所述第二电平移位电路的输入端连接所述第二电荷泵的输出端,所述第二电平移位电路的输出端适于输出所述第三控制信号;
在所述存储器执行第一操作时,所述第一控制信号的幅度和所述第三控制信号的幅度均为参考电位,所述第二控制信号的幅度等于所述第一电荷泵的输出端电压;
在所述存储器执行第二操作时,所述第一控制信号的幅度等于所述第一电荷泵的输出端电压,所述第二控制信号的幅度为所述参考电位,所述第三控制信号的幅度等于所述第二电荷泵的输出端电压。
可选的,所述参考电位为地电位。
可选的,所述第一电荷泵和所述第二电荷泵为两相位电荷泵、四相位电荷泵或者电荷转移开关电荷泵。
基于上述电荷泵系统,本发明还提供一种存储器,包括多个呈阵列排布的存储单元,还包括上述电荷泵系统,所述电荷泵系统适于提供所述存储器的操作电压。
可选的,所述存储器为闪存。
可选的,所述存储器为EEPROM。
与现有技术相比,本发明的技术方案具有以下优点:
本发明提供的电荷泵系统,能够在存储器进行不同操作时,改变两个电荷泵的连接方式。在存储器需要所述电荷泵系统提供电压值低而驱动电流大的操作电压时,所述电荷泵系统中的两个电荷泵呈并联连接结构,以减小电荷泵中储能电容的面积;在存储器需要所述电荷泵系统提供电压值高而驱动电流小的操作电压时,所述电荷泵系统中的两个电荷泵呈串联连接结构,以减少电荷泵中升压单元的级数。由于电荷泵中存储电容的面积减小、升压单元的级数减少,本发明提供的电荷泵系统有效地减小了电路面积。
附图说明
图1是现有的一种闪存单元的电路结构示意图;
图2是对图1所示的闪存单元施加的操作电压的示意图;
图3是现有的一种电荷泵系统的结构示意图;
图4是现有的两相位电荷泵中升压单元的电路图;
图5是本发明实施方式的电荷泵系统的结构示意图;
图6是本发明实施例的控制电路的结构示意图;
图7是本发明实施例的控制信号产生单元的结构示意图。
具体实施方式
本领域技术人员知晓,电荷泵的驱动能力(输出的电压和驱动电流)需要满足其负载的需求。对于图3所示为闪存单元提供操作电压的电荷泵系统,所述第一电荷泵301、所述第二电荷泵302以及所述第三电荷泵303的驱动能力根据关系式I×t=C×V确定,其中,I为电荷泵的驱动电流,t为对所述闪存单元的操作时间,C为接收操作电压的电极的输入电容,V为施加的操作电压。通常,对所述闪存单元进行读操作时,读操作时间较短,需要所述第二电荷泵302输出较大的驱动电流;而对所述闪存单元进行写操作或者擦除操作时,写操作或者擦除操作时间较长,所述第一电荷泵301输出较小的驱动电流就能满足要求。
电荷泵通常包括多级升压单元。图4为包括两级升压单元的两相位电荷泵的部分电路图,每级升压单元包括NMOS晶体管N41和储能电容C41。所述NMOS晶体管N41的栅极连接所述NMOS晶体管N41的漏极,所述NMOS晶体管N41的源极连接所述储能电容C41的一端,所述储能电容C41的另一端适于连接时钟振荡电路。所述时钟振荡电路产生两相不交叠时钟CK1和CK2,时钟的幅度一般与所述电荷泵的电源电压Vdd相等。当时钟CK1为低电平时,所述电源电压Vdd通过所述NMOS晶体管N41对所述储能电容C41充电;当时钟CK1为高电平时,所述储能电容C41上极板电压跳变为所述电源电压Vdd的两倍,给下一级升压单元中的储能电容充电。而当时钟CK1又为低电平时,由于二极管接法的NMOS晶体管N41具有单向导通性,电荷无法从右边传回左边。随着升压单元级数的增加,电荷就源源不断地从输入端传递到输出端,从而得到所需的输出电压Vout。
升压单元的级数越多,所述电荷泵的输出电压Vout越大;所述储能电容C41越大,所述电荷泵输出的驱动电流越大。对于图3所示为闪存单元提供操作电压的电荷泵系统,为了提供高操作电压,所述第一电荷泵301中升压单元的级数设置得较多;为了提供大驱动电流,所述第二电荷泵302中的储能电容设置得较大。升压单元的级数设置得较多,储能电容设置得较大,导致图3所示的电荷泵系统占据较大的电路面积。
本发明提供一种电荷泵系统,所述电荷泵系统适于提供存储器的操作电压。图5是本发明实施方式的电荷泵系统的结构示意图,包括第一电荷泵51、第二电荷泵52以及控制电路53。所述第一电荷泵51适于对所述第一电荷泵51的输入端in1接收的电压(通常为存储器的电源电压)进行升压,所述第二电荷泵52适于对所述第二电荷泵52的输入端in2接收的电压进行升压。所述第一电荷泵51和所述第二电荷泵52可以为现有的任意一种电荷泵,例如两相位电荷泵、四相位电荷泵或者电荷转移开关(CTS,Charge transferswitches)电荷泵,本发明对此不作限定。
所述控制电路53适于在所述存储器执行第一操作时控制所述第一电荷泵51和所述第二电荷泵52呈并联连接结构,即控制所述第一电荷泵51的输出端out1连接所述第二电荷泵52的输出端out2;所述控制电路53适于在所述存储器执行第二操作时控制所述第一电荷泵51和所述第二电荷泵52呈串联连接结构,即控制所述第一电荷泵51的输出端out1连接所述第二电荷泵52的输入端in2。在本发明中,所述第一操作为需要操作电压低而驱动电流大的操作,所述第二操作为需要操作电压高而驱动电流小的操作。例如,对于图1所示的闪存单元,所述第一操作为读操作,所述第二操作为写操作或者擦除操作。
在所述存储器执行第一操作时,所述第一电荷泵51和所述第二电荷泵52呈并联连接结构,与现有技术中采用一个电荷泵提供操作电压低而驱动电流大的电荷泵系统相比,在提供相同驱动电流的情况下,所述第一电荷泵51和所述第二电荷泵52中的储能电容减小;在所述存储器执行所述第二操作时,所述第一电荷泵51和所述第二电荷泵52呈串联连接结构,与现有技术中采用一个电荷泵提供操作电压高而驱动电流小的电荷泵系统相比,在提供相同操作电压的情况下,所述第一电荷泵51和所述第二电荷泵52中升压单元的级数减少。由于所述第一电荷泵51和所述第二电荷泵52中储能电容减小、升压单元的级数减少,本发明提供的电荷泵系统有效地减小了电路面积。
为使本发明的上述目的、特征和优点能够更为明显易懂,下面结合附图对本发明的具体实施例做详细的说明。
本发明实施例提供一种所述控制电路53的具体电路结构,如图6所示。所述控制电路53包括第一开关K61、第二开关K62、第三开关K63以及选择单元60。具体地,所述第一开关K61的第一端连接所述第一电荷泵51的输出端out1和所述第二开关K62的第一端,所述第一开关K61的控制端适于接收第一控制信号ctr1,所述第一开关K61的第二端连接所述第三开关K63的第一端。所述第二开关K62的控制端适于接收第二控制信号ctr2,所述第二开关K62的第二端连接所述选择单元60的第一输入端。所述第三开关K63的控制端适于接收第三控制信号ctr3,所述第三开关K63的第二端连接所述第二电荷泵52的输出端out2。所述选择单元60的第二输入端适于输入所述存储器的电源电压Vdd,所述选择单元60的输出端连接所述第二电荷泵52的输入端in2。
在所述存储器执行所述第一操作时,所述第一控制信号ctr1控制所述第一开关K61导通,所述第二控制信号ctr2控制所述第二开关K62关断,所述第三控制信号ctr3控制所述第三开关K63导通,所述选择单元60选择将所述选择单元60的输出端与所述选择单元60的第二输入端连接,所述第二电荷泵52对所述存储器的电源电压Vdd进行升压,所述第一电荷泵51的输出端out1连接所述第二电荷泵52的输出端out2,所述第一电荷泵51与所述第二电荷泵52呈并联连接结构。
在所述存储器执行所述第二操作时,所述第一控制信号ctr1控制所述第一开关K61关断,所述第二控制信号ctr2控制所述第二开关K62导通,所述第三控制信号ctr3控制所述第三开关K63关断,所述选择单元60选择将所述选择单元60的输出端与所述选择单元60的第一输入端连接,所述第二电荷泵52对所述第一电荷泵51输出的电压进行升压,所述第一电荷泵51与所述第二电荷泵52呈串联连接结构。
在本实施例中,所述第一开关K61、所述第二开关K62以及所述第三开关K63均为PMOS晶体管,所述第一开关K61的第一端、所述第二开关K62的第一端以及所述第三开关K63的第一端为PMOS晶体管的源极,所述第一开关K61的第二端、所述第二开关K62的第二端以及所述第三开关K63的第二端为PMOS晶体管的漏极,所述第一开关K61的控制端、所述第二开关K62的控制端以及所述第三开关K63的控制端为PMOS晶体管的栅极。需要说明的是,在其他实施例中,所述第一开关K61、所述第二开关K62以及所述第三开关K63也可以为NMOS管,或者部分为PMOS管、部分为NMOS管,本发明对此不作限定。
所述第一控制信号ctr1、所述第二控制信号ctr2以及所述第三控制信号ctr3可以由对所述存储器发出操作信号的实体(例如CPU)产生,也可以由所述控制电路53根据操作使能信号产生。若由所述控制电路53产生所述第一控制信号ctr1、所述第二控制信号ctr2以及所述第三控制信号ctr3,所述控制电路53还包括控制信号产生单元。以所述第一操作为读操作、所述第二操作为写操作或者擦除操作为例,图7是本发明实施例的控制信号产生单元的结构示意图,所述控制信号产生单元包括或非门电路71、第一电平移位电路72以及第二电平移位电路73。
所述或非门电路71的第一输入端适于接收所述存储器的写使能信号PROG,所述或非门电路71的第二输入端适于接收所述存储器的擦除使能信号ERSEN,所述或非门电路71的输出端连接所述第一电平移位电路72的使能端EN1和所述第二电平移位电路73的使能端EN2。所述写使能信号PROG和所述擦除使能信号ERSEN由对所述存储器发出操作信号的实体(例如CPU)产生,当所述写使能信号PROG为高电平信号时,所述存储器执行写操作;当所述擦除使能信号ERSEN为高电平信号时,所述存储器执行擦除操作。
所述第一电平移位电路72的输入端HVI1连接所述第一电荷泵51的输出端out1,所述第一电平移位电路72的第一输出端HVO1适于输出所述第二控制信号ctr2,所述第一电平移位电路72的第二输出端HVO2适于输出所述第一控制信号ctr1。所述第二电平移位电路73的输入端HVI2连接所述第二电荷泵52的输出端out2,所述第二电平移位电路73的输出端适于输出所述第三控制信号ctr3。
在所述存储器执行所述第一操作时,即在所述存储器执行读操作时,所述写使能信号PROG和所述擦除使能信号ERSEN均为低电平信号,所述或非门电路71输出高电平信号。所述第一电平移位电路72的使能端EN1和所述第二电平移位电路73的使能端EN2接收高电平信号,所述第一控制信号ctr1的幅度和所述第三控制信号ctr3的幅度均为参考电位,经过电平移位,所述第二控制信号ctr2的幅度等于所述第一电荷泵51的输出端out1的电压。所述参考电位通常为地电位,因此,所述第一开关K61和所述第三开关K63导通,所述第二开关K62关断,所述第一电荷泵51和所述第二电荷泵52呈并联连接结构。
在所述存储器执行所述第二操作时,即在所述存储器执行写操作或者擦除操作时,所述写使能信号PROG和所述擦除使能信号ERSEN中至少有一个为高电平信号,所述或非门电路71输出低电平信号。所述第一电平移位电路72的使能端EN1和所述第二电平移位电路73的使能端EN2接收低电平信号,经过电平移位,所述第一控制信号ctr1的幅度等于所述第一电荷泵51的输出端out1的电压,所述第三控制信号ctr3的幅度等于所述第二电荷泵52的输出端out2的电压,而所述第二控制信号ctr2的幅度为所述参考电位。因此,所述第一开关K61和所述第三开关K63关断,所述第二开关K62导通,所述第一电荷泵51和所述第二电荷泵52呈串联连接结构。
所述第一电平移位电路72和所述第二电平移位电路73可以为现有的任意一种电平移位电路,本发明对此不作限定。
本发明还提供一种存储器,包括多个呈阵列排布的存储单元,还包括适于提供所述存储器的操作电压的电荷泵系统,所述电荷泵系统的电路结构可以如图5所示。进一步,所述存储单元的结构可以如图1所示,所述存储器可以为闪存或者EEPROM。当然,所述存储器并不限于闪存或者EEPROM,本发明对此不作限定。
虽然本发明披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。
Claims (10)
1.一种电荷泵系统,适于提供存储器的操作电压,其特征在于,包括第一电荷泵、第二电荷泵以及控制电路;
所述控制电路适于在所述存储器执行第一操作时控制所述第一电荷泵和所述第二电荷泵呈并联连接结构,在所述存储器执行第二操作时控制所述第一电荷泵和所述第二电荷泵呈串联连接结构。
2.如权利要求1所述的电荷泵系统,其特征在于,所述控制电路包括第一开关、第二开关、第三开关以及选择单元;
所述第一开关的第一端连接所述第一电荷泵的输出端和所述第二开关的第一端,所述第一开关的控制端适于接收第一控制信号,所述第一开关的第二端连接所述第三开关的第一端;
所述第二开关的控制端适于接收第二控制信号,所述第二开关的第二端连接所述选择单元的第一输入端;
所述第三开关的控制端适于接收第三控制信号,所述第三开关的第二端连接所述第二电荷泵的输出端;
所述选择单元的第二输入端适于输入所述存储器的电源电压,所述选择单元的输出端连接所述第二电荷泵的输入端。
3.如权利要求2所述的电荷泵系统,其特征在于,所述第一开关、所述第二开关以及所述第三开关均为PMOS晶体管,所述第一开关的第一端、所述第二开关的第一端以及所述第三开关的第一端为PMOS晶体管的源极,所述第一开关的第二端、所述第二开关的第二端以及所述第三开关的第二端为PMOS晶体管的漏极,所述第一开关的控制端、所述第二开关的控制端以及所述第三开关的控制端为PMOS晶体管的栅极。
4.如权利要求3所述的电荷泵系统,其特征在于,所述第一操作为读操作,所述第二操作为写操作或者擦除操作。
5.如权利要求4所述的电荷泵系统,其特征在于,还包括:适于产生所述第一控制信号、所述第二控制信号以及所述第三控制信号的控制信号产生单元,所述控制信号产生单元包括或非门电路、第一电平移位电路以及第二电平移位电路;
所述或非门电路的第一输入端适于接收写使能信号,所述或非门电路的第二输入端适于接收擦除使能信号,所述或非门电路的输出端连接所述第一电平移位电路的使能端和所述第二电平移位电路的使能端;
所述第一电平移位电路的输入端连接所述第一电荷泵的输出端,所述第一电平移位电路的第一输出端适于输出所述第二控制信号,所述第一电平移位电路的第二输出端适于输出所述第一控制信号;
所述第二电平移位电路的输入端连接所述第二电荷泵的输出端,所述第二电平移位电路的输出端适于输出所述第三控制信号;
在所述存储器执行第一操作时,所述第一控制信号的幅度和所述第三控制信号的幅度均为参考电位,所述第二控制信号的幅度等于所述第一电荷泵的输出端电压;
在所述存储器执行第二操作时,所述第一控制信号的幅度等于所述第一电荷泵的输出端电压,所述第二控制信号的幅度为所述参考电位,所述第三控制信号的幅度等于所述第二电荷泵的输出端电压。
6.如权利要求5所述的电荷泵系统,其特征在于,所述参考电位为地电位。
7.如权利要求1至6任一项所述的电荷泵系统,其特征在于,所述第一电荷泵和所述第二电荷泵为两相位电荷泵、四相位电荷泵或者电荷转移开关电荷泵。
8.一种存储器,包括多个呈阵列排布的存储单元,其特征在于,还包括权利要求1至7任一项所述的电荷泵系统,所述电荷泵系统适于提供所述存储器的操作电压。
9.如权利要求8所述的存储器,其特征在于,所述存储器为闪存。
10.如权利要求8所述的存储器,其特征在于,所述存储器为EEPROM。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410352917.8A CN104091613B (zh) | 2014-07-23 | 2014-07-23 | 电荷泵系统及存储器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410352917.8A CN104091613B (zh) | 2014-07-23 | 2014-07-23 | 电荷泵系统及存储器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104091613A true CN104091613A (zh) | 2014-10-08 |
CN104091613B CN104091613B (zh) | 2017-02-22 |
Family
ID=51639323
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410352917.8A Active CN104091613B (zh) | 2014-07-23 | 2014-07-23 | 电荷泵系统及存储器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104091613B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108109663A (zh) * | 2018-01-12 | 2018-06-01 | 上海华虹宏力半导体制造有限公司 | 一种应用于低功耗的电荷泵系统及其实现方法 |
US10236770B1 (en) | 2017-11-27 | 2019-03-19 | National Chiao Tung University | High-voltage generator with multi-stage selection in low-voltage transistor process |
CN111785308A (zh) * | 2020-06-10 | 2020-10-16 | 深圳市芯天下技术有限公司 | 减少非型闪存编程泵面积的方法、系统、储存介质和终端 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103872904B (zh) * | 2014-03-17 | 2016-08-17 | 上海华虹宏力半导体制造有限公司 | 电荷泵以及存储器 |
-
2014
- 2014-07-23 CN CN201410352917.8A patent/CN104091613B/zh active Active
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10236770B1 (en) | 2017-11-27 | 2019-03-19 | National Chiao Tung University | High-voltage generator with multi-stage selection in low-voltage transistor process |
CN108109663A (zh) * | 2018-01-12 | 2018-06-01 | 上海华虹宏力半导体制造有限公司 | 一种应用于低功耗的电荷泵系统及其实现方法 |
CN108109663B (zh) * | 2018-01-12 | 2020-07-31 | 上海华虹宏力半导体制造有限公司 | 一种应用于低功耗的电荷泵系统及其实现方法 |
CN111785308A (zh) * | 2020-06-10 | 2020-10-16 | 深圳市芯天下技术有限公司 | 减少非型闪存编程泵面积的方法、系统、储存介质和终端 |
CN111785308B (zh) * | 2020-06-10 | 2021-09-10 | 芯天下技术股份有限公司 | 减少非型闪存编程泵面积的方法、系统、储存介质和终端 |
Also Published As
Publication number | Publication date |
---|---|
CN104091613B (zh) | 2017-02-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10192594B2 (en) | Semiconductor device | |
US7679429B2 (en) | Boost circuit | |
TWI669714B (zh) | 電壓控制裝置及記憶體系統 | |
CN103270682A (zh) | 由于电容之间的电荷共享的低效率减少的电荷泵系统 | |
CN102290100A (zh) | 半导体集成电路装置 | |
CN103872904A (zh) | 电荷泵以及存储器 | |
CN103247334B (zh) | 存储器及其列译码电路 | |
US6781890B2 (en) | Nonvolatile memory and processing system | |
CN103312158B (zh) | 升压电路 | |
CN105679224A (zh) | 移位寄存器电路、栅极驱动器及显示设备 | |
CN103562999A (zh) | 包含启用电路的装置及系统 | |
CN102237788B (zh) | 电荷泵电路及存储器 | |
JP2005267734A (ja) | 昇圧回路及びそれを用いた不揮発性メモリ | |
CN104091613A (zh) | 电荷泵系统及存储器 | |
CN104051007A (zh) | 一种非挥发性多次可编程存储器 | |
CN104091614B (zh) | 电荷泵、电荷泵系统及存储器 | |
CN101847432A (zh) | 存储器的供电结构 | |
TW201631587A (zh) | 用於快閃記憶體裝置之混成充電泵與調節構件及方法 | |
CN103680621B (zh) | 具有电荷泵的nvm及其方法 | |
CN108092501A (zh) | 升压电路及具备该升压电路的非易失性存储器 | |
CN104883052A (zh) | 提升电容电路以及电荷泵 | |
CN102280127B (zh) | 时钟产生电路及电荷泵系统 | |
CN203205074U (zh) | 一种非挥发性多次可编程存储器 | |
US10923173B2 (en) | Voltage generating circuit, semiconductor memory device, and voltage generating method | |
CN103839587A (zh) | 电可擦可编程只读存储器以及操作方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |