CN104078014A - 用于显示装置的源驱动器 - Google Patents

用于显示装置的源驱动器 Download PDF

Info

Publication number
CN104078014A
CN104078014A CN201410116274.7A CN201410116274A CN104078014A CN 104078014 A CN104078014 A CN 104078014A CN 201410116274 A CN201410116274 A CN 201410116274A CN 104078014 A CN104078014 A CN 104078014A
Authority
CN
China
Prior art keywords
circuit
clock
signal
display device
source drive
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410116274.7A
Other languages
English (en)
Other versions
CN104078014B (zh
Inventor
吴洸一
韩允泽
全炫奎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LX Semicon Co Ltd
Original Assignee
Silicon Works Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020140030914A external-priority patent/KR101528459B1/ko
Application filed by Silicon Works Co Ltd filed Critical Silicon Works Co Ltd
Publication of CN104078014A publication Critical patent/CN104078014A/zh
Application granted granted Critical
Publication of CN104078014B publication Critical patent/CN104078014B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery

Abstract

公开了用于显示装置的源驱动器以及用于过滤电源噪声对源驱动器的操作的影响的配置,其中该源驱动器对电源噪声不敏感,并且电源噪声是从源驱动器的外部传入或在驱动器的内部发生。本发明应用于通过单一信号线接收时钟信号和数据信号的情况,并被实施成使得用于驱动实现高速操作和大型屏幕的显示装置的源驱动器具有对电源噪声不敏感的特性。

Description

用于显示装置的源驱动器
背景技术
本发明的领域
本发明涉及显示装置,更具体地,涉及用于显示装置的源驱动器,该源驱动器在高速下稳定地执行处理显示数据的功能并实现对电源噪声不敏感的大屏幕。
所属技术领域的描述
作为用于显示图像的显示装置,液晶显示装置已经被广泛地使用。
传统的液晶显示装置包括:时序控制器,用于处理数据信号并产生时序控制信号;以及面板驱动单元,用于通过使用从该时序控制器传输的该数据信号和时序控制信号来驱动显示面板。
该面板驱动单元包括用于处理数据信号的源驱动器,以及用于控制待被驱动至显示面板的源驱动信号的栅极驱动器。每个可以以集成电路的形式准备时序控制器、源驱动器和栅极驱动器中每个。
根据其操作特性,源驱动器在特定的时间同心地向显示面板输出用于显示图像的电压。源驱动器具有用于驱动显示面板的数据线的大量的输出端口。也就是说,源驱动器在特定的时间从大量的输出端口同心地输出用于显示图像的电压。因此,当显示面板被驱动时,电源噪声则发生在源驱动器中。如上所述产生在内部的电源噪声、或从外部传入的电源噪声可能对源驱动器的操作产生影响。
在传统的液晶显示装置中,从源驱动器的数据信号传输速度不快,显示面板的尺寸小。因此,与前述电源噪声无关,源驱动器都能无困难地探测到数据信号,并且不会进行异常操作。
另外,在传统的液晶显示装置中,对于探测数据信号所必需的时钟信号也通过独立的信号线从时序控制器传输至源驱动器。在这一点上,源驱动器具有容忍电源噪声的特性。
具有高刷新率的大液晶显示装置需要以高速在时序控制器和源驱动器之间进行传输/接收。为了这个目的,液晶显示装置可以是以各种接口,例如可以是已将时钟信号嵌入数据信号中的时钟嵌入式数据信令(CEDS)接口。也就是说,时序控制器向源驱动器传输时钟嵌入式数据信号(下文称为“CED信号”),在该信号中,时钟信号已被嵌入数据信号中。
在使用上述CEDS方案的接口环境中,源驱动器接收CED信号,从CED信号中恢复时钟信号和数据信号,通过使用所恢复的时钟信号处理数据信号并输出数据驱动信号。但是,在上述使用CEDS方案的接口环境中,源驱动器具有不容忍电源噪声的问题。
当大电源噪声发生在源驱动器中或传入源驱动器时,很可能在从CED信号中恢复时钟信号和探测数据信号的处理中由于电源噪声使得源驱动器瞬时地进行异常操作。
下文将更详细地描述由于电源噪声造成的源驱动器的异常操作。
液晶显示装置具有几个源,具体地,具有用于驱动显示面板的高电压源。
这些高电压源可以出于不同目的用于安装在相同印刷电路板上的部件,并且当通过高电压源在部件中执行切换时可能发生电源噪声。
例如,液晶显示装置可以具有9V、4.5V、24V等的高电压源。源驱动器在其中具有用于CEDS接口的时钟数据恢复电路。时钟数据恢复电路从CED信号中恢复时钟信号和数据信号,并且此时使用1.8V的相对低电压。
在发生约为高电压源的10%的电源噪声时,可能发生0.9V、0.45V、2.4V等的电源噪声。当这样的电源噪声对在源驱动器中的时钟数据恢复电路产生影响时,时钟数据恢复电路可能进行异常操作,例如数据信号的异常探测。
具体地,当源驱动器为了驱动显示面板而在特定时间同心地输出源驱动信号时可能发生电源噪声。
例如,当为了输出源驱动信号而使得使用高电压源的源驱动器的放大器的输出从低转变为高(例如9V)时,可能在接地电压GND中发生电源噪声。当这样的电源噪声传入源驱动器的时钟数据恢复电路时,可能在时钟数据恢复电路中发生锁定失效。
锁定状态表示在该状态下当从CED信号恢复的时钟信号保持稳定状态时,将处于恢复状态的时钟信号设定成持续输出。锁定失效表示尽管时钟信号保持稳定状态,但锁定状态由于电源噪声的影响而被解除。
在传入上述电源噪声的情况下,尽管时钟信号保持稳定状态,但由于锁定状态因锁定失效而被解除,因此源驱动器可以执行异常操作,例如为了稳定时钟信号的时钟训练。
例如,在源驱动器的放大器的输出电压是9V的情况下,即使发生对应于源驱动器的放大器的输出电压的大约5%,即0.451V的电源噪声时,也可以在对应的时间点在源驱动器的时钟数据恢复电路中发生上述锁定失效。
在这一点上,为了获得高速操作和大屏幕,源驱动器需要被设计为对电源噪声不敏感。
发明内容
因此,本发明已经努力解决发生在所属领域中的问题,并且本发明的目的是提供用于显示装置的源驱动器,该源驱动器对从外部传入或在内部发生的电源噪声不敏感。
本发明的另一目的是提供用于显示装置的源驱动器,该源驱动器包括相对电源噪声具有稳定性的时钟数据恢复电路,并且该源驱动器对该电源噪声不敏感。
本发明的另一目的是提供用于显示装置的源驱动器,该源驱动器提供与在使用CED信号的CEDS接口方案中的电源噪声对应的滤波功能,在该CED信号中时钟信号已经嵌入数据信号,并且该源驱动器对该电源噪声不敏感。
本发明的另一目的是提供用于显示装置的源驱动器,该驱动器提供与在对电源噪声敏感的时钟数据恢复电路中的时钟恢复电路的电源噪声对应、或与用于延迟被恢复的时钟信号的时钟恢复电路中的延迟电路对应的滤波功能。
为了实现以上目的,根据本发明的一个方面,提供用于显示装置的源驱动器,包括:时钟数据恢复电路,用于通过单一信号线接收时钟信号和数据信号并恢复所述时钟信号和所述数据信号;以及滤波电路,连接至操作电压端子和接地电压端子中的至少一个并用于过滤传送到所述时钟数据恢复电路的电源噪声。
为了实现以上目的,根据本发明的一个方面,提供用于显示装置的源驱动器,包括:至少一个电压端子;电路,用于接收包括时钟信号的信号并通过使用所述时钟信号进行预定的操作;以及滤波电路,连接在所述电压端子和所述电路之间,并用于过滤通过所述电压端子传送到所述电路的电源噪声。
根据本发明,源驱动器对外部或内部的电源噪声不敏感,以便即使是在电源噪声发生时也使得源驱动器能够进行正常的操作。
具体地,根据本发明,能够降低由外部传入的电源噪声对时钟数据恢复电路的操作的影响,并能够正常地识别时钟信号和数据信号。
另外,根据本发明,能够降低电源噪声对基于CEDS接口方案从CED信号恢复时钟信号的影响,以便能够稳定地驱动具有大屏幕的高速显示装置。
另外,根据本发明,用于过滤电源噪声的滤波器可以应用于时钟数据恢复电路中对电源噪声敏感的时钟恢复电路、或应用于时钟恢复电路中的延迟电路,以便能够稳定源驱动器的操作。
附图说明
结合附图阅读以下详细描述后,上述目的和本发明的其他特征以及优点会变得更加明显,其中:
图1是示出一般显示装置的布置图;
图2是示出根据本发明的实施方式的源驱动器的框图;
图3是示出优选实施方式的框图,在该优选实施方式中图2的时钟数据恢复电路具有滤波功能;
图4至图6是示出图3的修改的详细电路的电路图;
图7是示出用于形成金属线以实现图4至图6中所配置的电阻的方法的布局图;
图8是示出用于形成多晶硅线以实现图4至图6中所配置的电阻的方法的布局图;
图9是示出用于形成扩散电阻以实现图4至图6中所配置的电阻的方法的布局图;
图10是示出可配置为图4至图6中所配置的电容器的例子的MOS电容器的电路图;
图11是用于说明图10的MOS电容器的结构的截面图;
图12是示出作为图4至图6中所配置的电容器的例子的MIM电容器的截面图;
图13是示出本发明的另一实施方式的框图;以及
图14是示出本发明的又一实施方式的框图。
具体实施方式
下面将更加详细地参照本发明的优选实施方式,该实施方式的例子示出在附图中。在可能的情况下,所有附图和描述中相同的附图标记代表相同的元件。
参考图1,显示装置通常包括显示面板10和印刷电路板12。显示面板10可以包括平面显示板,例如LCD(Liquid Crystal Display,液晶显示器),OLED(Organic Light Emitting Diode,有机发光二极管)或者LED(Light Emitting Diode,发光二极管)。本发明的显示面板10准备为LED的形式。
可以通过膜14使显示面板10和印刷电路板12彼此电连接。膜14可以包括安装在膜14上的源驱动器20,可以提供有用于电连接件的导电图案(未示出),其中电连接件位于显示面板10和印刷电路板12之间,膜14中已安装有源驱动器20的表面可以通过导电粘合剂使显示面板10和印刷电路板12彼此物理且电力地耦合。
印刷电路板12可以包括安装在其上的时序控制器16,电源管理电路18等等。
在本发明的实施方式中,能够通过CEDS接口方案在时序控制器16和源驱动器20之间进行信号传输。CED信号包括具有相同振幅的时钟信号和数据信号,CED信号的时钟信号和数据信号通过单一信号线发送,时钟信号周期性地存在于CED信号上。CED信号可以具有以下结构,在该结构中,时钟信号已经被嵌入数据信号中,数据信号可以具有RGB数据和控制数据中的至少一个。RGB数据是指用于显示正常屏幕的数据。
时序控制器16从外部接收数据信号和时钟信号。时序控制器16将CED信号传输至源驱动器20。CED信号可以使用大约1.8V的电压。时序控制器16可以向栅极驱动器22提供栅极时钟和栅极驱动信号。
电路管理电路18可以产生各种电压,例如1.8V、9V或4.5V,并为时序控制器16、源驱动器20、栅极驱动器22等等提供所需要的电压。
源驱动器20从时序控制器16接收CED信号,并向显示面板10提供源驱动信号。
栅极驱动器22可以通过覆晶膜法或覆晶玻璃法安装于显示面板10上,并且接收由时序控制器16提供的栅极时钟和栅极驱动信号,并向显示面板10提供栅极驱动信号。
显示面板10可以通过从源驱动器20输出的源驱动信号和栅极驱动器22的栅极驱动信号来显示图像。
与图1的情况不同,在上述配置中,源驱动器20可以配置为在其中具有时序控制器16。在这种情况下,栅极驱动器22可以配置为从多个源驱动器20中的一个接收栅极时钟和栅极驱动信号。甚至在其中具有时序控制器的情况下,源驱动器20也可以接收CED信号,该CED信号可以通过CEDS表面方案经由单一信号线传输至源驱动器20。
上述显示装置使用各种类型的电源,源驱动器20可以受到由各种类型的电源导致的电源噪声的影响。
可以以如图2所示的方式配置源驱动器20。
源驱动器20可以包括时钟数据恢复电路(CDR)30,数据寄存器单元32,锁存单元34,数模转换单元36,输出缓冲器38以及多路复用器40。
时钟数据恢复电路30具有用于接收CED信号、恢复并输出数据信号和时钟信号的配置。
数据寄存器单元32具有用于以预定量存储(如通过线单元)来自时钟数据恢复电路30的数据信号并输出所存储的数据信号的配置。
锁存单元34具有用于锁存从数据寄存器单元32输出的数据信号并向数模转换单元36传送将该数据信号的配置。
数模转换单元36具有用于将具有数字化值的数据信号转换为具有用于显示图像模拟值的电压的配置。
输出缓冲器38具有用于驱动从数模转换单元36输出的模拟信号并输出源驱动信号的配置。
多路复用器40具有用于从输出缓冲器38输出的信号中选择待施加于显示面板10的信号的配置。
如上所述,由于构成源驱动器20的时钟数据恢复电路30,数据寄存器单元32,锁存单元34,数模转换单元36,输出缓冲器38以及多路复用器40总体上具有所公开的配置,因此将省略其详细配置和操作的描述。
如上所述,时钟数据恢复电路30可以接收CED信号,通过使用CED信号恢复数据信号和时钟信号,并输出所恢复的数据信号和时钟信号。
时钟数据恢复单元30具有操作电压端子和接地电压端子,其中电源管理电路18的操作电压Vcc施加于该操作电源端子,电源管理电路18的接地电压GND施加于该接地电压端子。如图3所示,根据本发明的实施方式的源驱动器20可以包括提供给Vcc端子和GND端子中的一个或多个的滤波电路。
更详细地,如图3所示,根据本发明的实施方式源驱动器可以包括位于Vcc端子和时钟数据恢复单元30的Vcc施加节点之间的滤波电路50,并包括位于GND端子和时钟数据恢复单元30的GND施加节点之间的滤波电路52。
滤波电路50和52可以包括具有能够降低电源噪声的校平特性(smoothing characteristic)的低通滤波器。滤波电路50和52可以包括RC滤波器,在该RC滤波器中以彼此平行方式组合了电阻和电容器以降低电源噪声。也就是说,可以以如图4所示的方式实现图3的实施方式。
参考图4,电阻Rc被提供在源驱动器20的Vcc端子和时钟数据恢复电路30的Vcc施加节点之间,电阻Rs被提供在源驱动器20的GND端子和时钟数据恢复电路30的GND施加节点之间,电容器C被提供为与时钟数据恢复电路30并列。也就是说,电容器C被提供在时钟数据恢复电路30的Vcc施加节点和GND施加节点之间。
滤波电路50可以通过将电容器C和电阻Rc彼此耦合而实现,滤波电路52可以通过将电容器C和电阻Rs彼此耦合而实现。也就是说,在本发明的实施方式中,滤波电路50和滤波电路52可以具有共享电容器C的结构。可以使用时钟数据恢复电路30的本征电容来配置电容器C。
在本发明的实施方式中,如图3和图4所示,滤波电路被提供至源驱动器20中所有Vcc端子和GND端子是最有效的。但是,与之相反,在本发明中,如图5和图6所示,滤波电路被提供至Vcc端子和GND端子中的仅仅一个,以便能够获得阻挡电源噪声的效果。
图5的实施方式用于防止电源噪声通过Vcc端子传入,图6的实施方式用于防止电源噪声通过GND端子传入。
在图4至图6中,Na表示时钟数据恢复电路30的Vcc施加节点,Nb表示时钟数据恢复电路30的GND施加节点。
在上述实施方式中,电源噪声可以被传入Vcc端子和GND端子中的至少一个。电源噪声可以通过由滤波电路50或滤波电路52的电阻Rc和Rs和电容器C产生的低通滤波效果减弱。
因此,能够对已经传入Vcc端子和GND端子中的至少一个而通过Vcc施加节点Na或GND施加节点Nb传入时对传入钟数据恢复电路30的电源噪声进行过滤。
根据本发明的实施方式,能够控制传入源驱动器20的部件,例如时钟数据恢复电路30的电源噪声。因此,源驱动器20能够具有对电源噪声不敏感的特性,并能够防止执行例如数据识别错误的异常操作。因此,能够将图像正常地输出至显示面板10。
具体地,根据本发明,当时钟信号和数据信号如CED信号一样通过单一信号线传送至源驱动器时,能够通过发生在内部或外部的电源噪声来防止锁定失效发生在源驱动器中。因此,源驱动器能够正常地进行时钟恢复。
另外,根据本发明,即使在通过使用由CEDS接口方案传输的CED信号恢复时钟信号和数据信号并实现高速操作和大屏幕的显示装置的源驱动器的情况下,源驱动器也能够具有通过滤波功能对电源噪声不敏感的特性并能够稳定地操作。
另外,在本发明的实施方式中,包含在上述滤波器50和52中的电阻Rc和Rs可以使用金属电阻、多晶硅电阻、扩散电阻等等,以便能够简化源驱动器的配置。
图7可以示出把金属电阻用作滤波电路50和52的电阻Rc和Rs的情况,并且电阻Rc和Rs可以具有在端子100和端子102之间连接金属电阻104的配置。金属电阻104,例如可以具有蛇形图案以具有高电阻值,并且该电阻值可以取决于图案的整体长度和宽度。根据制造商的目,金属电阻104的材料可以不同地选自包括铝、铝合金、钨、钨合金、铜、铜合金、铂以及金的金属中。
图8可以示出把多晶硅电阻用作滤波电路50和52的电阻Rc和Rs的情况,并且电阻Rc和Rs可以具有在端子100和端子102之间连接多晶硅电阻106的配置。多晶硅电阻106可以是具有预定面积的垫形图案以具有高电阻值,并且该电阻值可以取决于图案的面积。在图8的实施方式的多晶硅电阻106中,图案的形状像长方形。
图9可以示出把扩散电阻用作滤波电路50和52的电阻Rc和Rs的情况。电阻Rc和Rs具有在端子100和端子102之间连接扩散电阻N-diff的配置。扩散电阻N-diff可以是具有预定面积和杂质浓度的棒或垫形图案以具有高电阻值,并且该电阻值可以取决于构成扩散电阻N-diff和杂质浓度的图案的面积。
N-diff可以通过在P型区域P-sub中形成包括N型杂质的N型扩散区域而实现图9的实施方式的扩散电阻。N型扩散区域可以形成为棒或垫形图案以作为电阻,并可以通过典型的扩散过程形成。
P型区域P-sub提供用于由N型扩散区域设置的扩散电阻N-diff的隔离功能,并允许扩散电阻N-diff具有相对外围区域的绝缘性能。优选地,P型区域P-sub包括如同井的N型扩散区域,其中已经掺入或扩散了P型杂质。
图7至图9中的端子100和端子102可以包括Vcc端子和时钟数据恢复电路30的Vcc施加节点(或节点Na),或时钟数据恢复电路30的GND施加节点(或节点Nb)和GND端点。另外,图7至图9中的端子100和端子102可以包括在层中形成的电接触点,该电接触点与已经在该层中形成的金属电阻104、多晶硅106或扩散电阻不同。
另外,在本发明的实施方式中,包含在滤波电路50和52中的电容器C可以包括如图10或图11所示的MOS(Metal OxideSemiconductor,金属氧化物半导体)电容器,或包括如图12所示的MIM(Metal-Insulator-Metal,金属绝缘层金属)电容器。
图10示出了MOS电容器的等价电路,图11示出MOS电容器的截面构造。
在图10和图11中,节点110和节点112对应于时钟数据恢复电路30的Vcc施加节点Na和GND施加节点Nb。
如图10和图11所示,MOS电容具有漏极、源极和栅极彼此公共连接的结构,并且该漏极、源极、栅极和栅极沟道彼此公共连接,并且通过上述结构特性而具有电容特性。
另外,如图12所示,在本发明的实施方式中包含在滤波电路50和52中的电容器C可以包括MIM(Metal-Insulator-Metal,金属绝缘层金属)电容器。
参考图12,MIM电容器130具有在分别上下堆叠的上部电极132和下部电极134之间形成介电层135的结构,其中,上部电极132和下部电极134可以用导电材料形成,而介电层136可以用电介质,例如绝缘氧化层形成。
MIM电容130连接至互连件120和122,该互连件120和122连接至时钟数据恢复电路30。更详细地说,互连件120通过形成接触点的Vcc施加节点110连接至形成为上层的上部电极132,互连件122通过形成另一接触点的GND施加节点112连接至形成为下层的下部电极134。
优选地,互连件120和122形成在相同的层上,并且形成接触点的Vcc施加节点110(即,Na)和GND施加节点112(即,Nb)可以用穿过层间介电层的通孔形成。
如上所述,在本发明的实施方式中,能够在源驱动器中简单地提供包含在滤波电路50和52中的电阻Rc和Rs以及电容器C以进行用于电源噪声的滤波功能,并且可以不同地设置电阻值和电容。
如图13和图14所示,在根据本发明的实施方式的源驱动器20中,可以将用于过滤电源噪声的滤波器应用于时钟数据恢复电路30中对电源噪声敏感的时钟恢复电路或时钟恢复电路中的延迟电路。图13示出了将滤波器应用于时钟数据恢复电路30中的时钟恢复电路的实施方式,图14示出了将滤波器应用于时钟恢复电路中的延迟电路的实施方式。
参考图13,时钟数据恢复电路30包括接收单元(Rx)310,数据恢复电路320以及时钟恢复电路330。
接收单元310接收CED信号,放大CED信号并向数据恢复电路320和时钟恢复电路330提供被放大的CED信号。数据恢复电路320通过使用时钟恢复电路330的时钟信号CLK而从CED信号中恢复数据信号并输出所恢复的数据信号。时钟恢复电路330恢复包含在CED信号中的时钟信号,并向数据恢复电路320提供所恢复的时钟信号。
如图13所示,在本发明的实施方式中,能够排除用于过滤电源噪声的滤波电路对于时钟数据恢复电路30的元件中需要保证操作电压余量的元件的应用。当与数据恢复电路320比较时,时钟恢复电路330对操作电压余量更不敏感。因此,能够排除滤波电路对于数据恢复电路320的应用,并能够将滤波电路应用于时钟恢复电路330。
在图13的实施方式中,应用了对应于图6的实施方式的滤波电路。但是,本发明不限于此。例如,可以应用对应于图4或图5的实施方式的滤波电路。
时钟恢复电路330的元件可以分类为需要保证操作电源余量的元件和对操作电压余量不敏感的元件。在这种情况下,滤波电路可以应用于对操作电压余量不敏感的元件,图14可以示出用于这种情况的实施方式。
由于图14的实施方式示出了图13的实施方式中的时钟恢复电路330的具体模块,所以将省略对于图14中与图13相同的元件的描述以避免重复。
时钟恢复电路330包括时钟处理单元332和延迟电路334。图14示出了包括电压控制延迟线(VCDL)的延迟电路334。电压控制延迟线包括延迟单元链,并具有通过偏压电平控制每个延迟单元的延迟时间的配置。
时钟处理单元332接收CED信号,对包含在CED信号中的时钟信号与由延迟电路334提供的延迟的时钟信号DCLK进行比较,并向延迟电路334提供被恢复的主时钟信号MCLK。在时钟信号CLK不稳定的情况下,时钟处理单元332进行时钟训练直至达到锁定状态并提供主时钟信号MCLK。在时钟信号CLK处于稳定的锁定状态时,时钟处理单元332完成时钟训练,进行时钟恢复并提供主时钟信号MCLK。
延迟电路334包括延迟单元链,该延迟单元链包括多个延迟单元(未示出),并且主时钟信号MCLK通过该延迟单元链延迟。延迟电路334可以对于延迟单元链上的每个延迟单元产生延迟的时钟信号DLCK。延迟电路334可以向时钟处理单元332提供从用于每个延迟单元的延迟时钟信号中选择的一部分作为延迟时钟信号DCLK。另外,延迟电路334可以向数据恢复单元320提供从用于每个延迟单元的延迟时钟信号中选择的一个作为恢复的时钟信号CLK。
如图14所示,在本发明的实施方式中,能够排除用于过滤电源噪声的滤波电路对于时钟恢复电路330的元件中需要保证操作电压余量的元件的应用。当与时钟处理电路332比较时,延迟电路334对操作电压余量更不敏感。因此,能够排除滤波电路对于时钟处理电路332的应用,并能够将滤波电路应用于对延迟电路334。
在图14的实施方式中,应用了对应于图6的实施方式的滤波电路。但是,本发明不限于此。例如,可以应用对应于图4或图5的实施方式的滤波电路。
如上所述,在本发明的实施方式中,可以向时钟数据恢复电路30的元件的一部分或时钟恢复电路330的元件的一部分有限地提供用于电源噪声的滤波功能。因此,能够在保证时钟数据恢复电路30或时钟恢复电路330的操作余量的同时进行用于电源噪声的滤波。
虽然已出于说明的目的描述了本发明的优选实施方式,但是本领域的技术人员应当理解,在不脱离附带权利要求中所公开的本发明的精神和范围的情况下,可以做出各种改变、增加及替换。

Claims (19)

1.一种用于显示装置的源驱动器,包括:
时钟数据恢复电路,用于通过单一信号线接收时钟信号和数据信号并恢复所述时钟信号和所述数据信号;以及
滤波电路,连接至操作电压端子和接地电压端子中的至少一个,并用于过滤传送到所述时钟数据恢复电路的电源噪声。
2.根据权利要求1所述的用于显示装置的源驱动器,其中,所述时钟数据恢复电路通过所述单一信号线接收具有相同振幅的所述时钟信号和所述数据信号,所述时钟信号周期性地存在并已经嵌入所述数据信号中。
3.根据权利要求1所述的用于显示装置的源驱动器,其中,所述滤波电路被提供在所述操作电压端子和所述时钟数据恢复电路的操作电压施加节点之间。
4.根据权利要求1所述的用于显示装置的源驱动器,其中,所述滤波电路被提供在所述接地电压端子和所述时钟数据恢复电路的接地电压施加节点之间。
5.根据权利要求1所述的用于显示装置的源驱动器,其中,所述滤波电路包括RC滤波器。
6.根据权利要求5所述的用于显示装置的源驱动器,其中,使用所述时钟数据恢复电路的本征电容配置所述滤波电路。
7.根据权利要求1所述的用于显示装置的源驱动器,其中,所述滤波电路包括低通滤波器。
8.根据权利要求1所述的用于显示装置的源驱动器,其中,所述滤波电路包括:
第一滤波电路,被提供在所述操作电压端子和所述时钟数据恢复电路的操作电压施加节点之间;以及
第二滤波电路,被提供在所述接地电压端子和所述时钟数据恢复电路的接地电压施加节点之间。
9.根据权利要求8所述的用于显示装置的源驱动器,其中,所述第一滤波电路和所述第二滤波电路共享与所述时钟数据恢复电路并联的电容器。
10.根据权利要求1所述的用于显示装置的源驱动器,其中,所述滤波电路包括电阻,所述电阻包括金属电阻、多晶硅电阻以及扩散电阻之一。
11.根据权利要求1所述的用于显示装置的源驱动器,其中,所述滤波电路包括电容器,所述电容包括MOS电容器和MIM电容器之一。
12.根据权利要求1所述的用于显示装置的源驱动器,其中,所述时钟数据恢复电路用于接收已将所述时钟信号嵌入所述数据信号中的信号。
13.一种用于显示装置的源驱动器,包括:
至少一个电压端子;
电路,用于接收包括时钟信号的信号并通过使用所述时钟信号进行预定的操作;以及
滤波电路,连接在所述电压端子和所述电路之间,并用于过滤通过所述电压端子传送到所述电路的电源噪声。
14.根据权利要求13所述的用于显示装置的源驱动器,其中,所述电路包括时钟数据恢复电路的时钟恢复电路。
15.根据权利要求13所述的用于显示装置的源驱动器,其中,所述电路包括时钟恢复电路的延迟电路,其中所述时钟恢复电路包含在时钟数据恢复电路中。
16.根据权利要求15所述的用于显示装置的源驱动器,其中,所述延迟电路包括时钟处理单元和所述时钟恢复电路的DLL,并提供延迟的时钟信号之一作为恢复的时钟信号。
17.根据权利要求15所述的用于显示装置的源驱动器,其中,所述延迟电路包括电压控制延迟线。
18.根据权利要求13所述的用于显示装置的源驱动器,其中,所述滤波电路包括RC滤波器或低通滤波器。
19.根据权利要求13所述的用于显示装置的源驱动器,其中,使用所述电路的本征电容配置所述滤波电路。
CN201410116274.7A 2013-03-26 2014-03-26 用于显示装置的源驱动器 Active CN104078014B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
KR10-2013-0031829 2013-03-26
KR20130031829 2013-03-26
KR1020140030914A KR101528459B1 (ko) 2013-03-26 2014-03-17 표시 장치용 소스 드라이버
KR10-2014-0030914 2014-03-17

Publications (2)

Publication Number Publication Date
CN104078014A true CN104078014A (zh) 2014-10-01
CN104078014B CN104078014B (zh) 2018-06-22

Family

ID=51599241

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410116274.7A Active CN104078014B (zh) 2013-03-26 2014-03-26 用于显示装置的源驱动器

Country Status (2)

Country Link
US (1) US9881579B2 (zh)
CN (1) CN104078014B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112399662A (zh) * 2019-08-13 2021-02-23 联咏科技股份有限公司 发光二极管驱动装置与发光二极管驱动器
CN112399663A (zh) * 2019-08-13 2021-02-23 联咏科技股份有限公司 发光二极管驱动设备与发光二极管驱动器
CN112713906A (zh) * 2020-12-22 2021-04-27 北京奕斯伟计算技术有限公司 噪声滤除电路以及噪声滤除方法
US11545081B2 (en) 2019-08-13 2023-01-03 Novatek Microelectronics Corp. Light-emitting diode driving apparatus and light-emitting diode driver

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102359886B1 (ko) * 2015-07-07 2022-02-09 삼성디스플레이 주식회사 표시 패널 구동 장치, 이를 이용한 표시 패널 구동 방법 및 이를 포함하는 표시 장치
TWI713986B (zh) * 2018-01-30 2020-12-21 聯詠科技股份有限公司 積體電路與顯示裝置及其抗干擾方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5208719A (en) * 1991-08-20 1993-05-04 Vlsi Technology, Inc. Output pad electrostatic discharge protection circuit for mos devices
US5528682A (en) * 1995-01-30 1996-06-18 Harris Corporation Double duty capacitor circuit and method
US20100045590A1 (en) * 2007-01-23 2010-02-25 Panasonic Corporation Liquid crystal display device
US20110128071A1 (en) * 2009-11-27 2011-06-02 Masaru Fukusen Filter automatic adjustment circuit and method for adjusting characteristic frequency of filter, and wireless communication apparatus provided with the same
US20110242066A1 (en) * 2010-04-05 2011-10-06 Silicon Works Co., Ltd Display driving system using single level data transmission with embedded clock signal
US20110286562A1 (en) * 2009-02-13 2011-11-24 Silicon Works Co., Ltd Receiver having clock recovery unit based on delay locked loop

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5111210A (en) * 1990-06-22 1992-05-05 Survival Safety Engineering, Inc. Collision avoidance radar detector system
JP3859154B2 (ja) 2003-05-28 2006-12-20 船井電機株式会社 液晶テレビ受像機および液晶表示装置
US7120535B2 (en) * 2005-01-14 2006-10-10 Delphi Technologies, Inc. Method and apparatus to evaluate an intake air temperature monitoring circuit
US7667696B2 (en) * 2005-05-24 2010-02-23 Lg Electronics Inc. Plasma display apparatus
JP2007103724A (ja) 2005-10-05 2007-04-19 Toshiba Corp Emiフィルタ
US7579670B2 (en) 2006-07-03 2009-08-25 Semiconductor Components Industries, L.L.C. Integrated filter having ground plane structure
KR20080041334A (ko) 2006-11-07 2008-05-13 삼성전자주식회사 액정 표시 장치
KR20090018472A (ko) * 2007-08-17 2009-02-20 삼성전자주식회사 백라이트 유닛, 이를 포함하는 디스플레이장치 및 그제어방법
KR101542239B1 (ko) * 2008-08-22 2015-08-05 삼성디스플레이 주식회사 표시장치
KR20100076243A (ko) 2008-12-26 2010-07-06 주식회사 동부하이텍 엘시디 소스 드라이버
JP5446529B2 (ja) * 2009-07-14 2014-03-19 株式会社リコー ローパスフィルタ回路、そのローパスフィルタ回路を使用した定電圧回路及び半導体装置
KR101615101B1 (ko) 2009-08-13 2016-05-12 삼성전자주식회사 클록 복원 회로 및 이를 포함하는 샘플링 신호 생성기
TWI424733B (zh) 2010-06-18 2014-01-21 Realtek Semiconductor Corp 接收機時序資料校正裝置與方法
KR101801635B1 (ko) 2011-02-10 2017-11-28 삼성디스플레이 주식회사 데이터 처리 방법 및 상기 데이터 처리 방법을 수행하는 표시 장치
KR101438478B1 (ko) 2011-11-24 2014-09-17 주식회사 실리콘웍스 지연고정루프 기반의 클럭 복원부가 구비된 수신부 장치의 데이터 수신방법
KR101333519B1 (ko) * 2012-04-30 2013-11-27 엘지디스플레이 주식회사 액정표시장치 및 그 구동 방법

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5208719A (en) * 1991-08-20 1993-05-04 Vlsi Technology, Inc. Output pad electrostatic discharge protection circuit for mos devices
US5528682A (en) * 1995-01-30 1996-06-18 Harris Corporation Double duty capacitor circuit and method
US20100045590A1 (en) * 2007-01-23 2010-02-25 Panasonic Corporation Liquid crystal display device
US20110286562A1 (en) * 2009-02-13 2011-11-24 Silicon Works Co., Ltd Receiver having clock recovery unit based on delay locked loop
US20110128071A1 (en) * 2009-11-27 2011-06-02 Masaru Fukusen Filter automatic adjustment circuit and method for adjusting characteristic frequency of filter, and wireless communication apparatus provided with the same
US20110242066A1 (en) * 2010-04-05 2011-10-06 Silicon Works Co., Ltd Display driving system using single level data transmission with embedded clock signal

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112399662A (zh) * 2019-08-13 2021-02-23 联咏科技股份有限公司 发光二极管驱动装置与发光二极管驱动器
CN112399663A (zh) * 2019-08-13 2021-02-23 联咏科技股份有限公司 发光二极管驱动设备与发光二极管驱动器
US11545081B2 (en) 2019-08-13 2023-01-03 Novatek Microelectronics Corp. Light-emitting diode driving apparatus and light-emitting diode driver
CN112713906A (zh) * 2020-12-22 2021-04-27 北京奕斯伟计算技术有限公司 噪声滤除电路以及噪声滤除方法

Also Published As

Publication number Publication date
CN104078014B (zh) 2018-06-22
US20140292742A1 (en) 2014-10-02
US9881579B2 (en) 2018-01-30

Similar Documents

Publication Publication Date Title
CN104078014A (zh) 用于显示装置的源驱动器
TWI581164B (zh) Liquid crystal display device
US11232728B2 (en) Display panel and crack detecting method thereof, display apparatus
US10204564B2 (en) Display device
US10572047B2 (en) Display device
US9812083B2 (en) Display device
US8786814B2 (en) Liquid crystal display apparatus
CN101078848B (zh) 液晶显示器
CN103149388B (zh) 集成电路测试连接装置和方法
CN104183219A (zh) 扫描驱动电路和有机发光显示器
US9418582B2 (en) Test cell structure of display panel and related display panel
CN104919900A (zh) 智能像素照明和显示微控制器
CN105374337A (zh) 液晶显示装置及其操作方法
CN113643636B (zh) 显示面板的测试电路和显示装置
CN1216133A (zh) 制造液晶显示模块的方法
CN103559913A (zh) 一种移位寄存器
CN107004386B (zh) 显示装置
CN110459179A (zh) 一种显示装置
CN209283367U (zh) 图像传感装置及电子设备
WO2023207670A1 (zh) 显示面板和显示装置
CN107346196A (zh) 电容式传感装置及电子设备
CN104050911A (zh) 显示面板及其驱动方法
CN109637380A (zh) 一种显示面板及显示装置
TWI767473B (zh) 發光基板及其驅動方法、顯示裝置
WO2021253397A1 (zh) 显示模组和显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant