CN103906373A - 承载大电流的电路板的制作方法及承载大电流的电路板 - Google Patents

承载大电流的电路板的制作方法及承载大电流的电路板 Download PDF

Info

Publication number
CN103906373A
CN103906373A CN201210587098.6A CN201210587098A CN103906373A CN 103906373 A CN103906373 A CN 103906373A CN 201210587098 A CN201210587098 A CN 201210587098A CN 103906373 A CN103906373 A CN 103906373A
Authority
CN
China
Prior art keywords
holding tank
conducting block
central layer
prepreg
circuit board
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201210587098.6A
Other languages
English (en)
Other versions
CN103906373B (zh
Inventor
刘宝林
罗斌
郭长峰
张松峰
望璇睿
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shennan Circuit Co Ltd
Original Assignee
Shennan Circuit Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shennan Circuit Co Ltd filed Critical Shennan Circuit Co Ltd
Priority to CN201210587098.6A priority Critical patent/CN103906373B/zh
Publication of CN103906373A publication Critical patent/CN103906373A/zh
Application granted granted Critical
Publication of CN103906373B publication Critical patent/CN103906373B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

本发明公开了一种承载大电流的电路板的制作方法,包括:在芯板上开设第一容纳槽;将导电块嵌入第一容纳槽内,导电块露出第一容纳槽;将半固化片配置于芯板的表面上,半固化片上设有第二容纳槽,第一容纳槽和第二容纳槽形成用于容纳导电块的容纳空间,将导电块嵌藏于容纳空间中;在配置半固化片之后,对芯板进行配板层压,形成多层电路板;在多层电路板上开设导电孔,导电孔连接导电块。本发明还提供了相应的承载大电流的电路板。本发明方法将导电块嵌藏于电路板的芯板及半固化片层中,简化了导电块的线路连接,解决了电子产品的组装困难,难以小型化的问题。

Description

承载大电流的电路板的制作方法及承载大电流的电路板
技术领域
本发明涉及电路板领域,尤其是涉及一种承载大电流的电路板的制作方法及承载大电流的电路板。
背景技术
目前,大功率的电子产品包含功率部分的电路和信号部分的电路,其中,功率部分的电路主要用于大电流(一般大于5安培)的输入输出,为设备提供动力,而信号部分的电路主要用于产生控制信号,实现对设备的控制。由于功率部分的电路用于传输大电流,其所需的大电流传输器件的体积较大,一般不与信号部分的电路集成于同一电路板上,而是设于电路板外,并与外部设备的输入输出端连接。在一般情况下,功率部分的电路与外部设备的输入输出端通过金属导电块进行互联,以确保大电流的传输安全。
由于金属导电块设于电路板外,连接线路繁杂,占用空间大,导致电子产品的组装困难,难以小型化,而且金属导电块长期暴露于空气中,容易被腐蚀,影响电子产品的质量和寿命。
发明内容
本发明提供一种承载大电流的电路板的制作方法及承载大电流的电路板。本发明将导电块嵌藏于电路板的芯板及半固化片层中,简化了导电块的线路连接,解决了电子产品的组装困难,难以小型化的问题。
本发明提供一种承载大电流的电路板的制作方法,其包括:
在芯板上开设第一容纳槽;
将导电块嵌入所述第一容纳槽内,所述导电块露出所述第一容纳槽;
将半固化片配置于所述芯板的表面上,所述半固化片上设有第二容纳槽,所述第一容纳槽和所述第二容纳槽形成用于容纳所述导电块的容纳空间,将所述导电块嵌藏于所述容纳空间中;
在配置所述半固化片之后,对所述芯板进行配板层压,形成多层电路板;
在所述多层电路板上开设导电孔,所述导电孔连接所述导电块。
优选的,所述在芯板上开设第一容纳槽包括:在所述芯板上开设穿透所述芯板的第一容纳槽。
优选的,所述在芯板上开设第一容纳槽包括:在所述芯板上开设未穿透所述芯板的第一容纳槽。
优选的,所述将导电块嵌入所述第一容纳槽内包括:将所述导电块贯穿所述第一容纳槽,所述导电块的第一端部露出所述第一容纳槽上方的第一槽口,所述导电块的第二端部露出所述第一容纳槽下方的第二槽口,所述第一端部与所述第二端部相对;
所述将半固化片配置于所述芯板的表面上,所述半固化片上设有第二容纳槽包括:将半固化片配置于所述芯板的上下表面,配置于所述芯板上表面的半固化片设有第二上容纳槽,配置于所述芯板下表面的半固化片设有第二下容纳槽,所述第二上容纳槽容纳所述导电块的第一端部,所述第二下容纳槽容纳所述导电块的第二端部。
本发明还提供一种承载大电流的电路板的制作方法,包括:
在芯板上开设穿透所述芯板的镂空槽;
将导电块嵌藏于所述镂空槽内,所述导电块的厚度小于或等于所述芯板的厚度;
在将所述导电块嵌藏于所述镂空槽内之后,对所述芯板进行配板层压,形成多层电路板;
在所述多层电路板上开设导电孔,所述导电孔连接所述导电块。
本发明还提供一种承载大电流的电路板,其包括芯板和半固化片层,所述半固化片层设于所述芯板的表面上,其特征在于,所述芯板上设有第一容纳槽,所述半固化片层上设有第二容纳槽,在所述第一容纳槽和所述第二容纳槽形成的容纳空间内嵌藏有导电块,所述半固化片层的表面上层压有叠层板,在所述导电块的上方开设有导电孔,所述导电孔穿透层压于所述导电块上的半固化片和叠层板,连接所述导电块。
优选的,第一容纳槽穿透所述芯板。
优选的,第一容纳槽未穿透所述芯板。
优选的,所述导电块穿透所述第一容纳槽,所述导电块的第一端部露出所述第一容纳槽上方的第一槽口,所述导电块的第二端部露出所述第一容纳槽下方的第二槽口,所述第一端部与所述第二端部相对;
所述半固化片层配置于所述芯板的上下表面,所述第二容纳槽包括设于所述芯板上表面的半固化片层内的第二上容纳槽和设于所述芯板下表面的半固化片层内的第二下容纳槽,所述第二上容纳槽容纳所述导电块的第一端部,所述第二下容纳槽容纳所述导电块的第二端部。
本发明还提供一种承载大电流的电路板,其包括芯板和半固化片层,所述半固化片层设于所述芯板的表面上,其特征在于,所述芯板上设有穿透所述芯板的镂空槽,所述镂空槽内嵌藏有导电块,所述半固化片层的表面上层压有叠层板,所述导电孔穿透层压于所述导电块上的半固化片和叠层板,连接所述导电块。
本发明将导电块嵌藏于电路板的半固化片层中,利用导电孔与外部连接,简化了导电块的线路连接,解决了电子产品的组装困难,难以小型化的问题,而且避免导电块长期暴露于空气中,有利于提高电子产品的质量和寿命。
附图说明
图1是本发明实施例1提供的一种承载大电流的电路板的制作方法的流程示意图;
图2a是本发明实施例1实施步骤101后的电路板结构示意图;
图2b是本发明实施例1实施步骤102后的电路板结构示意图;
图2c是本发明实施例1实施步骤103后的电路板结构示意图;
图2d是本发明实施例1实施步骤104后的电路板结构示意图;
图2e是本发明实施例1实施步骤105后的电路板结构示意图;
图3是本发明实施例2提供的一种承载大电流的电路板的制作方法的流程示意图;
图4a是本发明实施例2实施步骤301后的电路板结构示意图;
图4b是本发明实施例2实施步骤302后的电路板结构示意图;
图4c是本发明实施例2实施步骤303后的电路板结构示意图;
图4d是本发明实施例2实施步骤304后的电路板结构示意图;
图4e是本发明实施例2实施步骤305后的电路板结构示意图;
图5是本发明实施例3提供的一种承载大电流的电路板的制作方法的流程示意图;
图6a是本发明实施例3实施步骤501后的电路板结构示意图;
图6b是本发明实施例3实施步骤502后的电路板结构示意图;
图6c是本发明实施例3实施步骤503后的电路板结构示意图;
图6d是本发明实施例3实施步骤504后的电路板结构示意图。
具体实施方式
以下列举实施例,并结合附图对本发明进行详细说明。
实施例1
如图1所示,本发明提供一种承载大电流的电路板的制作方法,包括:
101、在芯板上开设第一容纳槽。
所述在芯板上开设第一容纳槽的步骤可以包括:如图2a所示,在所述芯板201上开设穿透所述芯板201的第一容纳槽203。即所述第一容纳槽203为镂空槽。所述芯板201的表面设有线路层202。
所述在芯板上开设第一容纳槽的步骤还可以包括:在芯板上开设未穿透所述芯板的第一容纳槽。所述第一容纳槽的底部及周边位于所述芯板内。
102、如图2b所示,将导电块204嵌入所述第一容纳槽203内,所述导电块204露出所述第一容纳槽203。
在步骤102中,所述第一容纳槽203的形状和大小与所述导电块相对应,所述导电块204的高度大于所述第一容纳槽203的深度。所述导电块204可以为铜块等金属块。所述导电块204还可以为单面覆铜板,所述单面覆铜板的厚度大于芯板的厚度;所述将导电块嵌入所述第一容纳槽内可以具体为:将单面覆铜板嵌入所述第一容纳槽内,所述单面覆铜板的未覆铜面与所述第一容纳槽的一端的槽口边缘处平齐。
103、如图2c所示,将半固化片205配置于所述芯板201的表面上,所述半固化片205上设有第二容纳槽206,所述第一容纳槽203和所述第二容纳槽206形成用于容纳所述导电块204的容纳空间,将所述导电块204嵌藏于所述容纳空间中。
第二容纳槽206可以由多张开槽的半固化片叠加组成,所述多张开槽的半固化片可以根据所述导电块204的形状和大小进行开槽后得到,所述多张开槽的半固化片嵌套于所述导电块上。因此,即使所述导电块204露出芯板体积较大,如导电块的厚度大于芯板的厚度,也能够通过增加开槽的半固化片数量,获得容纳所述导电块204的容纳空间。
104、如图2d所示,在配置所述半固化片205之后,对所述芯板201进行配板层压,在对所述芯板201配板层压之后,形成多层电路板207。
在步骤104中,所述导电块204内嵌于所述多层电路板207内部,其中,所述导电块204的一部分嵌于所述半固化片205内,所述导电块204的另一部分嵌于所述芯板201内。
105、如图2e所示,在所述多层电路板207上开设导电孔208,所述导电孔208连接所述导电块204。所述导电孔208穿透层压于所述导电块204上的半固化片层210和所述多层电路板表面的叠层板209(即用于配板层压的叠层板)。
具体的,对所述多层电路板207进行控深钻,在所述导电块204的表面上方形成控深孔,所述控深孔的底部为所述导电块204的表面。金属化所述控深孔,形成所述导电孔208。例如,可以通过对控深孔进行沉铜电镀,获得所述导电孔208。所述导电块204用于连接外部的线路,作为电流导入或导出的端子。
从以上可以看出,本实施例方法将导电块204嵌于所述芯板201及半固化片210内,从而利用了芯板201及半固化片层210可以用于容纳导电块204的空间,有利于减小多层电路板的厚度。
实施例2
如图3所示,本发明实施例提供一种承载大电流的电路板的制作方法,包括:
301、如图4a所示,在芯板401上开设穿透所述芯板401的第一容纳槽403。
所述第一容纳槽403为镂空槽。所述芯板401的表面设有线路层402。
302、如图4b所示,将所述导电块404贯穿所述第一容纳槽403,所述导电块404的第一端部露出所述第一容纳槽上方的第一槽口405,所述导电块的第二端部露出所述第一容纳槽下方的第二槽口406,所述第一端部与所述第二端部相对。
在步骤302中,所述导电块404的高度大于所述芯板的厚度,所述导电块404的两端从所述第一容纳槽的两个相对槽口处露出。所述导电块404可以为铜块等金属块。
303、如图4c所示,将半固化片配置于所述芯板401的上下表面,配置于所述芯板401上表面的半固化片407设有第二上容纳槽408,配置于所述芯板401下表面的半固化片408设有第二下容纳槽409,所述第二上容纳槽408容纳所述导电块404的第一端部,所述第二下容纳槽409容纳所述导电块404的第二端部。
从步骤303可以看出,所述第二上容纳槽408、所述第二下容纳槽409与所述第一容纳槽403形成用于容纳所述导电块404的容纳空间,将所述导电块404完全嵌埋于该容纳空间内。
304、如图4d所示,在将半固化片配置于所述芯板401的上下表面之后,对所述芯板401进行配板层压,形成多层电路板411。
305、如图4e所示,在所述多层电路板411上开设导电孔412,所述导电孔412连接所述导电块404。
步骤304、步骤305分别与步骤104、步骤105相同,这里不再一一赘述。
本实施例方法不仅在芯板设第一容纳槽,而且在设于芯板上下方的半固化片上开设第二上容纳槽和第二下容纳槽,充分利用芯板和半固化片形成用于容纳导电块的空间,进一步减小多层电路板的厚度。
实施例3
如图5所示,本实施例提供了一种承载大电流的电路板的制作方法,包括:
501、如图6a所示,在芯板601上开设穿透所述芯板的镂空槽602。所述镂空槽602用于容纳导电块。
502、将导电块嵌藏于所述镂空槽内,所述导电块的厚度小于或等于所述芯板的厚度。
如图6b所示,将导电块603嵌藏于所述镂空槽602内,所述导电块的上下两端分别与所述芯板601上下表面的线路层604平齐。所述镂空槽能够完全容纳所述导电块。所述导电块可以为铜块等金属块。
503、如图6c所示,在将所述导电块603嵌藏于所述镂空槽602内之后,对所述芯板601进行配板层压,形成多层电路板605。
在所述导电块603的上下方层压半固化片层606及所述多层电路板605的表面线路层607之后,所述导电块603完全嵌埋于所述芯板601的镂空槽602内。
504、如图6d所示,在所述多层电路板605上开设导电孔608,所述导电孔608连接所述导电块603。
所述导电孔608穿透层压于所述导电块603表面的半固化片以及所述多层电路板605表面的线路层607。
开设所述导电孔608的工艺具体为:对所述多层电路板605进行控深钻,在所述导电块603的表面上方形成控深孔,所述控深孔的底部为所述导电块603的表面,再金属化所述控深孔,形成所述导电孔608。例如,可以通过对控深孔进行沉铜电镀,获得所述导电孔608。所述导电块603用于连接外部的线路,作为电流导入或导出的端子。
从以上可以看出,本实施例方法将导电块嵌于所述芯板内,从而利用了芯板可以用于容纳导电块的空间,有利于减小多层电路板的厚度。
实施例4
如图2e所示,本实施例提供一种承载大电流的电路板,其包括芯板201和半固化片层210,所述半固化片层210设于所述芯板201的表面上,所述芯板201上设有第一容纳槽,所述半固化片层210上设有第二容纳槽,在所述第一容纳槽和所述第二容纳槽形成的容纳空间内嵌藏有导电块204,所述半固化片层210的表面上层压有叠层板209,在所述导电块204的上方还开设有导电孔208,所述导电孔208穿透层压于所述导电块204上的半固化片层210和叠层板209,电性连接所述导电块204。
在本实施例中,第一容纳槽可以为未穿透所述芯板的容纳槽。即所述第一容纳槽的底部及周边位于所述芯板内,从而利用所述芯板的厚度,为导电块提供容纳空间。
在本实施例中,第一容纳槽还可以为穿透所述芯板的容纳槽,从而可以充分利用所述芯板的厚度,给导电块提供更大的容纳空间。
在本实施例中,所述导电块204可以为铜块等金属块。所述导电块204还可以为单面覆铜板,所述单面覆铜板的厚度大于芯板的厚度;所述单面覆铜板嵌于所述第一容纳槽内,所述单面覆铜板的未覆铜面与所述第一容纳槽的底部槽口边缘处平齐。
由于本实施例提供的一种承载大电流的电路板的芯板及半固化片内嵌藏有导电块,所述导电块通过导电孔与外部线路连接,因此,与现有的承载大电流的电路板相比,所述承载大电流的电路板线路连接简单,厚度薄。
实施例5
如图4e所示,本实施例提供一种承载大电流的电路板,其包括芯板401和半固化片层413,所述半固化片层413设于所述芯板401的表面上,所述芯板401上设有第一容纳槽,所述第一容纳槽穿透所述芯板401,所述半固化片层413配置于所述芯板401的上下表面,所述第二容纳槽包括设于所述芯板401上表面的半固化片层内的第二上容纳槽和设于所述芯板401下表面的半固化片层内的第二下容纳槽,所述第二上容纳槽容纳所述导电块404的第一端部,所述第二下容纳槽容纳所述导电块404的第二端部。所述第一容纳槽、所述第二上容纳槽和所述第二下容纳槽形成用于容纳所述导电块404的容纳空间,所述导电块404嵌藏于所述容纳空间中,所述半固化片层413的表面上层压有叠层板414,在所述导电块404的上方还开设有导电孔412,所述导电孔412穿透层压于所述导电块404上的半固化片层和叠层板414,电性连接所述导电块404。
本实施例方法不仅在芯板401设第一容纳槽,而且在设于芯板401上下方的半固化片上开设第二上容纳槽和第二下容纳槽,充分利用芯板401和半固化片形成用于容纳导电块404的空间,进一步减小多层电路板的厚度。
实施例6
如图6d所示,本实施例提供的一种承载大电流的电路板,其包括芯板601和半固化片层606,所述半固化片层606设于所述芯板601的表面上,所述芯板601上设有穿透所述芯板601的镂空槽,所述镂空槽内嵌藏有导电块603,所述半固化片层606的表面上层压有叠层板607,所述导电孔608穿透层压于所述导电块603上的半固化片层606和叠层板607,电性连接所述导电块603。
在本实施例中,所述导电块603可以为铜块等金属块。
优选的,所述镂空槽的大小与所述导电块603的大小相同,所述镂空槽可以恰好容纳所述导电块603,从而充分利用所述镂空槽的空间。
本实施例提供的一种承载大电流的电路板将导电块603完全嵌埋于所述芯板内,所述导电块603通过导电孔608与外部线路连接,因此,所述承载大电流的电路板解决了电子产品的组装困难,难以小型化的问题。
以上对本发明实施例所提供的一种承载大电流的电路板的制作方法及一种承载大电流的电路板进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (10)

1.一种承载大电流的电路板的制作方法,其特征在于,包括:
在芯板上开设第一容纳槽;
将导电块嵌入所述第一容纳槽内,所述导电块露出所述第一容纳槽;
将半固化片配置于所述芯板的表面上,所述半固化片上设有第二容纳槽,所述第一容纳槽和所述第二容纳槽形成用于容纳所述导电块的容纳空间,将所述导电块嵌藏于所述容纳空间中;
在配置所述半固化片之后,对所述芯板进行配板层压,形成多层电路板;
在所述多层电路板上开设导电孔,所述导电孔连接所述导电块。
2.根据权1所述的承载大电流的电路板的制作方法,其特征在于,所述在芯板上开设第一容纳槽包括:在所述芯板上开设穿透所述芯板的第一容纳槽。
3.根据权1所述的承载大电流的电路板的制作方法,其特征在于,所述在芯板上开设第一容纳槽包括:在所述芯板上开设未穿透所述芯板的第一容纳槽。
4.根据权2所述的承载大电流的电路板的制作方法,其特征在于,所述将导电块嵌入所述第一容纳槽内包括:将所述导电块贯穿所述第一容纳槽,所述导电块的第一端部露出所述第一容纳槽上方的第一槽口,所述导电块的第二端部露出所述第一容纳槽下方的第二槽口,所述第一端部与所述第二端部相对;
所述将半固化片配置于所述芯板的表面上,所述半固化片上设有第二容纳槽包括:将半固化片配置于所述芯板的上下表面,配置于所述芯板上表面的半固化片设有第二上容纳槽,配置于所述芯板下表面的半固化片设有第二下容纳槽,所述第二上容纳槽容纳所述导电块的第一端部,所述第二下容纳槽容纳所述导电块的第二端部。
5.一种承载大电流的电路板的制作方法,其特征在于,包括:
在芯板上开设穿透所述芯板的镂空槽;
将导电块嵌藏于所述镂空槽内,所述导电块的厚度小于或等于所述芯板的厚度;
在将所述导电块嵌藏于所述镂空槽内之后,对所述芯板进行配板层压,形成多层电路板;
在所述多层电路板上开设导电孔,所述导电孔连接所述导电块。
6.一种承载大电流的电路板,包括芯板和半固化片层,所述半固化片层设于所述芯板的表面上,其特征在于,所述芯板上设有第一容纳槽,所述半固化片层上设有第二容纳槽,在所述第一容纳槽和所述第二容纳槽形成的容纳空间内嵌藏有导电块,所述半固化片层的表面上层压有叠层板,在所述导电块的上方开设有导电孔,所述导电孔穿透层压于所述导电块上的半固化片和叠层板,连接所述导电块。
7.根据权利要求6所述的承载大电流的电路板,其特征在于,第一容纳槽穿透所述芯板。
8.根据权利要求7所述的承载大电流的电路板,其特征在于,第一容纳槽未穿透所述芯板。
9.根据权利要求7所述的承载大电流的电路板,其特征在于,
所述导电块穿透所述第一容纳槽,所述导电块的第一端部露出所述第一容纳槽上方的第一槽口,所述导电块的第二端部露出所述第一容纳槽下方的第二槽口,所述第一端部与所述第二端部相对;
所述半固化片层配置于所述芯板的上下表面,所述第二容纳槽包括设于所述芯板上表面的半固化片层内的第二上容纳槽和设于所述芯板下表面的半固化片层内的第二下容纳槽,所述第二上容纳槽容纳所述导电块的第一端部,所述第二下容纳槽容纳所述导电块的第二端部。
10.一种承载大电流的电路板,其特征在于,包括芯板和半固化片层,所述半固化片层设于所述芯板的表面上,其特征在于,所述芯板上设有穿透所述芯板的镂空槽,所述镂空槽内嵌藏有导电块,所述半固化片层的表面上层压有叠层板,所述导电孔穿透层压于所述导电块上的半固化片和叠层板,连接所述导电块。
CN201210587098.6A 2012-12-28 2012-12-28 承载大电流的电路板的制作方法及承载大电流的电路板 Active CN103906373B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210587098.6A CN103906373B (zh) 2012-12-28 2012-12-28 承载大电流的电路板的制作方法及承载大电流的电路板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210587098.6A CN103906373B (zh) 2012-12-28 2012-12-28 承载大电流的电路板的制作方法及承载大电流的电路板

Publications (2)

Publication Number Publication Date
CN103906373A true CN103906373A (zh) 2014-07-02
CN103906373B CN103906373B (zh) 2018-05-29

Family

ID=50997452

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210587098.6A Active CN103906373B (zh) 2012-12-28 2012-12-28 承载大电流的电路板的制作方法及承载大电流的电路板

Country Status (1)

Country Link
CN (1) CN103906373B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101896036A (zh) * 2004-09-16 2010-11-24 Tdk株式会社 多层基板及其制造方法
US20110147050A1 (en) * 2008-08-29 2011-06-23 Eiji Ishikawa Printed wiring board and method for manufacturing printed wiring board
CN102123560A (zh) * 2011-03-01 2011-07-13 梅州博敏电子有限公司 一种嵌入式强电流大功率pcb板及其制作方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101896036A (zh) * 2004-09-16 2010-11-24 Tdk株式会社 多层基板及其制造方法
US20110147050A1 (en) * 2008-08-29 2011-06-23 Eiji Ishikawa Printed wiring board and method for manufacturing printed wiring board
CN102138368A (zh) * 2008-08-29 2011-07-27 住友电木株式会社 印刷配线板及印刷配线板的制造方法
CN102123560A (zh) * 2011-03-01 2011-07-13 梅州博敏电子有限公司 一种嵌入式强电流大功率pcb板及其制作方法

Also Published As

Publication number Publication date
CN103906373B (zh) 2018-05-29

Similar Documents

Publication Publication Date Title
CN104851579B (zh) 印刷电路板和用于制造电感设备的方法
CN101861049B (zh) 厚铜线路板的线路蚀刻和阻焊制作方法
TW200704307A (en) Circuit board with a through hole wire, and forming method thereof
CN103260350B (zh) 盲埋孔板压合方法
CN101711096A (zh) 多层hdi线路板的微孔制作工艺
CN103906377A (zh) 承载大电流的电路板的制作方法及承载大电流的电路板
CN103517581B (zh) 一种多层pcb板制造方法及多层pcb板
TW200715930A (en) Method for manufacturing a substrate embedded with an electronic component and device from the same
CN103260345B (zh) 一种金属基覆金属箔板及其制作方法
CN103517580A (zh) 一种多层pcb板的制造方法及多层pcb板
CN103906378A (zh) 承载大电流的电路板的制作方法及承载大电流的电路板
CN211063845U (zh) 一种机械盲孔hdi电路板
CN202121857U (zh) 一种多层柔性电路板
CN201409254Y (zh) 厚铜线路板
CN103906373A (zh) 承载大电流的电路板的制作方法及承载大电流的电路板
CN202796397U (zh) 一种pcb平面变压器
CN205793635U (zh) Pcb板的连接结构
CN204231756U (zh) 一种混埋容阻电路板
CN204560027U (zh) 具有埋入电感的印制电路板
CN204131835U (zh) 软硬结合印制线路板
CN202050591U (zh) 双面夹心铝基pcb板
CN104185372A (zh) 一种双面电路板及其制作方法、多层电路板及其制作方法
CN104780719A (zh) 印制电路板中埋入电感的方法及其印制电路板
CN216217701U (zh) 一种高硬度防断裂的大功率电路板
CN203722921U (zh) 一种金属基覆金属箔板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: 518053 No. 99 East Qiaocheng Road, Nanshan District, Shenzhen City, Guangdong Province

Patentee after: SHENZHEN SHENNAN CIRCUIT CO., LTD.

Address before: 518000 No. 99 Qiaocheng East Road, Nanshan District, Shenzhen City, Guangdong Province

Patentee before: Shenzhen Shennan Circuits Co., Ltd.