CN103779306A - 一种封装结构、封装方法及在封装方法中使用的模板 - Google Patents

一种封装结构、封装方法及在封装方法中使用的模板 Download PDF

Info

Publication number
CN103779306A
CN103779306A CN201410037713.5A CN201410037713A CN103779306A CN 103779306 A CN103779306 A CN 103779306A CN 201410037713 A CN201410037713 A CN 201410037713A CN 103779306 A CN103779306 A CN 103779306A
Authority
CN
China
Prior art keywords
wire
template
lead
substrate
cavity
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410037713.5A
Other languages
English (en)
Other versions
CN103779306B (zh
Inventor
谭琳
王谦
蔡坚
陈瑜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tsinghua University
Original Assignee
Tsinghua University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tsinghua University filed Critical Tsinghua University
Priority to CN201410037713.5A priority Critical patent/CN103779306B/zh
Publication of CN103779306A publication Critical patent/CN103779306A/zh
Application granted granted Critical
Publication of CN103779306B publication Critical patent/CN103779306B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched

Abstract

本发明公开了一种封装结构、封装方法及在封装方法中使用的模板,其中,该封装结构包括:基板;芯片,贴装在所述基板上;引线,用于将所述基板与所述芯片电连接;以及保护层,用于覆盖所述引线以及与所述引线连接的焊盘,所述保护层的尺寸小于所述基板的尺寸。上述的封装结构、封装方法及在封装方法中使用的模板能够解决现有技术中模塑腔体设计难度大、模塑工艺复杂、造价高以及模塑材料量消耗大的问题。

Description

一种封装结构、封装方法及在封装方法中使用的模板
技术领域
本发明涉及半导体领域,尤其涉及一种封装结构、封装方法及在封装方法中使用的模板。
背景技术
传统的窄节距焊球阵列(FBGA)产品的封装流程如图1所示:S100,芯片贴装;S102,引线键合;S104,模塑、固化;S106,植球;S108,切割。其中步骤S104中模塑工艺是将模塑料在高温高压下注入模塑腔,模塑料覆盖整个基板上表面,经过聚合物的交联反应再经固化成形,起到保护引线提高器件可靠性的目的。图2示出了现有技术的封装结构的侧视图,图3示出了现有技术的封装结构的俯视图,其中,标号10表示基板,12表示芯片,14表示引线,16表示模塑料,18表示焊球阵列。但此工艺过程复杂耗时,模塑腔体的设计难度大、模塑工艺复杂、造价高,模塑材料量消耗大。
发明内容
本发明的目的是提供一种封装结构、封装方法及在封装方法中使用的模板,以解决现有技术中模塑腔体设计难度大、模塑工艺复杂、造价高以及模塑材料量消耗大的问题。
为了实现上述目的,本发明提供一种封装结构,其中,该封装结构包括:基板;芯片,贴装在所述基板上;引线,用于将所述基板与所述芯片电连接;以及保护层,用于覆盖所述引线以及与所述引线连接的焊盘,所述保护层的尺寸小于所述基板的尺寸。
优选地,所述保护层由环氧塑封料形成。
本发明还提供了一种封装方法,其中,该方法包括:提供基板;在所述基板上贴装芯片;使用引线键合工艺通过引线将所述基板与所述芯片电连接;在所述基板上放置模板,所述模板具有使所述引线以及与所述引线连接的焊盘暴露的空腔,且所述模板的高度高于所述引线的高度;在所述空腔内形成保护层;以及去除所述模板。
优选地,该方法还包括:在所述基板上放置所述模板之前,在所述模板的下表面涂敷表面涂料;在去除所述模板之前,使用有机溶剂清洗所述表面涂料。
优选地,所述保护层由环氧塑封料形成。
优选地,在所述空腔内形成保护层包括:在所述空腔内填充所述环氧塑封料;对所述环氧塑封料执行固化工艺形成所述保护层。
优选地,通过点胶工艺或印刷工艺在所述空腔内填充所述环氧塑封料。
优选地,通过点胶工艺在所述空腔内填充所述环氧塑封料的情况下,所述模板还形成有多个孔。
优选地,所述模板包括:内层,对应于所述芯片;外层,对应于所述基板外围;以及肋片,用于连接所述内层与所述外层,其中,所述内层、所述外层与所述肋片之间所界定的区域构成了使所述引线以及与所述引线连接的焊盘暴露的空腔。
优选地,在去除所述模板之前或去除所述模板之后,该方法还包括:通过植球工艺在所述基板的下表面形成焊球阵列;通过切割工艺对所述基板进行切割。
本发明还提供了一种在上述的封装方法中使用的模板,其中,该模板具有使所述引线以及与所述引线连接的焊盘暴露的空腔,且所述模板的高度高于所述引线的高度。
优选地,所述模板包括:内层,对应于所述芯片;外层,对应于所述基板外围;以及肋片,用于连接所述内层与所述外层,其中,所述内层、所述外层与所述肋片之间所界定的区域构成了使所述引线以及与所述引线连接的焊盘暴露的空腔。
通过上述技术方案,在器件封装过程中设置了具有使引线以及与引线连接的焊盘暴露的空腔的模板,由此保护层可以在模板空腔中形成以实现对引线以及与引线连接的焊盘的保护,避免了大型模塑设备的使用和复杂的模塑腔体的设计,简化了制作工艺,节约了制作成本。并且,由于保护层不需要覆盖整个基板表面,所以可以节省材料,同时减轻器件重量。此外,通过使用模板,还可以降低/控制器件的整体高度。
本发明的其他特征和优点将在随后的具体实施方式部分予以详细说明。
附图说明
附图是用来提供对本发明的进一步理解,并且构成说明书的一部分,与下面的具体实施方式一起用于解释本发明,但并不构成对本发明的限制。在附图中:
图1是现有技术的封装方法的流程图;
图2示出了现有技术的封装结构的侧视图;
图3示出了现有技术的封装结构的俯视图;
图4是根据本发明的封装结构的一个示例性剖面图;
图5是根据本发明的封装结构的俯视图;
图6是根据本发明的封装方法的流程图;
图7是根据本发明的在封装方法中使用的模板的俯视图;
图8是根据本发明的在封装方法中使用的具有多个孔的模板的俯视图;
图9是根据本发明的封装方法中使用的点胶工艺的示意图;以及
图10是根据本发明的封装方法中使用的印刷工艺的示意图。
具体实施方式
以下结合附图对本发明的具体实施方式进行详细说明。应当理解的是,此处所描述的具体实施方式仅用于说明和解释本发明,并不用于限制本发明。在本发明中,相同的标号用于表示相同的元件。
图4是根据本发明的封装结构的一个示例性剖面图。
如图4所示,本发明提供的封装结构包括:基板100;芯片102,贴装在所述基板100上;引线104,用于将所述基板100与所述芯片102电连接;以及保护层106,用于覆盖所述引线104以及与所述引线104连接的焊盘(未示出),所述保护层106的尺寸小于所述基板100的尺寸。
本发明的封装结构还可以包括焊球阵列108,形成在基板100的下表面。
根据本发明的封装结构形成有保护层106,从而可以保护所述引104线以及与引线连接的焊盘;且该保护层106的尺寸小于所述基板100的尺寸(保护层106只需要覆盖引线以及与引线连接的焊盘即可),即保护层106不需要覆盖整个基板表面,由此可以减少保护层的用料量,同时可以减轻器件的重量。
根据本发明一种实施方式,保护层106由环氧塑封料形成。环氧塑封料可以具有良好的流动性,能够抵抗机械冲击、化学腐蚀、高温高湿等,并且不会影响引线的线形和结合力,因而由环氧塑封料形成的保护层106可以对引线以及与引线连接的焊盘提供足够强的保护。本领域技术人员应当理解,上述的环氧塑封料仅仅是示例性的,并非用于限定本发明。
图5是根据本发明的封装结构的俯视图。如图5所示,环氧塑封料形成的保护层106未覆盖芯片和基板外围部分。
图6是根据本发明的封装方法的流程图。
如图6所示,本发明提供的封装方法包括:
S300,提供基板;
S302,在所述基板上贴装芯片;
S304,使用引线键合工艺通过引线将所述基板与所述芯片电连接;
S306,在所述基板上放置模板,所述模板具有使所述引线以及与所述引线连接的焊盘暴露的空腔,且所述模板的高度高于所述引线的高度;
S308,在所述空腔内形成保护层;以及
S310,去除所述模板。
通过在器件封装过程中设置具有使引线以及与引线连接的焊盘暴露的空腔的模板,由此保护层可以在模板空腔中形成以实现对引线以及与引线连接的焊盘的保护,避免了大型模塑设备的使用和复杂的模塑腔体的设计,简化了制作工艺,节约了制作成本。并且,由于保护层不需要覆盖整个基板表面,所以可以节省材料,同时减轻器件重量。此外,通过使用模板,还可以降低/控制器件的整体高度。
在本方法中,在步骤S306之前,在所述模板的下表面涂敷表面涂料,以使所述模板的下表面与所述基板的上表面紧密结合,从而在形成保护层的过程中可以防止保护层材料溢出。其中,该表面涂料可以具有耐高温性能。
在模板的下表面涂覆了表面涂料的情况下,在步骤S310之前,使用有机溶剂清洗所述表面涂料,以便于所述模板的去除。通过使用有机溶剂清洗表面涂料,可以使得所述模板易于脱离,同时防止了表面涂料的残留,由此可以实现对该模板进行重复使用,提高模板利用率。
本领域技术人员可以根据实际需要进行表面涂料和有机溶剂的选取,本发明对此不作限定。
根据本发明一种实施方式,保护层由环氧塑封料形成。环氧塑封料具有良好的流动性,能够抵抗机械冲击、化学腐蚀、高温高湿等,并且不会影响引线的线形和结合力,因而由环氧塑封料形成的保护层可以对引线以及与引线连接的焊盘提供足够强的保护。本领域技术人员应当理解,上述的环氧塑封料仅仅是示例性的,并非用于限定本发明。
在本方法中,步骤S308包括:
在所述空腔内填充所述环氧塑封料;
对所述环氧塑封料执行固化工艺形成所述保护层。
在填充环氧塑封料的过程中,可以对基板和环氧塑封料进行加热,以加快环氧塑封料的填充。通过向空腔内填充环氧塑封料的方式,可以避免传统模塑工艺中空气残留产生的空洞问题。
根据本发明的一种实施方式,通过点胶工艺或印刷工艺在所述空腔内填充所述环氧塑封料。图9和图10分别示出了在本发明中使用的点胶工艺和印刷工艺。其中,斜线部分表示模板,方格部分表示正在填充的环氧塑封料(即,正在向空腔中填充的环氧塑封料)。
通过点胶工艺在所述空腔内填充所述环氧塑封料的情况下,所述模板还可以形成有多个孔。通过在模板上设置多个孔,可以去除无效材料,同时减轻模板重量。所述模板上的孔的位置、形状和数量可以根据实际需要进行设定,本发明不作限定。
根据本发明一种实施方式,所述模板可以包括(如图7所示):内层,对应于所述芯片;外层,对应于所述基板外围;以及肋片,用于连接所述内层与所述外层,其中,所述内层、所述外层与所述肋片之间所界定的区域构成了使所述引线以及与所述引线连接的焊盘暴露的空腔。
在本方法中,在步骤S310之后,该方法还包括:通过植球工艺在所述基板的下表面形成焊球阵列;通过切割工艺对所述基板进行切割。
可替换地,在步骤S310之前,该方法还包括:通过植球工艺在所述基板的下表面形成焊球阵列;通过切割工艺对所述基板进行切割。由此,在植球工艺和切割工艺过程中模板可以起支撑作用,无需更换植球和切割工艺所用的夹具。
在本发明中,可以采用图6所示的封装方法制造图4所示的封装结构。
图7是根据本发明的在封装方法中使用的模板的俯视图。
本发明还提供了一种在上述实施方式中描述的封装方法中使用的模板。其中,如图7所示,该模板具有使所述引线以及与所述引线连接的焊盘暴露的空腔,且所述模板的高度高于所述引线的高度。
根据本发明一种实施方式,所述模板包括:内层402,对应于所述芯片;外层404,对应于所述基板外围;以及肋片406,用于连接所述内层与所述外层,其中,所述内层402、所述外层404与所述肋片406之间所界定的区域构成了使所述引线以及与所述引线连接的焊盘暴露的空腔。
其中,模板的材料可以为不锈钢(即,可以选用与丝网印刷的网板类似的材料),由此该模板可以具有强度高、不易变形的优点。并且,去除后的模板还可以被重复利用。可替换地,也可以选用轻型材料用作模板材料。
本领域技术人员应当理解,上述对模板材料的描述仅仅是示例性的,并非用于限定本发明。
当通过点胶工艺在所述空腔内形成保护层的情况下,所述模板还可以形成有多个孔408(如图8所示,在所述模板的内层402和外层404形成有多个孔,图8是根据本发明的在封装方法中使用的具有多个孔的模板的俯视图)。通过在模板上设置多个孔408,可以去除无效材料,同时减轻模板重量。
根据本发明的一种实施方式,可以在图6所示的封装方法中使用上述的模板制造图4所示的封装结构。
本发明可以适用于需要对引线以及与引线连接的焊盘进行保护的封装器件(例如,FBGA、方形扁平无引脚封装(QFN)、方形扁平式封装(QFP)等基板或引线框架等封装形式)。
以上结合附图详细描述了本发明的优选实施方式,但是,本发明并不限于上述实施方式中的具体细节,在本发明的技术构思范围内,可以对本发明的技术方案进行多种简单变型,这些简单变型均属于本发明的保护范围。
另外需要说明的是,在上述具体实施方式中所描述的各个具体技术特征,在不矛盾的情况下,可以通过任何合适的方式进行组合。为了避免不必要的重复,本发明对各种可能的组合方式不再另行说明。
此外,本发明的各种不同的实施方式之间也可以进行任意组合,只要其不违背本发明的思想,其同样应当视为本发明所公开的内容。

Claims (12)

1.一种封装结构,其中,该封装结构包括:
基板;
芯片,贴装在所述基板上;
引线,用于将所述基板与所述芯片电连接;以及
保护层,用于覆盖所述引线以及与所述引线连接的焊盘,所述保护层的尺寸小于所述基板的尺寸。
2.根据权利要求1所述的封装结构,其中,所述保护层由环氧塑封料形成。
3.一种封装方法,其中,该方法包括:
提供基板;
在所述基板上贴装芯片;
使用引线键合工艺通过引线将所述基板与所述芯片电连接;
在所述基板上放置模板,所述模板具有使所述引线以及与所述引线连接的焊盘暴露的空腔,且所述模板的高度高于所述引线的高度;
在所述空腔内形成保护层;以及
去除所述模板。
4.根据权利要求3所述的封装方法,其中,该方法还包括:
在所述基板上放置所述模板之前,在所述模板的下表面涂敷表面涂料;
在去除所述模板之前,使用有机溶剂清洗所述表面涂料。
5.根据权利要求3所述的封装方法,其中,所述保护层由环氧塑封料形成。
6.根据权利要求5所述的封装方法,其中,在所述空腔内形成保护层包括:
在所述空腔内填充所述环氧塑封料;
对所述环氧塑封料执行固化工艺形成所述保护层。
7.根据权利要求6所述的封装方法,其中,通过点胶工艺或印刷工艺在所述空腔内填充所述环氧塑封料。
8.根据权利要求7所述的封装方法,其中,通过点胶工艺在所述空腔内填充所述环氧塑封料的情况下,所述模板还形成有多个孔。
9.根据权利要求4所述的封装方法,其中,所述模板包括:
内层,对应于所述芯片;
外层,对应于所述基板外围;以及
肋片,用于连接所述内层与所述外层,
其中,所述内层、所述外层与所述肋片之间所界定的区域构成了使所述引线以及与所述引线连接的焊盘暴露的空腔。
10.根据权利要求4所述的封装方法,其中,在去除所述模板之前或去除所述模板之后,该方法还包括:
通过植球工艺在所述基板的下表面形成焊球阵列;
通过切割工艺对所述基板进行切割。
11.一种在权利要求3-10中任一项权利要求所述的封装方法中使用的模板,其中,该模板具有使所述引线以及与所述引线连接的焊盘暴露的空腔,且所述模板的高度高于所述引线的高度。
12.根据权利要求11所述的模板,其中,所述模板包括:
内层,对应于所述芯片;
外层,对应于所述基板外围;以及
肋片,用于连接所述内层与所述外层,
其中,所述内层、所述外层与所述肋片之间所界定的区域构成了使所述引线以及与所述引线连接的焊盘暴露的空腔。
CN201410037713.5A 2014-01-26 2014-01-26 一种封装结构、封装方法及在封装方法中使用的模板 Active CN103779306B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410037713.5A CN103779306B (zh) 2014-01-26 2014-01-26 一种封装结构、封装方法及在封装方法中使用的模板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410037713.5A CN103779306B (zh) 2014-01-26 2014-01-26 一种封装结构、封装方法及在封装方法中使用的模板

Publications (2)

Publication Number Publication Date
CN103779306A true CN103779306A (zh) 2014-05-07
CN103779306B CN103779306B (zh) 2016-11-23

Family

ID=50571401

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410037713.5A Active CN103779306B (zh) 2014-01-26 2014-01-26 一种封装结构、封装方法及在封装方法中使用的模板

Country Status (1)

Country Link
CN (1) CN103779306B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111739843A (zh) * 2020-06-30 2020-10-02 上海矽睿科技有限公司 一种惯性测量仪封装结构
CN113396056A (zh) * 2019-03-29 2021-09-14 太阳油墨制造株式会社 中空器件用干膜、固化物和电子部件
CN113396056B (zh) * 2019-03-29 2024-05-14 太阳控股株式会社 中空器件用干膜、固化物和电子部件

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5923090A (en) * 1997-05-19 1999-07-13 International Business Machines Corporation Microelectronic package and fabrication thereof
US6046075A (en) * 1997-12-23 2000-04-04 Vlsi Technology, Inc. Oxide wire bond insulation in semiconductor assemblies
US6069025A (en) * 1994-11-15 2000-05-30 Lg Semicon Co., Ltd. Method for packaging a semiconductor device
JP2001223326A (ja) * 2000-02-09 2001-08-17 Hitachi Ltd 半導体装置
CN201549531U (zh) * 2009-10-30 2010-08-11 彩虹集团公司 一种大功率led封装结构
CN102903680A (zh) * 2011-07-27 2013-01-30 矽品精密工业股份有限公司 半导体封装件及其制法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6069025A (en) * 1994-11-15 2000-05-30 Lg Semicon Co., Ltd. Method for packaging a semiconductor device
US5923090A (en) * 1997-05-19 1999-07-13 International Business Machines Corporation Microelectronic package and fabrication thereof
US6046075A (en) * 1997-12-23 2000-04-04 Vlsi Technology, Inc. Oxide wire bond insulation in semiconductor assemblies
JP2001223326A (ja) * 2000-02-09 2001-08-17 Hitachi Ltd 半導体装置
CN201549531U (zh) * 2009-10-30 2010-08-11 彩虹集团公司 一种大功率led封装结构
CN102903680A (zh) * 2011-07-27 2013-01-30 矽品精密工业股份有限公司 半导体封装件及其制法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113396056A (zh) * 2019-03-29 2021-09-14 太阳油墨制造株式会社 中空器件用干膜、固化物和电子部件
CN113396056B (zh) * 2019-03-29 2024-05-14 太阳控股株式会社 中空器件用干膜、固化物和电子部件
CN111739843A (zh) * 2020-06-30 2020-10-02 上海矽睿科技有限公司 一种惯性测量仪封装结构

Also Published As

Publication number Publication date
CN103779306B (zh) 2016-11-23

Similar Documents

Publication Publication Date Title
CN103794576A (zh) 一种封装结构及封装方法
CN208767284U (zh) 芯片封装结构
CN208014673U (zh) 芯片封装结构
CN103915414B (zh) 倒装芯片晶片级封装及其方法
CN103943764A (zh) 模压一体化封装led光源的成型模具及成型方法
KR101008406B1 (ko) 웨이퍼 레벨 패키지의 제조방법
JP2009513019A5 (zh)
CN104458101A (zh) 侧通气压力传感器装置
SG102035A1 (en) Super thin/super thermal ball grid array package
CN103779286A (zh) 一种封装结构、封装方法及在封装方法中使用的模板
JP2004174801A (ja) 樹脂封止装置
US9142523B2 (en) Semiconductor device and manufacturing method thereof
CN105489509A (zh) 应用钢网印刷技术优化点胶工艺的光学传感芯片封装方法
US20050110191A1 (en) Package method of phosphoric light emitting diode
CN103779306A (zh) 一种封装结构、封装方法及在封装方法中使用的模板
US7863094B2 (en) Method for removing bubbles from adhesive layer of semiconductor chip package
CN106941098A (zh) 半导体封装及其制造方法
CN206864451U (zh) 一种双面铜箔封装基板的防裂开槽结构
CN203839411U (zh) 模压一体化封装led光源的成型模具
US20140134805A1 (en) Method of fabricating a semiconductor package
JP2003124401A (ja) モジュールおよびその製造方法
TWI548005B (zh) 選擇性電子封裝模組的製造方法
TW201824404A (zh) 一種無基板半導體封裝製造方法
JP2009170855A (ja) 半導体のパッケージング方法
CN111640730B (zh) 一种易于sip封装底部填充的转接板及其制造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant