CN103618549A - 一种抑制高速比较器火花码和亚稳态的电路结构 - Google Patents

一种抑制高速比较器火花码和亚稳态的电路结构 Download PDF

Info

Publication number
CN103618549A
CN103618549A CN201310569575.0A CN201310569575A CN103618549A CN 103618549 A CN103618549 A CN 103618549A CN 201310569575 A CN201310569575 A CN 201310569575A CN 103618549 A CN103618549 A CN 103618549A
Authority
CN
China
Prior art keywords
input
code
comparator
output
inputs
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201310569575.0A
Other languages
English (en)
Inventor
马辉
应祖金
蒋赛尖
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STEADICHIPS Inc
Original Assignee
STEADICHIPS Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by STEADICHIPS Inc filed Critical STEADICHIPS Inc
Priority to CN201310569575.0A priority Critical patent/CN103618549A/zh
Publication of CN103618549A publication Critical patent/CN103618549A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

本发明涉及高速模数转换器领域,尤其涉及FLASHADC模数转换器,具体为一种抑制高速比较器火花码和亚稳态的电路结构,其结构简单,降低编码复杂度,能够有效地抑制高速比较器火花码和亚稳态,其包括格雷码编码电路,格雷码编码电路包括输入端和输出端,格雷码编码电路的输入端包括多个二输入与非门,其特征在于,与格雷码编码电路的输出端最高位连接的二输入与非门的一个输入端接地、另一个输入端设置二输入或门,其他二输入与非门的输入端分别设置二输入或门,二输入或门的输出端连接二输入与非门的输入端。

Description

一种抑制高速比较器火花码和亚稳态的电路结构
技术领域
本发明涉及高速模数转换器领域,尤其涉及FLASH ADC模数转换器,具体为一种抑制高速比较器火花码和亚稳态的电路结构。
背景技术
随着通信系统的时钟频率日益提高,模数转换器的时钟频率也随之增高,而FLASH ADC是实现超高速ADC的通用方法。FLASH ADC的性能主要取决于比较器,比较器的亚稳态输出和火花码的出现会直接影响FLASH ADC的性能。
比较器的亚稳态是造成转换误差的重要原因。比较器的响应时间与输入差分信号的幅值成反比,如果A/D转换器的输入信号的瞬时值与一个比较器的参考电压值很接近,则这个比较器在很长时间内不能稳定,就会出现亚稳态。
输入电压与各级比较器参考电压比较后,在比较器的输出端产生最初的比较结果,成为温度计码。由于各种非理想因素的存在,温度计码中可能出现1-0翻转,即比较器的输出为非单调,产生火花码。当比较器的速度比较快,输入端的电压比较小的时候,比较器的输出达到稳定的状态需要一定的时间,比较器的亚稳态效应就标定了比较器的这个指标。
比较器的另一个问题就是火花码,其原因是由于比较器的输出阵列不单调造成的,以十五位比较器输出码为例,分别记为t1,t2,t3,…,t14,t15,图1为传统的二进制编码方法,其可以抑制火花码,但是不能抑制比较器的不定态。在模数转换器中,比较器的输出为温度计码,用0000……1111…….来对应比较器的模拟输入。图2是一种把温度计码先转换成格雷码,然后再转换为二进制码,格雷码编码电路中包括二输入与非门2,反相器3,与非门4和同或门5,输入端设置八个二输入与非门,分别输入GND和t8、t4和t12、t10和t14、t2和t6、t13和t15、t9和t11、t5和t7、t1和t3,输出端输出四位格雷码d3d2d1d0,此种编码方式可以有效抑制亚稳态,但是格雷码编码的输出端是以比较器阵列的输出码为前提的,所以这种编码方式不能抑制火花码。
发明内容
为了解决上述问题,本发明提供了一种抑制高速比较器火花码和亚稳态的电路结构,其结构简单,降低编码复杂度,能够有效地抑制高速比较器火花码和亚稳态。
其技术方案是这样的:一种抑制高速比较器火花码和亚稳态的电路结构,其包括格雷码编码电路,所述格雷码编码电路包括输入端和输出端,所述格雷码编码电路的输入端包括多个二输入与非门,其特征在于,与所述格雷码编码电路的输出端最高位连接的所述二输入与非门的一个输入端接地、另一个输入端设置二输入或门,其他所述二输入与非门的输入端分别设置二输入或门,所述二输入或门的输出端连接所述二输入与非门的输入端。
其进一步特征在于,所述格雷码编码电路输入端包括八个所述二输入与非门;
所述二输入或门的两个输入端分别输入对应的所述格雷码电路的输入端的比较器输出码与所述比较器输出码的高一位输出码,输入所述比较器输出码最高位的二输入或门的另一个输入端接地。
采用本发明的结构后,每个格雷码编码电路的输入端处的二输入与非门处设置二输入或门,二输入或门的输出端连接格雷码编码电路的输入端,二输入或门的两个输入端分别连接格雷码电路输入端的比较器输出与比较器输出的高一位输出,通过二输入或门的设置,把比较器输入码中的火花码0用1来代替,比较器输出码通过或门的会重新输出温度计码,通过格雷码编码电路转换为格雷码,其结构简单,降低编码复杂度,能够有效地抑制高速比较器火花码和亚稳态。
附图说明
图1为传统二进制编码方法;
图2为格雷码编码电路;
图3为本发明电路示意图。
具体实施方式
见图3所示,以十五位比较器输出码为例,分别记为t1,t2,t3,…,t14,t15,格雷码输出端为四位格雷码d3d2d1d0,格雷码编码电路的输入端包括八个二输入与非门2-1、2-2、2-3、2-4、2-5、2-6、2-7、2-8,与格雷码编码电路的输出端最高位d3连接的二输入与非门2-1的一个输入端接地GND、另一个输入端连接二输入或门1-1的输出端,二输入或门1-1的输入端输入比较器输出码t8、t9,二输入与非门2-2的两个输入端分别连接二输入或门1-2、 1-3的输出端,二输入或门1-2的输入端输入比较器输出码t4、t5,输入或门1-3的输入端输入比较器输出码t13、t12,二输入与非门2-3的两个输入端分别连接二输入或门1-4、 1-5的输出端,二输入或门1-4的输入端输入比较器输出码t15、t14,输入或门1-5的输入端输入比较器输出码t11、t10,二输入与非门2-4的两个输入端分别连接二输入或门1-6、 1-7的输出端,二输入或门1-6的输入端输入比较器输出码t6、t7,输入或门1-7的输入端输入比较器输出码t2、t3,二输入与非门2-5的两个输入端分别连接二输入或门1-8、 1-9的输出端,二输入或门1-8的一个输入端输入比较器输出码t15、另一个输入端接地GND,输入或门1-9的输入端输入比较器输出码t14、t13,二输入与非门2-6的两个输入端分别连接二输入或门1-10、 1-11的输出端,二输入或门1-10的输入端输入比较器输出码t12、t11,输入或门1-11的输入端输入比较器输出码t10、t9,二输入与非门2-7的两个输入端分别连接二输入或门1-12、 1-13的输出端,二输入或门1-12的输入端输入比较器输出码t8、t7,输入或门1-13的输入端输入比较器输出码t6、t5,二输入与非门2-8的两个输入端分别连接二输入或门1-14、 1-15的输出端,二输入或门1-14的输入端输入比较器输出码t4、t3,输入或门1-15的输入端输入比较器输出码t2、t1。
下面的表格为当比较器输出码出现火花码的时候,本发明的抑制效果
Figure 65060DEST_PATH_IMAGE002
本实施例只列举了输出四位格雷码,输出也可以是三位格雷码或者五位格雷码或者更多位,相应的输入端的二输入与非门的数量也会随之变为四个、十六个或者更多,二输入或门的数量相应的为七个、三十一个或者更多,即输出N位格雷码时,相应的输入端的二输入与非门数量为2N-1,对应的二输入或门数量为2N-1。

Claims (3)

1.一种抑制高速比较器火花码和亚稳态的电路结构,其包括格雷码编码电路,所述格雷码编码电路包括输入端和输出端,所述格雷码编码电路的输入端包括多个二输入与非门,其特征在于,与所述格雷码编码电路的输出端最高位连接的所述二输入与非门的一个输入端接地、另一个输入端设置二输入或门,其他所述二输入与非门的输入端分别设置二输入或门,所述二输入或门的输出端连接所述二输入与非门的输入端。
2.根据权利要求1所述的一种抑制高速比较器火花码和亚稳态的电路结构,其特征在于,所述格雷码编码电路输入端包括八个所述二输入与非门。
3.根据权利要求1所述的一种抑制高速比较器火花码和亚稳态的电路结构,其特征在于,所述二输入或门的两个输入端分别输入对应的所述格雷码电路的输入端的比较器输出码与所述比较器输出码的高一位输出码,输入所述比较器输出码最高位的二输入或门的另一个输入端接地。
CN201310569575.0A 2013-11-13 2013-11-13 一种抑制高速比较器火花码和亚稳态的电路结构 Pending CN103618549A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310569575.0A CN103618549A (zh) 2013-11-13 2013-11-13 一种抑制高速比较器火花码和亚稳态的电路结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310569575.0A CN103618549A (zh) 2013-11-13 2013-11-13 一种抑制高速比较器火花码和亚稳态的电路结构

Publications (1)

Publication Number Publication Date
CN103618549A true CN103618549A (zh) 2014-03-05

Family

ID=50169253

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310569575.0A Pending CN103618549A (zh) 2013-11-13 2013-11-13 一种抑制高速比较器火花码和亚稳态的电路结构

Country Status (1)

Country Link
CN (1) CN103618549A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104022783A (zh) * 2014-05-29 2014-09-03 南京航空航天大学 一种温度计码到n位二进制码的转换装置及转换方法
CN105991138A (zh) * 2015-01-30 2016-10-05 中芯国际集成电路制造(上海)有限公司 异步逐次逼近型模数转换电路
CN111262561A (zh) * 2020-02-05 2020-06-09 电子科技大学 一种比较器的亚稳态检测电路

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5459466A (en) * 1995-02-23 1995-10-17 Tektronix, Inc. Method and apparatus for converting a thermometer code to a gray code
CN1381953A (zh) * 2001-04-24 2002-11-27 瑞昱半导体股份有限公司 气泡除错电路
US6703951B2 (en) * 1997-07-18 2004-03-09 Fujitsu Limited Analog to digital converter with encoder circuit and testing method therefor
CN1520041A (zh) * 2003-02-06 2004-08-11 印芬龙科技股份有限公司 用于转换温度计码的转换装置和方法
CN1567729A (zh) * 2003-06-18 2005-01-19 扬智科技股份有限公司 模拟至数字转换器的错误更正编码器
CN101098144A (zh) * 2006-05-11 2008-01-02 索尼株式会社 编码电路和模-数变换器
US7642938B2 (en) * 2007-02-09 2010-01-05 Texas Instruments Incorporated Gray code to sign and magnitude converter
CN102832939A (zh) * 2012-09-17 2012-12-19 电子科技大学 一种adc转换器

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5459466A (en) * 1995-02-23 1995-10-17 Tektronix, Inc. Method and apparatus for converting a thermometer code to a gray code
US6703951B2 (en) * 1997-07-18 2004-03-09 Fujitsu Limited Analog to digital converter with encoder circuit and testing method therefor
CN1381953A (zh) * 2001-04-24 2002-11-27 瑞昱半导体股份有限公司 气泡除错电路
CN1520041A (zh) * 2003-02-06 2004-08-11 印芬龙科技股份有限公司 用于转换温度计码的转换装置和方法
CN1567729A (zh) * 2003-06-18 2005-01-19 扬智科技股份有限公司 模拟至数字转换器的错误更正编码器
CN101098144A (zh) * 2006-05-11 2008-01-02 索尼株式会社 编码电路和模-数变换器
US7642938B2 (en) * 2007-02-09 2010-01-05 Texas Instruments Incorporated Gray code to sign and magnitude converter
CN102832939A (zh) * 2012-09-17 2012-12-19 电子科技大学 一种adc转换器

Non-Patent Citations (5)

* Cited by examiner, † Cited by third party
Title
伍莲洪: ""4比特超高速全并行模数转换集成电路设计"", 《万方数据库》 *
刘海涛 等: "高速模数转换器中格雷码与二进制编码对比", 《东南大学学报》, 31 May 2010 (2010-05-31), pages 454 - 458 *
周蕾,李冬梅: "FlashA/D转换器中火花码与亚稳态现象研究", 《电路与系统学报》, 30 April 2009 (2009-04-30), pages 74 - 78 *
沈志远: "6比特超高速全并行模数转换集成电路设计", 《万方数据库》, 14 August 2007 (2007-08-14), pages 32 - 36 *
董在望 等: "《高等模拟集成电路》", 28 February 2006, article "全并行结构A/D转换器", pages: 123-130 *

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104022783A (zh) * 2014-05-29 2014-09-03 南京航空航天大学 一种温度计码到n位二进制码的转换装置及转换方法
CN105991138A (zh) * 2015-01-30 2016-10-05 中芯国际集成电路制造(上海)有限公司 异步逐次逼近型模数转换电路
CN105991138B (zh) * 2015-01-30 2019-07-02 中芯国际集成电路制造(上海)有限公司 异步逐次逼近型模数转换电路
CN111262561A (zh) * 2020-02-05 2020-06-09 电子科技大学 一种比较器的亚稳态检测电路
CN111262561B (zh) * 2020-02-05 2023-03-31 电子科技大学 一种比较器的亚稳态检测电路

Similar Documents

Publication Publication Date Title
US9397676B1 (en) Low power switching techniques for digital-to-analog converters
Ajanya et al. Thermometer code to binary code converter for flash ADC-a review
CN103312331B (zh) 一种基于忆阻器的模数转换器
CN104242934B (zh) 带冗余位全异步sar adc亚稳态消除电路与方法
CN103618549A (zh) 一种抑制高速比较器火花码和亚稳态的电路结构
CN103152050A (zh) 一种高速逐次逼近型模数转换器
CN104283563A (zh) 一种用于单调开关方式的逐次逼近型模数转换器
CN103149422A (zh) 一种电流检测电路
CN203590202U (zh) 抑制高速比较器火花码和亚稳态的电路结构
CN102006071B (zh) 用于流水线结构模数转换器的余量增益电路
CN109308275B (zh) 一种正交编码脉冲的转换系统及方法
CN106656190A (zh) 连续逼近式模拟数字转换电路及其方法
Mayur Design of novel multiplexer based thermometer to binary code encoder for 4 bit flash ADC
CN104779957A (zh) 高速逐次逼近模数转换器
CN105099458B (zh) 温度计译码器
CN107911117B (zh) 一种高位建立时间动态校准电路
CN102170290B (zh) 一种可提高转换精度的电流模式模数转换器
CN102281069B (zh) 模拟数字转换电路
Ajanya et al. Low power Wallace tree encoder for flash ADC
CN103684473A (zh) 基于fpga的高速串并转换电路
CN109412598B (zh) 一种逐次逼近式模数转换装置
CN110266313B (zh) 一种两步式sar adc
CN205247253U (zh) 一种改进型参考电压分压电路
CN203406856U (zh) 高速两级模数转换电路
US20110291870A1 (en) Analog-to-digital converting circuit

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20140305