CN103295878A - 一种多层纳米线结构的制造方法 - Google Patents
一种多层纳米线结构的制造方法 Download PDFInfo
- Publication number
- CN103295878A CN103295878A CN2012100463127A CN201210046312A CN103295878A CN 103295878 A CN103295878 A CN 103295878A CN 2012100463127 A CN2012100463127 A CN 2012100463127A CN 201210046312 A CN201210046312 A CN 201210046312A CN 103295878 A CN103295878 A CN 103295878A
- Authority
- CN
- China
- Prior art keywords
- silicon
- silicon substrate
- coating
- oxide skin
- layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Thin Film Transistor (AREA)
- Formation Of Insulating Films (AREA)
Abstract
本发明提供一种多层纳米线结构的制造方法,包括:a)提供第一硅基体,在所述第一硅基体上形成第一氧化物层;b)提供第二硅基体,对所述第二硅基体实施氢离子注入,以在所述第二硅基体中形成一定位标记;c)实施一智能切割工艺,以在所述第一硅基体上形成一绝缘体上硅结构;d)在所述绝缘体上硅结构上形成第二氧化物层;e)重复步骤b)-步骤d),以在所述第一硅基体上形成多层绝缘体上硅结构;f)定义所述纳米线结构的图形;g)蚀刻所述多层绝缘体上硅结构,以在所述第一硅基体上形成所述多层纳米线结构;h)去除所述多层纳米线结构中的每条纳米线下方的所述第二氧化物层。根据本发明,可以使形成的所述纳米线之间的晶向不一致。
Description
技术领域
本发明涉及半导体制造工艺,具体而言涉及一种多层纳米线结构(Nanowire)的制造方法。
背景技术
根据摩尔定律,半导体器件的尺寸逐步按比例减小,在此情况下,为了更有效的控制短沟道效应,具有非平面结构的半导体器件得到广泛应用,例如鳍式场效应晶体管(FinFET)和纳米线场效应晶体管(Nanowire FET)。
由于纳米线场效应晶体管的开态电流ION与所述晶体管中的纳米线数量和长度正相关,因此,具有多层纳米线结构的场效应晶体管的性能更为优越。所述多层纳米线结构的制备通常是在具有层间介电层的半导体衬底上形成定位标记或是掩膜,然后在所述定位标记所指示的位置或者未被所述掩膜遮蔽的位置采用沉积工艺形成所述纳米线。然而,采用以上方法形成的多层纳米线结构的晶向与所述半导体衬底的晶向是一致的,不能根据实际需要自由选择。
因此,需要提出一种多层纳米线结构的制造方法,可以使形成的所述纳米线之间的晶向不一致,或者使形成的所述纳米线与所述半导体衬底之间的晶向不一致。
发明内容
针对现有技术的不足,本发明提供一种多层纳米线结构的制造方法,包括:a)提供第一硅基体,在所述第一硅基体上形成第一氧化物层;b)提供第二硅基体,对所述第二硅基体实施氢离子注入,以在所述第二硅基体中形成一定位标记;c)实施一智能切割工艺,以在所述第一硅基体上形成一绝缘体上硅结构;d)在所述绝缘体上硅结构上形成第二氧化物层;e)重复步骤b)-步骤d),以在所述第一硅基体上形成多层绝缘体上硅结构;f)定义所述纳米线结构的图形;g)蚀刻所述多层绝缘体上硅结构,以在所述第一硅基体上形成所述多层纳米线结构;h)去除所述多层纳米线结构中的每条纳米线下方的所述第二氧化物层。
进一步,所述第二硅基体的晶向和所述第一硅基体的晶向相同。
进一步,所述第二硅基体的晶向和所述第一硅基体的晶向不同。
进一步,采用化学气相沉积工艺或者热氧化工艺形成所述第一氧化物层和第二氧化物层。
进一步,所述第二氧化物层的厚度小于所述第一氧化物层的厚度。
进一步,所述第二氧化物层的厚度为0.02-0.5微米。
进一步,所述多层绝缘体上硅结构的层数大于或等于2。
进一步,所述多层绝缘体上硅结构中的每个硅层是所述第一硅基体或者所述第二硅基体。
进一步,所述每个硅层的晶向可以相同,也可以不同。
进一步,所述每个硅层的厚度为0.02-0.5微米。
进一步,所述多层绝缘体上硅结构中的每个绝缘体层是所述第二氧化物层。
进一步,采用离子注入工艺实施所述氢离子注入。
进一步,采用干法蚀刻工艺蚀刻所述多层绝缘体上硅结构,所述蚀刻过程直到露出所述第一氧化物层时终止。
进一步,采用湿法蚀刻工艺去除所述多层纳米线结构中的每条纳米线下方的所述第二氧化物层。
进一步,所述湿法蚀刻工艺采用的腐蚀液为稀释的氢氟酸。
本发明还提供一种半导体器件,所述半导体器件具有采用上述方法形成的多层纳米线结构。
根据本发明,可以使形成的所述纳米线之间的晶向不一致,或者使形成的所述纳米线与半导体衬底之间的晶向不一致。
附图说明
本发明的下列附图在此作为本发明的一部分用于理解本发明。附图中示出了本发明的实施例及其描述,用来解释本发明的原理。
附图中:
图1A-图1G为本发明提出的多层纳米线结构的制造方法的各步骤的示意图;
图2为本发明提出的多层纳米线结构的制造方法的流程图。
具体实施方式
在下文的描述中,给出了大量具体的细节以便提供对本发明更为彻底的理解。然而,对于本领域技术人员而言显而易见的是,本发明可以无需一个或多个这些细节而得以实施。在其他的例子中,为了避免与本发明发生混淆,对于本领域公知的一些技术特征未进行描述。
为了彻底理解本发明,将在下列的描述中提出详细的步骤,以便阐释本发明提出的多层纳米线结构的制造方法。显然,本发明的施行并不限定于半导体领域的技术人员所熟习的特殊细节。本发明的较佳实施例详细描述如下,然而除了这些详细描述外,本发明还可以具有其他实施方式。
应当理解的是,当在本说明书中使用术语“包含”和/或“包括”时,其指明存在所述特征、整体、步骤、操作、元件和/或组件,但不排除存在或附加一个或多个其他特征、整体、步骤、操作、元件、组件和/或它们的组合。
下面,参照图1A-图1G和图2来描述本发明提出的多层纳米线结构的制造方法的详细步骤。
参照图1A-图1G,其中示出了本发明提出的多层纳米线结构的制造方法的各步骤的示意图。
首先,如图1A所示,提供第一硅基体100,所述第一硅基体100的构成材料可以采用未掺杂的单晶硅、掺杂有杂质的单晶硅等。作为示例,在本实施例中,所述第一硅基体100选用单晶硅材料构成。
接下来,采用化学气相沉积工艺或者热氧化工艺在所述第一硅基体100上形成第一氧化物层101,所述第一氧化物层101的构成材料包括氧化硅(SiO2)。
接着,如图1B所示,提供第二硅基体100’,所述第二硅基体100’的构成材料可以采用未掺杂的单晶硅、掺杂有杂质的单晶硅等。作为示例,在本实施例中,所述第二硅基体100’选用单晶硅材料构成。所述第二硅基体100’的晶向和所述第一硅基体100的晶向可以相同,也可以不同。
接下来,采用离子注入工艺对所述第二硅基体100’实施氢离子注入102,注入的所述氢离子在所述第二硅基体100’中形成一定位标记,所述氢离子的注入深度由半导体器件的实际设计要求来决定。
接着,如图1C所示,实施一智能切割工艺(Smart-cut),所述智能切割工艺包括以下步骤:将所述第二硅基体100’的经历所述氢离子注入的表面与形成在所述第一硅基体100上的所述第一氧化物层101的表面接触,使两个表面键合在一起形成一键合体;实施一退火工艺,以在所述第二硅基体100’中的注入所述氢离子的位置形成氢化物孔隙;沿着所述氢化物孔隙将所述键合体分割开来,在所述第一硅基体100上形成一绝缘体上硅结构(SOI);研磨并清洗所述绝缘体上硅结构的所述分割面(即上表面),使其平整光洁。
接着,如图1D所示,采用化学气相沉积工艺或者热氧化工艺在所述绝缘体上硅结构上形成第二氧化物层101’,所述第二氧化物层101’的构成材料包括氧化硅(SiO2)。所述第二氧化物层101’的厚度小于所述第一氧化物层101的厚度,所述第二氧化物层101’的厚度为0.02-0.5微米。
接着,如图1E所示,依次重复参照图1B-图1D所描述的工艺步骤,在所述第一硅基体100上形成多层绝缘体上硅结构,其层数大于或等于2。所述多层绝缘体上硅结构中的每个硅层是所述第一硅基体100或者所述第二硅基体100’,所述每个硅层的晶向可以相同,也可以不同;所述每个硅层的厚度0.02-0.5微米。所述多层绝缘体上硅结构中的每个绝缘体层是所述第二氧化物层101’。
接着,如图1F所示,通过图形化所述多层绝缘体上硅结构中最上层的硅层来定义所述纳米线结构的图形;采用干法蚀刻工艺蚀刻所述多层绝缘体上硅结构,所述蚀刻过程直到露出所述第一氧化物层101时终止,从而在所述第一硅基体100上形成所述多层纳米线结构。
接着,如图1G所示,采用湿法蚀刻工艺去除所述多层纳米线结构中的每条纳米线下方的所述第二氧化物层101’。所述湿法蚀刻工艺采用的腐蚀液为稀释的氢氟酸。
至此,完成了根据本发明示例性实施例的方法实施的全部工艺步骤;接下来,可以通过后续工艺完成具有上述多层纳米线结构的半导体器件的其它部分的制作,所述后续工艺与传统的半导体器件加工工艺完全相同。根据本发明,可以使形成的所述纳米线之间的晶向不一致,或者使形成的所述纳米线与所述半导体衬底之间的晶向不一致。
参照图2,其中示出了本发明提出的多层纳米线结构的制造方法的流程图,用于简要示出整个制造工艺的流程。
在步骤201中,提供第一硅基体,在所述第一硅基体上形成第一氧化物层;
在步骤202中,提供第二硅基体,对所述第二硅基体实施氢离子注入,以在所述第二硅基体中形成一定位标记;
在步骤203中,实施一智能切割工艺,以在所述第一硅基体上形成一绝缘体上硅结构;
在步骤204中,在所述绝缘体上硅结构上形成第二氧化物层;
在步骤205中,重复步骤202-步骤204,以在所述第一硅基体上形成多层绝缘体上硅结构;
在步骤206中,定义所述纳米线结构的图形;
在步骤207中,蚀刻所述多层绝缘体上硅结构,以在所述第一硅基体上形成所述多层纳米线结构;
在步骤207中,去除所述多层纳米线结构中的每条纳米线下方的所述第二氧化物层。
本发明已经通过上述实施例进行了说明,但应当理解的是,上述实施例只是用于举例和说明的目的,而非意在将本发明限制于所描述的实施例范围内。此外本领域技术人员可以理解的是,本发明并不局限于上述实施例,根据本发明的教导还可以做出更多种的变型和修改,这些变型和修改均落在本发明所要求保护的范围以内。本发明的保护范围由附属的权利要求书及其等效范围所界定。
Claims (16)
1.一种多层纳米线结构的制造方法,包括:
a)提供第一硅基体,在所述第一硅基体上形成第一氧化物层;
b)提供第二硅基体,对所述第二硅基体实施氢离子注入,以在所述第二硅基体中形成一定位标记;
c)实施一智能切割工艺,以在所述第一硅基体上形成一绝缘体上硅结构;
d)在所述绝缘体上硅结构上形成第二氧化物层;
e)重复步骤b)-步骤d),以在所述第一硅基体上形成多层绝缘体上硅结构;
f)定义所述纳米线结构的图形;
g)蚀刻所述多层绝缘体上硅结构,以在所述第一硅基体上形成所述多层纳米线结构;
h)去除所述多层纳米线结构中的每条纳米线下方的所述第二氧化物层。
2.根据权利要求1所述的方法,其特征在于,所述第二硅基体的晶向和所述第一硅基体的晶向相同。
3.根据权利要求1所述的方法,其特征在于,所述第二硅基体的晶向和所述第一硅基体的晶向不同。
4.根据权利要求1所述的方法,其特征在于,采用化学气相沉积工艺或者热氧化工艺形成所述第一氧化物层和第二氧化物层。
5.根据权利要求4所述的方法,其特征在于,所述第二氧化物层的厚度小于所述第一氧化物层的厚度。
6.根据权利要求5所述的方法,其特征在于,所述第二氧化物层的厚度为0.02-0.5微米。
7.根据权利要求1所述的方法,其特征在于,所述多层绝缘体上硅结构的层数大于或等于2。
8.根据权利要求1所述的方法,其特征在于,所述多层绝缘体上硅结构中的每个硅层是所述第一硅基体或者所述第二硅基体。
9.根据权利要求8所述的方法,其特征在于,所述每个硅层的晶向可以相同,也可以不同。
10.根据权利要求8所述的方法,其特征在于,所述每个硅层的厚度为0.02-0.5微米。
11.根据权利要求1所述的方法,其特征在于,所述多层绝缘体上硅结构中的每个绝缘体层是所述第二氧化物层。
12.根据权利要求1所述的方法,其特征在于,采用离子注入工艺实施所述氢离子注入。
13.根据权利要求1所述的方法,其特征在于,采用干法蚀刻工艺蚀刻所述多层绝缘体上硅结构,所述蚀刻过程直到露出所述第一氧化物层时终止。
14.根据权利要求1所述的方法,其特征在于,采用湿法蚀刻工艺去除所述多层纳米线结构中的每条纳米线下方的所述第二氧化物层。
15.根据权利要求14所述的方法,其特征在于,所述湿法蚀刻工艺采用的腐蚀液为稀释的氢氟酸。
16.一种半导体器件,其特征在于,所述半导体器件具有采用权利要求1-15中的任一方法形成的多层纳米线结构。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210046312.7A CN103295878B (zh) | 2012-02-27 | 2012-02-27 | 一种多层纳米线结构的制造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210046312.7A CN103295878B (zh) | 2012-02-27 | 2012-02-27 | 一种多层纳米线结构的制造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103295878A true CN103295878A (zh) | 2013-09-11 |
CN103295878B CN103295878B (zh) | 2016-05-25 |
Family
ID=49096562
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210046312.7A Active CN103295878B (zh) | 2012-02-27 | 2012-02-27 | 一种多层纳米线结构的制造方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103295878B (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105513944A (zh) * | 2014-09-26 | 2016-04-20 | 中芯国际集成电路制造(北京)有限公司 | 半导体装置及其制造方法 |
CN111435642A (zh) * | 2019-01-11 | 2020-07-21 | 中国科学院上海微系统与信息技术研究所 | 三维堆叠的半导体纳米线结构及其制备方法 |
CN111435643A (zh) * | 2019-01-11 | 2020-07-21 | 中国科学院上海微系统与信息技术研究所 | 三维堆叠的环栅晶体管的制备方法 |
CN111435682A (zh) * | 2019-01-11 | 2020-07-21 | 中国科学院上海微系统与信息技术研究所 | 多通道环栅晶体管 |
CN111435641A (zh) * | 2019-01-11 | 2020-07-21 | 中国科学院上海微系统与信息技术研究所 | 三维堆叠的环栅晶体管及其制备方法 |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060281280A1 (en) * | 2003-09-08 | 2006-12-14 | Akihiko Endo | Method for producing bonded wafer |
CN101110428A (zh) * | 2007-07-11 | 2008-01-23 | 中国科学院上海微系统与信息技术研究所 | 用于mems微机械加工的多层绝缘体上的硅材料及方法 |
CN101140933A (zh) * | 2006-09-07 | 2008-03-12 | 国际商业机器公司 | 半导体器件以及制造半导体器件的方法 |
CN101147234A (zh) * | 2005-03-29 | 2008-03-19 | 硅绝缘体技术有限公司 | 完全混合式soi型多层结构 |
CN101308782A (zh) * | 2007-05-18 | 2008-11-19 | 株式会社半导体能源研究所 | Soi衬底的制造方法、以及半导体装置的制造方法 |
CN101796613A (zh) * | 2007-09-14 | 2010-08-04 | 株式会社半导体能源研究所 | 半导体装置及电子设备 |
CN101894842A (zh) * | 2009-05-21 | 2010-11-24 | 国际商业机器公司 | 场效应晶体管反相器以及制造方法 |
CN101958328A (zh) * | 2009-07-16 | 2011-01-26 | 中芯国际集成电路制造(上海)有限公司 | Cmos器件及其制造方法 |
US20110121366A1 (en) * | 2009-04-14 | 2011-05-26 | NuPGA Corporation | System comprising a semiconductor device and structure |
CN102301480A (zh) * | 2009-02-17 | 2011-12-28 | 国际商业机器公司 | 纳米线网格器件及其制备方法 |
-
2012
- 2012-02-27 CN CN201210046312.7A patent/CN103295878B/zh active Active
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060281280A1 (en) * | 2003-09-08 | 2006-12-14 | Akihiko Endo | Method for producing bonded wafer |
CN101147234A (zh) * | 2005-03-29 | 2008-03-19 | 硅绝缘体技术有限公司 | 完全混合式soi型多层结构 |
CN101140933A (zh) * | 2006-09-07 | 2008-03-12 | 国际商业机器公司 | 半导体器件以及制造半导体器件的方法 |
CN101308782A (zh) * | 2007-05-18 | 2008-11-19 | 株式会社半导体能源研究所 | Soi衬底的制造方法、以及半导体装置的制造方法 |
CN101110428A (zh) * | 2007-07-11 | 2008-01-23 | 中国科学院上海微系统与信息技术研究所 | 用于mems微机械加工的多层绝缘体上的硅材料及方法 |
CN101796613A (zh) * | 2007-09-14 | 2010-08-04 | 株式会社半导体能源研究所 | 半导体装置及电子设备 |
CN102301480A (zh) * | 2009-02-17 | 2011-12-28 | 国际商业机器公司 | 纳米线网格器件及其制备方法 |
US20110121366A1 (en) * | 2009-04-14 | 2011-05-26 | NuPGA Corporation | System comprising a semiconductor device and structure |
CN101894842A (zh) * | 2009-05-21 | 2010-11-24 | 国际商业机器公司 | 场效应晶体管反相器以及制造方法 |
CN101958328A (zh) * | 2009-07-16 | 2011-01-26 | 中芯国际集成电路制造(上海)有限公司 | Cmos器件及其制造方法 |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105513944A (zh) * | 2014-09-26 | 2016-04-20 | 中芯国际集成电路制造(北京)有限公司 | 半导体装置及其制造方法 |
US9831308B2 (en) | 2014-09-26 | 2017-11-28 | Semiconductor Manufacturing International (Beijing) Corporation | Semiconductor device having vertical semiconductor pillars |
CN105513944B (zh) * | 2014-09-26 | 2018-11-13 | 中芯国际集成电路制造(北京)有限公司 | 半导体装置及其制造方法 |
CN111435642A (zh) * | 2019-01-11 | 2020-07-21 | 中国科学院上海微系统与信息技术研究所 | 三维堆叠的半导体纳米线结构及其制备方法 |
CN111435643A (zh) * | 2019-01-11 | 2020-07-21 | 中国科学院上海微系统与信息技术研究所 | 三维堆叠的环栅晶体管的制备方法 |
CN111435682A (zh) * | 2019-01-11 | 2020-07-21 | 中国科学院上海微系统与信息技术研究所 | 多通道环栅晶体管 |
CN111435641A (zh) * | 2019-01-11 | 2020-07-21 | 中国科学院上海微系统与信息技术研究所 | 三维堆叠的环栅晶体管及其制备方法 |
CN111435643B (zh) * | 2019-01-11 | 2022-01-28 | 中国科学院上海微系统与信息技术研究所 | 三维堆叠的环栅晶体管的制备方法 |
Also Published As
Publication number | Publication date |
---|---|
CN103295878B (zh) | 2016-05-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI222222B (en) | Method for forming rod-shaped semiconductor layer, and rod-shaped semiconductor device and method of fabricating the same | |
US8685788B2 (en) | Nanowire tunneling field effect transistor with vertical structure and a manufacturing method thereof | |
CN104103520B (zh) | 形成鳍片fet器件的方法以及鳍片fet结构 | |
CN103295878A (zh) | 一种多层纳米线结构的制造方法 | |
WO2011160477A1 (zh) | 一种应变沟道场效应晶体管及其制备方法 | |
CN103311305B (zh) | 硅基横向纳米线多面栅晶体管及其制备方法 | |
CN112635391B (zh) | 一种绝缘体上应变锗锡硅衬底、晶体管及其制备方法 | |
CN111435641A (zh) | 三维堆叠的环栅晶体管及其制备方法 | |
CN104253048A (zh) | 堆叠纳米线制造方法 | |
CN106684146B (zh) | 一种栅自对准型碳化硅mosfet及其制备方法 | |
CN103855021B (zh) | 一种FinFET器件的制造方法 | |
CN103165449B (zh) | 一种半导体器件的制造方法 | |
CN103177963B (zh) | 一种FinFET器件的制造方法 | |
CN106876465A (zh) | Mos器件的栅氧化层结构及工艺方法 | |
WO2013033986A1 (zh) | 小尺寸鳍形结构的制造方法 | |
CN102956456B (zh) | 一种半导体器件的制造方法 | |
CN113471213B (zh) | 基于内嵌空腔soi衬底的多栅mos器件及其制备方法 | |
CN102683202B (zh) | 一种制作内建应力硅纳米线、以及制作半导体的方法 | |
CN113471214B (zh) | 一种多层绝缘体上硅锗衬底结构及其制备方法和用途 | |
CN108133955A (zh) | Nmos晶体管结构及其形成方法 | |
CN104658899B (zh) | 一种蚀刻栅极介电层的方法 | |
CN102569070B (zh) | 一种mis电容的制作方法 | |
WO2013143031A1 (zh) | 半导体器件制造方法 | |
TW200913081A (en) | DMOS transistor and fabrication method thereof | |
CN111435666A (zh) | 图形化结构的soi衬底及其制备方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |