CN103092795A - 接口电路、信号传输方法及通信系统 - Google Patents

接口电路、信号传输方法及通信系统 Download PDF

Info

Publication number
CN103092795A
CN103092795A CN2012102482974A CN201210248297A CN103092795A CN 103092795 A CN103092795 A CN 103092795A CN 2012102482974 A CN2012102482974 A CN 2012102482974A CN 201210248297 A CN201210248297 A CN 201210248297A CN 103092795 A CN103092795 A CN 103092795A
Authority
CN
China
Prior art keywords
signal
pin
group
pattern
interface circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2012102482974A
Other languages
English (en)
Inventor
高桥干
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Maishi Electronic Shanghai Ltd
Original Assignee
Maishi Electronic Shanghai Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Maishi Electronic Shanghai Ltd filed Critical Maishi Electronic Shanghai Ltd
Publication of CN103092795A publication Critical patent/CN103092795A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4291Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Transfer Systems (AREA)
  • Dc Digital Transmission (AREA)

Abstract

本发明公开了一种接口电路、信号传输方法及通信系统。所述接口电路包括:第一组管脚、第二组管脚及控制单元,控制单元与第一组管脚及第二组管脚耦合,用于在第一模式下,使能第一组管脚,禁用第二组管脚,并通过第一组管脚在主机设备和存储卡间传输第一组信号,在第二模式下,使能第二组管脚,禁用第一组管脚,并通过第二组管脚在主机设备和存储卡间传输第二组信号,在第二模式下,控制单元通过第二组管脚中的时钟管脚以差分传输形式传输第二组信号中的时钟信号,且第二模式下的信号传输速度高于第一模式下的信号传输速度。本发明通过使用较少的控制信号,采用较为简单的控制,就能实现根据选择的传输模式传输信号的功能。

Description

接口电路、信号传输方法及通信系统
技术领域
本发明涉及电路技术领域,尤其涉及一种接口电路、信号传输方法及通信系统。
背景技术
图1所示为现有技术提供的一种用于主机设备与安全数位(SecureDigital,简称SD)卡在传统模式或超高速-II(Ultra High Speed-II,简称UHS-II)模式下通信的接口电路100的结构示意图。接口电路100包括控制单元110及输入/输出(I/O)单元120。I/O单元120包括UHS-II I/O单元122,传统I/O单元126及公用I/O单元124。UHS-II I/O单元122与公用I/O单元124在UHS-II模式下传输信号,传统I/O单元126与公用I/O单元124在传统模式下传输信号。
UHS-II I/O单元122包括与传输电路A耦合的管脚P1、管脚P2、管脚P3、管脚P4,传统I/O单元126包括与传输电路C耦合的管脚P7、管脚P8、管脚P9、管脚P10,公用I/O单元124包括与传输电路B耦合的管脚P5和管脚P6。传输电路B支持传统模式及UHS-II模式。在UHS-II模式下,传输电路A及传输电路B通过管脚P1-管脚P6传输信号,在传统模式下,传输电路B及传输电路C通过管脚P5-管脚P10传输信号。控制单元110控制I/O单元120中相应的I/O单元以在传统模式或UHS-II模式下传输信号。
进一步地,传输电路B包括工作于UHS-II模式下的电路B1,工作于UHS-II模式及传统模式下的电路B2,工作于传统模式下的电路B3。控制单元110产生信号A’、信号B1’、信号B2’、信号B3’及信号C’。在UHS-II模式下,传输电路A及电路B1、电路B2分别经由信号A’及信号B1’、信号B2’使能,电路B3及传输电路C分别经由信号B3’及信号C’禁用。在传统模式下,传输电路A及电路B1分别经由信号A’及信号B1禁用,电路B2、电路B3及传输电路C分别经由信号B2’、信号B3’及信号C’使能。
不利地是,由于公用I/O单元124既支持传统模式又支持UHS-II模式,接口电路100中可能需要复杂的控制。也就是说,为根据传输模式使能及禁用I/O单元120中相应的传输电路A-C和电路B1-B3,接口电路100中需使用多个信号如信号A’,信号B1’-B3’及信号C’来进行控制。
发明内容
本发明提供一种接口电路、信号传输方法及通信系统,通过使用较少的控制信号,采用较为简单的控制,就能实现根据选择的传输模式传输信号的功能。
本发明提供了一种接口电路,所述接口电路包括第一组管脚、第二组管脚及控制单元,所述控制单元与所述第一组管脚及所述第二组管脚耦合,用于在第一模式下,使能所述第一组管脚,禁用所述第二组管脚,并通过所述第一组管脚在主机设备和存储卡之间传输第一组信号,在第二模式下,使能所述第二组管脚,禁用所述第一组管脚,并通过所述第二组管脚在所述主机设备和所述存储卡间传输第二组信号;其中,在所述第二模式下,所述控制单元通过所述第二组管脚中的时钟管脚以差分传输形式传输所述第二组信号中的时钟信号,且所述第二模式下的信号传输速度高于所述第一模式下的信号传输速度。
本发明也提供了一种通信系统,所述通信系统包括主机设备、存储卡及接口电路,所述接口电路用于提高所述存储卡与所述主机设备之间的通信,所述接口电路包括第一I/O单元、第二I/O单元及控制单元,所述控制单元,用于接收选择信号,并根据所述选择信号调整信号传输速度;其中,通过使能所述第一I/O单元并禁用所述第二I/O单元,使得所述第一I/O单元在所述主机设备与所述存储卡间以第一信号传输速度传输第一信号;通过使能所述第二I/O单元并禁用所述第一I/O单元,使得所述第二I/O单元在所述主机设备与所述存储卡间传输时钟信号及第二信号,所述控制单元以第二信号传输速度传输所述第二信号,并以差分传输形式传输所述时钟信号。
本发明还提供了一种信号传输方法,所述方法包括:若选中第一模式,则使能第一组管脚,并禁用第二组管脚;在所述主机设备与所述存储卡间通过所述第一组管脚传输第一组信号;若选中第二模式,则禁用所述第一组管脚,并使能所述第二组管脚;在所述主机设备与所述存储卡间通过所述第二组管脚传输第二组信号,其中,所述传输所述第二组信号包括通过所述第二组管脚中的时钟管脚以差分传输形式传输所述第二组信号中的时钟信号,且所述第二模式下的信号传输速度高于所述第一模式下的信号传输速度。
本发明提供的接口电路、信号传输方法及通信系统,通过使用较少的控制信号,采用较为简单的控制,就能实现根据选择的传输模式传输信号的功能。
附图说明
以下通过对本发明的一些实施例结合其附图的描述,可以进一步理解本发明的目的、具体结构特征和优点。
图1所示为现有技术提供的一种为主机设备与SD卡间提供通信的接口电路的结构示意图;
图2为本发明一个实施例提供的为主机设备与存储卡间提供通信的接口电路的结构示意图;
图3为本发明一个实施例提供的通信系统的结构示意图;
图4为本发明一个实施例提供的为主机设备与存储卡间提供通信的信号传输方法的流程示意图。
具体实施方式
以下将对本发明的实施例给出详细的参考。尽管本发明通过这些实施方式进行阐述和说明,但需要注意的是本发明并不仅仅只局限于这些实施方式。相反,本发明涵盖后附权利要求所定义的发明精神和发明范围内的所有替代物、变体和等同物。
另外,为了更好的说明本发明,在下文的具体实施方式中给出了众多的具体细节。本领域技术人员将理解,没有这些具体细节,本发明同样可以实施。在另外一些实例中,对于大家熟知的方法、手续、元件和电路未作详细描述,以便于凸显本发明的主旨。
本发明实施例能够使得主机设备通过使用不同的传输标准和不同的信号传输速度适应性地传输来自或者发送给存储卡的信号;本发明实施例还可以使得存储卡通过使用不同的传输标准和不同的信号传输速度适应性地传输来自或者发送给不同的主机设备的信号。
图2为本发明一个实施例提供的为主机设备与存储卡间提供通信的接口电路200的结构示意图。主机设备具体可以为(且不仅限于)能够从存储卡中读取数据或将数据写入存储卡内的电子设备;进一步地,电子设备具体可以为存储卡控制器芯片、存储卡读卡器或数字摄像机。存储卡具体可以为(且不仅限于)安全数位(SD)卡。接口电路200在存储卡与主机设备间传输数据。在一个实施例中,接口电路200可以位于主机设备内。可替换地,在另一个实施例中,接口电路200可以位于存储卡内。
接口电路200支持多个传输模式。多个传输模式具体可以包括(但不限于):传统模式(如高速(HS)模式或超高速-I(UHS-I)模式)及高级模式(如超高速-II(UHS-II)模式)。高级模式下的信号传输速度高于传统模式下的信号传输速度。在多个传输模式下传输的信号包括但不限于:数据信号、命令信号、时钟信号。在一个实施例中,高级模式下的数据传输速度高于传统模式下的数据传输速度。
在一个实施例中,主机设备检测存储卡的类型,并根据检测结果在多个传输模式中选择一个传输模式。若检测结果显示存储卡仅支持一个模式,且主机设备支持该模式,则主机设备选择存储卡支持的模式。若检测结果显示存储卡支持多个模式,并且主机设备仅支持存储卡所支持的多个模式中的一个模式,则主机设备选择主机设备支持的模式。若存储卡与主机设备均支持多个传输模式,则主机设备选择存储卡与主机设备共同支持的且具有较高信号传输速度的传输模式。
如图2所示,接口电路200包括:控制单元210、第一I/O单元230、第二I/O单元220;其中,第一I/O单元230用于在第一模式下传输信号,第二I/O单元220用于在第二模式下传输信号;具体地,若第一模式为传统模式,则第一I/O单元230用于在传统模式下传输信号,若第二模式为HUS-II模式,则第二I/O单元220用于在UHS-II模式下传输信号;控制单元210用于接收来自主机设备的选择信号。选择信号取决于主机设备及存储卡共同支持的传输模式,并指示从多个传输模式中选出的传输模式。控制单元210控制第一I/O单元230及第二I/O单元220,以传输信号。例如:若传统模式被选中,则控制单元210通过信号L使能第一I/O单元230,并通过信号U禁用第二I/O单元220。若UHS-II模式被选中,则控制单元210通过信号L禁用第一I/O单元230,并通过信号U使能第二I/O单元220。换句话说,控制单元210根据选择信号使能第一I/O单元230或第二I/O单元220。
进一步地,如图2所示,第二I/O单元220的一组管脚与接口电路200中的一组传输电路相连,例如:I/O管脚PUD0+及PUD0-与传输电路UD0相连,I/O管脚PUD1+及PUD1-与传输电路UD1相连,I/O管脚PRCLK+及PRCLK-与传输电路RCLK相连。在一个实施例中,I/O管脚PUD0+、PUD0-、PUD1+、PUD1-、PRCLK+和PRCLK-以及传输电路UD0、UD1和RCLK集成于接口电路200内。本领域技术人员可以理解的是,本发明实施例中的“I/O管脚”指具有输入功能的管脚,或具有输出功能的管脚,或具有输入及输出功能的管脚。
在UHS-II模式下,接口电路200通过I/O管脚PUD0+、PUD0-、PUD1+、PUD1-、PRCLK+及PRCLK-传输一组信号。进一步地,在UHS-II模式下,控制单元210控制传输电路UD0及传输电路UD1以分别通过I/O管脚PUD0+和PUD0-以及I/O管脚PUD1+和PUD1-传输信号。在一个实施例中,传输电路UD0通过I/O管脚PUD0+和PUD0-将信号从主机设备传输至SD卡,传输电路UD1通过I/O管脚PUD1+和PUD1-将信号从SD卡传输至主机设备。可替换地,在另一实施例中,传输电路UD1通过I/O管脚PUD1+和PUD1-将信号从主机设备传输至SD卡,传输电路UD0通过I/O管脚PUD0+和PUD0-将信号从SD卡传输至主机设备。
在UHS-II模式下,控制单元210控制传输电路RCLK通过I/O管脚PRCLK+和PRCLK-在主机设备与SD卡间传输时钟信号,例如:从主机设备传输至SD卡。在一个实施例中,传输电路RCLK传输的时钟信号的频率低于传输电路UD0及传输电路UD1传输的信号的频率。在一个实施例中,传输电路UD0、传输电路UD1及传输电路RCLK传输差分信号。例如:传输电路RCLK通过管脚PRCLK+和PRCLK-传输互补的信号。
如图2所示,第一I/O单元230的一组管脚与接口电路200中的一组传输电路相连,例如:I/O管脚PLD0、PLD1、PLD2、PLD3与传输电路LD0、LD1、LD2、LD3相连,I/O管脚PCMD与传输电路CMD相连,I/O管脚PCLK与传输电路CLK相连。在一个实施例中,I/O管脚PLD0-PLD3、PCMD和PCLK及传输电路LD0-LD3、CMD和CLK集成于接口电路200内。
在传统模式下,接口电路200通过I/O管脚PLD0-PLD3、PCMD及PCLK传输一组信号。进一步地,在传统模式下,控制单元210控制传输电路LD0-LD3以通过I/O管脚PLD0-PLD3在主机设备与SD卡间传输信号,并控制传输电路CMD以通过I/O管脚PCMD在主机设备与SD卡间传输命令信号,还控制传输电路CLK以通过I/O管脚PCLK在主机设备与SD卡间传输时钟信号。在一个实施例中,命令信号指示传输电路LD0-LD3传输信号的方向,例如:从SD卡传输至主机设备或从主机设备传输至SD卡。在一个实施例中,通过I/O管脚PCLK传输的时钟信号的频率与通过I/O管脚PLD0-PLD3传输的信号的频率相等。
也就是说,控制单元210接收选择信号并根据选择信号调整信号的传输速度。进一步地,控制单元210使能管脚PLD0-PLD3、PCMD及PCLK并禁用管脚PUD0+、PUD0-、PUD1+、PUD1-、PRCLK+及PRCLK-,以通过管脚PLD0-PLD3、PCMD及PCLK在传统模式下在主机设备与SD卡间传输信号。管脚PLD0-PLD3以传统模式下的第一信号传输速度传输数据。控制单元210禁用管脚PLD0-PLD3、PCMD及PCLK并使能管脚PUD0+、PUD0-、PUD1+、PUD1-、PRCLK+及PRCLK-,以通过管脚PUD0+、PUD0-、PUD1+、PUD1-、PRCLK+及PRCLK-在UHS-II模式下在主机设备与SD卡间传输信号。管脚PUD0+/-及管脚PUD1+/-以UHS-II模式下的第二信号传输速度传输数据。UHS-II模式下的第二信号传输速度高于传统模式下的第一信号传输速度。
进一步地,如图2所示,第二I/O单元220中的管脚PRCLK+与第一I/O单元230中的管脚PLD0通过第一公共结点N0耦合,第二I/O单元220中的管脚PRCLK-与第一I/O单元230中的管脚PLD1通过第二公共结点N1耦合。经由I/O管脚传输的信号通过第一公共结点N0或第二公共结点N1传输,例如:经I/O管脚PRCLK+与PLD0传输的信号经第一公共结点N0传输。也就是说,在一个实施例中,在UHS-II模式下,接口电路200经第一公共结点N0在第一通信电路与管脚PRCLK+之间传输第一时钟信号,并经第二公共结点N1在第二通信电路与管脚PRCLK-之间传输第二时钟信号。在传统模式下,接口电路200经第一公共结点N0在第一通信电路与管脚PLD0间传输第一数据信号,并经第二公共结点N1在第二通信电路与管脚PLD1间传输第二数据信号。本领域技术人员可以理解的是,本发明实施例中所述的第一通信电路及第二通信电路具体可以为主机设备或SD卡。例如:若接口电路200在主机设备内,则第一通信电路及第二通信电路为SD卡;若接口电路200在SD卡内,则第一通信电路及第二通信电路为主机设备。在一个实施例中,控制单元210、第二I/O单元220及第一I/O单元230可以集成于一芯片内。
有利地是,用于在传统模式下传输信号的第一I/O单元230与用于在UHS-II模式下传输信号的第二I/O单元220可互相独立,从而接口电路200可采用较为简单的控制。进一步地,接口电路200根据选择的传输模式使能或禁用相应的单元,根据所选择的传输模式传输信号,从而能够通过使用较少的控制信号(例如:信号L和信号U)就能实现根据选择的传输模式传输信号的功能,简化了接口电路200中的控制。
本领域技术人员可以理解的是,接口电路200可应用于各种设备如数字摄像机、数字照相机、电视、机顶盒、个人电脑、手机、SD卡及SD卡读卡器。
图3为本发明一个实施例提供的通信系统300的结构示意图,图3将结合图2进行描述。如图3所示,通信系统300包括:主机设备310、接口电路320、存储卡330,其中,接口电路320的具体结构和功能可以参见图2所示实施例对接口电路200的描述。
具体地,接口电路320如图2所示实施例中的接口电路200包括:第一I/O单元230、第二I/O单元220、及控制单元210,控制单元210用于接收选择信号,并根据选择信号调整信号传输速度;其中,通过使能第一I/O单元230并禁用第二I/O单元220,使得第一I/O单元220在主机设备310与存储卡330间以第一信号传输速度传输第一信号;通过使能第二I/O单元220并禁用第一I/O单元230,使得第二I/O单元220在主机设备310与存储卡330间传输时钟信号及第二信号;控制单元210以第二信号传输速度传输第二信号,并以差分传输形式传输时钟信号。
进一步地,第一I/O单元230包括第一管脚,第二I/O单元220包括时钟管脚,第一管脚通过公共结点与时钟管脚耦合,接口电路320通过公共结点在第一管脚与第一通信电路间传输第一信号,并通过公共结点在时钟管脚与第二通信电路间传输时钟信号。其中,第一信号与所述第二信号包括数据信号,第二模式包括UHS-II模式。在一个实施例中,主机设备310具体可为(且不仅限于)数字摄像机。接口电路320可以设置在主机设备310内,可替换地,在另一个实施例中,接口电路320可以设置在存储卡330内。
本发明所示实施例能够使得主机设备310通过使用不同的传输标准和不同的信号传输速度适应性地传输来自或者发送给存储卡330的信号,还可以使得存储卡330通过使用不同的传输标准和不同的信号传输速度适应性地传输来自或者发送给不同的主机设备310的信号,并且接口电路320通过使用较少的控制信号,采用较为简单的控制,就能实现根据选择的传输模式传输信号的功能。
图4所示为根据本发明一个实施例的为主机设备与存储卡(如SD卡)间提供通信的信号传输方法的流程示意图。图4将结合图2进行描述。图4所涵盖的具体操作步骤仅仅为示例性说明,也就是说,本发明实施例对于其他合理的操作流程或对图4进行改进的操作步骤同样适用。
在步骤402中,主机设备(例如:数字摄像机)检测存储卡的类型,并根据检测结果为存储卡及主机设备间的通信从多个传输模式(例如,第一模式及第二模式)中选择一个传输模式。例如,若检测结果显示存储卡仅支持一个模式,且主机设备支持该模式,则主机设备选择存储卡支持的模式。若检测结果显示存储卡支持多个模式,而主机设备仅支持存储卡所支持的多个模式中的一个模式,则主机设备选择主机设备支持的模式。若存储卡与主机设备均支持多个传输模式,则主机设备选择存储卡与主机设备共同支持的且具有较高信号传输速度的模式。在一个实施例中,第二模式下的信号传输速度高于第一模式下的信号传输速度。多个传输模式下的传输的信号包括但不限于:数据信号、命令信号、时钟信号。
在步骤404中,控制单元接收来自主机设备的选择信号,并根据选择信号控制第一I/O单元或第二I/O单元传输信号。选择信号指示从第一模式和第二模式中选出的模式。例如,若选中传统模式,则控制单元210通过信号L使能第一I/O单元230并通过信号U禁用第二I/O单元220。若选中UHS-II模式,则控制单元210通过信号L禁用第一I/O单元230并通过信号U使能第二I/O单元220。
进一步地,控制单元210根据选择信号控制第一组管脚或第二组管脚传输信号。具体地,第一I/O单元230包括第一组管脚PLD0-PLD3、PCMD及PCLK,第二I/O单元220包括第二组管脚PUD0+、PUD0-、PUD1+、PUD1-、PRCLK+及PRCLK-。
在步骤406中,若选中传统模式,则控制单元210使能第一组管脚并禁用第二组管脚。第一I/O单元230通过第一组管脚传输第一组信号。
在步骤408中,若选中UHS-II模式,则控制单元210禁用第一组管脚,并使能第二组管脚。第二I/O单元220通过第二组管脚传输第二组信号,其中,第二组管脚中的时钟管脚以差分传输的形式传输第二组信号中的时钟信号。例如,第二I/O单元220通过管脚PRCLK+及PRCLK-以差分传输的形式传输时钟信号。在一个实施例中,第一组管脚中的第一管脚(具体可以为管脚PLD0和PLD1)与时钟管脚通过公共结点耦合。例如,管脚PLD0和PLD1分别与管脚PRCLK+和PRCLK-通过第一公共结点N0和第二公共结点N1耦合。
在第一模式下,第一单元通过公共结点在第一管脚与第一通信电路间传输第一组信号中的第一信号,在第二模式下,第二单元通过公共结点在时钟管脚与第二通信电路间传输时钟信号。例如,在传统模式下,第一I/O单元230通过第一公共结点N0在管脚PLD0与第一通信电路间传输第一数据信号,通过第二公共结点N1在管脚PLD1与第一通信电路间传输第二数据信号。在UHS-II模式下,第二I/O单元220通过第一公共结点N0在管脚PRCLK+与第二通信电路间传输第一时钟信号,通过第二公共结点N1在管脚PRCLK-与第二通信电路间传输第二时钟信号。
在一个实施例中,第一组信号包括命令信号。命令信号指示第一组信号中的数据信号的传输方向,如从SD卡传输至主机设备或从主机设备传输至SD卡。在一个实施例中,第一组信号中的时钟信号的频率与第一组信号中的数据信号的频率相等。
在一个实施例中,第二I/O单元220通过管脚PUD1+/-将第二组信号中的数据信号从SD卡传输至主机设备,并通过管脚PUD0+/-将第二组信号中的数据信号从主机设备传输至SD卡。在另一个实施例中,第二I/O单元220通过管脚PUD1+/-将第二组信号中的数据信号从主机设备传输至SD卡,并通过管脚PUD0+/-将第二组信号中的数据信号从SD卡传输至主机设备。在一个实施例中,通过管脚PRCLK+/-传输的时钟信号的频率低于通过管脚PUD0+/-及PUD1+/-传输的数据信号的频率。
此外,本领域技术人员可以理解的是,在该具体实现方式中,上述步骤406和步骤408并没有严格上的时序限制,可替换地,在另一个实施例中,可以先执行步骤408,然后再执行步骤406。
因此,本发明的实施例提供的接口电路、信号传输方法及通信系统,通过使用较少的控制信号,采用较为简单的控制,就能实现根据选择的传输模式传输信号的功能。
上文具体实施方式和附图仅为本发明的常用实施例。显然,在不脱离权利要求书所界定的本发明精神和发明范围的前提下可以有各种增补、修改和替换。本领域技术人员应该理解,本发明在实际应用中可根据具体的环境和工作要求在不背离发明准则的前提下在形式、结构、布局、比例、材料、元素、组件及其它方面有所变化。因此,在此披露的实施例仅用于说明而非限制,本发明的范围由所附权利要求及其合法等同物界定,而不限于此前的描述。

Claims (17)

1.一种接口电路,其特征在于,所述接口电路包括:
第一组管脚;
第二组管脚;及
控制单元,与所述第一组管脚及所述第二组管脚耦合,用于在第一模式下,使能所述第一组管脚,禁用所述第二组管脚,并通过所述第一组管脚在主机设备和存储卡之间传输第一组信号,在第二模式下,使能所述第二组管脚,禁用所述第一组管脚,并通过所述第二组管脚在所述主机设备和所述存储卡之间传输第二组信号;其中,
在所述第二模式下,所述控制单元通过所述第二组管脚中的时钟管脚以差分传输形式传输所述第二组信号中的时钟信号,且所述第二模式下的信号传输速度高于所述第一模式下的信号传输速度。
2.根据权利要求1所述的接口电路,其特征在于,所述第一组管脚中的第一管脚与所述时钟管脚通过公共结点耦合,在所述第一模式下,所述接口电路通过所述公共结点在所述第一管脚与第一通信电路之间传输所述第一组信号中的第一信号,在所述第二模式下,所述接口电路通过所述公共结点在所述时钟管脚与第二通信电路之间传输所述时钟信号。
3.根据权利要求2所述的接口电路,其特征在于,所述第一信号包括数据信号,所述第一组信号包括指示所述第一信号的传输方向的命令信号。
4.根据权利要求1所述的接口电路,其特征在于,所述第二模式包括UHS-II模式。
5.根据权利要求1所述的接口电路,其特征在于,所述接口电路位于所述主机设备内。
6.根据权利要求1所述的接口电路,其特征在于,所述控制单元还用于接收选择信号,所述选择信号指示从所述第一模式和所述第二模式中选出的模式,所述控制单元根据所述选择信号选择性地使能所述第一组管脚或所述第二组管脚。
7.根据权利要求6所述的接口电路,其特征在于,所述选择信号由所述主机设备和所述存储卡共同支持的传输模式决定。
8.一种通信系统,其特征在于,所述通信系统包括:
主机设备;
存储卡;
接口电路,用于提供所述存储卡与所述主机设备间的通信,所述接口电路包括:
第一I/O单元;
第二I/O单元;及
控制单元,用于接收选择信号,并根据所述选择信号调整信号传输速度;其中,通过使能所述第一I/O单元并禁用所述第二I/O单元,使得所述第一I/O单元在所述主机设备与所述存储卡间以第一信号传输速度传输第一信号;通过使能所述第二I/O单元并禁用所述第一I/O单元,使得所述第二I/O单元在所述主机设备与所述存储卡间传输时钟信号及第二信号;所述控制单元以第二信号传输速度传输所述第二信号,并以差分传输形式传输所述时钟信号。
9.根据权利要求8所述的通信系统,其特征在于,所述第一I/O单元包括第一管脚,所述第二I/O单元包括时钟管脚,所述第一管脚通过公共结点与所述时钟管脚耦合,所述接口电路通过所述公共结点在所述第一管脚与第一通信电路之间传输所述第一信号,并通过所述公共结点在所述时钟管脚与第二通信电路之间传输所述时钟信号。
10.根据权利要求8所述的通信系统,其特征在于,所述第一信号与所述第二信号包括数据信号。
11.根据权利要求8所述的通信系统,其特征在于,所述第二模式包括UHS-II模式。
12.根据权利要求8所述的通信系统,其特征在于,所述主机设备包括数字摄像机。
13.根据权利要求8~12中任一一项所述的通信系统,其特征在于,所述接口电路设置在所述主机设备内。
14.一种信号传输方法,其特征在于,所述信号传输方法包括:
若选中第一模式,则使能第一组管脚,并禁用第二组管脚;
在所述主机设备与所述存储卡间通过所述第一组管脚传输第一组信号;
若选中第二模式,则禁用所述第一组管脚,并使能所述第二组管脚;
在所述主机设备与所述存储卡间通过所述第二组管脚传输第二组信号,其中,所述传输所述第二组信号包括:通过所述第二组管脚中的时钟管脚以差分传输形式传输所述第二组信号中的时钟信号,且所述第二模式下的信号传输速度高于所述第一模式下的信号传输速度。
15.根据权利要求14所述的信号传输方法,其特征在于,所述信号传输方法还包括:
接收选择信号,所述选择信号指示从所述第一模式和所述第二模式中选出的模式。
16.根据权利要求14所述的信号传输方法,其特征在于,所述第一组管脚中的第一管脚与所述时钟管脚通过公共结点耦合,其中,传输所述第一组信号包括:在所述第一模式下通过所述公共结点在所述第一管脚与第一通信电路间传输所述第一组信号中的第一信号,及传输所述第二组信号包括在所述第二模式下通过所述公共结点在所述时钟管脚与第二通信电路间传输所述时钟信号。
17.根据权利要求14~16中任一一项所述的信号传输方法,其特征在于,所述第二模式包括UHS-II模式。
CN2012102482974A 2011-07-18 2012-07-18 接口电路、信号传输方法及通信系统 Pending CN103092795A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201161508954P 2011-07-18 2011-07-18
US61/508,954 2011-07-18
US13/481,153 2012-05-25
US13/481,153 US8738827B2 (en) 2011-07-18 2012-05-25 Circuits and methods for providing communication between a memory card and a host device

Publications (1)

Publication Number Publication Date
CN103092795A true CN103092795A (zh) 2013-05-08

Family

ID=47556607

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2012102482974A Pending CN103092795A (zh) 2011-07-18 2012-07-18 接口电路、信号传输方法及通信系统

Country Status (4)

Country Link
US (1) US8738827B2 (zh)
JP (1) JP2013025811A (zh)
CN (1) CN103092795A (zh)
TW (1) TWI453600B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107622024A (zh) * 2016-07-14 2018-01-23 苏州倍昊电子科技有限公司 接口电路、信号传输系统及其参数配置方法
CN108694144A (zh) * 2017-04-07 2018-10-23 苏州倍昊电子科技有限公司 接口电路、信号传输系统及其信号传输方法

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10536526B2 (en) * 2014-06-25 2020-01-14 Honeywell International Inc. Apparatus and method for virtualizing a connection to a node in an industrial control and automation system
US9619156B2 (en) * 2014-07-31 2017-04-11 Samsung Electronics Co., Ltd. Storage device, memory card, and communicating method of storage device
KR102149665B1 (ko) * 2014-07-31 2020-09-01 삼성전자주식회사 스토리지 장치, 메모리 카드, 및 스토리지 장치의 통신 방법
US11650943B2 (en) * 2018-10-16 2023-05-16 Micron Technology, Inc. Flexible bus management
CN115017083A (zh) * 2021-03-05 2022-09-06 苏州倍昊电子科技有限公司 数据传输系统、数据传输装置以及数据传输方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101086723A (zh) * 2006-06-07 2007-12-12 普天信息技术研究院 一种提高存储卡传输速度的方法
CN101178698A (zh) * 2006-11-10 2008-05-14 纬创资通股份有限公司 快速卡及其隔离噪声方法和与非主机装置机能结合的方法
US20080182618A1 (en) * 2007-01-25 2008-07-31 Sony Ericsson Mobile Communications Ab Configurable serial memory interface
CN101272405A (zh) * 2007-03-22 2008-09-24 北京创毅视讯科技有限公司 一种接收设备、mmis接口及数据交互方法
US20090313404A1 (en) * 2008-06-16 2009-12-17 Meng-Nan Tsou Apparatus for accessing conditional access device by utilizing specific communication interface and method thereof
CN101625672A (zh) * 2006-11-10 2010-01-13 纬创资通股份有限公司 结合快速卡与非主机装置的机能的方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5903176A (en) * 1996-09-04 1999-05-11 Litton Systems, Inc. Clock circuit for generating a high resolution output from a low resolution clock
US7224737B2 (en) * 2003-10-10 2007-05-29 Nokia Corporation Method and apparatus employing PAM-5 coding with clock embedded in data stream and having a transition when data bits remain unchanged
TWM250252U (en) * 2003-11-14 2004-11-11 Carry Computer Eng Co Ltd Express card-interfaced adatper for small storage medium
TW201007458A (en) * 2008-08-12 2010-02-16 Fulhua Micro Electronics Corp Data processing system for integrating transmission interfaces and method thereof
TWI405087B (zh) * 2010-01-12 2013-08-11 Imicro Technology Ltd 用於差分資料傳輸之快閃記憶卡

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101086723A (zh) * 2006-06-07 2007-12-12 普天信息技术研究院 一种提高存储卡传输速度的方法
CN101178698A (zh) * 2006-11-10 2008-05-14 纬创资通股份有限公司 快速卡及其隔离噪声方法和与非主机装置机能结合的方法
CN101625672A (zh) * 2006-11-10 2010-01-13 纬创资通股份有限公司 结合快速卡与非主机装置的机能的方法
US20080182618A1 (en) * 2007-01-25 2008-07-31 Sony Ericsson Mobile Communications Ab Configurable serial memory interface
CN101272405A (zh) * 2007-03-22 2008-09-24 北京创毅视讯科技有限公司 一种接收设备、mmis接口及数据交互方法
US20090313404A1 (en) * 2008-06-16 2009-12-17 Meng-Nan Tsou Apparatus for accessing conditional access device by utilizing specific communication interface and method thereof

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107622024A (zh) * 2016-07-14 2018-01-23 苏州倍昊电子科技有限公司 接口电路、信号传输系统及其参数配置方法
CN107622024B (zh) * 2016-07-14 2021-11-30 苏州倍昊电子科技有限公司 接口电路、信号传输系统及其参数配置方法
CN108694144A (zh) * 2017-04-07 2018-10-23 苏州倍昊电子科技有限公司 接口电路、信号传输系统及其信号传输方法
CN108694144B (zh) * 2017-04-07 2021-08-03 苏州倍昊电子科技有限公司 接口电路、信号传输系统及其信号传输方法

Also Published As

Publication number Publication date
TW201305826A (zh) 2013-02-01
JP2013025811A (ja) 2013-02-04
TWI453600B (zh) 2014-09-21
US8738827B2 (en) 2014-05-27
US20130024585A1 (en) 2013-01-24

Similar Documents

Publication Publication Date Title
CN103092795A (zh) 接口电路、信号传输方法及通信系统
US8433840B2 (en) Storage card having selectable contact elements and method of its operation
US8245942B2 (en) Dual mode smart card and smart card controller
KR101688349B1 (ko) 저 스윙 전압 모드 구동기
CN108235129A (zh) 一种电视机usb-c接口连接外部设备的控制方法及电视机
US8686754B2 (en) Configurable lane architecture in source synchronous systems
EP2587385A1 (en) Usb key device and method for realizing intelligent card communication using usb interface
CN102665302B (zh) 一种无线通信系统
CN101167038A (zh) 卡型电子装置以及主机装置
CN104239829A (zh) 近场通信装置及方法
CN104090857A (zh) 一种扩展智能终端外部接口的系统及方法
WO2017166672A1 (zh) 异步收发传输器和通用串行总线接口复用电路及电路板
CN110554990A (zh) 兼容pcie与sata线路的主板电路
CN106788565A (zh) 通信终端与通信终端信号传输防干扰方法
CN105993008A (zh) 高频装置及该高频装置的控制方法
JP5536023B2 (ja) バスシステムおよび情報処理機器
CN103631749B (zh) 扩充模块
CN203086471U (zh) 一种网络nfc设备
CN104111904A (zh) 通信装置与设置数据传输的方法
CN107622024B (zh) 接口电路、信号传输系统及其参数配置方法
CN217216609U (zh) 一种网口切换装置
CN112612732B (zh) 一种电路装置及电子设备
CN203163862U (zh) 一种电子称重系统
KR102117479B1 (ko) 인터페이스 변환 장치
US10085204B2 (en) Data transmission system and communication method

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20130508