CN102931101A - 芯片封装方法 - Google Patents

芯片封装方法 Download PDF

Info

Publication number
CN102931101A
CN102931101A CN2012104445306A CN201210444530A CN102931101A CN 102931101 A CN102931101 A CN 102931101A CN 2012104445306 A CN2012104445306 A CN 2012104445306A CN 201210444530 A CN201210444530 A CN 201210444530A CN 102931101 A CN102931101 A CN 102931101A
Authority
CN
China
Prior art keywords
ball
metal
under
electrode
metal electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2012104445306A
Other languages
English (en)
Other versions
CN102931101B (zh
Inventor
林仲珉
沈海军
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tongfu Microelectronics Co Ltd
Original Assignee
Nantong Fujitsu Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nantong Fujitsu Microelectronics Co Ltd filed Critical Nantong Fujitsu Microelectronics Co Ltd
Priority to CN201210444530.6A priority Critical patent/CN102931101B/zh
Publication of CN102931101A publication Critical patent/CN102931101A/zh
Priority to US14/441,477 priority patent/US9293432B2/en
Priority to PCT/CN2013/086211 priority patent/WO2014071814A1/zh
Application granted granted Critical
Publication of CN102931101B publication Critical patent/CN102931101B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/113Manufacturing methods by local deposition of the material of the bump connector
    • H01L2224/1133Manufacturing methods by local deposition of the material of the bump connector in solid form
    • H01L2224/1134Stud bumping, i.e. using a wire-bonding apparatus
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13075Plural core members
    • H01L2224/1308Plural core members being stacked
    • H01L2224/13082Two-layer arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/1354Coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/1354Coating
    • H01L2224/13575Plural coating layers
    • H01L2224/1358Plural coating layers being stacked
    • H01L2224/13582Two-layer coating

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

一种芯片封装方法,包括:提供半导体衬底,所述半导体衬底上具有金属焊盘和绝缘层,所述绝缘层具有暴露所述金属焊盘的开口;在所述金属焊盘上形成球下金属电极;在所述球下金属电极表面形成焊球,所述焊球具有第一围裙结构,所述第一围裙结构覆盖所述球下金属电极底部周围的金属焊盘。本发明的芯片封装方法增大了焊球和金属焊盘之间的附着力,提升了芯片封装的可靠性。

Description

芯片封装方法
技术领域
本发明涉及半导体技术领域,尤其涉及一种芯片封装方法。
背景技术
传统技术上,IC芯片与外部电路的连接是通过金属引线键合(WireBonding)的方式实现。随着IC芯片特征尺寸的缩小和集成电路规模的扩大,引线键合技术不再适用。晶圆级芯片尺寸封装(Wafer Level Chip ScalePackaging,WLCSP)技术是对整片晶圆进行封装测试后再切割得到单个成品芯片的技术,封装后的芯片尺寸与裸片完全一致。晶圆级芯片尺寸封装技术彻底颠覆了传统封装如陶瓷无引线芯片载具(Ceramic Leadless Chip Carrier)、有机无引线芯片载具(Organic Leadless Chip Carrier)的模式,顺应了市场对微电子产品日益轻、小、短、薄化和低价化要求。经晶圆级芯片尺寸封装技术封装后的芯片尺寸达到了高度微型化,芯片成本随着芯片尺寸的减小和晶圆尺寸的增大而显著降低。晶圆级芯片尺寸封装技术是可以将IC设计、晶圆制造、封装测试、整合为一体的技术,是当前封装领域的热点和未来发展的趋势。
现有技术公开了一种晶圆级芯片尺寸封装技术,请参考图1,图1为现有技术晶圆级芯片尺寸封装结构的剖面示意图,包括:半导体衬底101;位于所述半导体衬底101内部的金属焊盘103;位于所述半导体衬底101表面的绝缘层102,所述绝缘层102具有暴露出所述金属焊盘103的开口;位于所述开口内且覆盖部分所述金属焊盘103的球下金属电极104;位于所述球下金属电极104上的焊球105,所述焊球105覆盖球下金属电极104的上表面。
现有技术中,焊球105位于球下金属电极104之上,焊球105与球下金属电极104的上表面接触,接触面积小,焊球105与球下金属电极104之间的附着力差。另外,球下金属电极104的材料通常为铜,焊球105的材料通常为锡,在铜电极表面形成锡球时,锡原子会扩散进入铜电极中去,而铜原子也同时会扩散进入锡球中,形成介面合金共化物(IMC:Intermetallic Compound)和空洞,介面合金共化物具有脆性,将会影响焊点的机械强度和寿命。
现有技术的芯片封装方法可靠性差。
其他有关芯片的分装方法还可以参考公开号为CN101211791的中国发明专利申请,其公开了一种晶圆级芯片封装制程与芯片封装结构。
发明内容
本发明解决的问题是现有技术焊球和球下金属电极之间接触面积小,附着力差。
为解决上述问题,本发明提供了一种芯片封装方法,包括:提供半导体衬底,所述半导体衬底上具有金属焊盘和绝缘层,所述绝缘层具有暴露所述金属焊盘的开口;在所述金属焊盘上形成球下金属电极;在所述球下金属电极表面形成焊球,所述焊球具有第一围裙结构,所述第一围裙结构覆盖所述球下金属电极底部周围的金属焊盘。
可选的,所述金属焊盘的材料为金、铜、铝或者银。
可选的,所述金属焊盘为再分布式焊盘。
可选的,所述球下金属电极的材料为金、铜、银中的一种,或者所述球下金属电极的材料为含金、铜、或银的合金。
可选的,所述球下金属电极具有电极体部和电极尾部,所述电极体部位于所述球下金属电极底部且与所述金属焊盘相接,所述电极尾部位于所述球下金属电极顶部。
可选的,形成所述球下金属电极的方法为引线键合,包括:金属引线与金属焊盘键合形成电极体部;金属引线起弧到待形成电极尾部高度;线夹切断金属引线,形成球下金属电极。
可选的,所述电极尾部高度为所述电极体部高度的0.005~1.5倍。
可选的,所述球下金属电极表面形成有覆盖层,所述覆盖层具有第二围裙结构,所述第二围裙结构覆盖所述球下金属电极底部周围的金属焊盘。
可选的,所述覆盖层为防扩散层和浸润层的堆叠结构,所述防扩散层位于所述球下金属电极表面,所述浸润层位于所述防扩散层表面。
可选的,所述防扩散层具有第三围裙结构,所述防扩散层的形成方法为化学镀。
可选的,所述防扩散层的材料为镍。
可选的,所述防扩散层的厚度为0.05μm至5μm。
可选的,所述浸润层具有第四围裙结构,所述浸润层的形成方法为化学镀。
可选的,所述浸润层的材料为锡、金、银中的一种,或者所述浸润层的材料为含锡、金、或银的合金。
可选的,所述浸润层的厚度为0.05μm至10μm。
可选的,其特征在于,所述焊球通过印刷工艺形成。
可选的,其特征在于,所述焊球的材料为锡或者锡合金。
与现有技术相比,本发明具有以下优点:
在所述球下金属电极表面形成焊球,所述焊球具有第一围裙结构,所述第一围裙结构覆盖所述球下金属电极底部周围的金属焊盘。所述第一围裙结构增大了焊球和金属焊盘的接触面积,增强了焊球和金属焊盘的附着力,使得焊球在受外力作用时更不容易从金属焊盘表面脱落。
进一步的,所述球下金属电极具有电极体部和电极尾部,所述电极体部位于所述球下金属电极底部且与所述金属焊盘相接,所述电极尾部位于所述球下金属电极顶部。在后续形成焊球后,所述电极尾部嵌入焊球内,增大了球下金属电极与焊球的接触面积,因此球下金属电极与焊球的附着力增强,uy使得焊球在受外力作用时,更不容易从球下金属电极表面脱落。另外,形成所述球下金属电极的方法为引线键合,包括:金属引线与金属焊盘键合形成电极体部;金属引线起弧到待形成电极尾部高度;线夹切断金属引线,形成球下金属电极。采用引线键合方法形成球下金属电极的方法与现有技术相比,工艺简单,制造成本低。
进一步的,在所述球下金属电极表面形成覆盖层,所述覆盖层为防扩散层和浸润层的堆叠结构,所述防扩散层位于所述球下金属电极表面,所述浸润层位于所述防扩散层表面。现有技术中,焊球直接位于球下金属电极之上,球下金属电极与焊球之间通过原子的扩散会形成介面合金共化物和空洞,介面合金共化物具有脆性,将会影响焊点的机械强度和寿命。在本发明中,在球下金属电极表面先形成防扩散层,所述防扩散层的材料为镍,与球下金属电极相比防扩散层与焊球形成介面合金共化物要慢很多,可以作为球下金属电极和焊球之间的阻隔层,防止形成介面合金共化物和空洞。而由于防扩散层容易氧化,进一步的在防扩散层表面形成浸润层防止防扩散层的氧化,另外,浸润层与后续形成的焊球的材料浸润,附着力更好。所述浸润层的材料为锡、金、银中的一种,或者所述浸润层的材料为含锡、金、或银的合金。与现有技术相比,在球下金属电极表面形成覆盖层改善了介面合金共化物问题,提升了芯片封装的可靠性。所述覆盖层具有第二围裙结构,所述第二围裙结构被所述第一围裙结构覆盖,所述覆盖层的第二围裙结构增大了覆盖层和金属焊盘的接触面积,增强了焊球、覆盖层、球下金属电极和金属焊盘的附着力。
附图说明
图1是现有技术芯片封装结构的剖面结构示意图;
图2是本发明第一实施例提供的芯片封装方法的流程图;
图3至图5是本发明第一实施例的芯片封装过程的剖面结构示意图;
图6至图8是本发明第二实施例的芯片封装过程的剖面结构示意图;
图9是本发明第三实施例提供的芯片封装方法流程图;
图10至图14是本发明第三实施例的芯片封装过程的剖面结构示意图;
图15至图19是本发明第四实施例的芯片封装过程的剖面结构示意图。
具体实施方式
由背景技术可知,请继续参考图1,现有技术中,焊球105位于球下金属电极104之上,焊球105与球下金属电极104的上表面接触,接触面积小,焊球105与球下金属电极104之间的附着力差。另外,球下金属电极104的材料通常为铜,焊球105的材料通常为锡,在铜电极表面形成锡球时,锡原子会扩散进入铜球下金属电极中去,而铜原子也同时会扩散进入锡球中,形成介面合金共化物(IMC:Intermetallic Compound)和空洞,介面合金共化物具有脆性,将会影响焊点的机械强度和寿命。
本发明的发明人经过创造性劳动,提出一种新的芯片封装方法,包括:提供半导体衬底,所述半导体衬底上具有金属焊盘和绝缘层,所述绝缘层具有暴露所述金属焊盘的开口;在所述金属焊盘上形成球下金属电极,所述球下金属电极的下表面积小于金属焊盘面积;在所述球下金属电极表面形成焊球,所述焊球具有第一围裙结构,所述第一围裙结构覆盖所述球下金属电极底部周围的金属焊盘。
下面结合说明书附图描述本发明提供的四个具体实施例,上述的目的和本发明的优点将更加清楚。需要说明的是,提供这些附图的目的是有助于理解本发明的实施例,而不应解释为对本发明的不当的限制。为了更清楚起见,图中所示尺寸并未按比例绘制,可能会做放大、缩小或其他改变。下面的描述中阐述了很多具体细节以便充分理解本发明。但是本发明能够以很多不同于在此描述的其他方式来实施,本领域技术人员可以在不违背本发明内涵的情况下做类似推广,因此本发明不受下面公开的具体实施例的限制。
第一实施例
请参考图2,图2为本发明第一实施例的流程图,包括:
步骤S101,提供半导体衬底,所述半导体衬底上具有金属焊盘和绝缘层,所述绝缘层具有暴露所述金属焊盘的开口;
步骤S102,所述金属焊盘上形成球下金属电极;
步骤S103,在所述球下金属电极表面形成焊球,所述焊球具有第一围裙结构,所述第一围裙结构覆盖所述球下金属电极底部周围的金属焊盘。
首先,请参考图3,提供半导体衬底201,所述半导体衬底201上具有金属焊盘203和绝缘层202,所述绝缘层202具有暴露所述金属焊盘203的开口。
所述半导体衬底201可以为单晶硅、SOI(绝缘体上硅)、SiGe或III-V族化合物晶圆,所述半导体衬底201包括位于其内部和表面的一层或若干层介质层,所述半导体衬底201还可以包括制作于其上的半导体器件、金属互连以及其他半导体结构。所述绝缘层202包括钝化层和聚合物层(未示出),所述钝化层用于保护金属焊盘203、电学隔离和形成暴露所述金属焊盘203的开口,所述钝化层的材料可以为氧化硅、氮化硅或者低K材料;所述聚合物层位于所述钝化层上,所述聚合物层具有暴露所述金属焊盘203的开口,所述聚合物的材料可以为聚酰亚胺(Polyimide)、环氧树脂(Epoxy)或苯并环丁烯树脂(Benzocyclobutene)。所述金属焊盘203为所述半导体衬底201的顶层互连金属电极,所述金属焊盘203的材料可以为金,铜、铝或者银。
在一具体实施例中,所述半导体衬底201为单晶硅,所述半导体衬底201还包括了制作于其上的半导体器件、金属互联以及其他半导体结构。所述绝缘层202包括材料为氧化硅的钝化层和材料为聚酰亚胺的聚合物层,所述绝缘层202具有暴露金属焊盘203的开口,所述金属焊盘203为所述半导体衬底201的顶层互联金属电极,所述金属焊盘203的材料为铜。
接着,请参考图4,在所述金属焊盘203上形成球下金属电极204,所述球下金属电极204用于连接金属焊盘203和后续形成的焊球。所述球下金属电极204的材料为金、铜、银中的一种,或者所述球下金属电极204的材料为含金、铜、或银的合金。
在一实施例中,形成所述球下金属电极204的工艺具体为:在所述半导体衬底201表面形成光刻胶层,所述光刻胶层具有暴露部分所述金属焊盘203的开口,使用电镀、物理气相沉积或者蒸发气相沉积的工艺向所述开口填充金属材料,去除光刻胶层,所述金属材料形成球下金属电极204。
在另一实施例中,形成所述球下金属电极204的工艺为引线键合,具体步骤为:金属引线通过键合头到达金属焊盘203顶部,利用氢氧焰或者电气放电系统产生电火花以熔化金属引线,在表面张力的作用下,熔融金属凝固形成球形(球直径一般是金属引线直径的1.5倍至4倍),降下键合头,在适当的压力,温度,动能和时间内将金属球压在金属焊盘203上,在此过程中,通过键合头向金属球施加压力,同时促进引线金属和金属焊盘203发生塑性形变和原子之间相互扩散,形成球下金属电极204,利用键合线夹切断金属引线。
接着,请参考图5,在所述球下金属电极204表面形成焊球207,所述焊球207具有第一围裙结构207a,所述第一围裙结构207a覆盖所述球下金属电极204底部周围的金属焊盘203。所述第一围裙结构207a增大了焊球207和金属焊盘203的接触面积,增强了焊球207和金属焊盘203的附着力,使得焊球207在受外力作用时更不容易从金属焊盘表面脱落。
所述焊球207通过印刷工艺形成,所述焊球207的材料为锡或者锡合金。形成焊球207的具体工艺为:将焊料通过网板印刷于球下金属电极204上,然后进行高温回流,在表面张力作用下,使得所述焊料转变为焊球207。由于焊料材料浸润球下金属电极材料和金属焊盘材料,形成的焊球207覆盖球下金属电极204和金属焊盘203,即焊球207具有第一围裙结构207a,所述第一围裙结构207a覆盖所述球下金属电极204底部周围的金属焊盘203。
第二实施例
首先,请参考图6,提供半导体衬底301,所述半导体衬底301上具有金属焊盘303和绝缘层302,所述绝缘层302具有暴露所述金属焊盘303的开口。上述具体的形成过程和相关描述请参考第一实施例的相应部分,在此不再赘述。
接着,请参考图7,在所述金属焊盘303上形成球下金属电极304,所述球下金属电极304用于连接金属焊盘303和后续形成的焊球。所述球下金属电极304的材料为金、铜、银中的一种,或者所述球下金属电极304的材料为含金、铜、或银的合金。
在本实施例中,所述球下金属电极304具有电极体部304a和电极尾部304b,所述电极体部304a位于所述球下金属电极304底部且与所述金属焊盘303相接,所述电极尾部304b位于所述球下金属电极304顶部。其中,所述电极体部304a连接金属焊盘303和后续形成的焊球并支撑所述电极尾部304b,所述电极尾部304b嵌入后续形成的焊球内,增大了球下金属电极304与焊球的接触面积,因此球下金属电极304与焊球的附着力增强,使得焊球在受外力作用时,更不容易从球下金属电极304表面脱落。
形成所述球下金属电极304的方法为引线键合(Wire Bonding),包括:金属引线与金属焊盘键合形成电极体部304a;金属引线起弧到待形成电极尾部304b高度;线夹切断金属引线,形成球下金属电极304。
在一实施例,形成所述球下金属电极304的工艺具体为:金属引线通过键合头到达金属焊盘303顶部,利用氢氧焰或者电气放电系统产生电火花以熔化金属引线,在表面张力的作用下,熔融金属凝固形成球形(球直径一般是金属引线直径的1.5倍至4倍),降下键合头,在适当的压力,温度,动能和时间内将金属球压在金属焊盘303上,在此过程中,通过键合头向金属球施加压力,同时促进引线金属和金属焊盘303发生塑性形变和原子之间相互扩散,形成电极体部304a,然后,键合头抬起,金属引线起弧到特定高度(待形成电极尾部304b高度),利用键合线夹切断金属引线,电极体部304a上金属引线即电极尾部304b,形成球下金属电极304。需要说明的是,引线键合常用于半导体封装内部芯片和外部管脚以及芯片之间连接的工艺,而本发明的发明人通过改进引线键合工艺,将其应用于球下金属电极304的形成工艺中,能够在形成电极体部304a的同时采用键合头抬起后金属引线起弧形成电极尾部304b,工艺简单,形成效率高。
所述球下金属电极304的材料为金、铜、银中的一种,或者所述球下金属电极304的材料为含金、铜、或银的合金。所述电极尾部304b的高度为所述电极体部304a高度的0.005~1.5倍,当电极尾部304b的高度低于电极体部304a高度的0.005倍时,电极尾部304b嵌入后续形成的焊球的长度有限,对球下金属电极304和焊球的附着力增强有限;而当电极尾部304b的高度高于电极体部304a的高度的1.5倍时,由于电极尾部304b通过引线键合后起弧形成,电极尾部304b与电极体部304a相比直径较细,且金属质地较软,制造过程中容易变形弯曲并影响后续形成的焊球的形状,成品率降低,且不利于倒芯片封装。
在一具体实施例中,所述球下金属电极304的材料为铜,所述电极尾部304b的高度与所述电极体部304a的高度相同。
接着,请参考图8,在所述球下金属电极304表面形成焊球307,所述焊球307具有第一围裙结构307a,所述第一围裙结构307a覆盖所述球下金属电极304底部周围的金属焊盘303。上述具体的形成过程和相关描述请参考第一实施例的相应部分,在此不再赘述。
第三实施例
请参考图9,图9为本发明第三实施例的流程图,包括:
步骤S201,提供半导体衬底,所述半导体衬底上具有金属焊盘和绝缘层,所述绝缘层具有暴露所述金属焊盘的开口;
步骤S202,所述金属焊盘上形成球下金属电极;
步骤S203,在所述球下金属电极表面形成覆盖层,所述覆盖层具有第二围裙结构,所述第二围裙结构覆盖所述球下金属电极底部周围的金属焊盘;
步骤S204,在形成有覆盖层的球下金属电极表面形成焊球,所述焊球具有第一围裙结构,所述第一围裙结构覆盖所述第二围裙结构。
首先,请参考图10,提供半导体衬底401,所述半导体衬底401上具有金属焊盘403和绝缘层402,所述绝缘层402具有暴露所述金属焊盘403的开口。上述具体的形成过程和相关描述请参考第一实施例的相应部分,在此不再赘述。
接着,请参考图11,在所述金属焊盘403上形成球下金属电极404,所述球下金属电极404具有电极体部404a和电极尾部404b,所述电极体部404a位于所述球下金属电极404底部且与所述金属焊盘403相接,所述电极尾部404b位于所述球下金属电极404顶部。上述具体的形成过程和相关描述请参考第二实施例的相应部分,在此也不再赘述。
接着,请参考图12和图13,在所述球下金属电极404表面形成覆盖层,所述覆盖层具有第二围裙结构,所述第二围裙结构覆盖所述球下金属电极404底部周围的金属焊盘403。所述覆盖层为防扩散层405和浸润层406的堆叠结构,所述防扩散层405位于所述球下金属电极404表面,所述浸润层406位于所述防扩散层405表面。
所述防扩散层405具有第三围裙结构405a,所述浸润层406具有第四围裙结构406a。所述第二围裙结构为第三围裙结构405a和第四围裙结构406a的堆叠结构。
图12为在所述球下金属电极404表面形成防扩散层405的剖面结构示意图。所述防扩散层405具有第三围裙结构405a,所述防扩散层405的形成方法为化学镀。化学镀,也叫做无电解镀,它是在不通电的情况下,利用氧化还原反应在镀件表面获得金属镀层的方法,所形成镀层均匀,且化学镀设备简单,不需要电源及阳极。利用化学镀的方法在球下金属电极404表面形成防扩散层405,所述防扩散层405具有第三围裙结构405a,所述第三围裙结构405a覆盖金属焊盘403表面,增加了防扩散层405和金属焊盘403的接触面积,增强了防扩散层405和金属焊盘403的附着力,另外,由于防扩散层405对球下金属电极404的包覆作用,球下金属电极404和金属焊盘403的附着力也得到了增强,使得球下金属电极404在受外力作用时,更不容易从金属焊盘403表面脱落。
所述防扩散层的材料为镍,与球下金属电极404相比防扩散层405与焊球形成介面合金共化物要慢很多,可以作为球下金属电极404和焊球之间的阻隔层,防止形成介面合金共化物和空洞。介面合金共化物和空洞会影响焊点的机械强度和寿命,所以形成防扩散层405可以有效改善介面合金共化物问题,提升了芯片封装的可靠性。所述防扩散层405的厚度为0.05μm至3μm,所述防扩散层405的厚度跟芯片封装过程的工艺有关,当芯片封装过程的工艺温度越低时,所述防扩散层405的厚度可以减小。在一实施例中,所述防扩散层405为镍层,所述镍层的厚度为0.5μm至5μm。
在一实施例中,化学镀之前先对球下金属电极404进行处理,去除其表面的氧化膜,以降低接触电阻;然后在球下金属电极404表面化学镀形成镍层,所述镍层的厚度为0.5μm至3μm。
图13为在所述防扩散层405表面形成浸润层406的剖面结构示意图。所述防扩散层405为镍层,镍层容易氧化,造成界面电阻率增大,所以进一步的在镍层表面形成浸润层406以防止镍层的氧化,另外,浸润层406与后续形成的焊球的材料浸润,附着力更好。所述浸润层406的材料为锡、金、银中的一种,或者所述浸润层406的材料为含锡、金、或银的合金。所述浸润层406的形成方法为化学镀,所述浸润层406具有第四围裙结构406a,所述第四围裙结构406a起到增加浸润层406和防扩散层405接触面积的作用,并同第三围裙结构405a共同起到增强与金属焊盘403附着力的作用。所述第四围裙结构406a和第三围裙结构405a共同构成第二围裙结构。所述浸润层406的厚度为0.05μm至10μm,所述浸润层406的厚度也与芯片封装的工艺有关。
在一实施例中,所述浸润层406为锡层,锡层在空气中不容易被氧化,且与后续形成的焊球材料浸润,附着力更好,所述锡层的形成方法为化学镀,所述锡层具有围裙结构,所述锡层的厚度为0.1μm至5μm。
接着,请参考图14,在形成有覆盖层的球下金属电极404表面形成焊球407,所述焊球407具有第一围裙结构407a,所述第一围裙结构407a覆盖所述第二围裙结构。上述具体的形成过程和相关描述请参考第一实施例的相应部分,在此不再赘述。
第四实施例
首先,请参考图15,提供半导体衬底501,所述半导体衬底501包括:位于所述半导体衬底501内的金属电极508;位于所述半导体衬底501内且覆盖部分所述金属电极508的第一绝缘层509,所述第一绝缘层509具有暴露所述金属电极508的第一开口;覆盖所述第一开口的侧壁和底表面的过渡金属层510,所述过渡金属层510沿所述第一开口表面形成第二开口;位于过渡金属层510上,且填充所述第二开口的金属焊盘503;位于所述金属焊盘503上的第二绝缘层502,所述第二绝缘层502具有暴露所述金属焊盘503的第三开口。
本实施例与第三实施例相比,区别在于:本实施例所述金属焊盘503为再分布式焊盘(RDL)。所述再分布式焊盘通过在芯片表面增加第一绝缘层509、过渡金属层510和第二绝缘层502形成,它可以根据封装工艺的设计规则将半导体衬底501内的金属电极508的位置重新排布为再分布式焊盘的位置。再分布式焊盘可以大大缩小芯片封装尺寸,达到高密度封装的需求,且提升了数据传输的速度和稳定性。所述再分布式焊盘的形成方法为本领域技术人员所熟知,在此不再赘述。
接着,请参考图16,在所述金属焊盘503上形成球下金属电极504,所述球下金属电极504具有电极体部504a和电极尾部504b,所述电极体部504a位于所述球下金属电极504底部且与所述金属焊盘503相接,所述电极尾部504b位于所述球下金属电极504顶部。
接着,请参考图17和图18,在所述球下金属电极504表面形成覆盖层,所述覆盖层具有第二围裙结构,所述第二围裙结构覆盖所述球下金属电极504底部周围的金属焊盘503。所述覆盖层为防扩散层505和浸润层506的堆叠结构,所述防扩散层505位于所述球下金属电极504表面,所述浸润层506位于所述防扩散层505表面。所述防扩散层505具有第三围裙结构505a,所述浸润层506具有第四围裙结构506a。所述第二围裙结构为第三围裙结构505a和第四围裙结构506a的堆叠结构。
接着,请参考图19,在形成有覆盖层的球下金属电极504表面形成焊球507,所述焊球507具有第一围裙结构507a,所述第一围裙结构507a覆盖所述第二围裙结构。
上述具体的形成过程和相关描述请参考第一实施例的相应部分,在此不再赘述。
综上所述,与现有技术相比,本发明具有以下优点:在所述球下金属电极表面形成焊球,所述焊球具有第一围裙结构,所述第一围裙结构覆盖所述球下金属电极底部周围的金属焊盘。所述第一围裙结构增大了焊球和金属焊盘的接触面积,增强了焊球和金属焊盘的附着力,使得焊球在受外力作用时更不容易从金属焊盘表面脱落。
在第二、第三和第四实施例中所述球下金属电极具有电极体部和电极尾部,所述电极体部位于所述球下金属电极底部且与所述金属焊盘相接,所述电极尾部位于所述球下金属电极顶部。在后续形成焊球后,所述电极尾部嵌入焊球内,增大了球下金属电极与焊球的接触面积,因此球下金属电极与焊球的附着力增强,使得焊球在受外力作用时,更不容易从球下金属电极表面脱落。另外,形成所述球下金属电极的方法为引线键合,包括:金属引线与金属焊盘键合形成电极体部;金属引线起弧到待形成电极尾部高度;线夹切断金属引线,形成球下金属电极。采用引线键合方法形成球下金属电极的方法与现有技术相比,工艺简单,制造成本低。
在第三和第四实施例中,在所述球下金属电极表面形成覆盖层,所述覆盖层为防扩散层和浸润层的堆叠结构,所述防扩散层位于所述球下金属电极表面,所述浸润层位于所述防扩散层表面。现有技术中,焊球直接位于球下金属电极之上,球下金属电极与焊球之间通过原子的扩散会形成介面合金共化物和空洞,介面合金共化物具有脆性,将会影响焊点的机械强度和寿命。在本发明中,在球下金属电极表面先形成防扩散层,所述防扩散层的材料为镍,与球下金属电极相比防扩散层与焊球形成介面合金共化物要慢很多,可以作为球下金属电极和焊球之间的阻隔层,防止形成介面合金共化物和空洞。而由于防扩散层容易氧化,进一步的在防扩散层表面形成浸润层防止防扩散层的氧化,另外,浸润层与后续形成的焊球的材料浸润,附着力更好。所述浸润层的材料为锡、金、银中的一种,或者所述浸润层的材料为含锡、金、或银的合金。与现有技术相比,在球下金属电极表面形成覆盖层改善了介面合金共化物问题,提升了芯片封装的可靠性。
本发明虽然已以较佳实施例公开如上,但其并不是用来限定本发明,任何本领域技术人员在不脱离本发明的精神和范围内,都可以利用上述揭示的方法和技术对本发明技术方案做出可能的变动和修改,因此,凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化及修饰,均属于本发明技术方案的保护范围。

Claims (17)

1.一种芯片封装方法,其特征在于,包括:
提供半导体衬底,所述半导体衬底上具有金属焊盘和绝缘层,所述绝缘层具有暴露所述金属焊盘的开口;
在所述金属焊盘上形成球下金属电极;
在所述球下金属电极表面形成焊球,所述焊球具有第一围裙结构,所述第一围裙结构覆盖所述球下金属电极底部周围的金属焊盘。
2.如权利要求1所述的芯片封装方法,其特征在于,所述金属焊盘的材料为金、铜、铝或者银。
3.如权利要求1所述的芯片封装方法,其特征在于,所述金属焊盘为再分布式焊盘。
4.如权利要求1所述的芯片封装方法,其特征在于,所述球下金属电极的材料为金、铜、银中的一种,或者所述球下金属电极的材料为含金、铜、或银的合金。
5.如权利要求1所述的芯片封装方法,其特征在于,所述球下金属电极具有电极体部和电极尾部,所述电极体部位于所述球下金属电极底部且与所述金属焊盘相接,所述电极尾部位于所述球下金属电极顶部。
6.如权利要求5所述的芯片封装方法,其特征在于,形成所述球下金属电极的方法为引线键合,包括:
金属引线与金属焊盘键合形成电极体部;
金属引线起弧到待形成电极尾部高度;
线夹切断金属引线,形成球下金属电极。
7.如权利要求5所述的芯片封装方法,其特征在于,所述电极尾部高度为所述电极体部高度的0.005~1.5倍。
8.如权利要求1所述的芯片封装方法,其特征在于,所述球下金属电极表面形成有覆盖层,所述覆盖层具有第二围裙结构,所述第二围裙结构覆盖所述球下金属电极底部周围的金属焊盘。
9.如权利要求8所述的芯片封装方法,其特征在于,所述覆盖层为防扩散层和浸润层的堆叠结构,所述防扩散层位于所述球下金属电极表面,所述浸润层位于所述防扩散层表面。
10.如权利要求9所述的芯片封装方法,其特征在于,所述防扩散层具有第三围裙结构,所述防扩散层的形成方法为化学镀。
11.如权利要求9所述的芯片封装方法,其特征在于,所述防扩散层的材料为镍。
12.如权利要求9所述的芯片封装方法,其特征在于,所述防扩散层的厚度为0.05μm至5μm。
13.如权利要求9所述的芯片封装方法,其特征在于,所述浸润层具有第四围裙结构,所述浸润层的形成方法为化学镀。
14.如权利要求9所述的芯片封装方法,其特征在于,所述浸润层的材料为锡、金、银中的一种,或者所述浸润层的材料为含锡、金、或银的合金。
15.如权利要求9所述的芯片封装方法,其特征在于,所述浸润层的厚度为0.05μm至10μm。
16.如权利要求1所述的芯片封装方法,其特征在于,所述焊球通过印刷工艺形成。
17.如权利要求1所述的芯片封装方法,其特征在于,所述焊球的材料为锡或者锡合金。
CN201210444530.6A 2012-11-08 2012-11-08 芯片封装方法 Active CN102931101B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201210444530.6A CN102931101B (zh) 2012-11-08 2012-11-08 芯片封装方法
US14/441,477 US9293432B2 (en) 2012-11-08 2013-10-30 Metal contact for chip packaging structure
PCT/CN2013/086211 WO2014071814A1 (zh) 2012-11-08 2013-10-30 芯片封装结构和封装方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210444530.6A CN102931101B (zh) 2012-11-08 2012-11-08 芯片封装方法

Publications (2)

Publication Number Publication Date
CN102931101A true CN102931101A (zh) 2013-02-13
CN102931101B CN102931101B (zh) 2016-03-30

Family

ID=47645875

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210444530.6A Active CN102931101B (zh) 2012-11-08 2012-11-08 芯片封装方法

Country Status (1)

Country Link
CN (1) CN102931101B (zh)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140124927A1 (en) * 2012-11-08 2014-05-08 Nantong Fujitsu Microelectronics Co., Ltd. Semiconductor ic packaging methods and structures
WO2014071814A1 (zh) * 2012-11-08 2014-05-15 南通富士通微电子股份有限公司 芯片封装结构和封装方法
US9293432B2 (en) 2012-11-08 2016-03-22 Nantong Fujitsu Microelectronics Co., Ltd. Metal contact for chip packaging structure
US9379077B2 (en) 2012-11-08 2016-06-28 Nantong Fujitsu Microelectronics Co., Ltd. Metal contact for semiconductor device
US9548282B2 (en) 2012-11-08 2017-01-17 Nantong Fujitsu Microelectronics Co., Ltd. Metal contact for semiconductor device
CN110278038A (zh) * 2018-03-15 2019-09-24 住友大阪水泥股份有限公司 光调制器及光传输装置
CN111403353A (zh) * 2020-02-25 2020-07-10 华为技术有限公司 封装结构、封装方法及电子设备
CN113113374A (zh) * 2021-04-08 2021-07-13 重庆群崴电子材料有限公司 一种封装用圆球及其封装结构

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020056741A1 (en) * 2000-11-16 2002-05-16 Shieh Wen Lo Application of wire bonding technology on wafer bump, wafer level chip scale package structure and the method of manufacturing the same
JP2005286087A (ja) * 2004-03-30 2005-10-13 Nec Infrontia Corp 半導体装置
CN101315915A (zh) * 2007-05-29 2008-12-03 台湾积体电路制造股份有限公司 半导体装置
JP2012054297A (ja) * 2010-08-31 2012-03-15 Kyocer Slc Technologies Corp 配線基板およびその製造方法
CN102437065A (zh) * 2011-12-19 2012-05-02 南通富士通微电子股份有限公司 高可靠芯片级封装方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020056741A1 (en) * 2000-11-16 2002-05-16 Shieh Wen Lo Application of wire bonding technology on wafer bump, wafer level chip scale package structure and the method of manufacturing the same
JP2005286087A (ja) * 2004-03-30 2005-10-13 Nec Infrontia Corp 半導体装置
CN101315915A (zh) * 2007-05-29 2008-12-03 台湾积体电路制造股份有限公司 半导体装置
JP2012054297A (ja) * 2010-08-31 2012-03-15 Kyocer Slc Technologies Corp 配線基板およびその製造方法
CN102437065A (zh) * 2011-12-19 2012-05-02 南通富士通微电子股份有限公司 高可靠芯片级封装方法

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140124927A1 (en) * 2012-11-08 2014-05-08 Nantong Fujitsu Microelectronics Co., Ltd. Semiconductor ic packaging methods and structures
WO2014071814A1 (zh) * 2012-11-08 2014-05-15 南通富士通微电子股份有限公司 芯片封装结构和封装方法
US9293432B2 (en) 2012-11-08 2016-03-22 Nantong Fujitsu Microelectronics Co., Ltd. Metal contact for chip packaging structure
US9379077B2 (en) 2012-11-08 2016-06-28 Nantong Fujitsu Microelectronics Co., Ltd. Metal contact for semiconductor device
US9548282B2 (en) 2012-11-08 2017-01-17 Nantong Fujitsu Microelectronics Co., Ltd. Metal contact for semiconductor device
US9589815B2 (en) * 2012-11-08 2017-03-07 Nantong Fujitsu Microelectronics Co., Ltd. Semiconductor IC packaging methods and structures
CN110278038A (zh) * 2018-03-15 2019-09-24 住友大阪水泥股份有限公司 光调制器及光传输装置
CN111403353A (zh) * 2020-02-25 2020-07-10 华为技术有限公司 封装结构、封装方法及电子设备
CN113113374A (zh) * 2021-04-08 2021-07-13 重庆群崴电子材料有限公司 一种封装用圆球及其封装结构

Also Published As

Publication number Publication date
CN102931101B (zh) 2016-03-30

Similar Documents

Publication Publication Date Title
CN102915986B (zh) 芯片封装结构
CN102931101B (zh) 芯片封装方法
US8917521B2 (en) Etch-back type semiconductor package, substrate and manufacturing method thereof
US7476959B2 (en) Encapsulated electronic device
KR100914977B1 (ko) 스택 패키지의 제조 방법
CN202917476U (zh) 芯片封装结构
CN102148203B (zh) 半导体芯片以及形成导体柱的方法
CN102931158B (zh) 芯片封装结构
CN103681607A (zh) 半导体器件及其制作方法
TWI398933B (zh) 積體電路元件之封裝結構及其製造方法
US20090189261A1 (en) Ultra-Thin Semiconductor Package
CN102280418A (zh) 带有散热装置的半导体封装
US20080290487A1 (en) Lead frame for semiconductor device
CN102931098B (zh) 芯片封装方法
CN202917475U (zh) 芯片封装结构
JP5358089B2 (ja) 半導体装置
CN102270590A (zh) 晶圆级封装结构及封装方法
US20070108623A1 (en) Chip and package structure
CN103633038A (zh) 封装结构及其形成方法
CN203351587U (zh) 半导体器件
US9589815B2 (en) Semiconductor IC packaging methods and structures
TWI441312B (zh) 具有打線結構之三維立體晶片堆疊封裝結構
CN102683264A (zh) 半导体结构的制作方法
TWI409933B (zh) 晶片堆疊封裝結構及其製法
US9576912B1 (en) Wafer level chip scale package (WLCSP) having edge protection

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C56 Change in the name or address of the patentee
CP03 Change of name, title or address

Address after: Jiangsu province Nantong City Chongchuan road 226006 No. 288

Patentee after: Tongfu Microelectronics Co., Ltd.

Address before: 226006 Jiangsu Province, Nantong City Chongchuan District Chongchuan Road No. 288

Patentee before: Fujitsu Microelectronics Co., Ltd., Nantong