CN102340721A - 音频信号处理装置 - Google Patents

音频信号处理装置 Download PDF

Info

Publication number
CN102340721A
CN102340721A CN2011102045107A CN201110204510A CN102340721A CN 102340721 A CN102340721 A CN 102340721A CN 2011102045107 A CN2011102045107 A CN 2011102045107A CN 201110204510 A CN201110204510 A CN 201110204510A CN 102340721 A CN102340721 A CN 102340721A
Authority
CN
China
Prior art keywords
signal processing
output
processing module
audio signal
output channel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2011102045107A
Other languages
English (en)
Other versions
CN102340721B (zh
Inventor
冈林昌明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yamaha Corp
Original Assignee
Yamaha Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yamaha Corp filed Critical Yamaha Corp
Publication of CN102340721A publication Critical patent/CN102340721A/zh
Application granted granted Critical
Publication of CN102340721B publication Critical patent/CN102340721B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H60/00Arrangements for broadcast applications with a direct linking to broadcast information or broadcast space-time; Broadcast-related systems
    • H04H60/02Arrangements for generating broadcast information; Arrangements for generating broadcast-related information with a direct linking to broadcast information or to broadcast space-time; Arrangements for simultaneous generation of broadcast information and broadcast-related information
    • H04H60/04Studio equipment; Interconnection of studios

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Circuit For Audible Band Transducer (AREA)
  • Amplifiers (AREA)

Abstract

本发明提供了音频信号处理装置。处理在数字混频器(10)的混频总线(103)中混频后的音频信号的输出通道(105)被配置为,使得输出点PreHPF和PostON被布置在由从高通滤波器(111)至开/关控制模块(117)的信号处理模块组成的信号处理模块组之前和之后的位置处,输出选择开关(121)选择输出点之一,以便将所选输出点处的音频信号提供给直接出口输出模块(106),直接出口输出模块(106)布置成对应于输出通道(105)并且包括开/关控制模块(122)和电平调节模块(124),从而使得音频信号可以经由直接出口输出模块(106)输出。

Description

音频信号处理装置
技术领域
本发明涉及一种音频信号处理装置,其对从混频总线中的多个输入通道输入的音频信号进行混频,并且通过与混频总线相对应的输出通道输出混频之后的音频信号。
背景技术
诸如混频器等的具有混频功能的音频信号处理装置是传统上已知的。例如,下述文献1公开了一种具有图9所示的信号处理结构的具有混频功能的数字混频器。并且,图10更详细地描绘了图9所示的结构的输入通道和输出通道的结构。
文献1:“DIGITAL PRODUCTION CONSOLE DM2000 Version 2Owner’s manual”,Yamaha Corporation,2004
更具体地说,文献1中所描述的数字混频器包括作为执行音频信号处理的处理器的DSP(数字信号处理器)中的输入插接部(patch)201、输入通道202、混频总线203、直接出口(direct-out)204、输出通道205、矩阵总线206以及输出插接部207。
其中,输入插接部201将对应于用于输入音频信号的未示出的输入终端而准备的输入端口之一分别插接(patch)至多个输入通道202中的每一个,并且为每个输入通道提供输入至与其相插接的输入端口的音频信号。
并且,如图10所示,每个输入通道202包括反相模块211、噪声门212、均衡器213、压缩器214、延迟器215、开/关控制模块216以及电平调节模块217。
从反相模块211到电平调节模块217的信号处理模块对来自输入端口的音频信号执行各种信号处理,以调节诸如幅度、频率等的信号特征。随后,信号处理后的音频信号被输出至构成混频总线203的多个总线中的任意一个或多个总线。
随后,音频信号被类似地从多个输入通道202输入至混频总线203,并且从多个输入通道202输入的音频信号在混频总线203的每个总线中混频并输出至与之对应的输出通道205。
如图10所示,该输出通道205包括衰减器221、参数均衡器222、压缩器223、开/关控制模块224、电平调节模块225、延迟器226、以及图像均衡器227。
从衰减器221到图像均衡器227的信号处理模块对混频总线203中混频产生的音频信号执行各种信号处理,以调节诸如幅度、频率等的信号特征。
并且,输出插接部207将多个输出通道205中的每一个插接至对应于未示出的输出终端而准备的输出端口之一,并且将在输出通道205中进行信号处理后的音频信号输出至所插接的输出端口。
由于上述结构,数字混频器可在混频总线203中对从多个输入通道202输入的音频信号进行混频,并经由分别对应于混频总线203的输出通道205输出混频后的音频信号。
顺带地,在这种数字混频器中,输出通道205被用来在大厅等中输出用于所谓的FOH(剧院观众席,front of house)的音频信号(输出来自例如台上布置的扬声器的声音)。在这种情况下,输出通道205将执行信号处理,以将混频后的音频信号的特征调节为适合FOH使用的特征。并且,在现场音乐演奏等期间,同样地,根据需要编辑处理参数以精确地调节某些情况下的信号处理的状态。
另一方面,当记录输入信号时,不希望使用这种针对FOH进行了调节的音频信号。并且,不希望用于记录的音频信号在记录期间受到针对FOH的精确调节所影响。为此,需要输出在输入通道中处理过而在输出通道中未进行过信号处理的信号,以输出至记录装置等。
作为用于该需求的功能,为文献1中所描述的数字混频器中的每个输入通道配置了用于通过直接出口信号选择开关218选择图10所示的输出点A至C之一并经由直接出口204将输入信号202中的所选择输出点处的音频信号输出至输出插接部207的所谓的直接出口功能。
除此之外,还为每个输出通道配置了用于通过输出点选择开关228选择图10所示的输出点D和E之一以将输出通道205中的所选择输出点处的音频信号输入至矩阵总线206进行混频的所谓的矩阵混频器功能。然后,通过在矩阵总线206中进行混频所产生的音频信号输出至输出插接部207。
这样,从直接出口204和矩阵总线206输出至输出插接部207的前述音频信号还被分别插接至对应于未示出的波形输出终端而准备的输出端口(这类似于从输出通道205输出的音频信号),并且从与端口对应的输出终端输出。
发明内容
但是,在前述直接出口功能中,将为每个输入通道配置一个直接出口204。因此,当输入通道的数量增大时,需要许多信号传输路径,并且输出插接部207所处理的信号数量也增大,从而导致信号处理结构复杂的问题。并且,在接收所输出的音频信号的一侧,需要不单独地从输入通道接收信号,而是共同地接收来自一些输入通道的信号,然而这种需求没有被满足。
本发明的一个目的是解决这些问题,并且使得能够利用用于在音频处理装置中进行混频的并不复杂的信号处理结构,来为多个通道共同输出在输入通道中处理的音频信号,而不被输出通道中非必要的信号处理所影响。
为了实现上述目的,本发明的音频处理装置的一个实施例是一种音频信号处理装置,其通过包括多个第一信号处理模块的信号处理模块组,对从混频总线中的多个输入通道输入的音频信号进行混频,并且在与混频总线相对应的输出通道中输出在音频信号处理之后进行混频而产生的音频信号,所述音频信号处理装置包括:输出点,分别布置在输出通道中的信号处理路径上的信号处理模块组之前以及信号处理模块组之后;选择器,用于选择输出点之一;供应器,用于将输出通道中选择器所选择的输出点处的音频信号提供至与输出通道相对应的第二信号处理模块,所述第二信号处理模块布置在输出通道外部;以及输出装置,用于输出通过第二信号处理模块处理后的音频信号。
另一个实施例是一种音频信号处理装置,其通过包括多个第一信号处理模块的信号处理模块组,对多个混频总线中的每一个中的多个输入通道中处理的音频信号进行混频,并且在与多个混频总线中的每一个相对应的多个输出通道中的每一个中处理通过混频产生的音频信号,所述音频信号处理装置包括:输出点,分别布置在多个输出通道的每一个中的信号处理路径上的信号处理模块组之前以及信号处理模块组之后;第一选择器和第二选择器,用于彼此独立地选择输出点之一,其针对多个输出通道的每一个进行设置;第一供应器,用于将多个输出通道的每一个中第一选择器所选择的输出点处的音频信号提供至与输出通道相对应的第二信号处理模块,所述第二信号处理模块布置在输出通道外部;输出装置,用于输出第二信号处理模块处理后的音频信号;多个第二混频总线,其分别对提供给它的音频信号进行混频,并且输出通过混频产生的音频信号;第二供应器,用于将多个输出通道的每一个中第二选择器所选择的输出点处的音频信号提供至多个第二混频总线的任意一个或多个;以及控制器,用于控制第二选择器和第二供应器,使得用户所指定的一个或多个输出通道中的第二选择器分别选择信号处理模块组之后的输出点,并且第二供应器对于多个第二混频总线中从所指定的一个或多个输出通道中的任意输出通道对其提供了音频信号的第二混频总线,第二供应器不提供来自所述任意输出通道之外的输出通道的音频信号。
在上述数字混频器中,可以构想出,第二信号处理模块包括一个或多个信号处理模块,所述一个或多个信号处理模块中的每一个都与相应的输出通道的信号处理模块组中所包含的多个第一信号处理模块中的一些相同,并且第二信号处理模块中所包含的信号处理模块利用与相应的第一信号处理模块所使用的值相同的参数值来处理音频信号。
还可以构想出,第二信号处理模块包括多个信号处理模块,所述多个信号处理模块中的每一个都与相应的输出通道的信号处理模块组中所包含的多个第一信号处理模块中的一些相同,并且对于第二信号处理模块中所包含的多个信号处理模块的每一个,第二信号处理模块包括用于对信号处理模块是否对提供至第二信号处理模块的音频信号执行信号处理进行切换的开关。
本发明的上述和其它目的、特征和优势将通过与附图一起阅读的下面的详细描述而变得明显。
附图说明
图1是图示出作为本发明的音频处理装置的第一实施例的数字混频器的示意硬件结构的视图;
图2是图示出图1所示的DSP中执行的信号处理的示意结构的视图;
图3是更详细地图示出图2所示的输出通道和直接出口输出模块的结构的视图;
图4是图示出用于接受与直接出口输出模块有关的设置操作的示例屏幕的视图;
图5是图示出作为本发明的第二实施例的数字混频器的DSP中执行的信号处理的示意结构的视图;
图6是更详细地图示出图5所示的输出通道、直接出口输出模块以及矩阵输出模块的结构的视图;
图7是图示出用于接受与矩阵输出模块有关的设置操作的示例屏幕的视图;
图8是数字混频器的CPU根据图7所示的屏幕上的操作执行的处理的示例的示意图;
图9是图示出在传统数字混频器中所包含的DSP中执行的信号处理的示例的视图;以及
图10是更详细地示出图9所示的输入通道和输出通道的结构的视图。
具体实施方式
下面将根据附图详细描述用于实施本发明的实施例。
第一实施例:图1至图4
首先,将描述作为本发明的音频处理装置的第一实施例的数字混频器。
图1图示出该数字混频器的示意硬件结构。
如图1所示,数字混频器10包括:CPU 11、闪存12、RAM 13、外部装置输入/输出模块(I/O)14、显示器15、控制器16、移动衰减器17、波形I/O 18、DSP 19、以及效果器(effector)20,以上组件经由系统总线21相互连接。波形I/O 18、DSP 19、以及效果器20还经由用于传输作为数字音频信号的音频数据的音频总线22相互连接。
其中,CPU 11作为对数字混频器10的操作进行中央控制的控制器,执行存储在闪存12中的预定程序,从而执行以下处理:诸如波形I/O 18中的音频信号的输入/输出以及显示器15上的显示、检测对控制器16和移动衰减器17的操作并且根据所检测到的操作编辑数字混频器10中的各种处理参数、以及控制DSP 19和效果器20中的信号处理之类。
闪存12是可再写的非易失性存储器,其存储由CPU 11执行的控制程序等,RAM 13是易失性存储器,其存储将被暂时存储的数据,并且被用作CPU 11的工作存储器。
外部装置I/O 14是一个接口,各种外部装置连接至该接口从而使得能够与外部装置进行输入/输出,并且作为外部装置I/O 14,制备了用于连接至外部显示器、鼠标、用于字符输入的键盘以及控制面板等的接口。
显示器15是根据CPU 11的控制而显示各种类型的信息的显示装置,它可能由例如液晶显示(LCD)面板或发光二极管(LED)构成。
控制器16作为用于接受对数字混频器10的操作的装置,其由各种按键、按钮、回转式编码器、滑块等构成。可以使用叠加在作为显示器15的LCD面板上的触摸板。
移动衰减器17是滑块控制器,主要用于设置DSP 19的输入通道和输出通道中的电平参数,其包括用于根据来自CPU 11的控制而移动旋钮至任意位置的驱动器。
波形I/O 18是一个接口,用于接受将在DSP 19中处理的音频信号的输入,以及输出处理后的音频信号。波形I/O 18具有输入/输出主板,包括多个模拟输入终端、多个模拟输出终端、多个数字输入/输出终端等,其经由这些终端输入和输出音频信号。
DSP 19由数字信号处理电路组成,其执行混频功能,以对从波形I/O 18输入的数字音频信号应用诸如混频和均衡之类的信号处理,并将信号处理后的音频信号再次输出至波形I/O 18。根据各种类型的处理参数的当前值(当前数据)来控制信号处理。当前数据可由用户通过上述控制器16的操作来编辑,并且当前数据被存储在RAM 13中或者DSP 19本身所包含的当前存储器中。
效果器20对DSP 19中处理的音频信号施加诸如混响、延迟、合唱(chorus)之类的各种效果。当使用效果器20时,DSP 19中处理的期望阶段的音频信号被取出,并且被提供给效果器20,在效果器20处将效果加入音频信号,并且加入效果后的音频信号被返回给DSP 19中处理的原来阶段。
接下来,以与图9类似的形式,在图2中示出图1所示的在DSP19中执行的信号处理结构。并且,图3更详细地图示出输出通道和直接出口输出模块的结构。注意,与信号处理相关的功能可通过在处理器上运行适当的软件来实现,可完全由硬件来实现,或者可通过它们的组合来实现。
如图2所示,DSP 19包括输入插接部101、输入通道102、混频总线103、输出通道105、直接出口输出模块106以及输出插接部107。与图9所示的传统的数字混频器中的信号处理结构的不同点在于:没有提供从输入通道102延伸的直接出口,提供信号经由直接出口输出模块106从输出通道105向输出插接部107输出的传输路径来代替自输入通道102的直接出口,以及输出通道105的结构也不同。因此,将主要描述这些点。
虽然详细图示被省略,但是DSP 19中的输入通道102的结构是这样的结构,其中从图10所示的输入通道202的结构中省略了输出点A至C以及直接出口信号选择开关218。输入通道102与图9和图10所示的输入通道202相同之处在于:从与被输入插接部101插接至输入通道的输入端口相对应的波形I/O 18的输入终端输入的音频信号被从反相模块至电平调节模块的信号处理模块中的每一个所处理,并且进行了信号处理后的音频信号被输出至多个混频总线103中的任意一个或多个总线。
另一方面,输出通道105的结构与图10所示的输出通道205的结构大不相同。
在输出通道105中,提供高通滤波器111、低通滤波器112、均衡器113、动态元件114、延迟器115、电平调节模块116、开/关控制模块117作为信号处理模块。
注意,信号处理模块指的是用于执行与具有一些含义的功能相关的信号处理的软件块或硬件块。顺带地,可以提供其中包括多个信号处理模块的信号处理模块。例如,高通滤波器111和低通滤波器112在图3中被图示为单独的信号处理模块,并且它们还被看作执行调节频率特征的滤波处理的整体信号处理模块。
除此之外,多个信号处理模块的块可被认为是一个信号处理模块组。例如,从高通滤波器111到开/关控制模块117的信号处理模块可被整体看作一个信号处理模块组。在这种情况下,从高通滤波器111到开/关控制模块117的信号处理模块是构成一个信号处理模块组的多个信号处理模块。
多个输出通道105布置成对应于多个混频总线103,并且每个输出通道对通过从高通滤波器111到开/关控制模块117的信号处理模块在相应的混频总线103中进行混频而产生的音频信号执行各种类型的信号处理以调节诸如幅度、频率等的信号特征。并且,处理后的音频信号经由通过输出插接部107插接至输出通道105的输出端口从与波形I/O 18中的输出端口相对应的输出终端输出。
此外,在输出通道105中,如图3所示,在信号处理路径上在信号处理模块之前或之后布置诸如PreHPF、PreEQ、PreDyna、PreDelay、PreLevel、PreON、PostON之类的七个输出点。作为选择器的输出选择开关121所选的它们的位置处的音频信号被提供给与输出通道105相对应的直接出口输出模块106。
上述七个输出点中,PreHPF位于输出通道105中的第一信号处理模块之前,选择该输出点可以在音频信号刚好在通过在混频总线103中进行混频产生之后、并且经历输出通道105中的信号处理之前提供给直接出口输出模块106。
相反,PostON位于输出通道105中的最后一个信号处理模块之后,选择该输出点可以将与已经完成了输出通道105中的所有信号处理并且经由输出插接部107输出至输出端口的音频信号相同的音频信号,提供给直接出口输出模块106。
当选择另一输出点时,经历了输出通道105中的一部分信号处理后的音频信号可被提供给直接出口输出模块106。
注意,输出选择开关121可以针对每个通道单独切换。
此处,直接出口输出模块106是第二信号处理模块,其被布置为除输出通道105以外的、用于输出通过混频总线103中的混频所产生的音频信号的信号输出路径。直接出口输出模块106不仅可根据所设置的内容而被用作与图9所示的直接出口204相类似的传输路径,而且可以用于其它各种用途。并且,直接出口输出模块106可被输出插接部107插接至输出端口(类似于输出通道105),从而从直接出口输出模块106输出的音频信号可从波形I/O 18的输出终端输出。
在直接出口输出模块106中,开/关控制模块122和电平调节模块124被布置为上述输出选择开关121之外的信号处理模块,并且提供了跟随开启开关123和跟随电平开关125,它们是用于对是否通过信号处理模块对将要输入至直接出口输出模块106的音频信号执行信号处理进行切换的开关。注意,跟随开启开关123和跟随电平开关125可针对每个直接出口输出模块106独立地切换。
并且,开/关控制模块122和电平调节模块124分别利用相应输出通道105中的开/关控制模块117和电平调节模块116所使用的参数相同的参数(存储在当前存储器中的相同项目中的参数)的值,执行与开/关控制模块117和电平调节模块116相同算法的信号处理。于是,开/关控制模块122和电平调节模块124将对提供给直接出口输出模块106的音频信号执行与由开/关控制模块117和电平调节模块116执行的信号处理完全相同的信号处理。
因此,例如,在输出点PreON取出的、并提供至其跟随开启开关123打开且其跟随电平开关125关断的直接出口输出模块106的、由开/关控制模块122进行了信号处理并随后输出至输出插接部107的音频信号,与从输出通道105输出至输出插接部107的音频信号完全相同(假设校正了与信号传输路径差有关的很小的时差)。
通过利用输出选择开关121选择输出点PreHPF,并且关闭输出通道105中的跟随开启开关123和跟随电平开关125以及具有上述结构的直接出口输出模块106,通过混频总线103中的混频所产生的音频信号可经由直接出口输出模块106输出,而不受输出通道105中的信号处理的影响。
并且,通过仅从一个输入通道102向第n个混频总线103提供音频信号,与图9所示的直接出口204的功能相同的功能可实施为通过一个输入通道102处理后的音频信号被作为来自与第n个输出通道105相对应的直接出口输出模块106的直接出口输出进行原样输出。
而且,当期望输出通过对来自多个输入通道102的信号进行混频而产生的信号时,通过将来自多个输入通道102的音频信号提供给第n个混频总线103,还可从与第n个输出通道105相对应的直接出口输出模块106输出通过将来自多个输入通道102的信号集合在一起而产生的信号。
一般,由于输出通道数量小于输入通道数量,所以提供并非对应于输入通道而是如上所述的对应于输出通道的直接出口的传输路径,可以避免信号传输路径数量的不必要的增加,并且可以利用较不复杂的信号处理结构来输出不受输出通道中的不必要的信号处理所影响的音频信号。而且,可以执行各种输出,包括通过将来自多个输入通道102的信号集合在一起而产生的信号的输出。
此外,在图2和图3所示的结构中,还可以根据用户的意图通过开/关控制模块122和电平调节模块124在直接出口输出模块106中执行与输出通道105相同的信号处理。于是,也可以根据需要在直接出口输出中反映在输出通道105中执行的一部分信号处理。
通过输出选择开关121选择输出通道105中间布置的输出点(例如PreEQ和PreDyna),可以实现在直接出口输出中反映在输出通道105中执行的一部分信号处理的效果。
注意,这些音频信号可被看作对输出通道105中的一部分信号处理进行旁路(bypassing)的信号。在图9和图10所示的传统结构中,除了一般的输出通道205之外还需要提供用于旁路的输出通道,以获得这种音频信号。但是,在图2和图3所示的结构中,用于直接出口的传输路径可用作用于旁路的输出通道,从而在这点上也可以以较少复杂性的信号处理结构提供各种功能。
但是,当在位于输出通道105中电平调节模块116下游的输出点PreON或PostON处取出音频信号时,如果电平调节模块124中的处理在直接出口输出模块106中执行,则将执行双重处理。因此,在这种情况下,优选地根据输出选择开关121的选择将跟随电平开关125自动设置为关。这在选择了开/关控制模块117的下游处的输出点PoseON时也同样适用于跟随开启开关123。
注意,可通过图4所示的屏幕来接受上述输出选择开关121、跟随开启开关123和跟随电平开关125的切换操作。
图4所示的输出通道设置屏幕400是显示在数字混频器10的显示器15上的GUI(图形化用户界面),其包括通道数量设置部分401、设置项目选择部分402、取出位置设置部分403、跟随开启设置部分404、跟随电平设置部分405、确认按钮406以及取消按钮407。
其中,通道数量设置部分401是用于设置将被设置的输出通道105的数量的区域。设置项目选择部分402是用于设置将被设置的输出通道105的部分的下拉菜单。输出通道设置屏幕400的外观根据此处所选项目而不同。图4示出了将接受与相应的直接出口输出模块106相关的设置时的状态的示例。
取出位置设置部分403、跟随开启设置部分404和跟随电平设置部分405是用于设置被输出选择开关121、跟随开启开关123和跟随电平开关125分别选择的单选项的单选按钮。
确认按钮406以及取消按钮407是用于分别指示输出通道设置屏幕400上设置的参数的确定或取消的按钮。
第二实施例:图5至图8
接下来,将描述作为本发明的音频处理装置的第二实施例的数字混频器。注意,该数字混频器的示意硬件结构与图1所示的第一实施例的示意硬件结构相同,因此省略对其的描述。并且,对于与第一实施例相同或者对应的结构,采用了相同的参考标号。
以与图2和图3类似的方式在图5和图6示出了第二实施例中在DSP 19中执行的信号处理的结构。顺带地,在图5中,输入插接部101和输入通道102与图2所示的第一实施例的结构相同,因此省略对其的描述。
从图5可以清楚看出,第二实施例与第一实施例不同之处在于没有提供直接从输出通道105向输出插接部107输出音频信号的路径,但是替代地提供了通过矩阵输出模块108向矩阵总线109传输音频信号的路径,以便从矩阵总线109向输出插接部107输出音频信号。直接出口输出模块106的结构和功能与第一实施例相同。
此处,在矩阵输出模块108中,如图6所示,提供了输出选择开关131、开/关控制模块132、跟随开启开关133、电平调节模块134以及跟随电平开关135。它们具有与直接出口输出模块106中的输出选择开关121、开/关控制模块122、跟随开启开关123、电平调节模块124和跟随电平开关125相同的功能。但是,每个开关的选择可与直接出口输出模块106的这些开关相独立地设置。
并且,矩阵总线109是由多个总线组成的第二混频总线。通过与每个输出通道105相对应的矩阵输出模块108处理后的音频信号可被提供给组成矩阵总线109的多个总线中的任意一个或多个总线,并且针对每个总线,矩阵总线109对提供给总线的所有音频信号进行混频。
输出插接部107将组成矩阵总线109的多个总线的每一个插接至输出端口,从而在每个总线中进行混频而产生的信号被提供给插接至总线的输出端口。
在图5和图6所示的上述结构中,通过在矩阵输出模块108中利用输出选择开关131选择输出点PostON并且关闭跟随开启开关133和跟随电平开关135,经历了直到输出通道105中的作为最后一个信号处理模块的开/关控制模块117的信号处理的音频信号被原样提供给矩阵总线109。
通过设置矩阵总线109的参数使得所提供的音频信号不与从其它输出通道105获取的音频信号进行混频,即仅仅来自一个输出通道105的音频信号被输入至第n个总线,具有与直接从输出通道105输出的音频信号的特征相同的特征的音频信号可通过经由矩阵输出模块108和矩阵总线109的路径而被输出至输出插接部107。
当直接出口不必要时,还可以通过进行与直接出口输出模块106相类似的设置来向输出插接部107输出具有与直接从输出通道105输出的音频信号的特征相同的特征的音频信号。
相应地,即使不提供从输出通道105直接向输出插接部107输出音频信号的路径,也能获得类似输出,从而可以在本实施例的数字混频器10中省略该路径以简化信号处理结构。
矩阵总线本身是通常上已知的如图9所示的功能。但是,一般不存在利用经由矩阵总线的传输路径来代替从输出通道到输出插接部的直接输出的构思。所以,从图10可以看出,没有准备将输出通道205中的最后一个信号处理模块(图10中的图像均衡器227)完成了信号处理的音频信号提供给矩阵总线206的路径。
本实施例的数字混频器10的特征在于其被配置成能够将输出点PostON处的信号提供给矩阵总线109,以使用经由矩阵总线109的输出作为从输出通道105到输出插接部107的直接输出的替代。
注意,当矩阵总线109的线路数量小于输出通道105的通道数量时,输出通道105的所有信号不能仅仅通过矩阵总线109输出。但是,在本实施例的数字混频器10中,对于直接出口输出并非必须的输出通道,通过如上所述的任意设置,经由直接出口输出模块106的输出可被用作从输出通道105到输出插接部107的直接输出的替代。
从而,可以相信,矩阵总线109的一些线路的准备仅仅在可忽略的程度上造成了在输出通道105中处理后的音频信号无法输出的情况。
此处,图7示出了用于接受与矩阵输出模块108有关的操作的屏幕的示例。
除了图4所示的输出通道设置屏幕400中所包括的部分之外,图7所示的输出通道设置屏幕400’还包括矩阵发送按钮408、总线选择部分409以及通道输出设置按钮410。
当在设置项目选择部分402选择与矩阵输出模块108有关的设置时显示选择输出通道设置屏幕400’。
这样,用户可通过与图4类似的取出位置设置部分403、跟随开启设置部分404、跟随电平设置部分405处的输出选择开关131、跟随开启开关133以及跟随电平开关135来设置将被选择的选项。
并且,当按下矩阵发送按钮408时,输出通道设置屏幕400’进入未示出的传输目的地设置屏幕,用于设置组成矩阵总线109的多个总线中的从矩阵输出模块108向其提供音频信号的总线。
总线选择部分409以及通道输出设置按钮410是用于进行设置以使用矩阵总线109来代替从输出通道105到输出插接部107的直接输出的区域。当在总线选择部分409处选择了矩阵总线109的一条线路的总线的状态下按下通道输出设置按钮410时,数字混频器10自动地进行设置,以使用所选择的总线来代替从在通道数量设置部分401处设置的输出通道到输出插接部107的直接输出。
图8图示了CPU 11执行的用于设置的处理的流程图。
在该处理中,CPU 11首先切换输出选择开关131以选择用于与通道数量设置部分401处设置的输出通道相对应的矩阵输出模块108的PostON(S11)。随后,CPU 11将矩阵输出模块108中所包含的所有跟随开关(用于选择信号处理模块的处理的启用或禁用的开关,此处为跟随开启开关133以及跟随电平开关135)设置为关断(S12),并且将传输至在矩阵总线109的选择部分409处所选的总线的信号传输设置为开启(S13)。此外,CPU 11将从与其它输出通道105相对应的矩阵输出模块108至总线选择部分409所选的总线的信号传输设置为关闭(S14),并且处理结束。
通过上述处理,用于输出具有与输出通道105中的处理之后的音频信号的特征相同的特征、以及随后通过经由矩阵输出模块108和矩阵总线109的路径直接从输出通道105输出至输出插接部107的音频信号的设置,可根据用户的按钮操作而自动执行。
注意,直接出口输出模块106可被类似地配置为使得CPU根据用户的按钮操作自动地执行步骤S11和S12的处理,以执行设置来利用通过直接出口输出模块106输出的音频信号作为从输出通道105直接输出的音频信号的替代。
改型
对实施例的描述在此结束,但是设备结构、信号处理结构、屏幕外观、具体处理等不限于上述实施例的描述。
例如,输入通道和输出通道中提供的信号处理模块的类型、数量或布置并不限于图3和图10所示的那些。输出通道中布置的输出点的数量和位置并不限于图3所示的数量和位置。例如,信号处理模块可以是类似于DCA(数字控制及放大器)组的多个输出通道中参考了相同参数的一个信号处理模块。
并且,直接出口输出模块106和矩阵输出模块108中提供的信号处理模块的类型、数量或布置并不限于图3和图6所示的那些。当然,可以构想提供利用上述DCA组的电平调节模块以及用于切换电平调节模块的电平调节的开启或禁用的跟随DCA开关。
并且,直接出口输出模块106和矩阵输出模块108之间可提供不同的信号处理模块的类型、数量或布置。此外,可以构想在直接出口输出模块106和矩阵输出模块108之一或者两者中不布置信号处理模块。而且,除了与输出通道105中提供的信号处理模块执行相同处理的信号处理模块之外,甚至不禁止在直接出口输出模块106和矩阵输出模块108之一或者两者中提供与输出通道105中提供的信号处理模块执行不同处理的独立信号处理模块。
而且,本发明还可应用于数字混频器之外的音频信号处理装置。例如,本发明可应用于电子乐器,例如具有混频器功能的合成器等、主要从外部PC(个人计算机)操作的混频器引擎、具有由DAW(数字音频工作站)应用程序实现的混频器功能的PC。
而且,上述改型以及实施例中描述的结构可以按照任何组合使用,而不会产生矛盾。
从上述描述明显看出,根据本发明的音频信号处理装置,利用较少复杂度的用于混频的信号处理结构,可以输出针对多个通道集合地在输入通道中处理的音频信号,而不会被输出通道中的不必要的信号处理所影响。
从而,本发明的应用实现了音频信号处理装置的便利性的改进。

Claims (6)

1.一种音频信号处理装置,其通过包括多个第一信号处理模块的信号处理模块组,对从混频总线中的多个输入通道输入的音频信号进行混频,并且在与混频总线相对应的输出通道中输出在对音频信号进行处理之后进行混频而产生的音频信号,所述音频信号处理装置包括:
输出点,其在输出通道中的信号处理路径上分别布置在信号处理模块组之前以及信号处理模块组之后;
选择器,用于选择输出点之一;
供应器,用于在输出通道中将选择器所选择的输出点处的音频信号提供至与输出通道相对应的第二信号处理模块,所述第二信号处理模块布置在输出通道外部;以及
输出装置,用于输出通过第二信号处理模块处理后的音频信号。
2.一种音频信号处理装置,其通过包括多个第一信号处理模块的信号处理模块组,对多个混频总线中的每一个中的多个输入通道中处理的音频信号进行混频,并且在与多个混频总线中的每一个相对应的多个输出通道中的每一个中处理通过混频产生的音频信号,所述音频信号处理装置包括:
输出点,其在多个输出通道的每一个中的信号处理路径上分别布置在信号处理模块组之前以及信号处理模块组之后;
第一选择器和第二选择器,用于彼此独立地选择输出点之一,其针对多个输出通道的每一个进行设置;
第一供应器,用于将多个输出通道的每一个中第一选择器所选择的输出点处的音频信号提供至与输出通道相对应的第二信号处理模块,所述第二信号处理模块布置在输出通道外部;
输出装置,用于输出通过第二信号处理模块处理后的音频信号;
多个第二混频总线,其分别对提供给它的音频信号进行混频,并且输出通过混频产生的音频信号;
第二供应器,用于在多个输出通道的每一个中将第二选择器所选择的输出点处的音频信号提供至多个第二混频总线的任意一个或多个;以及
控制器,用于控制第二选择器和第二供应器,使得用户所指定的一个或多个输出通道中的第二选择器分别选择信号处理模块组之后的输出点,并且对于多个第二混频总线中从所指定的一个或多个输出通道中的任意输出通道对其提供了音频信号的第二混频总线,第二供应器不对其提供来自所述任意输出通道之外的输出通道的音频信号。
3.根据权利要求1所述的音频信号处理装置,
其中第二信号处理模块包括一个或多个信号处理模块,所述一个或多个信号处理模块中的每一个都与相应的输出通道的信号处理模块组中所包含的多个第一信号处理模块中的一些相同,并且
第二信号处理模块中所包含的信号处理模块利用与相应的第一信号处理模块所使用的参数值相同的参数值来处理音频信号。
4.根据权利要求2所述的音频信号处理装置,
其中第二信号处理模块包括一个或多个信号处理模块,所述一个或多个信号处理模块中的每一个都与相应的输出通道的信号处理模块组中所包含的多个第一信号处理模块中的一些相同,并且
第二信号处理模块中所包含的信号处理模块利用与相应的第一信号处理模块所使用的参数值相同的参数值来处理音频信号。
5.根据权利要求3所述的音频信号处理装置,
其中第二信号处理模块包括多个信号处理模块,所述多个信号处理模块中的每一个都与相应的输出通道的信号处理模块组中所包含的多个第一信号处理模块中的一些相同,并且
对于第二信号处理模块中所包含的多个信号处理模块中的每一个,第二信号处理模块包括开关,用于对信号处理模块是否对提供给第二信号处理模块的音频信号执行信号处理进行切换。
6.根据权利要求4所述的音频信号处理装置,
其中第二信号处理模块包括多个信号处理模块,所述多个信号处理模块中的每一个都与相应的输出通道的信号处理模块组中所包含的多个第一信号处理模块中的一些相同,并且
对于第二信号处理模块中所包含的多个信号处理模块中的每一个,第二信号处理模块包括开关,用于对信号处理模块是否对提供给第二信号处理模块的音频信号执行信号处理进行切换。
CN201110204510.7A 2010-07-20 2011-07-20 音频信号处理装置 Expired - Fee Related CN102340721B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010-162932 2010-07-20
JP2010162932A JP5533386B2 (ja) 2010-07-20 2010-07-20 音響信号処理装置

Publications (2)

Publication Number Publication Date
CN102340721A true CN102340721A (zh) 2012-02-01
CN102340721B CN102340721B (zh) 2016-10-12

Family

ID=44720556

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110204510.7A Expired - Fee Related CN102340721B (zh) 2010-07-20 2011-07-20 音频信号处理装置

Country Status (4)

Country Link
US (1) US9325439B2 (zh)
EP (1) EP2410679B1 (zh)
JP (1) JP5533386B2 (zh)
CN (1) CN102340721B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104517594A (zh) * 2013-09-30 2015-04-15 雅马哈株式会社 数字混合器和数字混合器的接口设置方法
CN104902384A (zh) * 2014-03-07 2015-09-09 雅马哈株式会社 音频信号处理装置和参数调用方法
CN107066228A (zh) * 2016-01-20 2017-08-18 蒂雅克股份有限公司 控制设备

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016174257A (ja) * 2015-03-17 2016-09-29 ヤマハ株式会社 レベル制御装置
JP6507749B2 (ja) * 2015-03-19 2019-05-08 ヤマハ株式会社 音響信号処理装置及びプログラム

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006253982A (ja) * 2005-03-10 2006-09-21 Yamaha Corp 音声信号遅延方法、音声信号遅延装置およびプログラム
CN1841494A (zh) * 2005-03-31 2006-10-04 雅马哈株式会社 数字混音器和用于这种数字混音器的显示控制方法
US20070229474A1 (en) * 2006-03-29 2007-10-04 Yamaha Corporation Parameter editor and signal processor

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1993003549A1 (en) * 1991-07-31 1993-02-18 Euphonix, Inc. Automated audio mixer
GB9307934D0 (en) * 1993-04-16 1993-06-02 Solid State Logic Ltd Mixing audio signals
US5488669A (en) * 1993-10-29 1996-01-30 Sony Corporation Manual cross fade learn feature for an audio follow video mixer
CA2257316C (en) * 1997-04-12 2006-06-13 Sony Corporation Editing device and editing method
US7742609B2 (en) * 2002-04-08 2010-06-22 Gibson Guitar Corp. Live performance audio mixing system with simplified user interface
JP4023410B2 (ja) * 2003-08-28 2007-12-19 ヤマハ株式会社 ミキシング装置
JP4775042B2 (ja) * 2006-03-09 2011-09-21 ヤマハ株式会社 制御装置及びプログラム
JP4626626B2 (ja) * 2007-03-29 2011-02-09 ヤマハ株式会社 音響機器
EP2184869B1 (en) 2008-11-06 2017-06-14 Studer Professional Audio GmbH Method and device for processing audio signals

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006253982A (ja) * 2005-03-10 2006-09-21 Yamaha Corp 音声信号遅延方法、音声信号遅延装置およびプログラム
CN1841494A (zh) * 2005-03-31 2006-10-04 雅马哈株式会社 数字混音器和用于这种数字混音器的显示控制方法
US20070229474A1 (en) * 2006-03-29 2007-10-04 Yamaha Corporation Parameter editor and signal processor

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104517594A (zh) * 2013-09-30 2015-04-15 雅马哈株式会社 数字混合器和数字混合器的接口设置方法
CN104517594B (zh) * 2013-09-30 2018-10-19 雅马哈株式会社 数字混合器和数字混合器的接口设置方法
CN104902384A (zh) * 2014-03-07 2015-09-09 雅马哈株式会社 音频信号处理装置和参数调用方法
CN104902384B (zh) * 2014-03-07 2018-11-02 雅马哈株式会社 音频信号处理装置和参数调用方法
CN107066228A (zh) * 2016-01-20 2017-08-18 蒂雅克股份有限公司 控制设备
US10579326B2 (en) 2016-01-20 2020-03-03 Teac Corporation Control device

Also Published As

Publication number Publication date
US9325439B2 (en) 2016-04-26
JP5533386B2 (ja) 2014-06-25
EP2410679A1 (en) 2012-01-25
JP2012028855A (ja) 2012-02-09
EP2410679B1 (en) 2015-12-16
US20120020497A1 (en) 2012-01-26
CN102340721B (zh) 2016-10-12

Similar Documents

Publication Publication Date Title
US9112622B2 (en) Mixing signal processing apparatus and mixing signal processing integrated circuit
JP4380746B2 (ja) ディジタルミキサ
CN102340721A (zh) 音频信号处理装置
US9646586B2 (en) Analog mixer apparatus
JP2013110541A (ja) 音響信号処理装置
US20110009990A1 (en) Digital mixer
JP4595819B2 (ja) 音響信号処理装置
US10599384B2 (en) Audio signal processing device
CN109285552A (zh) 声音信号处理装置和参数分配方法
EP3021504B1 (en) Audio signal processing device
JP6507749B2 (ja) 音響信号処理装置及びプログラム
US20110026738A1 (en) Mixing Apparatus
US20080175398A1 (en) Audio signal processing system
JP3772803B2 (ja) 信号処理装置及び該装置の制御プログラム
US11030985B2 (en) Musical instrument special effects device
JP4458006B2 (ja) デジタルミキサ
US20230315151A1 (en) System and method for processing audio signals
JP2021040227A (ja) 音信号処理方法、音信号処理システム、およびプログラム
JP3644417B2 (ja) 演奏データ処理装置
US20230018026A1 (en) Signal processing simulation method and signal processing simulator
US11653132B2 (en) Audio signal processing method and audio signal processing apparatus
US20190179599A1 (en) Information processing method, information processor, and audio device
JP4154982B2 (ja) Cpu制御されるアナログミキサ
JP5212433B2 (ja) 音響信号処理装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20161012