CN102122666A - 使用高介电常数栅介质的耐压器件 - Google Patents
使用高介电常数栅介质的耐压器件 Download PDFInfo
- Publication number
- CN102122666A CN102122666A CN 201110007009 CN201110007009A CN102122666A CN 102122666 A CN102122666 A CN 102122666A CN 201110007009 CN201110007009 CN 201110007009 CN 201110007009 A CN201110007009 A CN 201110007009A CN 102122666 A CN102122666 A CN 102122666A
- Authority
- CN
- China
- Prior art keywords
- injection region
- dielectric
- region
- layer
- drain electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000002347 injection Methods 0.000 claims abstract description 46
- 239000007924 injection Substances 0.000 claims abstract description 46
- 239000000758 substrate Substances 0.000 claims abstract description 7
- 229910004298 SiO 2 Inorganic materials 0.000 claims description 16
- 150000001875 compounds Chemical class 0.000 claims description 12
- 239000011248 coating agent Substances 0.000 claims description 11
- 238000000576 coating method Methods 0.000 claims description 11
- 239000000463 material Substances 0.000 claims description 6
- 239000004065 semiconductor Substances 0.000 abstract description 3
- 239000002131 composite material Substances 0.000 abstract 4
- 229910052681 coesite Inorganic materials 0.000 abstract 2
- 229910052906 cristobalite Inorganic materials 0.000 abstract 2
- 239000000377 silicon dioxide Substances 0.000 abstract 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 abstract 2
- 229910052682 stishovite Inorganic materials 0.000 abstract 2
- 229910052905 tridymite Inorganic materials 0.000 abstract 2
- 229910000577 Silicon-germanium Inorganic materials 0.000 abstract 1
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 abstract 1
- 230000005669 field effect Effects 0.000 abstract 1
- 239000002184 metal Substances 0.000 description 7
- 230000015556 catabolic process Effects 0.000 description 4
- 210000003323 beak Anatomy 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000004907 flux Effects 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000003139 buffering effect Effects 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000005457 optimization Methods 0.000 description 1
- 238000002360 preparation method Methods 0.000 description 1
Images
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
使用高介电常数栅介质的耐压器件,涉及半导体功率器件。本发明包括衬底,外延区,源极注入区,沟道注入区,漏极注入区,漂移区,栅极,P+注入区,源极,漏极,源极注入区,沟道注入区,漏极注入区,漂移区,P+注入区构成第一层,还包括由高介电常数介质层和SiO2缓冲层构成的复合介质层,栅极、漏极和源极位于复合介质层的上方,漏极和源极各自通过复合介质层的小孔连接至复合介质层下方的注入区,SiO2缓冲层均匀覆盖于第一层上方,厚度均匀的高介电常数介质层位于SiO2缓冲层上方。本发明在器件方面能同时提高器件的栅极和源漏或阴阳极耐压,降低比导通电阻;在应用上可允许使用更高的电压进行栅驱动,降低耐压器件的导通电阻。
Description
技术领域
本发明涉及半导体功率器件,特别涉及横向高压器件的栅极介质层材料和结构。
背景技术
众所周知,LDMOS,LIGBT,IGCT,Offset-gate MOS,横向MCT,横向IEGT等栅控制功率器件,已经被广泛应用到功率集成电路中。在应用中,功率器件通常会在截止和导通两种状态下工作,在截止状态下,栅极电压为低,由漂移区耐压,而在导通状态下,栅电压为高。在器件结构固定的情况下,栅极电压越高,导通电阻越小,功率电路的效率也越高,但太高的栅极电压会导致栅介质击穿。传统功率器件使用SiO2作为栅极隔离层,这是由于SiO2具有与Si的界面态好,绝缘性能稳定,工艺上容易制备等优点。但SiO2的介电常数仅为3.9,为了能保证功率器件的阈值电压较小,SiO2的厚度不能太厚,栅介质越薄,栅极击穿电压则越低,所以纯SiO2介质的使用限制了栅极的电压,参见图4、5。
在中国发明专利02142183:《用高介电系数膜的表面(横向)耐压结构》,通过使用阶梯或斜坡场板实现了漂移区电通量的最优化分布提高功率器件的源漏击穿电压,专利1399348的高介电常数介质薄膜覆盖耐压区,通过外加金属场板调整电通量,而栅极介质仍然使用传统SiO2介质,不能提高栅极耐压。
在中国发明专利200580024431:《具有高k栅电介质和金属栅电极的半导体器件》中使用了栅极高介电常数介质来提高栅极耐压,降低漏电流,但该专利只应用于无漂移区的低压器件,不能提高源漏或阴阳极耐压。
发明内容
针对传统SiO2介质LDMOS的缺点,本发明所要解决的技术问题是,提供一种使用超高介电常数栅介电质替代SiO2介质的功率器件,可同时有效提高栅极耐压和器件源漏耐压,降低比导通电阻,而不提高阈值电压。
本发明解决所述技术问题采用的技术方案是,使用高介电常数栅介质的耐压器件,包括衬底,外延区,源极注入区,沟道注入区,漏极注入区,漂移区,栅极,P+注入区,源极,漏极,源极注入区,沟道注入区,漏极注入区,漂移区,P+注入区构成第一层,其特征在于,还包括由高介电常数介质层和SiO2缓冲层构成的复合介质层,栅极、漏极和源极位于复合介质层的上方,漏极和源极各自通过复合介质层的小孔连接至复合介质层下方的注入区,SiO2缓冲层均匀覆盖于第一层上方,厚度均匀的高介电常数介质层位于SiO2缓冲层上方。
所述高介电常数介质层的介电常数大于100。所述高介电常数介质层的材料为PZT、BST或BSN。
本发明的有益效果是,使用高介电材料栅介质替代传统耐压器件的SiO2栅介质,在工艺上易于实现;在器件方面能同时提高器件的栅极和源漏或阴阳极耐压,降低比导通电阻;在应用上可允许使用更高的电压进行栅驱动,降低耐压器件的导通电阻。
以下结合附图和具体实施方式对本发明作进一步的说明。
附图说明
图1是实施例1的结构示意图。
图2是实施例2的结构示意图。
图3是实施例1的沟道区示意图。
图4是现有技术的LDMOS结构示意图。
图5是现有技术的沟道区示意图。
图6是实施例3的结构示意图。
图7是使用PZT作为介质层材料的实施例的输出特性曲线图(晶体管图示仪实拍照片)。
图8是使用PZT作为介质层材料的实施例的击穿特性曲线图(晶体管图示仪实拍照片)。
图9是现有技术使用SiO2作为介质层材料的实施例的击穿特性曲线图(晶体管图示仪实拍照片)。
具体实施方式
本发明包括衬底1,外延区2,源极注入区3,沟道注入区4,漏极注入区5,漂移区6,栅极8,P+注入区(10),源极11,漏极(12),源极注入区3,沟道注入区4,漏极注入区5,漂移区6,P+注入区10构成第一层,还包括由高介电常数介质层7和SiO2缓冲层9构成的复合介质层,栅极8、漏极12和源极11位于复合介质层的上方,漏极12和源极11各自通过复合介质层的小孔连接至复合介质层下方的注入区,SiO2缓冲层9均匀覆盖于第一层上方,厚度均匀的高介电常数介质层7位于SiO2缓冲层9上方。
实施例1:
参见图1、3。本实施例为基于CMOS工艺,使用P型外延,N注入漂移区的LDMOS器件。包括低掺杂P-型衬底1,P型外延区2,源端N+注入区3,沟道P注入区4,漏端N+注入区5,漂移区N注入6,覆盖第一层的厚度均匀的高介电常数介质7,栅极8,SiO2缓冲层9,沟道区P+注入10,源端11,漏端12,源端和漏端由金属引出到第一层。
实施例2:
参见图2。本实施例是基于双极工艺,使用N型外延作为漂移区的LDMOS器件。包括低掺杂P-型衬底1,N型外延区13,源端N+注入区3,沟道P注入区4,漏端N+注入区5,覆盖第一层的均匀厚度的高介电常数介质层7,栅极8,SiO2缓冲层9,沟道区P+注入10,源端11,漏端12,源端和漏端由金属引出到第一层。
图4是使用传统SiO2栅介质的LDMOS横向剖面图,包括P型外延区2,源端N+注入3,沟道P注入4,漂移区N注入6,沟道区P+注入10,源端N+源端金属引出11,栅极14,栅氧化层16,场氧化层15,鸟嘴17。
图5是使用传统SiO2栅介质的LDMOS沟道区放大图,包括沟道P注入4,漂移区N注入6,栅极14,栅氧化层16,场氧化层15,鸟嘴17。
图6是本发明应用于LIGBT的实施例。包括低掺杂P-型衬底1,N型外延区13,源端N+注入区3,沟道P注入区4,P+注入区14,N缓冲区注入15,覆盖整个器件表面的均匀高介电常数介质7,金属栅极8,SiO2缓冲区9,沟道区P+注入10,阴极11,阳极12,阴极和阳极通过金属引出。
Claims (3)
1.使用高介电常数栅介质的耐压器件,包括衬底(1),外延区(2),源极注入区(3),沟道注入区(4),漏极注入区(5),漂移区(6),栅极(8),P+注入区(10),源极(11),漏极(12),源极注入区(3),沟道注入区(4),漏极注入区(5),漂移区(6),P+注入区(10)构成第一层,其特征在于,还包括由高介电常数介质层(7)和SiO2缓冲层(9)构成的复合介质层,栅极(8)、漏极(12)和源极(11)位于复合介质层的上方,漏极(12)和源极(11)各自通过复合介质层的小孔连接至复合介质层下方的注入区,SiO2缓冲层(9)均匀覆盖于第一层上方,厚度均匀的高介电常数介质层(7)位于SiO2缓冲层(9)上方。
2.如权利要求1所述的使用高介电常数栅介质的耐压器件,其特征在于,所述高介电常数介质层(7)的介电常数大于100。
3.如权利要求1所述的使用高介电常数栅介质的耐压器件,其特征在于,所述高介电常数介质层(7)的材料为PZT、BST或BSN。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2011100070091A CN102122666B (zh) | 2011-01-13 | 2011-01-13 | 使用高介电常数栅介质的耐压器件 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2011100070091A CN102122666B (zh) | 2011-01-13 | 2011-01-13 | 使用高介电常数栅介质的耐压器件 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102122666A true CN102122666A (zh) | 2011-07-13 |
CN102122666B CN102122666B (zh) | 2012-11-28 |
Family
ID=44251177
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2011100070091A Expired - Fee Related CN102122666B (zh) | 2011-01-13 | 2011-01-13 | 使用高介电常数栅介质的耐压器件 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102122666B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102779852A (zh) * | 2012-07-18 | 2012-11-14 | 电子科技大学 | 一种具有复合栅介质结构的SiC VDMOS器件 |
CN104600118A (zh) * | 2014-12-26 | 2015-05-06 | 电子科技大学 | 一种减小热载流子效应的横向高压器件 |
CN106960877A (zh) * | 2017-01-26 | 2017-07-18 | 电子科技大学 | 耐压功率mos器件 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050093084A1 (en) * | 2003-10-31 | 2005-05-05 | Chih-Hao Wang | Ultra-shallow junction MOSFET having a high-k gate dielectric and in-situ doped selective epitaxy source/drain extensions and a method of making same |
US20050230686A1 (en) * | 2004-04-19 | 2005-10-20 | Denso Corporation | Silicon carbide semiconductor device and method for manufacturing the same |
US20060071273A1 (en) * | 2004-10-01 | 2006-04-06 | Hiroki Fuji | Semiconductor device including an LDMOS transistor |
-
2011
- 2011-01-13 CN CN2011100070091A patent/CN102122666B/zh not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050093084A1 (en) * | 2003-10-31 | 2005-05-05 | Chih-Hao Wang | Ultra-shallow junction MOSFET having a high-k gate dielectric and in-situ doped selective epitaxy source/drain extensions and a method of making same |
US20050230686A1 (en) * | 2004-04-19 | 2005-10-20 | Denso Corporation | Silicon carbide semiconductor device and method for manufacturing the same |
US20060071273A1 (en) * | 2004-10-01 | 2006-04-06 | Hiroki Fuji | Semiconductor device including an LDMOS transistor |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102779852A (zh) * | 2012-07-18 | 2012-11-14 | 电子科技大学 | 一种具有复合栅介质结构的SiC VDMOS器件 |
CN102779852B (zh) * | 2012-07-18 | 2014-09-10 | 电子科技大学 | 一种具有复合栅介质结构的SiC VDMOS器件 |
CN104600118A (zh) * | 2014-12-26 | 2015-05-06 | 电子科技大学 | 一种减小热载流子效应的横向高压器件 |
CN106960877A (zh) * | 2017-01-26 | 2017-07-18 | 电子科技大学 | 耐压功率mos器件 |
Also Published As
Publication number | Publication date |
---|---|
CN102122666B (zh) | 2012-11-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104538446B (zh) | 一种双向mos型器件及其制造方法 | |
CN102364688B (zh) | 一种垂直双扩散金属氧化物半导体场效应晶体管 | |
CN104201201B (zh) | 一种用于GaN基HEMT器件的自适应偏置场板 | |
CN104538440B (zh) | 一种缓冲层荷电resurf hemt器件 | |
CN105140270A (zh) | 一种增强型hemt器件 | |
CN101419981A (zh) | 一种槽栅soi ligbt器件 | |
WO2019157819A1 (zh) | 一种具有三维沟道的复合栅igbt芯片 | |
CN104393040A (zh) | 一种具有荷电介质的hemt器件 | |
CN105993076B (zh) | 一种双向mos型器件及其制造方法 | |
WO2019085850A1 (zh) | Igbt功率器件 | |
CN110137248A (zh) | 一种抗总剂量效应的ldmos器件 | |
CN103219386A (zh) | 一种具有高k绝缘区的横向功率器件 | |
CN107863379A (zh) | 一种带有场板辅助掺杂区的n型ldmos结构 | |
CN109065609A (zh) | 一种低导通电阻绝缘体上硅横向绝缘栅双极型晶体管 | |
US9263560B2 (en) | Power semiconductor device having reduced gate-collector capacitance | |
CN102122666B (zh) | 使用高介电常数栅介质的耐压器件 | |
CN103325835B (zh) | 一种具有结型场板的soi功率ldmos器件 | |
CN102064192B (zh) | 一种soi横向绝缘栅双极型晶体管器件 | |
CN102790090A (zh) | 一种基于高k材料的ldmos器件 | |
CN115548106A (zh) | 一种具有P型栅的增强型GaN器件 | |
CN102157550A (zh) | 一种具有p埋层的纵向沟道SOI LIGBT器件单元 | |
CN102593127B (zh) | 一种复合功率半导体器件 | |
CN103762237A (zh) | 具有场板结构的横向功率器件 | |
CN103887332A (zh) | 一种新型功率半导体器件 | |
CN210743952U (zh) | 一种高压dmos器件 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20121128 Termination date: 20140113 |