CN102118543A - 自动量化时钟相位可调整显示装置 - Google Patents
自动量化时钟相位可调整显示装置 Download PDFInfo
- Publication number
- CN102118543A CN102118543A CN2010106148697A CN201010614869A CN102118543A CN 102118543 A CN102118543 A CN 102118543A CN 2010106148697 A CN2010106148697 A CN 2010106148697A CN 201010614869 A CN201010614869 A CN 201010614869A CN 102118543 A CN102118543 A CN 102118543A
- Authority
- CN
- China
- Prior art keywords
- phase
- level
- phase place
- clock
- horizontal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
- G09G5/008—Clock recovery
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/124—Sampling or signal conditioning arrangements specially adapted for A/D converters
- H03M1/1245—Details of sampling arrangements or methods
- H03M1/1255—Synchronisation of the sampling frequency or phase to the input frequency or phase
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/124—Sampling or signal conditioning arrangements specially adapted for A/D converters
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Controls And Circuits For Display Device (AREA)
- Picture Signal Circuits (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
本申请涉及自动量化时钟相位可调整显示装置。所述显示装置包括将模拟视频信号转换为数字视频信号的模数转换器(6),相位调整器(1)和水平开始位置检测器(7)。所述检测器检测沿视频水平方向模数转换器的输出值变为超过阈值电平的最小值的水平开始位置。相位调整器获取水平开始位置被变化的开始位置变化相位。相位调整器计算模拟视频信号开始其从第一电平到第二(更高)电平的迁移并然后结束迁移的第一相位区间。相位调整器将不包含于第一相位区间中的相位设为量化时钟的调整相位。
Description
技术领域
本发明涉及诸如投影仪和监视器的具有自动量化时钟相位调整功能的显示装置。
背景技术
在显示装置上显示表示由计算机创建的文件和图形等的模拟视频信号需要使计算机中的模拟视频信号的量化时钟和模拟视频信号的有效图像区域与显示装置中的模拟视频信号的量化时钟和模拟视频信号的有效图像区域匹配。这种显示装置一般具有信号格式表,在该信号格式表中,关于水平和垂直同步信号的诸如频率和极性的属性的信息与量化时钟和有效图像区域相关。读取从计算机输出的同步信号的这些属性使得能够区分它们的信号格式。
显示装置一般通过乘以水平同步信号产生对于从计算机输出的模拟视频信号的量化所需要的量化时钟。可从同步信号的上述信息获知量化时钟的适当频率。但是,同步信号的适当相位在各计算机中是不同的。这是由于,从计算机输出的水平同步信号和视频信号具有时间差,并且,时间差在各计算机中是不同的。
因此,执行良好的量化要求显示装置具有量化时钟的相位的自动调整功能以补偿上述的时间差。以下,量化时钟的相位被称为“量化时钟相位”或“时钟相位”。
日本专利公开No.2000-122624公开了涉及这种自动量化时钟相位调整的技术。公开的技术首先在各时钟相位处检测水平视频开始位置(坐标)和水平视频结束位置(坐标)处的输入模拟视频信号的视频电平,以组合同一时钟相位处的检测的视频电平。这提供反映输入模拟视频信号的前沿和后沿的视频电平数据。
然后,公开的技术将视频电平数据变为最大电平的一定时钟相位视为视频电平很少变化的稳定相位,并使要调整的时钟相位与稳定相位配合,由此执行自动量化时钟相位调整。
另一方面,日本专利公开No.11-177847公开了以下技术。公开的技术首先在各时钟相位处在输入视频信号的一个帧中执行获得彼此相邻的至少一对像素的绝对差值的处理。然后,公开的技术调整量化时钟的频率和相位,使得获得的绝对差值变为最大。
但是,在日本专利公开No.2000-122624中公开的技术仅观察水平视频开始位置和水平视频结束位置中的每一个处的一个像素的迁移。因此,在视频信号从视频信号提供装置向显示装置中的量化部分的传送过程中混入视频信号中的噪声以及由于源视频本身在水平视频开始位置和水平视频结束位置处的变化产生的视频电平变化大大影响视频电平数据,这使自动量化时钟相位调整的精度劣化。
并且,在日本专利公开No.11-177847中公开的技术基于这样的前提,即,存在其中视频电平的变化的倾度在各像素处相反的一些图像区域,并且,随着这种图像区域的增加,提供更好的调整精度。因此,在常用于显示报告的标题的、包含很少的其中视频电平的变化的倾度在各像素处相反的图像区域的视频信号中,即使量化的频率和相位被调整,相邻像素的绝对差值也很少变化,因此,该技术不能执行正确的量化时钟相位调整。
发明内容
本发明提供一种能够对于在视频信号从视频信号提供装置向显示装置的量化部分的传送过程中噪声混入视频信号中的情况以及对于视频信号包含很少的其中视频电平变化的倾度在各像素处相反的图像区域的情况,提高自动量化时钟相位调整的精度的显示装置。
本发明作为其一个方面提供一种显示装置,该显示装置包括:被配置为将模拟视频信号转换成数字视频信号的模数转换器;被配置为调整关于模拟视频信号的在模数转换器中的量化时钟的相位的相位调整器;被配置为检测沿视频水平方向模数转换器的输出值变为超过阈值电平的最小值的水平开始位置的水平开始位置检测器;和被配置为调整阈值电平的阈值电平调整器。相位调整器被配置为执行包含以下处理的量化时钟相位调整处理:对于至少两个阈值电平中的每一个并通过依次变化量化时钟的可调整相位来获取水平开始位置被变化的开始位置变化相位的相位获取处理;计算模拟视频信号开始其从第一电平到比第一电平高的第二电平的迁移并然后结束迁移的第一相位区间(period)的第一相位区间计算处理;和将不包含于第一相位区间中的相位设为量化时钟的调整相位的相位设定处理。
本发明作为其另一方面提供一种显示装置,该显示装置包括:被配置为将模拟视频信号转换成数字视频信号的模数转换器;被配置为调整关于模拟视频信号的在模数转换器中的量化时钟的相位的相位调整器;被配置为检测沿视频水平方向模数转换器的输出值变为超过阈值电平的最大值的水平结束位置的水平结束位置检测器;和被配置为调整阈值电平的阈值电平调整器。相位调整器被配置为执行包含以下的处理的量化时钟相位调整处理:对于至少两个阈值电平中的每一个并通过依次变化量化时钟的可调整相位获取水平结束位置被变化的结束位置变化相位的相位获取处理;计算模拟视频信号开始其从比第一电平高的第二电平到第一电平的迁移并然后结束迁移的第二相位区间的第二相位区间计算处理;和将不包含于第二相位区间中的相位设为量化时钟的调整相位的相位设定处理。
参照附图阅读示例性实施例的以下说明,本发明的其它特征将变得明显。
附图说明
图1A~1D是表示由作为本发明的实施例的显示装置执行的自动量化时钟相位调整的流程图。
图2是表示实施例的显示装置的配置的框图。
图3表示实施例中的开始位置变化相位的检测的例子。
图4表示实施例中的开始位置变化相位和结束位置变化相位的检测例子。
图5示出表示实施例中的高电平迁移时段的波形例子。
图6示出表示实施例中的低电平迁移时段的波形例子。
图7表示实施例中的适当相位的计算。
具体实施方式
以下将参照附图描述本发明的示例性实施例。
首先,将参照图2描述作为本发明的实施例的显示装置的配置。
控制器1根据存储于存储器2中的各种计算机程序控制显示装置中的各部分的操作。
D-Sub15针型端子3是来自诸如计算机的视频信号提供装置的RGB模拟视频信号的输入端子。
同步信号检测器4执行水平和垂直同步信号的存在的确定、水平同步信号的周期的检测和垂直同步信号的一个周期中的水平同步信号的计数(即,垂直线的数量)的检测。并且,同步信号检测器4向控制器1输出与垂直同步信号同步的中断信号。
时钟产生器5产生并输出通过乘以水平同步信号产生的量化时钟信号(以下,称为“量化时钟”),乘法的因子由控制器1设定。量化时钟的相位也由控制器1设定。在本实施例中,作为例子,量化时钟的相位可以可变地被设为0~31的32个梯级。
模数转换器6用从时钟产生器5输出的量化时钟执行模拟视频信号的模数转换,以输出RGB数字视频信号和时钟信号。
水平开始/结束位置检测器7检测沿视频水平方向的有效图像区域(水平有效区域)的开始位置以及沿相同方向的其结束位置。基于由控制器1设定的阈值电平确定这些水平开始位置和水平结束位置。关于白电平,阈值电平可被设为1/8、2/8、...或8/8。
水平开始/结束位置检测器7响应水平同步信号的输入,开始时钟计数。然后,检测器7将来自模数转换器6的输出值(即,数字视频信号的值)在RGB的任意通道(channel)中首先变为超过预定阈值电平的最小值的位置设为水平开始位置,并将来自模数转换器6的输出值最后变为超过阈值电平的最大值的位置设为水平结束位置。水平开始/结束位置检测器7持续保持水平开始位置处的最小值和水平结束位置处的最大值,直到向其输入下一垂直同步信号为止。
水平开始/结束位置检测器7响应垂直同步信号的输入将保持的值复位,并且响应来自控制器1的获取请求输出先前帧中的水平开始和结束位置。当不存在电平超过阈值电平的像素时,水平开始/结束位置检测器7输出“0”。
视频信号处理器8对于RGB数字视频信号执行适当的转换处理,以将转换后的视频信号输出到显示部分(未示出),并由此在其上面显示视频。
下面,将参照图1A~1D描述通过用作阈值调整器和相位调整器的控制器1对于时钟产生器5设定的量化时钟的相位的自动调整功能。以下,对于时钟产生器5设定的量化时钟的相位被称为“量化时钟相位”或“时钟相位”。
在主例程中,在步骤f101中,控制器1规定各种变量。开始位置变化相位Sth[]具有包含七个阵列元素的阵列,并且存储由水平开始/结束位置检测器7对于各阈值电平检测的水平开始位置在连续的相位之间变化的开始位置变化相位。结束位置变化相位Eth[]具有包含七个阵列元素的阵列,并且存储由水平开始/结束位置检测器7对于各阈值电平检测的水平结束位置在连续的相位之间变化的结束位置变化相位。
高电平迁移开始相位Hs和高电平迁移结束相位He分别存储迁移时段(即,模拟视频信号从低电平(第一电平)迁移到高电平(第二电平)的高电平迁移时段(第一相位区间))的开始相位和结束相位。低电平迁移开始相位Ls和低电平迁移结束相位Le分别存储迁移时段(即,模拟视频信号从高电平迁移到低电平的低电平迁移时段(第二相位区间))的开始相位和结束相位。
在步骤f102中,控制器1执行将在后面描述的开始位置变化相位获取处理(子例程1),以获取开始位置变化相位Sth[0]~Sth[6]的值。
在步骤f103中,控制器1执行将在后面描述的结束位置变化相位获取处理(子例程2),以获取结束位置变化相位Eth[0]~Eth[6]的值。
在步骤f104中,控制器1执行分别与第一相位区间和第二相位区间计算处理对应并将在后面描述的高电平和低电平迁移时段计算处理(子例程3)。即,控制器1从在先前的步骤中获取的开始和结束位置变化相位计算高电平迁移开始相位Hs、高电平迁移结束相位He、低电平迁移开始相位Ls和低电平迁移结束相位Le。
在步骤f105中,控制器1计算不包含于从高电平迁移开始相位Hs到高电平迁移结束相位He的高电平迁移时段和从低电平迁移开始相位Ls到低电平迁移结束相位Le的低电平迁移时段中的任一个中的相位区间的中心点(中心值)。以下,不包含于高电平迁移时段和低电平迁移时段中的任一个中的该相位区间被称为“非迁移时段”。非迁移时段的中心点的该计算与适当的相位设定处理对应。在该计算中,控制器1将相位0和相位31视为彼此相邻。图7表示在步骤f105处执行的适当的相位设定处理的图像。控制器1最终对于时钟产生器5将计算的中心值除以与一个时钟周期对应的32的余数设为适当的相位(调整后的相位)。因此,控制器1结束处理。
将详细描述开始位置变化相位获取处理(子例程1)中的操作。在步骤f106中,控制器1规定各种变量。相位变量(可调整相位)n是用于管理对于时钟产生器5设定的相位的变量,并且,其初始值是与一个时钟对应的32。相位变量n依次变化。阈值变量m是用于管理对于水平开始/结束位置检测器7设定的阈值电平的变量,并且,其初始值是0。阈值变量m也依次变化。
当前水平开始位置Pc存储在当前设定的相位处从水平开始/结束位置检测器7获取的水平开始位置。先前水平开始位置Pp存储在先前设定的相位处从水平开始/结束位置检测器7获取的水平开始位置。
在步骤f107中,控制器1将时钟产生器5的相位设为0。
在步骤f108中,控制器1对于水平开始/结束位置检测器7设定(m+1)/8的阈值电平的值,然后,在等待与从同步信号检测器4输出的至少两个垂直同步中断信号对应的时间(作为直到阈值电平设定被反映到水平开始/结束位置检测器7的输出为止的时间)之后,获取水平开始位置并将其存储到当前水平开始位置Pc。
在步骤f109中,控制器1确定当前水平开始位置Pc是否为0。如果确定当前水平开始位置Pc为0,那么控制器1前进到步骤f110。
在步骤f110中,控制器1将表示不存在电平超过阈值电平的像素的“-1”存储到开始位置变化相位Sth[m]。然后,控制器1结束该处理。
另一方面,如果在步骤f109中确定当前水平开始位置Pc不是0,那么控制器1移动到用于在依次变化相位的同时检测水平开始位置被变化的相位的处理。即,为了获取下一设定相位处的水平开始位置,控制器1在步骤f111处将n加1,然后,将当前水平开始位置Pc复制到先前水平开始位置Pp。并且,在步骤f112中,控制器1将n除以32的余数设为时钟产生器5的相位,然后,在等待与从同步信号检测器4输出的至少两个垂直同步中断信号对应的时间(作为直到阈值电平设定被反映到水平开始/结束位置检测器7的输出为止的时间)之后,从水平开始/结束位置检测器7获取水平开始位置。然后,控制器1将获取的水平开始位置存储到当前水平开始位置Pc。
另外,在步骤f113中,控制器1确定Pp是否在n为64时等于Pc或者Pp-Pc是否在n不是64时等于1。如果这两个条件均不被满足,那么控制器1返回步骤f111,以保持搜索满足这些条件中的任一个的n的值。这些条件是用于确定模拟输入视频信号是否在如图3所示分别在相位变量为n和n-1时设定的相位之间达到阈值电平的条件。将n=64的相位与其它相位分开处理的原因在于,该相位与时钟变化点对应,响应该时钟变化点,水平开始/结束位置检测器7开始时钟计数。如果在步骤f113中满足条件中的任一个,那么控制器1前进到步骤f114。
在步骤f114中,控制器1将当前值n存储到Sth[m],并且,为了获取下一阈值电平处的开始位置变化相位,将n减1,并将m加1。将n减1的原因是,准备在从n起开始下一阈值电平处的开始位置变化相位获取处理。
然后,在步骤f115中,控制器1确定开始位置变化相位获取处理是否已被执行到最大阈值电平。如果还没有执行到最大阈值电平,那么控制器1返回步骤f108以执行下一阈值电平处的开始位置变化相位获取处理。根据上述的处理,在从低电平到高电平的模拟视频信号的迁移中,模拟视频信号上升到至少两个阈值电平的相位被存储到开始位置变化相位Sth[]。
下面,将详细描述结束位置变化相位获取处理(子例程2)中的操作。结束位置变化相位获取处理中的步骤f116~步骤f125的操作与开始位置变化相位获取处理(子例程1)中的不同之处在于,由于结束位置变化相位获取处理中的电平迁移方向与开始位置变化相位获取处理中的相反,因此,相位变量n沿从初始值63起减小的方向依次变化。结束位置变化相位获取处理中的其它操作与开始位置变化相位获取处理中的几乎相同。该处理将模拟视频信号在从高电平到低电平的迁移中下降到至少两个阈值电平的相位存储到结束位置变化相位Eth[]。图4表示开始位置变化相位Sth[]和结束位置变化相位Eth[]。
下面,将详细描述高电平和低电平迁移时段计算处理(子例程3)中的操作。
在步骤f126中,控制器1规定各种变量。开始位置最大阈值Sm和结束位置最大阈值Em分别存储与存储于开始位置变化相位Sth[]和结束位置变化相位Eth[]的阵列元素中的有效相位对应的阈值电平的最大值。
在步骤f127中,控制器1分别将Sth[m]和Eth[m]不变为-1的m的最大值存储到开始位置最大阈值Sm和结束位置最大阈值Em。
在步骤f128中,控制器1从模拟视频信号在高电平迁移中上升到最小阈值电平的相位Sth[0]减去与一个阈值电平迁移对应的相位增加近似值(Sth[Sm]-Sth[0])/Sm。然后,控制器1将相减的相位除以与一个时钟周期对应的32,并且将除法的余数设为高电平迁移开始相位Hs。
在步骤f129中,控制器1将与一个阈值电平迁移对应的相位增加近似值(Sth[Sm]-Sth[0])/Sm加到模拟视频信号在高电平迁移中上升到最大阈值电平的相位Sth[m]。然后,控制器1将相加的相位除以32的余数设为高电平迁移结束相位He。图5表示高电平迁移时段的图像。
在步骤f130中,控制器1从模拟视频信号在低电平迁移中下降到最大阈值电平的相位Eth[Em]减去与一个阈值电平迁移对应的相位增加近似值(Eth[0]-Eth[Em])/Em。然后,控制器1将相减的相位除以32的余数设为低电平迁移开始相位Ls。
在步骤f131中,控制器1将与一个阈值电平迁移对应的相位增加近似值(Eth[0]-Eth[Em])/Em加到模拟视频信号在低电平迁移中下降到最小阈值电平的相位Eth[0]上。然后,控制器1将相加的相位除以32的余数设为低电平迁移结束相位Le。图6表示低电平迁移时段的图像。
上述的处理计算高电平迁移开始相位Hs、高电平迁移结束相位He、低电平迁移开始相位Ls和低电平迁移结束相位Le,并且存储这些相位。
如上所述,在本实施例的自动时钟相位调整中,水平开始/结束位置检测器7覆盖垂直有效区域中的所有线的水平开始和结束位置,这可减少在视频信号的传送期间混入视频信号中的噪声和由于源视频自身的变化导致的电平变化的影响。因此,可以提高自动量化时钟相位调整的精度。
并且,即使包含很少的其中视频电平的变化的倾度在各像素处相反的图像区域的视频,也不影响水平开始/结束位置检测器7的输出。因此,本实施例可对于这种视频提供与其它视频类似的自动量化时钟相位调整的精度。
并且,开始位置变化相位获取处理(子例程1)在一定阈值电平处的开始位置变化相位的先前获取之后在不将相位复位为0的情况下从先前获取的相位执行下一阈值电平处的开始位置变化相位的随后获取。这使得能够减小相位变化频率,由此使得能够缩短处理。
通过使相位的依次变化方向相反,结束位置变化相位获取处理(子例程2)也提供与开始位置变化相位获取处理的效果类似的效果。另外,结束位置变化相位获取处理(子例程2)可利用开始位置变化相位获取处理(子例程1)的结果。即,从通过将一些裕度加到通过开始位置变化相位获取处理(子例程1)获取的最大阈值电平处的开始位置变化相位而获得的初始相位起开始相位的依次变化,可缩短处理。
虽然本实施例为了获取结束位置变化相位使用由水平开始/结束位置检测器7检测的水平结束位置,但是,可对于获取结束位置变化相位使用其它的方法。例如,获取水平有效区域的宽度或水平空白区域的宽度使得能够基于宽度和水平开始位置的关系获取结束位置变化相位。
具体地,可以设置水平有效宽度检测器,该水平有效宽度检测器在包含水平开始位置的帧(同一帧)中检测从水平开始位置到模数转换器6的输出值变为超过阈值电平的最大值的水平结束位置的水平有效区域的宽度。在这种情况下,控制器1可对于至少两个阈值电平中的每一个并通过依次变化量化时钟的可调整相位,来获取开始位置变化相位和通过将水平有效区域的宽度加到水平开始位置上获得的相加位置变化的结束位置变化相位。并且,控制器1可从开始位置变化相位计算模拟视频信号的低电平到高电平迁移时段(第一相位区间),并且,从结束位置变化相位计算其的高电平到低电平迁移时段(第二相位区间)。然后,控制器1可将不包含于这些迁移时段中的任一个中的相位设为量化时钟的调整相位。
另一方面,可以设置水平空白宽度检测器,该水平空白宽度检测器在包含水平开始位置的帧(同一帧)中检测从模数转换器6的输出值变为超过阈值电平的最大值的水平结束位置到水平开始位置的水平空白区域的宽度。在这种情况下,控制器1可对于至少两个阈值电平中的每一个并通过依次变化量化时钟的可调整相位,获取开始位置变化相位和通过从水平开始位置减去水平空白区域的宽度获得的相减位置变化的结束位置变化相位。
并且,控制器1可从开始位置变化相位计算模拟视频信号的低电平到高电平迁移时段(第一相位区间),并且,从结束位置变化相位计算其的高电平到低电平迁移时段。然后,控制器1可将不包含于这些迁移时段中的任一个中的相位设为量化时钟的调整相位。
虽然本实施例在高电平和低电平迁移时段计算处理(子例程3)中使用直线近似,但是,可以使用其它的近似方法。
并且,虽然本实施例描述了使用水平开始位置和水平结束位置两者的情况,但是,仅使用它们中的任一个也可提供足够的效果。具体地,控制器1可通过依次变化量化时钟的可调整相位,对于至少两个阈值电平中的每一个获取开始位置变化相位。然后,控制器1可计算模拟视频信号的低电平到高电平迁移时段(第一相位区间),以将不包含于低电平到高电平迁移时段中的相位设为量化时钟的调整相位。
作为替代方案,控制器1可通过依次变化量化时钟的可调整相位,对于至少两个阈值电平中的每一个获取结束位置变化相位。然后,控制器1可计算模拟视频信号的高电平到低电平迁移时段(第二相位区间),以将不包含于高电平到低电平迁移时段中的相位设为量化时钟的调整相位。
并且,虽然本实施例描述了如图7所示的那样在步骤f105处执行的适当的相位设定处理中为了设定适当的相位(调整相位)选择非迁移时段的中心点的情况,但是,只要非迁移时段具有足够的裕度,适当的相位可以为非迁移时段中的任何点。具体地,当在模数转换器6的前方设置低通滤波器时,由于随着量化时钟相位进一步延迟,来自模数转换器6的输出进一步接近源信号,因此可希望选择比中心点更接近非迁移时段的结束点的点。
虽然已参照示例性实施例说明了本发明,但应理解,本发明不限于公开的示例性实施例。以下的权利要求的范围应被赋予最宽的解释以包含所有的变更方式以及等同的结构和功能。
Claims (8)
1.一种显示装置,包括:
被配置为将模拟视频信号转换成数字视频信号的模数转换器(6);
被配置为调整关于模拟视频信号的在模数转换器中的量化时钟的相位的相位调整器(1);
被配置为检测沿视频水平方向模数转换器的输出值变为超过阈值电平的最小值的水平开始位置的水平开始位置检测器(7);和
被配置为调整阈值电平的阈值电平调整器(1),
其特征在于,相位调整器被配置为执行包含以下处理的量化时钟相位调整处理:
对于至少两个阈值电平中的每一个并通过依次变化量化时钟的可调整相位来获取水平开始位置被变化的开始位置变化相位的相位获取处理;
计算模拟视频信号开始其从第一电平到比第一电平高的第二电平的迁移并然后结束迁移的第一相位区间的第一相位区间计算处理;和
将不包含于第一相位区间中的相位设为量化时钟的调整相位的相位设定处理。
2.根据权利要求1的显示装置,还包括:
被配置为检测沿视频水平方向模数转换器的输出值变为超过阈值电平的最大值的水平结束位置的水平结束位置检测器(7),
其中,相位获取处理对于所述至少两个阈值电平中的每一个并通过依次变化量化时钟的可调整相位,获取开始位置变化相位和水平结束位置被变化的结束位置变化相位,
其中量化时钟相位调整处理还包括:
计算模拟视频信号开始其从第二电平到第一电平的迁移并然后结束迁移的第二相位区间的第二相位区间计算处理,并且
其中相位设定处理将不包含于第一相位区间和第二相位区间中的任一个中的相位设为量化时钟的调整相位。
3.根据权利要求1的显示装置,还包括:
被配置为在包含水平开始位置的帧中检测从水平开始位置到沿视频水平方向模数转换器的输出值变为超过阈值电平的最大值的水平结束位置的水平有效区域的宽度的水平有效宽度检测器,
其中相位获取处理对于所述至少两个阈值电平中的每一个并通过依次变化量化时钟的可调整相位,获取开始位置变化相位和通过将水平有效区域的宽度与水平开始位置相加而获得的相加位置被变化的结束位置变化相位,
其中量化时钟相位调整处理还包括:
计算模拟视频信号开始其从第二电平到第一电平的迁移并然后结束迁移的第二相位区间的第二相位区间计算处理,并且
其中相位设定处理将不包含于第一相位区间和第二相位区间中的任一个中的相位设为量化时钟的调整相位。
4.根据权利要求1的显示装置,还包括:
被配置为在包含水平开始位置的帧中检测从沿视频水平方向模数转换器的输出值变为超过阈值电平的最大值的水平结束位置到水平开始位置的水平空白区域的宽度的水平空白宽度检测器,并且
其中相位获取处理对于所述至少两个阈值电平中的每一个并通过依次变化量化时钟的可调整相位,获取开始位置变化相位和通过从水平开始位置减去水平空白区域的宽度而获得的相减位置被变化的结束位置变化相位,
其中量化时钟相位调整处理还包括:
计算模拟视频信号开始其从第二电平到第一电平的迁移并然后结束迁移的第二相位区间的第二相位区间计算处理;和
其中,相位设定处理将不包含于第一相位区间和第二相位区间中的任一个中的相位设为量化时钟的调整相位。
5.根据权利要求1的显示装置,其中在阈值电平中的一个的开始位置变化相位的先前获取之后,相位获取处理在不将相位复位为0的情况下从先前获取的相位执行阈值电平中的下一个的开始位置变化相位的随后获取。
6.根据权利要求2的显示装置,其中相位获取处理从将裕度加到阈值电平中的最大一个的开始位置变化相位而获得的初始相位起开始依次变化可调整相位以获取结束位置变化相位。
7.根据权利要求2的显示装置,其中相位设定处理将不包括在第一相位区间和第二相位区间中的任一个中的非迁移时段的中心点设定为调整相位。
8.一种显示装置,包括:
被配置为将模拟视频信号转换成数字视频信号的模数转换器(6);
被配置为调整关于模拟视频信号的在模数转换器中的量化时钟的相位的相位调整器(1);
被配置为检测沿视频水平方向模数转换器的输出值变为超过阈值电平的最大值的水平结束位置的水平结束位置检测器(7);和
被配置为调整阈值电平的阈值电平调整器(1),
其特征在于,相位调整器被配置为执行包含以下处理的量化时钟相位调整处理:
对于至少两个阈值电平中的每一个并通过依次变化量化时钟的可调整相位来获取水平结束位置被变化的结束位置变化相位的相位获取处理;
计算模拟视频信号开始其从比第一电平高的第二电平到第一电平的迁移并然后结束迁移的第二相位区间的第二相位区间计算处理;和
将不包含于第二相位区间中的相位设为量化时钟的调整相位的相位设定处理。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010-001508 | 2010-01-06 | ||
JP2010001508A JP5398554B2 (ja) | 2010-01-06 | 2010-01-06 | 表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102118543A true CN102118543A (zh) | 2011-07-06 |
CN102118543B CN102118543B (zh) | 2013-12-04 |
Family
ID=43806881
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2010106148697A Expired - Fee Related CN102118543B (zh) | 2010-01-06 | 2010-12-31 | 自动量化时钟相位可调整显示装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8595539B2 (zh) |
EP (1) | EP2343698A3 (zh) |
JP (1) | JP5398554B2 (zh) |
CN (1) | CN102118543B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011154060A (ja) * | 2010-01-26 | 2011-08-11 | Canon Inc | 表示装置 |
US8730073B1 (en) * | 2012-12-18 | 2014-05-20 | Broadcom Corporation | Pipelined analog-to-digital converter with dedicated clock cycle for quantization |
JP6394056B2 (ja) * | 2013-11-27 | 2018-09-26 | ソニー株式会社 | A/d変換装置、グレイコード生成装置、撮像素子、並びに、電子機器 |
US10263443B2 (en) | 2017-01-13 | 2019-04-16 | Hand Held Products, Inc. | Power capacity indicator |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5805233A (en) * | 1996-03-13 | 1998-09-08 | In Focus Systems, Inc. | Method and apparatus for automatic pixel clock phase and frequency correction in analog to digital video signal conversion |
JP2000122624A (ja) * | 1998-10-20 | 2000-04-28 | Hitachi Ltd | 自動クロック位相調整装置及び自動クロック位相調整方法及びそれを用いた表示装置 |
US20070146027A1 (en) * | 2005-12-23 | 2007-06-28 | Innolux Display Corp. | Method for adjusting clock phase of monitor |
CN101542586A (zh) * | 2007-02-08 | 2009-09-23 | Nec显示器解决方案株式会社 | 图像显示装置及其频率调整方法 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11177847A (ja) * | 1997-12-10 | 1999-07-02 | Matsushita Electric Ind Co Ltd | 画像調整方法および自動画像調整装置 |
JP3960716B2 (ja) * | 1999-08-05 | 2007-08-15 | 三洋電機株式会社 | 画素対応表示装置におけるクロック位相自動調整装置 |
JP3495672B2 (ja) * | 2000-02-03 | 2004-02-09 | 三洋電機株式会社 | 表示装置 |
US7193600B2 (en) * | 2000-02-03 | 2007-03-20 | Sanyo Electric Co., Ltd. | Display device and pixel corresponding display device |
JP2002023725A (ja) * | 2000-07-06 | 2002-01-25 | Mitsubishi Electric Corp | 映像信号処理装置及び映像出力機器 |
JP2009182779A (ja) * | 2008-01-31 | 2009-08-13 | Nec Electronics Corp | 信号処理方法及び回路 |
JP5459982B2 (ja) * | 2008-06-02 | 2014-04-02 | キヤノン株式会社 | 表示装置、プログラム、信号処理方法 |
-
2010
- 2010-01-06 JP JP2010001508A patent/JP5398554B2/ja not_active Expired - Fee Related
- 2010-12-31 CN CN2010106148697A patent/CN102118543B/zh not_active Expired - Fee Related
-
2011
- 2011-01-05 EP EP11150154.0A patent/EP2343698A3/en not_active Withdrawn
- 2011-01-06 US US12/985,612 patent/US8595539B2/en not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5805233A (en) * | 1996-03-13 | 1998-09-08 | In Focus Systems, Inc. | Method and apparatus for automatic pixel clock phase and frequency correction in analog to digital video signal conversion |
JP2000122624A (ja) * | 1998-10-20 | 2000-04-28 | Hitachi Ltd | 自動クロック位相調整装置及び自動クロック位相調整方法及びそれを用いた表示装置 |
US20070146027A1 (en) * | 2005-12-23 | 2007-06-28 | Innolux Display Corp. | Method for adjusting clock phase of monitor |
CN101542586A (zh) * | 2007-02-08 | 2009-09-23 | Nec显示器解决方案株式会社 | 图像显示装置及其频率调整方法 |
Also Published As
Publication number | Publication date |
---|---|
JP5398554B2 (ja) | 2014-01-29 |
US8595539B2 (en) | 2013-11-26 |
EP2343698A3 (en) | 2014-01-22 |
US20110164179A1 (en) | 2011-07-07 |
JP2011141397A (ja) | 2011-07-21 |
CN102118543B (zh) | 2013-12-04 |
EP2343698A2 (en) | 2011-07-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3673303B2 (ja) | 映像信号処理装置 | |
US8502919B2 (en) | Video display device and video display method | |
CN102118543A (zh) | 自动量化时钟相位可调整显示装置 | |
EP2043355A1 (en) | Signal processing device | |
JP4154820B2 (ja) | 画像表示装置のドットクロック調整方法およびドットクロック調整装置 | |
JPH10153989A (ja) | ドットクロック回路 | |
CN107948634B (zh) | 一种图像坏点检测方法、装置和图像处理芯片 | |
CN115575718B (zh) | 一种基于延迟锁相环路的电容检测方法及电容检测电路 | |
CN101542586B (zh) | 图像显示装置及其频率调整方法 | |
JP3398124B2 (ja) | 液晶ディスプレイの画面自動調整装置及びその方法 | |
US6753926B1 (en) | Circuit for generating sampling clock to stably sample a video signal and display apparatus having the circuit | |
US6538648B1 (en) | Display device | |
CN109284062B (zh) | 一种触摸数据处理方法、装置、终端和介质 | |
CN102136263B (zh) | 自动量化时钟相位调整显示装置 | |
JP3905760B2 (ja) | 表示装置 | |
US7535982B2 (en) | Method and apparatus for adjusting phase of sampling frequency of ADC | |
US7193600B2 (en) | Display device and pixel corresponding display device | |
JP2011141397A5 (zh) | ||
CN111654283B (zh) | 时钟信号调节电路和方法以及模拟电路 | |
JP3095813B2 (ja) | マルチ同期モニターの水平偏向周波数を可変にするための広動作帯域の自動デバイス | |
CN114880389A (zh) | 一种数据转换方法、系统及装置 | |
JP6189396B2 (ja) | 映像信号処理装置および映像信号処理方法 | |
CN205407781U (zh) | 一种同时实现占空比矫正和延迟锁相的延迟锁相环电路 | |
JP2017121069A (ja) | 映像信号処理装置および映像信号処理方法 | |
JP4787470B2 (ja) | 画像表示装置の動作方法および画像表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20131204 Termination date: 20201231 |