CN102012444B - 示波器及利用该示波器测试串行总线信号的方法 - Google Patents

示波器及利用该示波器测试串行总线信号的方法 Download PDF

Info

Publication number
CN102012444B
CN102012444B CN200910306637.2A CN200910306637A CN102012444B CN 102012444 B CN102012444 B CN 102012444B CN 200910306637 A CN200910306637 A CN 200910306637A CN 102012444 B CN102012444 B CN 102012444B
Authority
CN
China
Prior art keywords
signal
oscillograph
testing
serial bus
receiving end
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN200910306637.2A
Other languages
English (en)
Other versions
CN102012444A (zh
Inventor
苏旺丁
何瑞雄
洪永程
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Zhongcai Wyse Education Technology Co ltd
Nantong Dicheng Huaxin Industrial Co ltd
Original Assignee
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hongfujin Precision Industry Shenzhen Co Ltd, Hon Hai Precision Industry Co Ltd filed Critical Hongfujin Precision Industry Shenzhen Co Ltd
Priority to CN200910306637.2A priority Critical patent/CN102012444B/zh
Priority to US12/636,768 priority patent/US20110057643A1/en
Publication of CN102012444A publication Critical patent/CN102012444A/zh
Application granted granted Critical
Publication of CN102012444B publication Critical patent/CN102012444B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R13/00Arrangements for displaying electric variables or waveforms
    • G01R13/02Arrangements for displaying electric variables or waveforms for displaying measured electric variables in digital form

Abstract

一种串行总线信号测试方法,包括:检测串行总线以获得信号,并通过信道将该获得的信号传送给示波器;控制示波器撷取各信道传送的信号;识别上述信号的时序,以确定待测信号;将该待测信号的波形图固定于示波器所显示画面的中间位置,控制示波器量测待测信号对应的时钟信号的频率;对所述待测信号进行取样,根据上述频率固定样本的位置,并根据预先设定好的测试项目测试该样本;及当样本数足够时,判定串行总线信号测试完成,根据测试结果生成测试报告。本发明还提供一种测试串行总线信号的示波器。利用本发明可同时测试多个串行总线信号。

Description

示波器及利用该示波器测试串行总线信号的方法
技术领域
本发明涉及一种信号测试装置及方法,尤其涉及一种示波器及利用该示波器测试串行总线信号的方法。
背景技术
目前,在串行总线上,一个信号可以包括地址、控制、数据和时钟信息,串行总线的测试成为一个令人头痛的问题。在对通用串行总线进行测试时,需要先识别串行总线信号的时序,即判断串行总线信号的时间顺序,并根据该时间顺序判断串行总线信号的发送端和接收端。通用串行总线的信号完整性测试均由示波器显示,然后,经由人工测试串行总线信号的完整性,该人工测试行为具有许多不足之处:(1)需要由人眼判断信号的时序关系;(2)同一时间一次只能量测一组串行总线信号;(3)无法短时间内进行大量取样;(4)信号测试会因个人习惯不同产生不同的测试结果。
发明内容
鉴于以上内容,有必要提供一种示波器,其可同时对多个串行总线的信号进行完整性测试。
鉴于以上内容,还有必要提供一种利用示波器测试串行总线信号的方法,其可同时对多个串行总线的信号进行完整性测试。
所述示波器包括多个信道,并通过该多个信道与待测的串行总线相连。该示波器包括:仪器检测单元用于检测串行总线以获得信号,并通过所述信道将信号传送给示波器;仪器控制单元用于撷取各信道所传送的信号;及信号测试单元。该信号测试单元包括信号时序识别模块、信号测试模块和报告生成模块。其中,所述信号时序识别模块用于识别仪器控制单元所撷取信号的时序,以确定待测信号。所述信号测试模块用于控制示波器量测待测信号对应的时钟信号的频率,对所述待测信号进行取样,根据所量测出的频率固定样本的位置,并根据预先设定好的测试项目测试样本。当样本数足够时判定串行总线信号测试完成,报告生成模块根据上述测试结果生成测试报告。
所述利用示波器测试串行总线信号的方法,包括如下步骤:检测串行总线以获得信号,并通过信道将该获得的信号传送给示波器;控制示波器撷取各信道传送的信号;识别上述信号的时序,以确定待测信号;将该待测信号的波形图固定于示波器所显示画面的中间位置,控制示波器量测待测信号对应的时钟信号的频率;对所述待测信号进行取样,根据上述频率固定样本的位置,并根据预先设定好的测试项目测试该样本;及当样本数足够时,判定串行总线信号测试完成,根据测试结果生成测试报告。
相较于现有技术,所述示波器及利用该示波器测试串行总线信号的方法,可同时完成多个串行总线信号的完整性测试,避免因个人量测习惯不同而造成的测试结果不同,且增加了有效的取样空间,提升了串行总线信号的分析效率与精确性。
附图说明
图1是本发明示波器较佳实施例的硬件架构图。
图2是本发明串行总线信号测试方法较佳实施例的作业流程图。
图3是图2中信号时序识别步骤的具体作业流程图。
图4是本发明信号识别过程中的示波器触发界面图。
具体实施方式
如图1所示,是本发明示波器较佳实施例的硬件架构图。该硬件架构图包括示波器2及待测串行总线1。示波器2包括至少四个信道20(如图中所示的Channel201、Channel202、Channel203和Channel204)、仪器检测单元22、仪器控制单元24和信号测试单元26。其中,仪器检测单元22用于检测串行总线1并获得信号。例如,仪器检测单元22检测主板上的芯片A和芯片B之间连接的串行总线1,获得串行总线1的信号。信道20用于连接串行总线1和示波器2,并用于将仪器检测单元22所检测到的信号传送给示波器2。仪器控制单元24用于撷取各信道20所传送的信号,并将撷取的信号传送给信号测试单元26。在本实施例中,仪器检测单元22、仪器控制单元24和信号测试单元26均为安装在示波器2中的软件程序,用于控制示波器2执行上述检测、撷取、传送和识别功能。
信号测试单元26包括一个信号时序识别模块260、信号测试模块262和报告生成模块264。所述模块是具有特定功能的软件程序段,可被示波器2执行,从而完成对串行总线1的信号进行完整性测试的流程。
其中,信号时序识别模块260用于识别仪器控制单元24所撷取的信号时序,以确定待测信号。具体识别过程将在图4中描述。
所述信号测试模块262将待测信号的波形图固定于示波器2所显示画面的中间位置,控制示波器2量测待测信号对应的时钟信号的频率,对所述待测信号进行取样,根据所量测出的频率固定样本的位置,并根据预先设定好的测试项目测试该样本。在本实施例中,不同总线可设定不同的测试项目,以LPC总线为例,所设定的测试项目包括:测试LPC总线的高电压、低电压、频率、周期、上升沿时间(Rise time)、下降沿时间(Fall time)、设置时间(Setup time)和延迟时间(Hold time)等。
当串行总线1的信号以“并列式”传输时,信号会同时由某A芯片读取或写入某B芯片的所有讯号,以LPC总线为例,LPC总线有四条信号线,当其中一条信号线采集的信号被写入时,其它三条信号线中的信号也一定处于被写入的状态。因此,当信号时序识别模块260根据时序判定串行总线1的某一条信号线中的信号为写入状态时,该串行总线1的其它三条信号线中的信号不需要再进行时序判断,即可被判定为写入状态的信号。所述写入状态的信号即为串行总线待测信号。信号测试模块262同时测试信号时序识别模块260所确定的并列待测信号。
信号测试模块262还用于判断样本数是否足够,即判断串行总线1信号测试是否完成。
当样本数足够时,信号测试模块262判定串行总线1信号测试完成,报告生成模块264根据信号测试模块262的测试结果生成测试报告。该报告可能为图、excel表或其它格式的文件。
如图2所示,是本发明串行总线1信号测试方法较佳实施例的作业流程图。
步骤S200,仪器检测单元22检测串行总线1并获得信号,信道20将检测到的信号传送给示波器2。
步骤S202,仪器控制单元24撷取每个信道20传送的信号,并将所撷取的信号传送给信号测试单元26。
步骤S204,信号时序识别模块260识别仪器控制单元24所撷取信号的时序,以确定待测信号,具体时序识别步骤将在图3中具体描述。
步骤S206,信号测试模块262对上述待测信号取样测试,具体而言,信号测试模块262将待测信号的波形图固定于示波器2所显示的画面的中间位置,控制示波器2量测待测信号对应的时钟信号的频率,对所述待测信号进行取样,根据所量测出的频率固定样本的位置,并根据预先设定好的测试项目测试该样本。
步骤S208,信号测试模块262判断样本数是否足够,即判断是否完成测试串行总线1的信号。若判断结果为样本数不够,则返回步骤S202重新撷取信号;反之,若样本数足够,则串行总线1的信号测试完成,步骤S210,报告生成模块264根据信号测试模块262的测试结果生成测试报告,以进行分析。该报告可能为图、excel表或其它格式的文件以进行分析。
如图3所示,是图2中步骤S204的具体作业流程图。
步骤S300,信号时序识别模块260触发传送所述串行总线1信号的信道20,以量测信号在发送端和接收端的上升时间和下降时间。在本实施例中,该步骤中的触发方式为边沿方式。
由于仪器检测单元22检测串行总线1可能会获得多组装置之间传输的信号,例如由芯片A发送给芯片B、芯片B发送给芯片A、芯片A发送给芯片C、芯片C发送给芯片A、芯片B发送给芯片C、芯片C发送给芯片B等,因此,于步骤S302中,信号时序识别模块260需根据步骤S300中的的量测结果设定图2步骤S202中所述传送信号的发送端和接收端。其中,信号在发送端的上升/下降时间大于接收端的上升/下降时间。
步骤S304,信号时序识别模块260设置触发条件,控制示波器2触发,从上述信号中筛选出满足该触发条件的信号,并确定该筛选出的信号对应的发送端和接收端,例如,将芯片B发送给芯片A的信号筛选掉,保留芯片A发送给芯片B的信号。所述触发条件可在图4所示的触发界面图上进行设置。
在本实施例中,所述触发条件包括:触发方式、传输信号的信道(Source)、高电平门限(Upper level)、低电平门限(Lower level)、时间(Time)及分析类型,该分析类型包括上升沿分析、下降沿分析和上升/下降分析。所述触发方式包括多种,例如边沿触发和电平触发,本实施例步骤S304中所采用的是电平触发(如图4中所示的“Transition”)。本实施例所述的Time可以设置在信号发送端的上升/下降时间与接收端的上升/下降时间之间。所述Upper level和Lower level在示波器2的电压值范围之内。
步骤S306,当上述筛选出的信号对应的发送端和接收端与步骤S302中设置的信号发送端和接收端相同时,信号时序识别模块260确定该信号时序识别成功,并判定该信号为待测信号。
最后应说明的是,以上实施例仅用以说明本发明的技术方案而非限制,尽管参照较佳实施例对本发明进行了详细说明,本领域的普通技术人员应当理解,可以对本发明的技术方案进行修改或等同替换,而不脱离本发明技术方案的精神和范围。

Claims (10)

1.一种示波器,用于测试串行总线信号,该示波器包括多个信道,并通过该多个信道与待测的串行总线相连,其特征在于,该示波器包括:
仪器检测单元,用于检测串行总线以获得信号,并通过所述信道将信号传送给示波器;
仪器控制单元,用于撷取各信道所传送的信号;及
信号测试单元,包括信号时序识别模块、信号测试模块和报告生成模块,用于测试所述信号,其中,
所述信号时序识别模块,用于以边沿方法触发传送所述信号的信道,并量测信号在发送端和接收端的上升时间和下降时间,根据量测结果设置所述信号的发送端和接收端,设置触发条件,控制示波器触发,从所述信号中筛选出满足该触发条件的信号,并确定该筛选出的信号对应的发送端和接收端,当筛选出的信号对应的发送端与接收端与所设置的发送端和接收端相同时,并判定该信号为待测信号;
所述信号测试模块,用于控制示波器量测待测信号对应的时钟信号的频率,对所述待测信号进行取样,根据所量测出的频率固定样本的位置,并根据预先设定好的测试项目测试该样本;
所述信号测试模块,还用于当样本数足够时判定串行总线信号测试完成;及
所述报告生成模块,用于根据上述测试结果生成测试报告。
2.如权利要求1所述的示波器,其特征在于,所述在根据量测结果设置所述信号的发送端和接收端时,信号在发送端的上升/下降时间大于接收端的上升/下降时间。
3.如权利要求2所述的示波器,其特征在于,所述触发条件包括:触发方式、传输信号的信道、高电平、低电平、时间及分析类型,该分析类型包括上升沿分析、下降沿分析和上升/下降分析。
4.如权利要求3所述的示波器,其特征在于,所述触发方式为电平触发。
5.如权利要求3所述的示波器,其特征在于,所述时间介于信号发送端的上升/下降时间与接收端的上升/下降时间之间。
6.一种利用权利要求1所述示波器测试串行总线信号的方法,该方法包括:
检测串行总线以获得信号,并通过信道将该获得的信号传送给示波器;
控制示波器撷取各信道传送的信号;
以边沿方法触发传送所述信号的信道,并量测信号在发送端和接收端的上升时间和下降时间,根据量测结果设置所述信号的发送端和接收端,设置触发条件,控制示波器触发,从所述信号中筛选出满足该触发条件的信号,并确定该筛选出的信号对应的发送端和接收端,当筛选出的信号对应的发送端与接收端与所设置的发送端和接收端相同时,并判定该信号为待测信号;
将该待测信号的波形图固定于示波器所显示画面的中间位置,控制示波器量测待测信号对应的时钟信号的频率;
对所述待测信号进行取样,根据上述频率固定样本的位置,并根据预先设定好的测试项目测试该样本;及
当样本数足够时,判定串行总线信号测试完成,根据测试结果生成测试报告。
7.如权利要求6所述的测试方法,其特征在于,所述在根据量测结果设置所述信号的发送端和接收端时,信号在发送端的上升/下降时间大于接收端的上升/下降时间。
8.如权利要求7所述的测试方法,其特征在于,所述触发条件包括:触发方式、传输信号的信道、高电平、低电平、时间及分析类型,该分析类型包括上升沿分析、下降沿分析和上升/下降分析。
9.如权利要求8所述的测试方法,其特征在于,所述触发方式为电平触发,所述时间介于信号发送端的上升/下降时间与接收端的上升/下降时间之间。
10.如权利要求6所述的测试方法,其特征在于,当样本数不够时,返回控制示波器撷取各信道传送信号的步骤。
CN200910306637.2A 2009-09-07 2009-09-07 示波器及利用该示波器测试串行总线信号的方法 Expired - Fee Related CN102012444B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN200910306637.2A CN102012444B (zh) 2009-09-07 2009-09-07 示波器及利用该示波器测试串行总线信号的方法
US12/636,768 US20110057643A1 (en) 2009-09-07 2009-12-13 Oscillograph and signal integrity test method using the oscillograph

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN200910306637.2A CN102012444B (zh) 2009-09-07 2009-09-07 示波器及利用该示波器测试串行总线信号的方法

Publications (2)

Publication Number Publication Date
CN102012444A CN102012444A (zh) 2011-04-13
CN102012444B true CN102012444B (zh) 2014-04-23

Family

ID=43647215

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200910306637.2A Expired - Fee Related CN102012444B (zh) 2009-09-07 2009-09-07 示波器及利用该示波器测试串行总线信号的方法

Country Status (2)

Country Link
US (1) US20110057643A1 (zh)
CN (1) CN102012444B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8368382B2 (en) * 2008-09-26 2013-02-05 Advantest Corporation Frequency characteristics measuring device
CN102004177B (zh) * 2009-08-28 2014-12-10 苏文俊 示波器及利用该示波器识别串行总线信号时序的方法
CN103353543B (zh) * 2013-05-30 2015-06-24 电子科技大学 一种具有串行协议触发和解码功能的数字示波器
CN103377105B (zh) * 2013-07-04 2015-09-02 曙光信息产业(北京)有限公司 一种串行总线测试方法
US10078113B1 (en) * 2015-06-11 2018-09-18 Xilinx, Inc. Methods and circuits for debugging data bus communications
CN105608040A (zh) * 2015-12-21 2016-05-25 中国电子科技集团公司第四十一研究所 一种用fpga实现通用串行总线触发与解码的方法
WO2017131687A1 (en) * 2016-01-28 2017-08-03 Hewlett Packard Enterprise Development Lp Signal integrity measurements
CN106919484A (zh) * 2017-03-06 2017-07-04 广州致远电子股份有限公司 一种串行总线时序分析方法及装置
CN110320802B (zh) * 2019-07-02 2020-07-03 北京交通大学 基于数据可视化的复杂系统信号时序识别方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0350557A1 (en) * 1988-07-12 1990-01-17 Le Croy S.A. Method and apparatus for compacting digital time series data for display on a digital oscilloscope
CN1584606A (zh) * 2004-05-31 2005-02-23 浙江大华信息技术股份有限公司 一种usb总线供电的掌上通用示波器
CN1734280A (zh) * 2004-08-09 2006-02-15 华为技术有限公司 时序测试方法

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6029263A (en) * 1994-06-30 2000-02-22 Tandem Computers Incorporated Interconnect testing using non-compatible scan architectures
US6195617B1 (en) * 1998-03-09 2001-02-27 Lecroy, S.A. Digital storage oscilloscope with simultaneous primary measurement and derived parameter display on common time axis and method therefor
US6571185B1 (en) * 1999-04-20 2003-05-27 Tektronix, Inc. Continually responsive and anticipating automatic setup function for a digital oscilloscope
US6624829B1 (en) * 1999-10-29 2003-09-23 Agilent Technologies, Inc. System and method for specifying trigger conditions of a signal measurement system using hierarchical structures on a graphical user interface
US6690398B1 (en) * 2000-01-27 2004-02-10 Agilent Technologies, Inc. Logic analyzer with mixed textual and graphical trigger specification
JP3994614B2 (ja) * 2000-03-13 2007-10-24 株式会社日立製作所 パケット交換機、ネットワーク監視システム及びネットワーク監視方法
US6584419B1 (en) * 2000-10-12 2003-06-24 Agilent Technologies, Inc. System and method for enabling an operator to analyze a database of acquired signal pulse characteristics
US6892150B2 (en) * 2002-05-24 2005-05-10 Tektronix, Inc. Combined analog and DSP trigger system for a digital storage oscilloscope
US6760673B2 (en) * 2002-07-31 2004-07-06 Agilent Technologies, Inc. Method and apparatus for waveform measurement instrument
SE528466C2 (sv) * 2004-07-05 2006-11-21 Ericsson Telefon Ab L M En metod och apparat för att genomföra en kommunikationssession mellan två terminaler
US20070217338A1 (en) * 2006-03-14 2007-09-20 Sbc Knowledge Ventures L.P. Method and apparatus for out-of-band XDSL troubleshooting and testing
US7373263B2 (en) * 2006-05-16 2008-05-13 Tektronix, Inx. Analog-type measurements for a logic analyzer
DE102006055887A1 (de) * 2006-11-27 2008-05-29 Beckhoff Automation Gmbh Kommunikationssystem mit einer Master-Slave-Struktur
US7474974B2 (en) * 2007-01-31 2009-01-06 Mcgill University Embedded time domain analyzer for high speed circuits
CN101393234B (zh) * 2007-09-17 2010-09-01 鸿富锦精密工业(深圳)有限公司 波形自动量测系统及方法
CN102004177B (zh) * 2009-08-28 2014-12-10 苏文俊 示波器及利用该示波器识别串行总线信号时序的方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0350557A1 (en) * 1988-07-12 1990-01-17 Le Croy S.A. Method and apparatus for compacting digital time series data for display on a digital oscilloscope
CN1584606A (zh) * 2004-05-31 2005-02-23 浙江大华信息技术股份有限公司 一种usb总线供电的掌上通用示波器
CN1734280A (zh) * 2004-08-09 2006-02-15 华为技术有限公司 时序测试方法

Also Published As

Publication number Publication date
US20110057643A1 (en) 2011-03-10
CN102012444A (zh) 2011-04-13

Similar Documents

Publication Publication Date Title
CN102012444B (zh) 示波器及利用该示波器测试串行总线信号的方法
CN103376380B (zh) 一种测试系统及方法
CN108037444B (zh) Gnss pcba自动化测试系统及其应用方法
US8996928B2 (en) Devices for indicating a physical layer error
CN102298090A (zh) 信号完整性测试系统及方法
EP2713170B1 (en) Rare anomaly triggering in a test and measurement instrument
CN112148515A (zh) 一种故障定位方法、系统、装置、介质和设备
TW201216048A (en) Test system
CN107491369A (zh) 一种快速pcie3.0信号完整性的检测方法及系统
CN104008033A (zh) I2c总线测试系统及方法
CN104021055B (zh) 多媒体设备的自动化测试系统及方法
CN103674328A (zh) 基于Labview 的热电偶自动测温分析方法及系统
CN102004177B (zh) 示波器及利用该示波器识别串行总线信号时序的方法
CN102879732B (zh) 板卡的测试方法及其系统
KR100831848B1 (ko) Lcd 콘트롤 보드 검사 장치 및 방법
CN104008032A (zh) Vga端口测试系统及方法
CN106771453A (zh) 一种用于示波器的测试方法及装置
CN106950486A (zh) 自动测试设备的群组化时间测量模块及其方法
CN111258828A (zh) I2c总线测试方法,测试装置及计算机可读存储介质
CN104038380A (zh) 服务器主板检测系统及方法
JP2005114614A (ja) 検査信号モニタ機能付き検査装置とリモート検査システム。
CN106685606B (zh) 一种测试遥信防抖时间和遥控开出保持时间的装置及方法
KR100307709B1 (ko) 자동 검사 시스템에서의 신호처리방법
CN106788790B (zh) 一种蓝牙智能卡的测试系统
CN110399282A (zh) 一种芯片测试数据处理方法、装置及芯片

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Free format text: FORMER OWNER: HONGFUJIN PRECISE INDUSTRY CO., LTD.

Effective date: 20141204

Owner name: BEIJING ZHONGCAI WYSE EDUCATION TECHNOLOGY CO., LT

Free format text: FORMER OWNER: HONGFUJIN PRECISE INDUSTRY (SHENZHEN) CO., LTD.

Effective date: 20141204

Owner name: NANTONG DICHENG HUAXIN INDUSTRIAL CO., LTD.

Free format text: FORMER OWNER: BEIJING ZHONGCAI WYSE EDUCATION TECHNOLOGY CO., LTD.

Effective date: 20141204

C41 Transfer of patent application or patent right or utility model
COR Change of bibliographic data

Free format text: CORRECT: ADDRESS; FROM: 518109 SHENZHEN, GUANGDONG PROVINCE TO: 100083 HAIDIAN, BEIJING

Free format text: CORRECT: ADDRESS; FROM: 100083 HAIDIAN, BEIJING TO: 226371 NANTONG, JIANGSU PROVINCE

TR01 Transfer of patent right

Effective date of registration: 20141204

Address after: 226371 Industrial Zone, Xingren Town, Nantong, Jiangsu, Tongzhou District

Patentee after: NANTONG DICHENG HUAXIN INDUSTRIAL Co.,Ltd.

Address before: 100083 Beijing Haidian District Zhongguancun Road No. 18 smartfortune International Building B7O6

Patentee before: Beijing Zhongcai Wyse Education Technology Co.,Ltd.

Effective date of registration: 20141204

Address after: 100083 Beijing Haidian District Zhongguancun Road No. 18 smartfortune International Building B706

Patentee after: Beijing Zhongcai Wyse Education Technology Co.,Ltd.

Address before: 518109 Guangdong city of Shenzhen province Baoan District Longhua Town Industrial Zone tabulaeformis tenth East Ring Road No. 2 two

Patentee before: HONG FU JIN PRECISION INDUSTRY (SHENZHEN) Co.,Ltd.

Patentee before: HON HAI PRECISION INDUSTRY Co.,Ltd.

CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20140423

Termination date: 20180907