CN107491369A - 一种快速pcie3.0信号完整性的检测方法及系统 - Google Patents
一种快速pcie3.0信号完整性的检测方法及系统 Download PDFInfo
- Publication number
- CN107491369A CN107491369A CN201710711099.XA CN201710711099A CN107491369A CN 107491369 A CN107491369 A CN 107491369A CN 201710711099 A CN201710711099 A CN 201710711099A CN 107491369 A CN107491369 A CN 107491369A
- Authority
- CN
- China
- Prior art keywords
- pcie
- test
- signal
- test result
- quick
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2205—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
- G06F11/221—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test buses, lines or interfaces, e.g. stuck-at or open line faults
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2273—Test methods
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Tests Of Electronic Circuits (AREA)
Abstract
一种快速PICE3.0信号完整性的检测方法及系统,包括以下步骤:首先,搭建带有波形检测功能的测试平台;然后将测试治具插入被测的PCIE插槽中,通过所述测试平台抓取两个PCIE 3.0波形数据;再对获取的两个PCIE 3.0波形数据进行测试分析,并获得测试结果数据;根据测试结果数据进行判断,若测试结果为Pass,则测试通过;若结果为Fail,分析测试结果数据并进行故障处理,然后重新测试直至通过。本发明以PCIE工业规范为基础,明确PCIE控制器端TX信号的电气特性规范,包含信号的传输速率、抖动、眼高、眼宽等参数,以保证服务器主板的PCIE信号输出质量,提高服务器整体的运行性能。
Description
技术领域
本发明涉及一种数据接口的性能验证方法,属于计算机技术领域,尤其涉及一种快速PCIE 3.0信号完整性的检测方法及系统。
背景技术
为满足高扩展性,在现有的服务器设备上,PCIE已经成为不可缺少的扩展接口,通常会外插一些PCIE接口的RAID卡、SAS卡、HBA卡等设备来满足不同的客户需求。随着数据传输速率的需求不断增加,PCIE接口的模式和传输速率也发展到PCIE3.0规格,同样的,PCIE3.0信号质量直接影响到这些外插卡的功能和性能,为保证外插的PCIE3.0设备能够稳定高效的工作,PCIE3.0的信号质量必须符合PCIE协议规范,因此,对于PCIE3.0接口来说其自身信号传送的完整性风险也随之增大,PCIE 3.0信号完整性测试已是必不可少的项目。
目前,对于PCIE信号完整性的测试主要通过专门的信号测试设备如示波器、误码仪来测试信号完整性,这一类信号测试设备通过依次对PCIE中每条分线的信号完整性进行测试,达到测试PCIE总线信号完整性的目的,由于这种方法需对每条分线的信号完整性进行测试,使得PCIE总线的信号完整性测试效率较低。在实际操作过程当中,需要测试工程师多次重复操作示波器和SigTest软件,其过程非常繁琐、耗时,令测试工程师痛苦不堪。
如中国专利(申请号CN201710147003.1)公开了一种PCIE3.0Tx信号自动测量方法,属于电子领域、信号完整性验证领域,该发明利用C#语言编写的集示波器控制、SigTest软件调用、结果信息数据库管理以及报告制作为一体,直接运行在示波器操作系统上,测试工程师只需要输入少量信息,便可以一键完成PCIE3.0Tx信号验证,最后自动进行数据整理和报告制作。该方法虽然一定程度上提高了PCIE3.0信号完整性的测量效率,但由于需要处理的参数多、流程长,因此会降低PCIE3.0信号完整性的准确度和效率。
发明内容
本发明提供了一种快速PICE3.0信号完整性的检测方法及系统,用于解决现有技术中对PICE3.0信号完整性的验证效率较低的问题,明确PCIE控制器端 TX信号的电气特性规范,以保证服务器主板的PCIE信号输出质量,提高服务器整体的运行性能。
本发明通过以下技术方案予以实现:
一种快速PICE3.0信号完整性的检测方法,包括以下步骤:
首先,搭建带有波形检测功能的测试平台;
然后将测试治具插入被测的PCIE插槽中,通过所述测试平台抓取两个PCIE 3.0波形数据;
再对获取的两个PCIE 3.0波形数据进行测试分析,并获得测试结果数据;
根据测试结果数据进行判断,若测试结果为Pass,则测试通过;若结果为 Fail,分析测试结果数据并进行故障处理,然后重新测试直至通过。
如上所述的一种快速PICE3.0信号完整性的检测方法,所述测试平台由 DSA72004示波器和TCA-SMAadapter通过SMA-SMP线缆连接构成。
如上所述的一种快速PICE3.0信号完整性的检测方法,测试开始前对所述示波器和SMA-SMP线缆进行校准以保证信号时基同步。
如上所述的一种快速PICE3.0信号完整性的检测方法,所述示波器的通道1、 2分别连接到测试治具的CLK P、N端,通道3、4分别连接到被测Lane的TX+ 及TX-端,打开示波器菜单栏的Math——Math Setup,做两个Math, Math1=CH1-CH2,Math2=CH3-CH4;Math1即为Clock的差分信号,Math2为 Data的差分信号,以获取两个PCIE 3.0波形数据。
如上所述的一种快速PICE3.0信号完整性的检测方法,获取的PCIE 3.0波形数据输入到Sigtest软件进行分析,Sigtest软件中Data type选择Dual port differential,选择对应的Clock及Data文件,然后点击Load and verify data file,然后选择Technology和Template,PCIE 3.0选择technology“PCIE_3_0_sys”, template“DUAL_PORT_SYS_CON_250”,以获得测试结果数据。
一种快速PICE3.0信号完整性的检测系统,包括测试平台模块、波形抓取模块、波形分析模块和波形测试验证模块;所述波形抓取模块用于在将测试治具插入被测PCIE插槽后抓取两个PCIE 3.0的波形数据;所述波形测试模块用于将获取的两个PCIE 3.0的波形输入到系统中进行测试分析,并获得测试结果数据;所述波形测试验证模块根据测试结果数据进行判断,若测试结果为Pass,则测试通过;若结果为Fail,分析测试结果数据并进行故障处理,然后重新测试直至通过。
如上所述的一种快速PICE3.0信号完整性的检测系统,所述测试平台模块由DSA72004示波器和TCA-SMA adapter通过SMA-SMP线缆连接构成。
如上所述的一种快速PICE3.0信号完整性的检测系统,所述波形分析模块安装有Sigtest软件,Sigtest软件接收到测试结果数据并完成测试分析。
与现有技术相比,本发明的有益效果在于:
本发明通过搭建带有波形检测功能的测试平台,然后抓取两个PCIE 3.0波形数据,并根据获取的两个PCIE 3.0波形数据进行测试分析,然后再对测试结果数据进行判断,若测试结果为Pass,则测试通过;若结果为Fail,分析测试结果数据并进行故障处理,然后重新测试直至通过。因此,可有效提高PCIE3.0 信号完整性的测试效率和准确度。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍。
图1是本发明的流程图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。
如图1所示,本实施例一种一种快速PICE3.0信号完整性的检测方法,包括以下步骤:
首先,搭建带有波形检测功能的测试平台;
然后将测试治具插入被测的PCIE插槽中,通过所述测试平台抓取两个PCIE 3.0波形数据;
再对获取的两个PCIE 3.0波形数据进行测试分析,并获得测试结果数据;
根据测试结果数据进行判断,若测试结果为Pass,则测试通过;若结果为 Fail,分析测试结果数据并进行故障处理,然后重新测试直至通过。
具体而言,本实施例的工作过程如下:
1、平台搭建
包括测试样机及测试仪器的搭建:测试仪器包含DSA72004示波器一台,TCA-SMAadapter四个,SMA-SMP线缆四条及PCIE测试治具两个,测试开始前要进行示波器校准、SMA线缆校准、信号时基同步等工作。待测系统需要一套可工作的系统。
2、抓取测试波形
将测试治具插入被测PCIE插槽,连接好线缆,示波器通道1、2分别连接到CLK P、N端,通道3、4分别连接到被测Lane的TX+及TX-端,打开示波器菜单栏的Math——MathSetup,做两个Math,Math1=CH1-CH2, Math2=CH3-CH4;Math1即为Clock的差分信号,Math2为Data的差分信号。
在默认情况下输出的波形为PCIE 1.0波形,按一下测试治具上的切换Button 会切换到PCIE 2.0-3.5db,再按一下Button会切换到PCIE 3.0-6db,我们要抓取的就是两个PCIE 3.0的波形。
3、波形数据分析
波形数据保存后需要用Sigtest软件进行分析,打开Sigtest软件,Data type 选择Dual port differential,选择对应的Clock及Data文件,然后点击Load and verifydata file,然后选择Technology和Template,PCIE 3.0选择technology “PCIE_3_0_sys”,template“DUAL_PORT_SYS_CON_250”,然后点击Test 进行分析,分析完成后会显示结果。
4、测试结论
若Sigtest测试结果为Pass,则测试通过;若结果为Fail,需要分析原因并重新安排测试,直至测试通过,以确保系统能稳定、高效的工作。
本发明还提供了一种快速PICE3.0信号完整性的检测系统,包括测试平台模块、波形抓取模块、波形分析模块和波形测试验证模块;所述波形抓取模块用于在将测试治具插入被测PCIE插槽后抓取两个PCIE 3.0的波形数据;所述波形测试模块用于将获取的两个PCIE 3.0的波形输入到系统中进行测试分析,并获得测试结果数据;所述波形测试验证模块根据测试结果数据进行判断,若测试结果为Pass,则测试通过;若结果为Fail,分析测试结果数据并进行故障处理,然后重新测试直至通过。
本发明以PCIE工业规范为基础,明确PCIE控制器端TX信号的电气特性规范,包含信号的传输速率、抖动、眼高、眼宽等参数,以保证服务器主板的 PCIE信号输出质量,提高服务器整体的运行性能。
本发明未详尽描述的技术内容均为公知技术。
Claims (8)
1.一种快速PICE3.0信号完整性的检测方法,其特征在于,包括以下步骤:
首先,搭建带有波形检测功能的测试平台;
然后将测试治具插入被测的PCIE插槽中,通过所述测试平台抓取两个PCIE3.0波形数据;
再对获取的两个PCIE 3.0波形数据进行测试分析,并获得测试结果数据;
根据测试结果数据进行判断,若测试结果为Pass,则测试通过;若结果为Fail,分析测试结果数据并进行故障处理,然后重新测试直至通过。
2.根据权利要求1所述的一种快速PICE3.0信号完整性的检测方法,其特征在于,所述测试平台由DSA72004示波器和TCA-SMA adapter通过SMA-SMP线缆连接构成。
3.根据权利要求2所述的一种快速PICE3.0信号完整性的检测方法,其特征在于,测试开始前对所述示波器和SMA-SMP线缆进行校准以保证信号时基同步。
4.根据权利要求2所述的一种快速PICE3.0信号完整性的检测方法,其特征在于,所述示波器的通道1、2分别连接到测试治具的CLK P、N端,通道3、4分别连接到被测Lane的TX+及TX-端,打开示波器菜单栏的Math——Math Setup,做两个Math,Math1=CH1-CH2,Math2=CH3-CH4;Math1即为Clock的差分信号,Math2为Data的差分信号,以获取两个PCIE 3.0波形数据。
5.根据权利要求4所述的一种快速PICE3.0信号完整性的检测方法,其特征在于,获取的PCIE 3.0波形数据输入到Sigtest软件进行分析,Sigtest软件中Data type选择Dualport differential,选择对应的Clock及Data文件,然后点击Load and verify datafile,然后选择Technology和Template,PCIE 3.0选择technology“PCIE_3_0_sys”,template“DUAL_PORT_SYS_CON_250”,以获得测试结果数据。
6.一种快速PICE3.0信号完整性的检测系统,其特征在于,包括测试平台模块、波形抓取模块、波形分析模块和波形测试验证模块;所述波形抓取模块用于在将测试治具插入被测PCIE插槽后抓取两个PCIE 3.0的波形数据;所述波形测试模块用于将获取的两个PCIE3.0的波形输入到系统中进行测试分析,并获得测试结果数据;所述波形测试验证模块根据测试结果数据进行判断,若测试结果为Pass,则测试通过;若结果为Fail,分析测试结果数据并进行故障处理,然后重新测试直至通过。
7.根据权利要求6所述的一种快速PICE3.0信号完整性的检测系统,其特征在于,所述测试平台模块由DSA72004示波器和TCA-SMA adapter通过SMA-SMP线缆连接构成。
8.根据权利要求6所述的一种快速PICE3.0信号完整性的检测系统,其特征在于,所述波形分析模块安装有Sigtest软件,Sigtest软件接收到测试结果数据并完成测试分析。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710711099.XA CN107491369A (zh) | 2017-08-18 | 2017-08-18 | 一种快速pcie3.0信号完整性的检测方法及系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710711099.XA CN107491369A (zh) | 2017-08-18 | 2017-08-18 | 一种快速pcie3.0信号完整性的检测方法及系统 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN107491369A true CN107491369A (zh) | 2017-12-19 |
Family
ID=60645460
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710711099.XA Pending CN107491369A (zh) | 2017-08-18 | 2017-08-18 | 一种快速pcie3.0信号完整性的检测方法及系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107491369A (zh) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106933711A (zh) * | 2017-03-13 | 2017-07-07 | 郑州云海信息技术有限公司 | 一种PCIe3.0 Tx信号自动测量方法 |
CN108363648A (zh) * | 2018-01-25 | 2018-08-03 | 郑州云海信息技术有限公司 | 一种检测板内usb3.0信号的系统和方法 |
CN109815068A (zh) * | 2018-12-25 | 2019-05-28 | 曙光信息产业(北京)有限公司 | 多端口PCIe兼容性发送端测试的方法以及系统 |
CN110674000A (zh) * | 2019-10-09 | 2020-01-10 | 西安易朴通讯技术有限公司 | 信号测试方法与装置 |
CN112162187A (zh) * | 2020-09-11 | 2021-01-01 | 浪潮电子信息产业股份有限公司 | 一种信号测试系统 |
CN112416690A (zh) * | 2020-12-09 | 2021-02-26 | 海光信息技术股份有限公司 | 用于测试的集成主板和测试装置 |
CN113434346A (zh) * | 2021-05-26 | 2021-09-24 | 成都天奥信息科技有限公司 | 一种差分信号极性连接的自动检测方法及系统 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101667151A (zh) * | 2009-09-04 | 2010-03-10 | 浪潮电子信息产业股份有限公司 | 基于服务器PCI-Express信号完整性测试的方法 |
CN105045697A (zh) * | 2015-06-24 | 2015-11-11 | 浪潮电子信息产业股份有限公司 | 一种pcie信号完整性测试系统和方法 |
CN106371957A (zh) * | 2016-08-30 | 2017-02-01 | 浪潮电子信息产业股份有限公司 | 一种PCIe总线的确定方法、验证板及验证系统 |
CN106933711A (zh) * | 2017-03-13 | 2017-07-07 | 郑州云海信息技术有限公司 | 一种PCIe3.0 Tx信号自动测量方法 |
-
2017
- 2017-08-18 CN CN201710711099.XA patent/CN107491369A/zh active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101667151A (zh) * | 2009-09-04 | 2010-03-10 | 浪潮电子信息产业股份有限公司 | 基于服务器PCI-Express信号完整性测试的方法 |
CN105045697A (zh) * | 2015-06-24 | 2015-11-11 | 浪潮电子信息产业股份有限公司 | 一种pcie信号完整性测试系统和方法 |
CN106371957A (zh) * | 2016-08-30 | 2017-02-01 | 浪潮电子信息产业股份有限公司 | 一种PCIe总线的确定方法、验证板及验证系统 |
CN106933711A (zh) * | 2017-03-13 | 2017-07-07 | 郑州云海信息技术有限公司 | 一种PCIe3.0 Tx信号自动测量方法 |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106933711A (zh) * | 2017-03-13 | 2017-07-07 | 郑州云海信息技术有限公司 | 一种PCIe3.0 Tx信号自动测量方法 |
CN108363648A (zh) * | 2018-01-25 | 2018-08-03 | 郑州云海信息技术有限公司 | 一种检测板内usb3.0信号的系统和方法 |
CN108363648B (zh) * | 2018-01-25 | 2021-08-20 | 郑州云海信息技术有限公司 | 一种检测板内usb3.0信号的系统和方法 |
CN109815068A (zh) * | 2018-12-25 | 2019-05-28 | 曙光信息产业(北京)有限公司 | 多端口PCIe兼容性发送端测试的方法以及系统 |
CN110674000A (zh) * | 2019-10-09 | 2020-01-10 | 西安易朴通讯技术有限公司 | 信号测试方法与装置 |
CN110674000B (zh) * | 2019-10-09 | 2023-04-07 | 西安易朴通讯技术有限公司 | 信号测试方法与装置 |
CN112162187A (zh) * | 2020-09-11 | 2021-01-01 | 浪潮电子信息产业股份有限公司 | 一种信号测试系统 |
CN112416690A (zh) * | 2020-12-09 | 2021-02-26 | 海光信息技术股份有限公司 | 用于测试的集成主板和测试装置 |
CN112416690B (zh) * | 2020-12-09 | 2023-03-03 | 海光信息技术股份有限公司 | 用于测试的集成主板和测试装置 |
CN113434346A (zh) * | 2021-05-26 | 2021-09-24 | 成都天奥信息科技有限公司 | 一种差分信号极性连接的自动检测方法及系统 |
CN113434346B (zh) * | 2021-05-26 | 2023-08-04 | 成都天奥信息科技有限公司 | 一种差分信号极性连接的自动检测方法及系统 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107491369A (zh) | 一种快速pcie3.0信号完整性的检测方法及系统 | |
CN100442069C (zh) | 同步通讯芯片进行多芯片并行测试的方法 | |
CN103376380A (zh) | 一种测试系统及方法 | |
US8127190B2 (en) | Sampling a device bus | |
US8996928B2 (en) | Devices for indicating a physical layer error | |
CN108169564A (zh) | 一种线束检测装置及其检测方法 | |
CN101806833A (zh) | 多通道频率响应分析系统及其方法 | |
CN108958225B (zh) | 核电厂安全级dcs平台集成测试装置 | |
CN106646315B (zh) | 一种数字测量仪器的自动测试系统及其测试方法 | |
CN105760612B (zh) | 用于硅后芯片验证的断言检测装置、方法、系统、芯片 | |
CN203025340U (zh) | 测试治具检测系统 | |
CN102012444B (zh) | 示波器及利用该示波器测试串行总线信号的方法 | |
CN101832813A (zh) | 基于虚拟仪器技术的噪声和振动测量系统 | |
CN113868066A (zh) | 用于分析被测设备的测试和测量系统 | |
CN113014339A (zh) | PCIe外插卡接收通道的质量测试方法、装置及设备 | |
CN107239375A (zh) | 一种实现USB2.0 High Speed控制发包的测试方法 | |
CN115454751A (zh) | 一种fpga芯片的测试方法、装置和计算机可读存储介质 | |
CN105510663B (zh) | 一种应用于高幅值差分信号的自动化采集测试方法 | |
CN108776723B (zh) | 测试系统自检适配器连线生成方法、装置、设备及存储介质 | |
CN101980039A (zh) | 一种用于无线电计量测试的示波器触发校准装置 | |
CN102353867A (zh) | 一种互连测试设备及其测试方法 | |
CN117709251A (zh) | 基于sv的arinc429接口自动化验证系统及方法 | |
CN104182317B (zh) | 一种dmi总线信号完整性测试方法 | |
CN110212996A (zh) | 频谱仪校准系统、并行校准方法及自动排配校准方法 | |
CN205139289U (zh) | 一种200t型列控车载机柜的配线测试系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20171219 |