CN101923133B - 集成电路片上系统核间连线故障的测试系统和方法 - Google Patents
集成电路片上系统核间连线故障的测试系统和方法 Download PDFInfo
- Publication number
- CN101923133B CN101923133B CN2010100231169A CN201010023116A CN101923133B CN 101923133 B CN101923133 B CN 101923133B CN 2010100231169 A CN2010100231169 A CN 2010100231169A CN 201010023116 A CN201010023116 A CN 201010023116A CN 101923133 B CN101923133 B CN 101923133B
- Authority
- CN
- China
- Prior art keywords
- kernel
- unit
- edge seal
- test
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
本发明涉及一种集成电路片上系统核间连线故障的测试系统和方法。本系统包含有为完善集成电路片上系统中IP核间连线故障测试和IP核内故障测试而增加的电路结构和基于此电路结构运行的测试寻访机制。本发明能够对集成电路片上系统的IP核间连线进行测试,测试覆盖的故障类型包括:固零故障、固一故障、开路故障、短路故障、延迟故障和噪声故障;通过添加硬件结构分解边缘封装单元扫描链以实现并行测试总线的充分利用和测试时间的缩短;通过输出型边缘封装单元自动生成测试矢量,通过输入型边缘封装单元捕获测试响应,进一步缩短测试时间;本结构与核内测试结构兼容,实现了较高的灵活性以及测试资源的充分利用,使整个集成电路片上系统的故障覆盖率进一步提高。本发明电路结构简单、测试寻访机制简捷,适用于各种使用IP复用技术设计构建的集成电路片上系统。
Description
技术领域
本发明涉及一种集成电路故障测试系统和方法,特别是一种应用于集成电路片上系统(SOC System on a Chip)的核间连线故障的测试系统和方法。
背景技术
现在集成电路(IC)设计商都朝着更佳的成本优势与上市时间发展,以最快的速度,最优的性价比抢的市场先机,这些需求的存在迫切使得多种功能整合到一个芯片上成为可能,片上系统(SOC System on a chip)应运而生。从工程角度来看,将更多功能整合到单一芯片内,确能达到节省成本的目的,但如果从测试的角度来看,SOC的大量引脚、来源不同功能不同的多核、规模很大的测试向量等特点都使得SOC的测试远比单一芯片复杂很多。如何降低SOC的测试难度和测试成本,已成为提升SOC综合竞争力的一个非常重要的途径。
为了降低集成电路测试的难度,在集成电路设计的过程中就考虑其可测性问题,这就是集成电路的可测性设计(Design for Test,DFT)。现有的规模较大的视频、音频、存储器以及SOC芯片均需要考虑其可测性。当今国际上针对SOC可测性设计研究的标准主要是由YervantZorian领导的IEEE P1500 Standard for Embedded Core Test工作团队历尽10年(1995年~2005年)确定的IEEE std 1500标准。该标准以复用为基础,通过测试访问机制(TAM,Test AccessMechanism)实现对嵌入在SOC内部核的测试。但随着深亚微米工艺的到来,芯片工作频率已可达GHz数量级,SOC中核间连线之间产生的串扰问题对于整个芯片工作的影响已变得越来越严重,为保证芯片工作的正确性,很有必要建立合适的模型将核间所有可能的连线故障激发出来。
目前的SOC连线故障测试研究主要集中在向量压缩和测试结构的优化算法方面,但测试系统的硬件结构和测试寻访机制却没有涉及到,更没有研究将核间连线故障和核内故障测试一起进行考虑。
发明内容
本发明的目的在于提供一种应用于集成电路片上系统核间连线故障的测试系统和方法。其测试系统的电路结构简单,测试方法的测试寻访机制简捷,适用于各种使用核复用技术设计构建的集成电路片上系统。
为达上述目的,本发明采用下述技术方案:
一种集成电路片上系统核间连线故障的测试系统,不仅能用于完成集成电路片上系统中各个IP(Intellectual Property)核的互连线测试,还能用于完成各个IP核内部的测试;它是为完善集成电路片上系统可测试性而增加的电路,其电路由并行测试总线、边缘封装单元链路、时钟控制单元、IP核选择译码单元与IP核连线信号完整性选择译码单元组成;其特征在于:所述IP核并行测试总线有一组外接测试总线信号输入引脚和一组外接测试总线信号输出引脚,而在片内输出连接内部各个IP核的所述边缘封装单元链路;每一所述边缘封装单元链路有一组外接片上系统功能信号输入引脚或片上系统功能信号输出引脚一个外接边缘封装单元链路使能信号输入引脚,而在片内输出连接所述并行测试总线;所述时钟控制单元有一个外接系统工作时钟信号输入引脚、一个外接测试使能信号输入引脚、一个外接IP核测试时钟信号输入引脚和一个外接边缘封装单元链路测试时钟信号输入引脚,而片内输出连接内部各个IP核和同一IP核的所述边缘封装单元链路;所述IP核选择译码单元有一组外接IP核选择码信号输入引脚和一个外接测试时钟信号输入引脚,而在片内输出连接所述内部时钟控制单元;所述IP核连线信号完整性选择译码单元有一组外接IP核连线信号完整性选择码信号输入引脚和一个外接IP核连线信号完整性选择使能信号输入引脚,而在片内输出连接各个IP核对应的所述边缘封装单元链路。
上述的并行测试总线由n组测试通路组成,每一组测试通路都包括一条测试输入通路和一条测试输出通路构成,其中,每一条测试输入通路外接一个测试访问通道信号输入引脚,每一条测试输出通路外接一个测试访问通道信号输出引脚,n为SOC所包含的IP核数目;在片内每条测试输入通路通过一个三态门与对应IP核的边缘封装单元链路输入端相连;每条测试输出通路通过一个三态门与对应IP核的边缘封装单元链路输出端相连
上述的边缘封装单元链路是由每个IP核中各个输入型边缘封装单元和输出型边缘封装单元组成,输入型边缘封装单元是将边缘封装单元中边缘封装单元链路的输出端口连接相对应的IP核输入端口。输出型边缘封装单元则是将边缘封装单元中边缘封装单元链路的输入端口连接IP核的输出端口。电路连接:每一条完整的边缘封装单元链路都有一个外接边缘封装单元测试使能信号输入引脚WTEN、一个边缘封装单元使能信号WSE、一个外接边缘封装单元信号完整性使能信号输入引WSI和一个相应IP核测试工作时钟信号,在任意完整的边缘封装单元链路中,第一个边缘封装单元有一个连接相应并行测试总线中输入通道的输入端口,在单元外输出连接相对应的IP核后续一个边缘封装单元;后续的边缘封装单元有一个连接前一个边缘封装单元中边缘封装单元链路输出端口的边缘封装单元链路输入端口,在单元外输出连接后续一个边缘封装单元;周而复始,直至本条边缘封装单元链路中最后一个边缘封装单元;本条边缘封装单元链路中最后一个边缘封装单元有一个连接前一个型边缘封装单元中边缘封装单元链路输出端口的边缘封装单元链路输入端口,在单元外输出连接相对应的并行测试总线中的输出通道;在任意完整的边缘封装单元链路中,所有输入型边缘封装单元有一个连接片上系统中的输入端口或者与之相连的输出型边缘封装单元的功能信号输出端口的边缘封装单元功能信号输入端口,在单元外有一输出连接IP核输入端口;在任意完整的边缘封装单元链路中,所有输出型边缘封装单元有一个连接IP核输出端口的边缘封装单元功能信号输入端口,在单元外有一输出连接片上系统中的输出端口或与之相连的输入型边缘封装单元功能信号输入端口。
上述的输出型边缘封装单元由一个与门、四个二选一选择器和三个D触发器组成。连接方式:二选一数据选择器有一个边缘封装单元功能输入端口、一个边缘封装单元链路输入端口和一个边缘封装单元链路扫描使能输入端口,在单元内输出连接D触发器的数据输入端口;D触发器有一个外接边缘封装单元测试时钟信号和一个边缘封装单元链路输出端口,在单元内部输出连接一个二输入与门的输入端和一个二选一选择器的输入端;二选一选择器有一个外接的边缘封装单元信号完整性使能信号,在单元内部输出连接D触发器的数据输入端;D触发器在单元内部正相输出连接二选一选择器的一个输入端,反相输出连接二选一选择器的一个输入端;二选一选择器有一个外接边缘封装单元功能输入端口和一个边缘封装单元测试使能输入端口,在单元外部输出连接边缘封装单元功能输出端口;二输入与门有一个外接的边缘封装单元信号完整性使能信号I,在单元内部输出连接二选一选择器的输入端;D触发器有一个外接边缘封装单元测试时钟输入端口和一个来自其反相输出端口的数据输入端口,在单元内部连接二选一选择器的输入端口;二选一选择器有一个外接边缘封装单元测试时钟输入端口,在单元内部输出连接D触发器的时钟输入端。
上述输入型边缘封装单元由一个二输入与门、一个二输入异或门、五个二选一选择器和两个D触发器组成。连接方式:二选一选择器有一个边缘封装单元功能输入端口和一个边缘封装单元信号完整性使能信号,在单元内部输出连接一个二选一选择器输入端;二选一选择器有一个边缘封装单元链路输入端口,在单元内部输出连接到D型触发器数据输入端口;D触发器有一个外接边缘封装单元测试时钟信号输入端口和一个边缘封装单元链路输出端口;二选一选择器有一个边缘封装单元功能输入端口和一个一个边缘封装单元链路输出端口,在单元外部连接边缘封装单元功能输出端口;二选一选择器有一个边缘封装单元功能输入端口,在单元内部输出连接一个二选一选择器输入端;二选一选择器有一个边缘封装单元功能输入端口,在单元内部输出连接到D型触发器数据输入端口和一个二输入异或门的输入端口;D触发器有一个外接边缘封装单元测试时钟信号输入端口,在单元内部输出连接到一个二输入异或门的输入端口;二输入异或门在单元内部输出连接到一个二输入与门的输入端口;二输入与门有一个外接边缘封装单元测试时钟信号输入端口的反相输入,在单元内部输出连接到两个二选一选择器的输入端口。
上述的时钟控制单元由一个非门和3n个二输入与门组成,其中,n为片上系统中所含IP核的个数。连接方式:非门有一个连接测试使能信号的输入端口,在单元内输出连接二输入与门的一个输入端;每一个二输入与门有一个连接外接系统工作时钟信号,在单元外输出连接所对应IP核工作时钟输入端;每一个二输入与门有一个连接所述IP核选择译码单元中的IP核选择信号输出端口的输入端和一个连接外接IP核测试时钟信号的输入端,在单元外输出连接所对应IP核测试时钟信号输入端;每一个二输入与门有一个连接所述IP核选择译码单元中的IP核选择信号输出端口的输入端和一个连接边缘封装单元链路测试时钟信号的输入端,在单元外输出连接所述边缘封装单元链路。
上述的IP核选择译码单元是一种选择待测IP核的选择信号译码电路结构。连接方式:IP核选择译码单元有一个外接测试使能信号的输入端口和一个外接测试时钟信号的输入端口;当片上系统中有n个IP核时,完整的IP核选择译码单元是由n个IP核选择译码单元子单元组成;第一个IP核选择译码单元子单元有一个外接IP核选择码信号的输入端口,在单元外输出连接后续的IP核选择译码单元子单元和所述时钟控制单元;后续的IP核选择译码单元子单元有一个连接前一个IP核选择译码单元子单元输出端的输入信号,在单元外输出连接后续的IP核选择译码单元子单元和所述时钟控制单元;周而复始,直至IP核选择译码单元中的最后一个IP核选择译码单元子单元。
上述的IP核选择译码单元子单元由两个D型触发器组成。连接方式:D型触发器有一个外接测试时钟信号的输入端口和一个来自前一个IP核选择译码单元子单元输出端的输入端口(如是第一个IP核选择译码单元子单元,则为外接IP核选择码信号的输入端口),在单元内输出连接另一个D型触发器的数据输入端口,在单元外输出连接后续的IP核选择译码单元子单元;D型触发器有一个外接测试使能信号的输入端口和一个来自前一个IP核选择译码单元子单元输出端的输入端口,在单元外输出连接所述时钟控制单元。
上述的IP核信号完整性选择译码单元是一种选择待测IP核是否进行信号完整性测试的选择信号译码电路结构。连接方式:IP核信号完整性选择译码单元有一个外接测试使能信号的输入端口和一个外接测试时钟信号的输入端口;当片上系统中有n个IP核时,电路由n个IP核信号完整性选择译码单元子单元组成;第一个IP核信号完整性选择译码单元子单元有一个外接IP核连线信号完整性选择码信号的输入端口,在单元外输出连接后续的IP核信号完整性选择译码单元子单元和所述边缘封装单元链路单元;后续的IP核信号完整性选择译码单元子单元有一个连接前一个IP核信号完整性选择译码单元子单元输出端的输入信号,在单元外输出连接后续的IP核信号完整性选择译码单元子单元和所述边缘封装单元链路单元;周而复始,直至IP核选择译码单元中的最后一个IP核信号完整性选择译码单元子单元。
上述的IP核信号完整性选择译码单元子单元由两个D触发器组成。连接方式:D型触发器有一个外接测试时钟信号的输入端口和一个来自前一个IP核信号完整性选择译码单元子单元输出端的输入端口(如是第一个IP核信号完整性选择译码单元子单元,则为外接IP核连线信号完整性选择码信号的输入端口),在单元内输出连接另一个D型触发器的D输入端口,在单元外输出连接后续的IP核信号完整性选择译码单元子单元;D型触发器有一个外接测试使能信号的输入端口和一个来自前一个IP核信号完整性选择译码单元子单元输出端的输入端口,在单元外输出连接所述边缘封装单元链路单元。
一种采用上述测试系统的集成电路片上系统中核间连线故障的测试方法,其特征在于其测试寻访机制部分由IP核间连线故障测试寻访机制和IP核内故障测试寻访机制组成。
上述的IP核核间连线故障的测试寻访机制中,每个IP核边缘封装单元链路都与并行测试总线相连。根据IP核选择译码单元产生的IP核选择信号,选中某一IPi核以及与其相连的IP核的同时,也选中相应的边缘封装单元链路,并与时钟控制单元一起作用。此时,首先可通过并行测试总线的TAMI端口对该边缘封装单元链路加入相应的IP核核间连线故障测试码,并将此测试码移位至边缘封装单元链路的最后一个边缘封装单元;同时,选中与IPi相连的其他IP核的边缘封装单元链路,获取IPi核边缘封装单元链路通过互连线传送来得信号并将其移位至并行测试总线的TAMO端口;最后,对从TAMO端口获得的数据进行分析,判断IPi核至其他IP核传输方向的连线故障情况。重复上述过程,完成全部IP核核间连线故障的测试。
上述的IP核内故障测试寻访机制中,通过并行测试总线,并行连接不同IP核的边缘封装单元。根据IP核选择译码单元产生的IP核选择信号,选中相应的IP核,并与时钟控制单元一起作用,进而使被选中的一个或几个IP核可以同时使用并行测试总线和测试时钟的情况下进行测试,其测试图形为该IP核原来的测试图形,无需重新生成。通过边缘封装单元链路可实现IP核原始输入端口测试码的输入和IP核原始输出端口测试响应的输出。重复上述操作即可完成对所有IP核内部单元的测试。
本发明与现有技术相比较,具有如下显而易见的优点:本发明能够对集成电路片上系统的IP核间连线进行测试,测试覆盖的故障类型包括:固零故障、固一故障、开路故障、短路故障、延迟故障和噪声故障;通过添加硬件结构分解边缘封装单元扫描链以实现并行测试总线的充分利用和测试时间的缩短;通过输出型边缘封装单元自动生成测试矢量,通过输入型边缘封装单元捕获测试响应,进一步缩短测试时间;本结构与核内测试结构兼容,即片上系统可以根据测试控制信号来选择同时进行核内测试和核间测试,实现了较高的灵活性以及测试资源的充分利用。使整个集成电路片上系统的故障覆盖率进一步提高。本发明电路结构简单、测试寻访机制简捷,适用于各种使用IP复用技术设计构建的集成电路片上系统。
附图说明
图1是本发明一个实施例的电路结构方框图。
图2是图1示例的实现集成电路片上系统中IP核核间连线故障的测试寻访机制实施流程图。
图3是图1示例的实现集成电路片上系统中IP核故障的测试寻访机制实施流程图。
图4是图1示例电路原理图。
图5是图1示例中边缘封装单元链路中边缘封装输出单元的电路原理图。
图6是图1示例中边缘封装输出单元的方框符号图。
图7是图1示例中边缘封装单元链路中边缘封装输入单元的电路原理图。
图8是图1示例中边缘封装输入单元的方框符号图。
图9是图1示例中单个边缘封装单元链路的电路原理图。
图10是图1示例中两个相邻边缘封装单元链路的电路原理图。
图11是图1示例中IP核选择译码单元的一个实施例的电路原理图。
图12是图1示例中IP核信号完整性选择译码单元的一个实施例的电路原理图。
图13是图11示例中IP核选择译码单元子单元的电路原理图。
图14是图12示例中IP核信号完整性选择译码单元子单元的电路原理图。
图15是图6中边缘封装输出单元的控制信号状态表。
图16是图8中边缘封装输入单元的控制信号状态表。
图17是信号完整性测试激励表。
具体实施方式
本发明的优先实施例结合附图详述如下:
实施例一:参见图1,本集成电路片上系统核间连线故障的测试系统由并行测试总线1、边缘封装单元链路2、时钟控制单元3、IP核选择译码单元4与IP核连线信号完整性选择译码单元5组成,其特征在于:所述并行测试总线1有一组外接测试总线信号输入引脚(TAMI)和一组外接测试总线信号输出引脚(TAMO),而在片内输出连接内部所述边缘封装单元链路2;所述边缘封装单元链路2有一组外接片上系统功能信号输入引脚PI或片上系统功能信号输出引脚PO和一个外接边缘封装单元链路使能信号输入引脚WSE,而在片内输出连接所述并行测试总线1;所述时钟控制单元3有一个外接系统工作时钟信号输入引脚CLK、一个外接测试使能信号输入引脚TEN、一个外接IP核测试时钟信号输入引脚IPTCLK和一个外接边缘封装单元链路测试时钟信号输入引脚WCLK,而片内输出连接内部各个IP核和同一IP核的所述边缘封装单元链路2;所述IP核选择译码单元4有一组外接IP核选择码信号输入引脚IPSel和一个外接测试时钟信号输入引脚TCLK,而在片内输出连接所述内部时钟控制单元3;所述IP核连线信号完整性选择译码单元5有一组外接IP核连线信号完整性选择码信号输入引脚SISel和一个外接IP核连线信号完整性选择使能信号输入引脚SIEN,而在片内输出连接各个IP核对应的所述边缘封装单元链路2。
实施例二:本实施例与实施例一相同,特别之处如下:参见图1,并行测试总线1有一组外接测试总线信号输入引脚TAMI和一组外接测试总线信号输出引脚TAMO,而在片内输出连接内部所述边缘封装单元链路2;每一边缘封装单元链路2有一组外接片上系统功能信号输入引脚PI或片上系统功能信号输出引脚PO和一个外接边缘封装单元链路使能信号输入引脚WSE,而在片内输出连接并行测试总线1;时钟控制单元3有一个外接系统工作时钟信号输入引脚CLK、一个外接测试使能信号输入引脚TEN、一个外接IP核测试时钟信号输入引脚IPTCLK和一个外接边缘封装单元链路测试时钟信号输入引脚WCLK,而片内输出连接内部各个IP核和同一IP核的边缘封装单元链路2;IP核选择译码单元4有一组外接IP核选择码信号输入引脚IPSel和一个外接测试时钟信号输入引脚TCLK,而在片内输出连接内部时钟控制单元3;IP核连线信号完整性选择译码单元5有一组外接IP核连线信号完整性选择码信号输入引脚SISel和一个外接IP核连线信号完整性选择使能信号输入引脚SIEN,而在片内输出连接各个IP核对应的边缘封装单元链路2。参见图4上述的并行测试总线1由n组测试通路组成,每一组测试通路都包括一条测试输入通路和一条测试输出通路构成,其中,每一条测试输入通路外接一个测试访问通道信号输入引脚TAMI,每一条测试输出通路外接一个测试访问通道信号输出引脚TAMO,n为SOC所包含的IP核数目;在片内每条测试输入通路通过m个三态门TSIi,j与对应IPi核的边缘封装单元链路2输入端相连,其中m代表IPi核中的扫描链个数,j代表该三态门TSIi,j的输出连接到IPi核中的第j条扫描链;每条测试输出通路m个三态门TSOi,j与对应IPi核的边缘封装单元链路2输出端相连,其中m代表IPi核中的扫描链个数,j代表IPi核中的第j条扫描链得输出端连接到该三态门TSOi,j的输入端。参见图6、图8、图9和图10,上述的边缘封装单元链路2是由每个IP核中各个输入型边缘封装单元和输出型边缘封装单元组成,输入型边缘封装单元是将边缘封装单元中边缘封装单元链路的输出端口连接相对应的IP核输入端口,输出型边缘封装单元则是将边缘封装单元中边缘封装单元链路的输入端口连接IP核的输出端口。连接方式:每一条完整的边缘封装单元链路都有一个外接测试使能信号输入引脚TEN、一个边缘封装单元使能信号WSE、一个外接边缘封装单元信号完整性使能信号输入引SIIPn和一个相应IP核测试工作时钟信号wclk,在任意完整的边缘封装单元链路中,第一个边缘封装单元有一个连接相应并行测试总线1中输入通道TAMI的输入端口wsi,在单元外输出连接相对应的IP核后续一个边缘封装单元;后续的边缘封装单元有一个连接前一个边缘封装单元中边缘封装单元链路输出端口wso的边缘封装单元链路输入端口wsi,在单元外输出连接后续一个边缘封装单元;周而复始,直至本条边缘封装单元链路中最后一个边缘封装单元;本条边缘封装单元链路中最后一个边缘封装单元有一个连接前一个边缘封装单元中边缘封装单元链路输出端口wso的边缘封装单元链路输入端口(wsi),在单元外输出连接相对应的并行测试总线中的输出通道TAMO;在任意完整的边缘封装单元链路中,所有输入型边缘封装单元有一个连接片上系统中的输入端口PO或者与之相连的输出型边缘封装单元的功能信号输出端口do的边缘封装单元功能信号输入端口di,在单元外有一输出do连接IP核输入端口;在任意完整的边缘封装单元链路中,所有输出型边缘封装单元有一个连接IP核输出端口的边缘封装单元功能信号输入端口di,在单元外有一输出do连接片上系统中的输出端口PO或与之相连的输入型边缘封装单元功能信号输入端口di。参见图5,上述的输出型边缘封装单元WC2由一个与门c1、四个二选一选择器M1、M2、M3、M4和三个D触发器D1、D2、D3组成。连接方式:二选一数据选择器M1有一个边缘封装单元功能输入端口di、一个边缘封装单元链路输入端口wsi和一个边缘封装单元链路扫描使能输入端口wse,在单元内输出连接D触发器D1的数据输入端口D;D触发器D1有一个外接边缘封装单元测试时钟信号wclk和一个边缘封装单元链路输出端口wso,在单元内部输出连接一个二输入与门c1的输入端和一个二选一选择器M3的输入端;二选一选择器M3有一个外接的边缘封装单元信号完整性使能信号wSI,在单元内部输出连接D触发器D2的数据输入端D;D触发器D2在单元内部正相输出Q连接二选一选择器M2的一个输入端,反相输出连接二选一选择器M3的一个输入端;二选一选择器M2有一个外接边缘封装单元功能输入端口di和一个边缘封装单元测试使能输入端口wten,在单元外部输出连接边缘封装单元功能输出端口do;二输入与门c1有一个外接的边缘封装单元信号完整性使能信号wSI,在单元内部输出连接二选一选择器M4的输入端;D触发器D3有一个外接边缘封装单元测试时钟输入端口wclk和一个来自其反相输出端口的数据输入端口,在单元内部连接二选一选择器M4的输入端口;二选一选择器M4有一个外接边缘封装单元测试时钟输入端口wclk,在单元内部输出连接D触发器D2的时钟输入端。参见图7,上述的输入型边缘封装单元(WC1)由一个二输入与门c2、一个二输入异或门c1、五个二选一选择器M1、M2、M3、M4、M5和两个D触发器D1、D2组成。连接方式:二选一选择器有一个边缘封装单元功能输入端口di和一个边缘封装单元信号完整性使能信号wSI,在单元内部输出连接二选一选择器M2的输入端;二选一选择器M2有一个边缘封装单元链路输入端口wsi,在单元内部输出连接到D触发器D2数据输入端口D;D触发器D2有一个外接边缘封装单元测试时钟信号输入端口wclk和一个边缘封装单元链路输出端口do;二选一选择器M3有一个边缘封装单元功能输入端口di和一个一个边缘封装单元链路输出端口wso,在单元外部连接边缘封装单元功能输出端口do;二选一选择器M4有一个边缘封装单元功能输入端口di,在单元内部输出连接一个二选一选择器M5输入端;二选一选择器M5有一个边缘封装单元功能输入端口di,在单元内部输出连接到D触发器D1数据输入端口D和二输入异或门c1的输入端口;D触发器D1有一个外接边缘封装单元测试时钟信号输入端口wclk,在单元内部输出连接到二输入异或门c1的输入端口;二输入异或门c1在单元内部输出连接到二输入与门c2的输入端口;二输入与门c2有一个外接边缘封装单元测试时钟信号wclk输入端口的反相输入,在单元内部输出连接到二选一选择器M1和M4的输入端口。参见图4,上述的时钟控制单元3由一个非门E1和3n个二输入与门组成,其中,n为片上系统中所含IP核的个数。连接方式:非门E1有一个连接测试使能信号的输入端口TEN,在单元内输出连接二输入与门Cn1的一个输入端;每一个二输入与门Cn1有一个连接外接系统工作时钟信号CLK,在单元外输出连接所对应IPn核工作时钟输入端Clk;每一个二输入与门Cn2有一个连接IP核选择译码单4元中的IP核选择信号输出端口的输入端SIPn和一个连接外接IP核测试时钟信号的输入端IPTCLK,在单元外输出连接所对应IPn核测试时钟信号输入端T-clk;每一个二输入与门Cn3有一个连接IP核选择译码单元4中的IP核选择信号输出端口的输入端SIPn和一个连接边缘封装单元链路测试时钟信号的输入端WCLK,在单元外输出连接边缘封装单元链路2。参见图11,上述的IP核选择译码单元4是一种选择待测IP核的选择信号译码电路结构。连接方式:IP核选择译码单元4有一个外接测试使能信号的输入端口TEN和一个外接测试时钟信号的输入端口TCLK;当片上系统中有n个IP核时,完整的IP核选择译码单元是由n个IP核选择译码单元子单元组成;第一个IP核选择译码单元子单元有一个外接IP核选择码信号的输入端口IPSel,在单元外输出连接后续的IP核选择译码单元子单元和时钟控制单元3;后续的IP核选择译码单元子单元有一个连接前一个IP核选择译码单元子单元输出端的输入信号,在单元外输出连接后续的IP核选择译码单元子单元和时钟控制单元3;周而复始,直至IP核选择译码单元中的最后一个IP核选择译码单元子单元。参见图13,上述的IP核选择译码单元子单元由两个D触发器D1、D2组成。连接方式:D触发器D1有一个外接测试时钟信号的输入端口TCLK和一个来自第i-1个IP核选择译码单元输出端的输入端口SelIPIi-1(如是第一个IP核选择译码单元子单元,则为外接IP核选择码信号的输入端口SISel),在单元内输出连接D触发器D2的数据输入端口D,在单元外输出SelIPIi连接后续的第i个IP核选择译码单元;D触发器D2有一个外接测试使能信号的输入端口TEN,在单元外输出SIPi连接时钟控制单元3。参见图12,上述的IP核信号完整性选择译码单元5是一种选择待测IP核是否进行信号完整性测试的选择信号译码电路结构。连接方式:IP核信号完整性选择译码单元5有一个外接测试使能信号的输入端口TEN和一个外接测试时钟信号的输入端口TCLK;当片上系统中有n个IP核时,电路由n个IP核信号完整性选择译码单元子单元组成;第一个IP核信号完整性选择译码单元子单元有一个外接IP核连线信号完整性选择码信号的输入端口SISel,在单元外输出连接后续的IP核信号完整性选择译码单元子单元和边缘封装单元链路单元2;后续的IP核信号完整性选择译码单元子单元有一个连接前一个IP核信号完整性选择译码单元子单元输出端的输入信号,在单元外输出连接后续的IP核信号完整性选择译码单元子单元和边缘封装单元链路单元2;周而复始,直至IP核选择译码单元中的最后一个IP核信号完整性选择译码单元子单元。参见图14,上述的IP核信号完整性选择译码单元子单元由两个D触发器D1、D2组成。连接方式:D触发器D1有一个外接测试时钟信号的输入端口TCLK和一个来自前一个IP核信号完整性选择译码单元子单元(既第i-1个)输出端的输入端口SISelIPi-1(如是第一个IP核信号完整性选择译码单元子单元,则为外接IP核连线信号完整性选择码信号的输入端口SISel),在单元内输出SISelIPi连接另一个D触发器D2的数据输入端D,在单元外输出连接后续的第i+1个IP核信号完整性选择译码单元子单元;D触发器D2有一个外接测试使能信号的输入端口TEN,在单元外输出SIIPi连接边缘封装单元链路单元2。
实施例三:本集成电路片上系统核间连线故障的测试方法是:参见图2,上述的IP核核间连线故障的测试寻访机制6在TEN=1时,开始工作。每个IP核边缘封装单元链路2都与并行测试总线1相连。首先配置IP核选择信号SelectIPi以及IP核信号完整性选择信号SISelIPi。根据IP核选择译码单元5产生的IP核选择信号,在选中某一IPi核的同时,也选中相应的边缘封装单元链路3i,并与时钟控制单元4一起作用。此时,首先可通过并行测试总线1的TAMI端口对该边缘封装单元链路2i加入相应的IP核核间连线故障测试码,并将此测试码移位至边缘封装单元链路2i的最后一个边缘封装单元;若IP核信号完整性选择信号SISelIPi为1,则进行核间连线的信号完整性测试,启动激励核边缘封装输出单元WC2的测试码自动生成功能以及响应核边缘封装输出单元WC1的信号完整性捕获功能,否则进行普通的核间连线测试;其次,选中响应核IPi+1核的边缘封装单元链路2i+1,将IPi核边缘封装单元链路2i通过互连线传送来得信号移位至并行测试总线1的TAMO端口;最后,对从TAMO端口获得的数据进行分析,判断IPi核至其响应核IPi+1核传输方向的连线故障情况。这样就完成了IPi核与IPi +1核的连线故障测试。重复上述过程,即可完成全部IP核核间连线故障的测试。上述的IP核核间连线故障的测试码如图17所示,共包含32种基本码型。码型分为4组,图17的第一列表示每组的种子。A表示侵扰线,V表示受害线。测试码的位数等于IP核选择译码单元5所选中IP核的输入输出端口数。
参见图3,上述的IP核内故障测试寻访机制7在TEN=1时,开始工作。该机制通过并行测试总线1,并行连接不同IP核的边缘封装单元2。根据IP核选择译码单元产生4的IP核选择信号,选中相应的IP核,并与时钟控制单元一起作用为测试提供边缘封装单元的测试时钟以及IP核内部测试试时钟,进而使被选中的一个或几个IP核可以同时使用并行测试总线和测试时钟的情况下进行测试,其测试图形为该IP核原来的测试图形,无需重新生成。通过边缘封装单元链路2可实现IP核原始输入端口测试码的输入和IP核原始输出端口测试响应的输出。重复上述操作即可完成对所有IP核内部单元的测试。
Claims (11)
1.一种集成电路片上系统核间连线故障的测试系统,由并行测试总线(1)、边缘封装单元链路(2)、时钟控制单元(3)、IP核选择译码单元(4)与IP核连线信号完整性选择译码单元(5)组成,其特征在于:所述并行测试总线(1)有一组外接测试总线信号输入引脚(TAMI)和一组外接测试总线信号输出引脚(TAMO),而在片内输出连接内部所述边缘封装单元链路(2);所述边缘封装单元链路(2)有一组外接片上系统功能信号输入引脚(PI)或片上系统功能信号输出引脚(PO)和一个外接边缘封装单元链路使能信号输入引脚(WSE),而在片内输出连接所述并行测试总线(1);所述时钟控制单元(3)有一个外接系统工作时钟信号输入引脚(CLK)、一个外接测试使能信号输入引脚(TEN)、一个外接IP核测试时钟信号输入引脚(IPTCLK)和一个外接边缘封装单元链路测试时钟信号输入引脚(WCLK),而片内输出连接内部各个IP核和同一IP核的所述边缘封装单元链路(2);所述IP核选择译码单元(4)有一组外接IP核选择码信号输入引脚(IPSel)和一个外接测试时钟信号输入引脚(TCLK),而在片内输出连接所述时钟控制单元(3);所述IP核连线信号完整性选择译码单元(5)有一组外接IP核连线信号完整性选择码信号输入引脚(SISel)和一个外接IP核连线信号完整性选择使能信号输入引脚(SIEN),而在片内输出连接各个IP核对应的所述边缘封装单元链路(2)。
2.根据权利要求1所述的集成电路片上系统核间连线故障的测试系统,其特征在于所述的并行测试总线(1)由n组测试通路组成,每一组测试通路都包括一条测试输入通路和一条测试输出通路构成,其中,每一条测试输入通路外接一个测试总线信号输入引脚(TAMI),每一条测试输出通路外接一个测试总线信号输出引脚(TAMO),n为集成电路片上系统所包含的IP核数目;在片内每条测试输入通路通过m个三态门(TSIi,j)与对应IPi核,即第i个待测IP核的边缘封装单元链路(2)输入端相连,其中m代表IPi核中的扫描链个数,j代表IPi核中的第j条扫描链;每条测试输出通路通过m个三态门(TSOi,j)与对应IPi核的边缘封装单元链路(2)输出端相连,其中m代表IPi核中的扫描链个数,j代表IPi核中的第j条扫描链。
3.根据权利要求1所述的集成电路片上系统核间连线故障的测试系统,其特征在于所述的边缘封装单元链路(2)是由每个IP核中各个输入型边缘封装单元和输出型边缘封装单元组成,输入型边缘封装单元是将边缘封装单元中边缘封装单元链路的输出端口连接相对应的IP核输入端口,输出型边缘封装单元则是将边缘封装单元中边缘封装单元链路的输入端口连接IP核的输出端口;连接方式:每一条完整的边缘封装单元链路都有一个外接测试使能信号输入引脚(TEN)、一个边缘封装单元链路使能信号输入引脚(WSE)、一个外接边缘封装单元信号完整性使能信号输入引脚(SIIPn)和一个相应IP核测试工作时钟信号(wclk),在任意完整的边缘封装单元链路中,第一个边缘封装单元有一个连接相应并行测试总线(1)中测试总线信号输入引脚(TAMI)的输入端口(wsi),在第一个边缘封装单元外输出连接相对应的IP核后续一个边缘封装单元;后续的边缘封装单元有一个连接前一个边缘封装单元中边缘封装单元链路输出端口(wso)的边缘封装单元链路输入端口(wsi),在单元外输出连接后续一个边缘封装单元;周而复始,直至本条边缘封装单元链路中最后一个边缘封装单元;本条边缘封装单元链路中最后一个边缘封装单元有一个连接前一个边缘封装单元中边缘封装单元链路输出端口(wso)的边缘封装单元链路输入端口(wsi),在单元外输出连接相对应的并行测试总线中的测试总线信号输出引脚(TAMO);在任意完整的边缘封装单元链路中,所有输入型边缘封装单元有一个连接片上系统功能信号输入引脚(PI)或者与之相连的输出型边缘封装单元的功能信号输出端口(do)的边缘封装单元功能信号输入端口(di),在单元外有一输出(do)连接IP核输入端口;在任意完整的边缘封装单元链路中,所有输出型边缘封装单元有一个连接IP核输出端口的边缘封装单元功能信号输入端口(di),在单元外有一输出(do)连接片上系统功能信号输出引脚(PO)或与之相连的输入型边缘封装单元功能信号输入端口(di)。
4.根据权利要求3所述的集成电路片上系统核间连线故障的测试系统,其特征在于所述的输出型边缘封装单元(WC2)由一个与门(c1)、四个二选一选择器(M1、M2、M3、M4)和三个D触发器(D1、D2、D3)组成;连接方式:二选一数据选择器一号(M1)有一个边缘封装单元功能输入端口(di)、一个边缘封装单元链路输入端口(wsi)和一个边缘封装单元链路扫描使能输入端口(wse),在单元内输出连接D触发器一号(D1)的数据输入端口(D);D触发器一号(D1)有一个外接边缘封装单元测试时钟信号(wclk)和一个边缘封装单元链路输出端口(wso),在单元内部输出连接与门(c1)的输入端和二选一选择器三号(M3)的输入端;二选一选择器三号(M3)有一个外接的边缘封装单元信号完整性使能信号(wSI),在单元内部输出连接D触发器二号(D2)的数据输入端(D);D触发器二号(D2)在单元内部正相输出(Q)连接二选一选择器二号(M2)的一个输入端,反相输出连接二选一选择器三号(M3)的一个输入端;二选一选择器二号(M2)有一个外接边缘封装单元功能输入端口(di)和一个边缘封装单元测试使能输入端口(wten),在单元外部输出连接边缘封装单元功能输出端口(do);与门(c1)有一个外接的边缘封装单元信号完整性使能信号(wSI),在单元内部输出连接二选一选择器四号(M4)的输入端;D触发器三号(D3)有一个外接边缘封装单元测试时钟输入端口(wclk)和一个来自其反相输出端口的数据输入端口,在单元内部连接二选一选择器四号(M4)的输入端口;二选一选择器四号(M4)有一个外接边缘封装单元测试时钟输入端口(wclk),在单元内部输出连接D触发器二号(D2)的时钟输入端。
5.根据权利要求3所述的集成电路片上系统核间连线故障的测试系统,其特征在于所述的输入型边缘封装单元(WC1)由一个二输入与门(c2)、一个二输入异或门(c3)、五个二选一选择器(M5、M6、M7、M8、M9)和两个D触发器(D4、D5)组成;连接方式:二选一选择器五号(M5)有一个边缘封装单元功能输入端口(di)和一个边缘封装单元信号完整性使能信号(wSI),在单元内部输出连接二选一选择器六号(M6)的输入端;二选一选择器六号(M6)有一个边缘封装单元链路输入端口(wsi),在单元内部输出连接到D触发器五号(D5)数据输入端口(D);D触发器五号(D5)有一个外接边缘封装单元测试时钟信号输入端口(wclk)和一个边缘封装单元链路输出端口(do);二选一选择器七号(M7)有一个边缘封装单元功能输入端口(di)和一个边缘封装单元链路输出端口(wso),在单元外部连接边缘封装单元功能输出端口(do);二选一选择器八号(M8)有一个边缘封装单元功能输入端口(di),在单元内部输出连接一个二选一选择器九号(M9)输入端;二选一选择器九号(M9)有一个边缘封装单元功能输入端口(di),在单元内部输出连接到D触发器四号(D4)数据输入端口(D)和二输入异或门(c3)的输入端口;D触发器四号(D4)有一个外接边缘封装单元测试时钟信号输入端口(wclk),在单元内部输出连接到二输入异或门(c3)的输入端口;二输入异或门(c3)在单元内部输出连接到二输入与门(c2)的输入端口;二输入与门(c2)有一个外接边缘封装单元测试时钟信号(wclk)输入端口的反相输入,在单元内部输出连接到二选一选择器五号(M5)和八号(M8)的输入端口。
6.根据权利要求1所述的集成电路片上系统核间连线故障的测试系统,其特征在于所述的时钟控制单元(3)由一个非门(E1)和3n个二输入与门组成,其中,n为片上系统中所含IP核的个数;连接方式:非门(E1)有一个连接测试使能信号的输入端口(TEN),在单元内输出连接每一个二输入与门(Cn1)的一个输入端;每一个二输入与门(Cn1)有一个连接外接系统工作时钟信号(CLK),在单元外输出连接所对应IPn核工作时钟输入端(Clk);每一个二输入与门(Cn2)有一个连接IP核选择译码单元(4)中的IP核选择信号输出端口的输入端(SIPn)和一个连接外接IP核测试时钟信号的输入端(IPTCLK),在单元外输出连接所对应IPn核测试时钟信号输入端(T-clk);每一个二输入与门(Cn3)有一个连接IP核选择译码单元(4)中的IP核选择信号输出端口的输入端(SIPn)和一个连接边缘封装单元链路测试时钟信号的输入端(WCLK),在单元外输出连接边缘封装单元链路(2)。
7.根据权利要求1所述的集成电路片上系统核间连线故障的测试系统,其特征在于所述的IP核选择译码单元(4)是一种选择待测IP核的选择信号译码电路结构;连接方式:IP核选择译码单元(4)有一个外接测试使能信号的输入端口(TEN)和一个外接测试时钟信号的输入端口(TCLK);当片上系统中有n个IP核时,完整的IP核选择译码单元是由n个IP核选择译码单元子单元组成;第一个IP核选择译码单元子单元有一个外接IP核选择码信号的输入端口IPSel,在单元外输出连接后续的IP核选择译码单元子单元和时钟控制单元3;后续的IP核选择译码单元子单元有一个连接前一个IP核选择译码单元子单元输出端的输入信号,在单元外输出连接后续的IP核选择译码单元子单元和时钟控制单元(3);周而复始,直至IP核选择译码单元中的最后一个IP核选择译码单元子单元。
8.根据权利要求7所述的集成电路片上系统核间连线故障的测试系统,其特征在于所述的IP核选择译码单元子单元由两个D触发器(D6、D7)组成;连接方式:D触发器六号(D6)有一个外接测试时钟信号的输入端口(TCLK)和一个来自第i-1个IP核选择译码单元子单元输出端的输入端口(SelIPIi-1),如是第一个IP核选择译码单元子单元,则为外接IP核连线信号完整性选择码信号的输入端口SISel;在单元内输出连接D触发器七号(D7)的数据输入端口(D),在单元外输出(SelIPIi)连接后续的第i+1个IP核选择译码单元子单元;D触发器七号(D7)有一个外接测试使能信号的输入端口(TEN),在单元外输出(SIPi)连接时钟控制单元(3)。
9.根据权利要求1所述的集成电路片上系统核间连线故障的测试系统,其特征在于所述的IP核连线信号完整性选择译码单元(5)是一种选择待测IP核是否进行信号完整性测试的选择信号译码电路结构;连接方式:IP核连线信号完整性选择译码单元(5)有一个外接测试使能信号的输入端口(TEN)和一个外接测试时钟信号的输入端口(TCLK);当片上系统中有n个IP核时,电路由n个IP核信号完整性选择译码单元子单元组成;第一个IP核信号完整性选择译码单元子单元有一个外接IP核连线信号完整性选择码信号的输入端口(SISel),在单元外输出连接后续的IP核信号完整性选择译码单元子单元和边缘封装单元链路(2)单元;后续的IP核信号完整性选择译码单元子单元有一个连接前一个IP核信号完整性选择译码单元子单元输出端的输入信号,在单元外输出连接后续的IP核信号完整性选择译码单元子单元和边缘封装单元链路(2)单元;周而复始,直至IP核选择译码单元中的最后一个IP核信号完整性选择译码单元子单元。
10.根据权利要求9所述的集成电路片上系统核间连线故障的测试系统,其特征在于所述的IP核信号完整性选择译码单元子单元由两个D触发器(D8、D9)组成;连接方式:D触发器八号(D8)有一个外接测试时钟信号的输入端口(TCLK)和一个来自前一个IP核信号完整性选择译码单元子单元既第i-1个输出端的输入端口(SISelIPi-1),如是第一个IP核信号完整性选择译码单元子单元,则为外接IP核连线信号完整性选择码信号的输入端口SISel,在单元内输出SISelIPi连接另一个D触发器九号(D9)的数据输入端(D),在单元外输出连接后续的第i+1个IP核信号完整性选择译码单元子单元;D触发器九号(D9)有一个外接测试使能信号的输入端口(TEN),在单元外输出(SIIPi)连接边缘封装单元链路(2)单元。
11.一种集成电路片上系统核间连线故障的测试方法,应用如权利要求1所述的集成电路片上系统核间连线故障的测试系统,其特征在于所述的测试寻访机制部分由IP核间连线故障测试寻访机制(6)和IP核内故障测试寻访机制(7)组成;所述的IP核间连线故障测试寻访机制(6)中,系统中每个IP核边缘封装单元链路都与并行测试总线相连;根据IP核选择译码单元(4)产生的IP核选择信号,选中某一IPi核,即第i个待测IP核,以及与IPi核相连的其它核的同时,也选中相应的边缘封装单元链路(2),并与时钟控制单元(3)一起作用;此时,首先可通过并行测试总线的测试总线信号输入引脚(TAMI)端口对该边缘封装单元链路(2)加入相应的IP核核间连线故障测试码,并将此测试码移位至边缘封装单元链路的最后一个边缘封装单元;同时,选中与IPi相连的其他IP核的边缘封装单元链路,获取IPi核边缘封装单元链路通过互连线传送来得信号并将其移位至并行测试总线的测试总线信号输出引脚(TAMO)端口;最后,对从测试总线信号输出引脚(TAMO)端口获得的数据进行分析,判断IPi核至其他IP核传输方向的连线故障情况;重复上述过程,完成系统中全部IP核核间连线故障的测试;所述的IP核内故障测试寻访机制(7)中,通过并行测试总线(1),并行连接系统中不同IP核的边缘封装单元;根据IP核选择译码单元(4)产生的IP核选择信号,选中相应的IP核,并与时钟控制单元(3)一起作用,进而使被选中的一个或几个IP核可以同时使用并行测试总线和测试时钟的情况下进行测试,其测试图形为该IP核原来的测试图形,无需重新生成;通过边缘封装单元链路(2)可实现IP核原始输入端口测试码的输入和IP核原始输出端口测试响应的输出;重复上述操作即可完成对系统中所有IP核内部单元的测试。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2010100231169A CN101923133B (zh) | 2010-01-21 | 2010-01-21 | 集成电路片上系统核间连线故障的测试系统和方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2010100231169A CN101923133B (zh) | 2010-01-21 | 2010-01-21 | 集成电路片上系统核间连线故障的测试系统和方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101923133A CN101923133A (zh) | 2010-12-22 |
CN101923133B true CN101923133B (zh) | 2012-11-07 |
Family
ID=43338181
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2010100231169A Expired - Fee Related CN101923133B (zh) | 2010-01-21 | 2010-01-21 | 集成电路片上系统核间连线故障的测试系统和方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101923133B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9043665B2 (en) | 2011-03-09 | 2015-05-26 | Intel Corporation | Functional fabric based test wrapper for circuit testing of IP blocks |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102323536B (zh) * | 2011-05-31 | 2013-07-17 | 上海大学 | 片上系统中高速超宽总线故障测试系统和方法 |
DE102011087451A1 (de) * | 2011-11-30 | 2013-06-06 | Robert Bosch Gmbh | Verfahren und Vorrichtung zum Feststellen eines Fehlers in Verbindungleitungen zwischen einer Zentraleinheit und einer Mehrzahl von voreinander unabhängigen elektronischen Baueinheiten |
PT106994A (pt) | 2013-06-09 | 2014-12-09 | Active Space Technologies Actividades Aeroespaciais Lda | Método e sistema de monitorização de envelhecimento de cablagens eléctricas |
CN104516992B (zh) * | 2013-09-27 | 2017-12-01 | 华为技术有限公司 | 一种验证方法及装置 |
CN104569791B (zh) * | 2015-01-30 | 2017-08-25 | 上海华岭集成电路技术股份有限公司 | Ip硬核无损测试结构及其实现方法 |
CN105183986A (zh) * | 2015-09-07 | 2015-12-23 | 上海飞斯信息科技有限公司 | 针对ddr的pcb信号完整性设计方法 |
CN107345997B (zh) * | 2016-05-04 | 2020-04-14 | 中国科学院微电子研究所 | 一种基于测试壳的ip核测试方法 |
CN105929818B (zh) * | 2016-07-05 | 2020-03-06 | 深圳市博巨兴微电子科技有限公司 | 一种微控制器soc内建io映射测试装置 |
CN106226678B (zh) * | 2016-07-15 | 2019-02-15 | 中国人民解放军国防科学技术大学 | 一种基于并行施加测试激励的低功耗扫描测试方法及装置 |
CN107300666B (zh) * | 2017-06-15 | 2020-10-30 | 西安微电子技术研究所 | 一种soc片上嵌入式ip硬核的测试访问隔离结构 |
CN109839586A (zh) * | 2019-03-11 | 2019-06-04 | 世芯电子科技(无锡)有限公司 | 一种soc芯片ip时钟在dft中的处理技术 |
CN115443413A (zh) * | 2020-08-31 | 2022-12-06 | 华为技术有限公司 | 芯片测试电路及电路测试方法 |
CN115047319B (zh) * | 2022-07-01 | 2024-04-30 | 深圳市灵明光子科技有限公司 | 一种对同一封装下多颗芯片的测试电路 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1715936A (zh) * | 2005-06-30 | 2006-01-04 | 复旦大学 | 可避免热点并可均匀分布热量的系统级芯片测试方法 |
CN1734278A (zh) * | 2005-05-27 | 2006-02-15 | 上海大学 | 集成电路片上系统中故障的测试系统和方法 |
CN101365956A (zh) * | 2006-01-09 | 2009-02-11 | Nxp股份有限公司 | 可测试的集成电路及集成电路的测试方法 |
CN101587166A (zh) * | 2009-06-26 | 2009-11-25 | 上海大学 | 片上系统中嵌入式逻辑芯核的故障测试系统 |
-
2010
- 2010-01-21 CN CN2010100231169A patent/CN101923133B/zh not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1734278A (zh) * | 2005-05-27 | 2006-02-15 | 上海大学 | 集成电路片上系统中故障的测试系统和方法 |
CN1715936A (zh) * | 2005-06-30 | 2006-01-04 | 复旦大学 | 可避免热点并可均匀分布热量的系统级芯片测试方法 |
CN101365956A (zh) * | 2006-01-09 | 2009-02-11 | Nxp股份有限公司 | 可测试的集成电路及集成电路的测试方法 |
CN101587166A (zh) * | 2009-06-26 | 2009-11-25 | 上海大学 | 片上系统中嵌入式逻辑芯核的故障测试系统 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9043665B2 (en) | 2011-03-09 | 2015-05-26 | Intel Corporation | Functional fabric based test wrapper for circuit testing of IP blocks |
Also Published As
Publication number | Publication date |
---|---|
CN101923133A (zh) | 2010-12-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101923133B (zh) | 集成电路片上系统核间连线故障的测试系统和方法 | |
CN101551439B (zh) | 一种fpga输入输出模块的内建自测试方法 | |
US7343536B2 (en) | Scan based automatic test pattern generation (ATPG) test circuit, test method using the test circuit, and scan chain reordering method | |
EP1709454B1 (en) | Test architecture and method | |
CN111610435A (zh) | 用于控制时钟门控单元的控制电路、芯片及控制方法 | |
CN103576076A (zh) | 用于执行扫描测试的系统和方法 | |
JP2003332443A (ja) | 半導体集積回路とその設計支援装置およびテスト方法 | |
US20080115005A1 (en) | Scan-based integrated circuit | |
US8898527B2 (en) | At-speed scan testing of clock divider logic in a clock module of an integrated circuit | |
CN110007217B (zh) | 一种低功耗边界扫描测试方法 | |
CN102841308A (zh) | 半导体集成电路 | |
US20130111285A1 (en) | Scan test circuitry comprising scan cells with functional output multiplexing | |
JP5875683B2 (ja) | 高速ビットクロックなしの高速データ試験 | |
US7406639B2 (en) | Scan chain partition for reducing power in shift mode | |
US7222277B2 (en) | Test output compaction using response shaper | |
US20130055041A1 (en) | Scan Test Circuitry Comprising Scan Cells with Multiple Scan Inputs | |
CN109919322B (zh) | 一种测试系统芯片上的人工智能模块的方法和系统芯片 | |
Pasca et al. | Configurable thru-silicon-via interconnect built-in self-test and diagnosis | |
US7210083B2 (en) | System and method for implementing postponed quasi-masking test output compression in integrated circuit | |
CN109884499A (zh) | 一种测试系统芯片上的人工智能模块的方法和系统芯片 | |
US20080022168A1 (en) | Systems and Methods for Chip Testing | |
US6170072B1 (en) | Logic circuit verification apparatus and method for semiconductor integrated circuit | |
Sun | Merging concurrent checking and off-line BIST | |
JP2004280426A (ja) | 論理集積回路の内部信号トレース装置 | |
Bibin et al. | Implementation of UART with BIST Technique in FPGA |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20121107 Termination date: 20170121 |
|
CF01 | Termination of patent right due to non-payment of annual fee |