CN101919003A - 使用位线区段的选择性预充电来改进存储器读取稳定性 - Google Patents

使用位线区段的选择性预充电来改进存储器读取稳定性 Download PDF

Info

Publication number
CN101919003A
CN101919003A CN2008801250308A CN200880125030A CN101919003A CN 101919003 A CN101919003 A CN 101919003A CN 2008801250308 A CN2008801250308 A CN 2008801250308A CN 200880125030 A CN200880125030 A CN 200880125030A CN 101919003 A CN101919003 A CN 101919003A
Authority
CN
China
Prior art keywords
section
bit line
voltage
storage arrangement
electric charge
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2008801250308A
Other languages
English (en)
Inventor
穆罕默德·H·阿布-拉赫马
里图·哈巴
陈南
杨赛森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qualcomm Inc
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of CN101919003A publication Critical patent/CN101919003A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/41Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
    • G11C11/413Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
    • G11C11/417Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction for memory cells of the field-effect type
    • G11C11/419Read-write [R-W] circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/02Arrangements for writing information into, or reading information out from, a digital store with means for avoiding parasitic signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/04Arrangements for writing information into, or reading information out from, a digital store with means for avoiding disturbances due to temperature effects
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/12Bit line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, equalising circuits, for bit lines
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/18Bit line organisation; Bit line lay-out
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/002Isolation gates, i.e. gates coupling bit lines to the sense amplifier

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Static Random-Access Memory (AREA)
  • Dram (AREA)
  • Semiconductor Memories (AREA)
  • Read Only Memory (AREA)

Abstract

一种存储器装置在存取位单元(34)之前利用选择性预充电和电荷共享来减小位线电压。通过将所述位线的不同区段(31、33)预充电到不同电压(例如,电源电压和接地)并使用这些区段之间的电荷共享来实现位线电压的减小。读取稳定性因位线电压的所述减小而改进。位线区段之间的相对电容差(B2-C2)决定电荷共享之后的所述位线电压。因此,所述存储器装置容许工艺或温度变化。可通过选择预充电到电源电压或接地的所述区段而在设计上控制所述位线电压。

Description

使用位线区段的选择性预充电来改进存储器读取稳定性
相关申请案的交叉参考
本申请案主张2007年12月15日申请的第61/014,038号美国临时申请案的权益。
技术领域
本发明大体上涉及集成电路(IC)。更明确地说,本发明涉及存储器装置。
背景技术
存储器装置或存储器可一般描述为可存储数据以供稍后检索的硬件。一些存储器装置包含用于存储数据(例如,由电荷表示)的一组晶体管和用于控制对数据存储的存取的一组晶体管。晶体管的大小已缩减到45nm且不久将达到32nm。因为大小已减小,所以制造期间可接受的错误的容限已减小。因此,所制造的晶体管在操作期间展现出较大的可变性。
晶体管技术的可变性的较大增长已消极地影响存储器装置及其读取稳定性。读取稳定性是存储器装置当在存在噪声的情况下被存取时保持正确数据的能力。通常,使用静态噪声容限(SNM)来测量读取稳定性。所制造的晶体管中的较大变化导致存储器装置的静态噪声容限减小。静态噪声容限的此减小降低了位单元稳健性和对噪声的容许度,且因此由于增加的故障而降低存储器良率。
与电源电压相比稍许减小存储器装置的位线电压显著改进存储器装置的静态噪声容限。然而,在存储器设计中,通常在存取存储器之前将位线预充电到电源电压。已进行若干次尝试以减小位线电压,从而改进读取稳定性。先前尝试已展示对制造期间的可限制其经改进读取稳定性的效力的工艺、温度和电压变化的较大敏感性。这些尝试中的一些包含脉动位线方案、双电源电压和动态单元加偏压。
在脉动位线方案中,下拉装置连接到位线。在将位线预充电到电源电压之后,在下拉装置上施加窄脉冲,其降低位线电压并改进读取稳定性。此技术对此窄脉冲的产生非常敏感,尤其因为脉冲宽度将随晶体管制造期间的工艺、电压和温度变化以及环境变化而变化。
另一尝试使用两个电源电压,一个用于位单元,且另一个用于位线,其中位线电压低于位单元电压。添加额外电源电压是一项困难的任务,且使芯片的物理设计和检验变复杂。
减小位线电压的又一尝试包含使用NMOS装置对位线预充电以使位线电压减小NMOS装置的阈值电压。在此情况下,使用低阈值电压NMOS装置,这增加了工艺复杂性和成本,例如需要额外掩模。另外,阈值电压对工艺、电压和温度变化具有较强依赖性。
改进存储器读取稳定性的这三种尝试均对制造变化敏感,且因此难以实施且实施起来成本较大。当在预充电电路中实施多个电源电压或一NMOS装置时,此成本进一步增加。因此,需要在不引起额外成本的情况下减小对制造变化的敏感性的存储器设计中的经改进的读取稳定性。
发明内容
根据本发明的一个方面,一种存储器装置包含具有第一区段和第二区段的位线。所述存储器装置还包含选择性地耦合到第一区段和第二区段的电荷共享电路,其中电荷共享电路经配置以将第一区段耦合到第二区段以及使第一区段从第二区段去耦。
根据本发明的另一方面,一种操作存储器装置的方法包含将位线的第一区段预充电到第一电压,以及将位线的第二区段预充电到第二电压。第二电压不同于第一电压。所述方法还包含在位线的第一区段与位线的第二区段之间共享电荷。
根据本发明的又一方面,一种存储器装置包含用于将位线的第一区段预充电到第一电压的装置。所述存储器装置还包含用于将所述位线的第二区段预充电到第二电压的装置。所述存储器装置进一步包含用于在位线的第一区段与位线的第二区段之间共享电荷的装置。
根据本发明的再一方面,一种操作具有包含第一区段和第二区段的位线的存储器装置的方法包含将位线的第一区段预充电到第一电压的步骤。所述方法进一步包含将所述位线的第二区段预充电到第二电压的步骤,所述第二电压不同于第一电压。所述方法还包含在位线的第一区段与位线的第二区段之间共享电荷以获得第一电压与第二电压之间的电压电平的步骤。
这已相当概括地概述了本发明的特征和技术优点,以便可更好地理解以下详细描述。下文将描述本发明的额外特征和优点。所属领域的技术人员应了解,本发明可容易用作修改或设计用于实行本发明的相同目的的其它结构的基础。所属领域的技术人员还应认识到,此类等效构造不脱离如所附权利要求书中所陈述的本发明的教示。当结合附图考虑时,从以下描述中将更好地理解据信为本发明的特性的关于其组织和操作方法两者的新颖特征,以及进一步目标和优点。然而,应明确地理解,图式中的每一者是仅出于说明和描述的目的而提供,且不希望作为对本发明的限制的界定。
附图说明
为了更完整地理解本申请案中的揭示内容,现参考结合附图进行的以下描述。
图1是其中可有利地使用本发明的实施例的示范性无线通信系统的说明。
图2A是说明用于经改进的SRAM稳定性的常规脉动位线方案的电路示意图。
图2B是说明用于经改进的SRAM稳定性的常规脉动位线方案的时序图。
图3是说明根据本发明一个实施例的示范性选择性预充电技术中的初始预充电操作的电路图。
图4是说明根据本发明一个实施例的示范性选择性预充电技术中的电荷共享操作的电路图。
图5是说明根据本发明一个实施例的用于读取或写入操作的位单元的选择的电路图。
图6是说明根据本发明一个实施例的示范性选择性预充电技术中将位线预充电到不同电压的电路图。
图7是说明根据本发明一个实施例的示范性选择性预充电操作的时序图。
图8是根据本发明一个实施例的用于实施示范性选择性预充电技术的电路的电路示意图。
图9是说明用于所揭示的半导体集成电路的电路、布局和逻辑设计的设计工作站的框图。
具体实施方式
图1展示其中可有利地使用本发明的实施例的示范性无线通信系统100。出于说明的目的,图1展示三个远程单元120、130和150,以及两个基站140。将认识到,典型的无线通信系统可具有更多远程单元和基站。远程单元120、130和150包含根据本发明的实施例而创造的存储器装置125A、125B和125C。图1展示来自基站140以及远程单元120、130和150的前向链路信号180,以及从远程单元120、130和150到基站140的反向链路信号190。
在图1中,将远程单元120展示为移动电话,将远程单元130展示为便携式计算机,且将远程单元150展示为无线本地回路系统中的固定位置远程单元。举例来说,远程单元可为手机、手持式个人通信系统(PCS)单元、例如个人数据助理等便携式数据单元,或例如仪表读数设备等固定位置数据单元。尽管图1说明根据本发明的教示的远程单元,但本发明不限于这些示范性所说明单元。本发明可适宜地用于包含根据本发明的教示而制造的存储器装置的任何装置中。
图2A是说明用于经改进的存储器稳定性的常规脉动位线方案的电路示意图。电路20包含位单元21,其经配置以存储数据,且耦合到额外电路以控制电路20的读取和写入行为。位单元21可以是六晶体管存储单元。预充电信号PCH耦合到预充电电路22。预充电电路22包含:耦合到位线BL的晶体管221、耦合到反位线BLB的晶体管222以及耦合到位线BL和反位线BLB两者的晶体管223。脉冲信号PULSE耦合到下拉电路23。下拉电路23包含:耦合到位线BL的晶体管231、耦合到反位线BLB的晶体管232以及耦合到位线BL和反位线BLB两者的晶体管233。
出于说明性目的,现将描述常规脉动位线方案的操作。图2B是说明用于经改进的存储器稳定性的常规脉动位线方案的时序图。电路20在时间251处开始,此时预充电信号PCH为低,且晶体管221将位线BL上拉到电源电压VDD,且晶体管222将反位线BLB上拉到电源电压VDD。在时间252处,预充电信号PCH为高,从而关断晶体管221、晶体管222和晶体管223,以使位线BL和反位线BLB与电源电压VDD断开连接。在时间252处,在脉冲信号PULSE上产生窄正脉冲。脉冲信号PULSE接通晶体管231和晶体管232,以将位线BL和反位线BLB耦合到接地206。晶体管233断开以使位线BL与反位线BLB断开连接。位线BL和反位线BLB上发生电压减小。在时间253处,脉冲信号PULSE返回到低,因此位线BL和反位线BLB停止减小电压。尽管此技术减小位线电压以改进读取稳定性,但此技术对窄脉冲的产生非常敏感,尤其因为脉冲宽度将随晶体管制造期间的工艺、电压和温度变化而剧烈变化。
现在参看图3、图4和图5,现在将描述示范性经改进的选择性预充电技术。所述选择性预充电技术减小位线电压以在不对工艺、电压和温度变化敏感的情况下改进读取稳定性。通过在位线的选择性地耦合的区段之间共享电荷而减小位线电压,以实现读取和写入操作期间的共享。尽管将描述SRAM存储器装置,但选择性预充电技术可应用于任何存储器设计,包含(但不限于)SRAM、DRAM或MRAM。
将位线的不同部分预充电到不同电压(例如,VDD和GND),且通过使用电荷共享,实现位线电压的所需最终值。在一个实施例中,电荷共享操作被划分为三个部分。首先,如图3中所说明,将位线的上部部分预充电到VDD,而将位线的下部部分预充电到GND。接下来,如图4中所说明,电荷共享开关接通,以实现位线的下部部分的上部之间的电荷共享。因此,最终位线电压将由CBL与C2之间的电容的比率决定。最后,如图5所说明,针对所有列停用电荷共享,同时所述开关针对经选定用于读取或写入操作的列保持接通。
图3是说明示范性选择性预充电技术中的初始预充电操作的框图。框图30包含上部位线31连同由电容器311说明的相关联电容(具有值CBL)。下部位线33具有由电容器331说明的相关联电容(具有值C2)。上部位线31和下部位线33耦合到多路复用开关32。在框图30中,多路复用开关32在初始预充电期间断开,以允许上部位线31预充电到电源电压VDD,且下部位线33预充电到接地GND。另外,位单元34耦合到上部位线31。在另一实施例中,位单元34可耦合到下部位线33。
图4是说明示范性选择性预充电技术中的电荷共享操作的框图。框图40包含上部位线31、由电容器311表示的电容、下部位线33、由电容器331表示的电容以及多路复用开关32。通过闭合多路复用开关32以将上部位线31耦合到下部位线33而发生电荷共享操作。上部位线31与下部位线33的组合上的最终电压VBL是上部位线31上的初始电压、下部位线33上的初始电压、电容器311和电容器331的函数,如给定为
V BL = V DD * ( N * C BL ) N * C BL + C 2 = V DD 1 + 1 / N * C 2 / C BL
其中N是连接到多路复用开关32的位线对的数目。
图5是说明示范性选择性预充电技术中的电荷共享停用的框图。框图50包含上部位线31、由电容器311表示的电容、下部位线33、由电容器331表示的电容以及多路复用开关32。在电荷共享已完成之后,多路复用开关32断开以使上部位线31与下部位线33断开连接。此断开停用电荷共享操作,因此可从位单元34读取数据或将数据写入到位单元34。多路复用开关52保持闭合,因为位单元54已被选定用于读取或写入操作。
图6是说明根据本发明另一实施例的示范性选择性预充电技术中将位线预充电到不同电压的框图。在此实施例中,并非所有上部位线均充电到电源电压VDD。框图60包含上部位线31、由电容器311表示的电容、下部位线33、由电容器331表示的电容以及多路复用开关32。将上部位线31预充电到电源电压VDD,且将下部位线33预充电到接地GND。在此实施例中,可将每一上部位线预充电到不同电压。举例来说,将上部位线61预充电到接地GND。因此,当发生电荷共享时,与所有上部位线均预充电到电源电压VDD时相比,上部位线和反上部位线将具有较低的最终电压。可将额外位线充电到接地GND、电源电压VDD或其它电源电压(未图示),以获得适当的最终电压。
图7是说明选择性预充电操作的时序图。对上部位线BLU、反上部位线BLBU、下部位线BLL和反下部位线BLBL的选择性预充电操作由预充电信号PRECHG、多路复用信号MUX_STATE和电荷共享信号CH_SH控制。字线信号WL启用对上部位线BLU、反上部位线BLBU、下部位线BLL和反下部位线BLBL的存取。电路的初始状态在时间711处,此时预充电信号PRECHG、多路复用信号MUX_STATE、电荷共享信号CH_SH和字线WL为低。使下部位线BLL和反下部位线BLBL预放电到接地,且将上部位线BLU和反上部位线BLBU预充电到电源电压VDD。电源电压电平由点划线指示。
在预充电信号PRECHG变高(使预充电电路减活)之后,当多路复用信号MUX_STATE为低时,启用电荷共享。因此,在时间712处,电荷共享信号CH_SH变高。上部位线BLU和反上部位线BLBU的电压响应于电荷共享而朝接地GND减小。另外,下部位线BLL和反下部位线BLBL的电压朝电源电压VDD增加。在指示电荷共享操作结束的时间713之前不久,多路复用信号MUX_STATE变高。因此,电荷共享信号CH_SH在时间713处变低,从而完成电荷共享操作。上部位线BLU、反上部位线BLBU、下部位线BLL和反下部位线BLBL的电压在电荷共享操作结束时的时间713处稳定。上部位线BLU和反上部位线BLBU的电压的减小增加了存储器的读取稳定性。
在时间714处,字线WL变高,从而指示读取操作已开始。上部位线BLU、上部反位线BLBU、下部位线BLL和下部反位线BLBL上的电压朝接地GND放电。在读取操作已完成且字线WL变低之后的时间715处,预充电信号PRECHG变低。因此,上部位线BLU和反上部位线BLBU预充电到电源电压VDD,且下部位线BLL和反下部位线BLBL预放电到接地GND。在时间716之前不久,多路复用信号MUX_STATE变低,从而在时间716处将所有信号重新置于其初始状态中。
图8是根据本发明一个实施例的用于实施示范性选择性预充电技术的电路的电路示意图。电路80包含上部位线85(BLU)和反上部位线87(BLBU),其经配置以存取位单元84。另外,电路80包含下部位线86(BLL)和反下部位线88(BLBL)。尽管将位单元84展示为连接到上部位线85、87,但位单元84也可连接到下部位线86、88。经配置以激活电荷共享的电荷共享启用电路81耦合到多路复用信号MUX_STATE和预充电信号PRECHRG,且输出电荷共享信号CH_SH。电荷共享启用电路81包含:耦合到多路复用信号MUX_STATE的反相器812、耦合到反相器812的输出和预充电信号PRECHRG的“与非”门814,以及耦合到“与非”门814的输出的反相器816。所说明的电荷共享启用电路81只是能够激活电荷共享的逻辑门的一个可能的组合。预充电电路891耦合到上部位线85、87,且下拉电路892耦合到下部位线86、88。预充电电路891和下拉电路892可由预充电信号PRECHRG控制。
电荷共享信号CH_SH和选择信号SELn是到用于控制电荷共享电路83的“或非”门82的输入。电荷共享电路83在电荷共享信号CH_SH为高时活动。当电荷共享电路83活动时,上部位线85耦合到下部位线86,且上部位线87耦合到下部位线88。选择信号SELn用于为读取或写入操作选择位单元。尽管仅展示一个选择信号SELn、上部位线BLU、反上部位线BLBU、下部位线BLL和反下部位线BLBL,但其更多的选择信号SELn、上部位线BLU、反上部位线BLBU、下部位线BLL和反下部位线BLBL可并入到电路80中。另外,更多的位单元可并入到电路80中。
现将结合时序图70描述电路80的操作。在时间711处,预充电信号PRECHG为低,且多路复用信号MUX_STATE为低。电荷共享启用电路81的输出CH_SH将为低。将上部位线85、87预充电到电源电压VDD,且将下部位线86、88预充电到接地。在预充电信号PRECHG变高(使预充电电路减活)之后的时间712处(此时多路复用信号MUX_STATE保持为低),电荷共享启用电路81的输出CH_SH变高。这致使“或非”门82控制电荷共享电路83以将上部位线85、87耦合到下部位线86、88,从而导致上部位线BLU和反上部位线BLBU上的电压减小。在时间713处,在多路复用信号MUX_STATE变高之后,电荷共享启用电路81的输出CH_SH变低。此变化致使电荷共享电路83使上部位线85、87从下部位线86、88去耦,从而结束电荷共享。在时间714处,(响应于写入线信号WL)存取位单元84,且发生读取或写入操作。
如本发明所描述的电荷共享技术通过使位线电压从电源电压减小来改进存储器读取稳定性。通过将位线的一个区段预充电到第一电压并将位线的第二区段预充电到第二电压来减小位线电压。电荷共享电路它们选择性地耦合两个区段以达到第一与第二电压之间的位线电压。最终电压部分取决于位线的两个区段的相对电容,因此装置中的任何制造变化均不影响电荷共享的操作。在一个实施例中,第一区段为上部位线,且第二区段为下部位线。
本发明的一个优点是通过减小位线电压而改进的读取稳定性。可为位线选择精确的电压电平。如上文所提及,位线电压的减小改进了存储器装置的静态噪声容限(SNM)。所存取的位单元和半选定的位单元两者均得到改进,因为所有位线均经历与位单元的电源电压相比较低的电压。半选定的位单元是根据所断言的字线选择而不是根据其位线选择的单元。
本发明的第二优点是出众的设计稳健性。本发明不取决于晶体管的阈值电压和临界信号的时序。
本发明的第三优点是工艺变化容许度。所提出的解决方案取决于不随工艺、电压和温度变化而改变的相对电容值。位线电压将独立于工艺条件。
本发明的第四优点是设计灵活性。可通过选择哪些位线段预充电到VDD以及哪些位线段预充电到接地来改变位线的电压值。举例来说,将一个位线或更多位线预充电到接地可允许较大的增量值(位线从VDD的变化)。举例来说,如果电源电压为1.125伏,且上部区段为1.125伏且下部区段为1.125伏,那么在所有位线均被预充电到VDD的情况下,最终电压可为1.125伏。在此情况下,增量将为0毫伏。然而,在相同情况下,如果位线中的一者被预放电到接地,那么最终电压将为1.00伏。在此情况下,增量将为125毫伏。因此,存在关于位线区段可预充电到的电压的高度灵活性。
本发明的第五优点是仅使用一个电源电压。这简化了顶层物理设计和存储器的检验。
如所揭示的存储器装置可耦合到微处理器或其它微电子装置。存储器装置可与微处理器一起封装,且进一步并入到通信装置中。举例来说,存储器可内嵌在移动电话或通信基站中。
图9是说明用于所揭示的半导体集成电路的电路、布局和逻辑设计的设计工作站的框图。设计工作站900包含硬盘901,其含有操作系统软件、支持文件和设计软件(例如,铿腾(Cadence)或OrCAD)。设计工作站900还包含显示器以促进电路设计910的设计。电路设计910可为如上文所揭示的存储器电路。存储媒体904被提供用于有形地存储电路设计910。电路设计910可以文件格式(例如,GDS II和GERBER)存储在存储媒体904上。存储媒体904可为CD-ROM、DVD、硬盘、快闪存储器或其它适当装置。此外,设计工作站900包含用于接受来自存储媒体904的输入或将输出写入到存储媒体904的驱动设备903。
记录在存储媒体904上的数据可指定逻辑电路配置、用于光刻掩模的图案数据,或用于例如电子束光刻等串行写入工具的掩模图案数据。所述数据可进一步包含例如与逻辑模拟相关联的时序图或网络电路等逻辑检验数据。在存储媒体904上提供数据通过减少用于设计半导体集成电路的工艺的数目来促进电路设计910的设计。
尽管已详细描述了本发明及其优点,但应理解,在不脱离如所附权利要求书所界定的本发明的精神和范围的情况下,可在本文中作出各种改变、替代和更改。举例来说,尽管已描述了SRAM存储器装置,但选择性预充电技术可应用于任何存储器设计,包含(但不限于)SRAM、DRAM或MRAM。此外,本发明的范围无意局限于说明书中所描述的工艺、机器、制造、物质的组成、手段、方法和步骤的特定实施例。如所属领域的一般技术人员从本发明的揭示内容中将容易了解,可根据本发明利用当前存在或以后将开发的执行与本文所描述的对应实施例大体相同的功能或实现与其大体相同的结果的工艺、机器、制造、物质的组成、手段、方法或步骤。因此,所附权利要求书意在将此类工艺、机器、制造、物质的组成、手段、方法或步骤包含在其范围内。

Claims (25)

1.一种存储器装置,其包括:
第一位线,其具有第一区段和第二区段;以及
电荷共享电路,其选择性地耦合到所述第一区段和所述第二区段,其中所述电荷共享电路经配置以将所述第一区段耦合到所述第二区段以及使所述第一区段从所述第二区段去耦。
2.根据权利要求1所述的存储器装置,其中所述第一位线的所述第一区段预充电到第一电压,且所述第一位线的所述第二区段预充电到不同于所述第一电压的第二电压。
3.根据权利要求2所述的存储器装置,其中所述第一位线的所述第一区段预放电到接地,且所述第一位线的所述第二区段预充电到电源电压。
4.根据权利要求2所述的存储器装置,其进一步包括具有第一区段和第二区段的第二位线,其中所述第二位线的所述第一区段和所述第二位线的所述第二区段预充电到所述第一电压。
5.根据权利要求1所述的存储器装置,其进一步包括电荷共享启用电路,所述电荷共享启用电路经配置以在预充电电路不活动且多路复用信号指示电荷共享时激活所述电荷共享电路。
6.根据权利要求1所述的存储器装置,其进一步包括耦合到所述第一位线的所述第一区段的位单元。
7.根据权利要求1所述的存储器装置,其进一步包括具有第一区段和第二区段的反位线,其中所述电荷共享电路选择性地耦合到所述反位线的所述第一区段和所述反位线的所述第二区段,且经配置以将所述反位线的所述第一区段耦合到所述反位线的所述第二区段以及使所述反位线的所述第一区段从所述反位线的所述第二区段去耦。
8.根据权利要求1所述的存储器装置,其中所述存储器装置耦合到微处理器。
9.根据权利要求8所述的存储器装置,其中所述存储器装置和微处理器集成到通信装置中。
10.一种操作具有包含第一区段和第二区段的位线的存储器装置的方法,其包括:
将所述位线的所述第一区段预充电到第一电压;
将所述位线的所述第二区段预充电到第二电压,所述第二电压不同于所述第一电压;以及
在所述位线的所述第一区段与所述位线的所述第二区段之间共享电荷,以获得所述第一电压与所述第二电压之间的最终电压。
11.根据权利要求10所述的方法,其中至少部分地由所述位线的所述第一区段的电容和所述位线的所述第二区段的电容来决定所述最终电压。
12.根据权利要求10所述的方法,其中预充电所述第一区段包括将所述位线的所述第一区段预充电到电源电压,且预充电所述第二区段包括将所述位线的所述第二区段预充电到接地电压。
13.根据权利要求10所述的方法,其进一步包括:
将第二位线的第一区段和第二位线的第二区段预充电到所述第一电压。
14.根据权利要求10所述的方法,其中共享电荷在预充电电路不活动时根据多路复用状态信号而发生。
15.根据权利要求10所述的方法,其进一步包括:
将与通信有关的数据存储在所述存储器装置中。
16.一种存储器装置,其包括:
用于将位线的第一区段预充电到第一电压的装置;
用于将所述位线的第二区段预充电到第二电压的装置;以及
用于在所述位线的所述第一区段与所述位线的所述第二区段之间共享电荷的装置。
17.根据权利要求16所述的存储器装置,其中所述第一电压为电源电压。
18.根据权利要求16所述的存储器装置,其中所述第二电压为接地。
19.根据权利要求16所述的存储器装置,其中所述存储器装置并入到蜂窝式电话中。
20.一种操作具有包含第一区段和第二区段的位线的存储器装置的方法,其包括以下步骤:
将位线的第一区段预充电到第一电压;
将所述位线的所述第二区段预充电到第二电压,所述第二电压不同于所述第一电压;以及
在所述位线的所述第一区段与所述位线的所述第二区段之间共享电荷,以获得所述第一电压与第二电压之间的电压电平。
21.根据权利要求18所述的方法,其进一步包括将第二位线的第一区段预充电到所述第一电压且将所述第二位线的第二区段预充电到所述第一电压的步骤。
22.根据权利要求18所述的方法,其进一步包括预充电反位线的第一区段和所述反位线的第二区段并在所述反位线的所述第一区段与所述反位线的所述第二区段之间共享电荷的步骤。
23.根据权利要求16所述的方法,其进一步包括:
将经由通信链路接收到的数据存储在所述存储器装置中。
24.一种有形地体现在计算机可读媒体上的存储器设计结构,其包括:
第一位线,其具有第一区段和第二区段;以及
电荷共享电路,其选择性地耦合到所述第一区段和所述第二区段,其中所述电荷共享电路经配置以将所述第一区段耦合到所述第二区段以及使所述第一区段从所述第二区段去耦。
25.根据权利要求24所述的存储器设计结构,其进一步包括耦合到所述第一位线和所述电荷共享电路的微处理器。
CN2008801250308A 2007-12-15 2008-12-15 使用位线区段的选择性预充电来改进存储器读取稳定性 Pending CN101919003A (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US1403807P 2007-12-15 2007-12-15
US61/014,038 2007-12-15
PCT/US2008/086829 WO2009079455A1 (en) 2007-12-15 2008-12-15 Improving memory read stability using selective precharge of bit line sections
US12/334,817 US8223567B2 (en) 2007-12-15 2008-12-15 Memory read stability using selective precharge
US12/334,817 2008-12-15

Publications (1)

Publication Number Publication Date
CN101919003A true CN101919003A (zh) 2010-12-15

Family

ID=40456819

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008801250308A Pending CN101919003A (zh) 2007-12-15 2008-12-15 使用位线区段的选择性预充电来改进存储器读取稳定性

Country Status (10)

Country Link
US (1) US8223567B2 (zh)
EP (1) EP2243140B1 (zh)
JP (2) JP5855342B2 (zh)
KR (1) KR101251360B1 (zh)
CN (1) CN101919003A (zh)
BR (1) BRPI0820983B8 (zh)
CA (1) CA2709400C (zh)
MX (1) MX2010006666A (zh)
RU (1) RU2444073C1 (zh)
WO (1) WO2009079455A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107978330A (zh) * 2013-06-14 2018-05-01 桑迪士克科技有限责任公司 非易失性存储器的感测方法以及系统
CN108665931A (zh) * 2018-05-21 2018-10-16 上海华力集成电路制造有限公司 位线预降压器
CN109817260A (zh) * 2017-11-20 2019-05-28 中芯国际集成电路制造(上海)有限公司 位线预置电路、读操作电路、sram和方法

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2444073C1 (ru) * 2007-12-15 2012-02-27 Квэлкомм Инкорпорейтед Улучшение устойчивости считывания памяти с использованием избирательной предварительной зарядки
US7881137B2 (en) * 2008-10-23 2011-02-01 Qualcomm Incorporated Read assist for memory circuits with different precharge voltage levels for bit line pair
US8208290B2 (en) * 2009-08-26 2012-06-26 Qualcomm Incorporated System and method to manufacture magnetic random access memory
US8375173B2 (en) * 2009-10-09 2013-02-12 Qualcomm Incorporated Accessing a multi-channel memory system having non-uniform page sizes
US8279659B2 (en) * 2009-11-12 2012-10-02 Qualcomm Incorporated System and method of operating a memory device
US9385308B2 (en) 2010-03-26 2016-07-05 Qualcomm Incorporated Perpendicular magnetic tunnel junction structure
US8339882B2 (en) * 2010-07-12 2012-12-25 Promos Technologies Pte. Ltd. Dual bit line precharge architecture and method for low power dynamic random access memory (DRAM) integrated circuit devices and devices incorporating embedded DRAM
KR101781616B1 (ko) 2010-07-16 2017-09-26 삼성전자주식회사 어시스트 회로를 포함하는 스태틱 랜덤 액세스 메모리 장치
US9014749B2 (en) 2010-08-12 2015-04-21 Qualcomm Incorporated System and method to initiate a housekeeping operation at a mobile device
US8638590B2 (en) 2010-09-28 2014-01-28 Qualcomm Incorporated Resistance based memory having two-diode access device
JP5760829B2 (ja) * 2011-08-09 2015-08-12 富士通セミコンダクター株式会社 スタティックram
US8582380B2 (en) 2011-12-21 2013-11-12 Micron Technology, Inc. Systems, circuits, and methods for charge sharing
EP2798638B1 (en) * 2011-12-28 2017-07-19 Intel Corporation Apparatus and method for improving power delivery in a memory, such as, a random access memory
US8861285B2 (en) 2012-02-09 2014-10-14 Micron Technology, Inc. Apparatuses and methods for line charge sharing
US9224453B2 (en) * 2013-03-13 2015-12-29 Qualcomm Incorporated Write-assisted memory with enhanced speed
US9508405B2 (en) 2013-10-03 2016-11-29 Stmicroelectronics International N.V. Method and circuit to enable wide supply voltage difference in multi-supply memory
KR102173431B1 (ko) * 2014-05-02 2020-11-03 삼성전자주식회사 동작 전류가 감소된 메모리 장치
GB2525904B (en) 2014-05-08 2018-05-09 Surecore Ltd Memory unit
US9672898B1 (en) 2016-08-15 2017-06-06 Samsung Electronics Co., Ltd. Read column select negative boost driver circuit, system, and method
US10431278B2 (en) * 2017-08-14 2019-10-01 Qualcomm Incorporated Dynamically controlling voltage for access operations to magneto-resistive random access memory (MRAM) bit cells to account for ambient temperature
JP7236574B2 (ja) * 2018-02-27 2023-03-09 ラピスセミコンダクタ株式会社 半導体装置及び半導体メモリのデータ読出方法
US10657089B2 (en) 2018-07-30 2020-05-19 Texas Instruments Incorporated Embedded universal serial bus 2 repeater
US11386036B2 (en) * 2018-08-06 2022-07-12 Texas Instruments Incorporated Embedded universal serial bus 2 repeater
US11100964B1 (en) 2020-02-10 2021-08-24 Taiwan Semiconductor Manufacturing Company Limited Multi-stage bit line pre-charge
US11532351B2 (en) * 2020-05-08 2022-12-20 Taiwan Semiconductor Manufacturing Company, Ltd. Memory device with additional write bit lines

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2615011B2 (ja) * 1986-06-13 1997-05-28 株式会社日立製作所 半導体記憶回路
JPH0821236B2 (ja) * 1987-01-26 1996-03-04 株式会社日立製作所 半導体記憶装置
JPH03102698A (ja) * 1989-09-14 1991-04-30 Hitachi Ltd 半導体記憶装置
RU2060564C1 (ru) 1993-06-24 1996-05-20 Научно-исследовательский институт точных приборов Усилитель считывания для запоминающего устройства
JPH10222985A (ja) * 1998-03-09 1998-08-21 Hitachi Ltd 半導体記憶装置
US6282137B1 (en) * 1999-09-14 2001-08-28 Agere Systems Guardian Corp. SRAM method and apparatus
JP4087570B2 (ja) * 2001-01-19 2008-05-21 富士通株式会社 半導体メモリおよびその制御方法
CA2345845C (en) * 2001-04-30 2012-03-27 Mosaid Technologies Incorporated Bitline precharge
JP4370100B2 (ja) * 2003-01-10 2009-11-25 パナソニック株式会社 半導体記憶装置
US6934213B2 (en) * 2003-06-11 2005-08-23 Artisan Components, Inc. Method and apparatus for reducing write power consumption in random access memories
US7009886B1 (en) * 2004-07-19 2006-03-07 Silicon Storage Technology, Inc. Integrated circuit memory device with bit line pre-charging based upon partial address decoding
US7573775B2 (en) * 2006-02-09 2009-08-11 Fujitsu Limited Setting threshold voltages of cells in a memory block to reduce leakage in the memory block
RU2444073C1 (ru) * 2007-12-15 2012-02-27 Квэлкомм Инкорпорейтед Улучшение устойчивости считывания памяти с использованием избирательной предварительной зарядки
US7881137B2 (en) * 2008-10-23 2011-02-01 Qualcomm Incorporated Read assist for memory circuits with different precharge voltage levels for bit line pair

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107978330A (zh) * 2013-06-14 2018-05-01 桑迪士克科技有限责任公司 非易失性存储器的感测方法以及系统
CN107978330B (zh) * 2013-06-14 2021-07-16 桑迪士克科技有限责任公司 非易失性存储器的感测方法以及系统
CN109817260A (zh) * 2017-11-20 2019-05-28 中芯国际集成电路制造(上海)有限公司 位线预置电路、读操作电路、sram和方法
CN108665931A (zh) * 2018-05-21 2018-10-16 上海华力集成电路制造有限公司 位线预降压器
CN108665931B (zh) * 2018-05-21 2021-04-13 上海华力集成电路制造有限公司 位线预降压器

Also Published As

Publication number Publication date
RU2444073C1 (ru) 2012-02-27
BRPI0820983A2 (pt) 2015-10-13
BRPI0820983A8 (pt) 2019-02-05
MX2010006666A (es) 2010-09-07
CA2709400A1 (en) 2009-06-25
CA2709400C (en) 2013-12-17
EP2243140B1 (en) 2018-06-06
WO2009079455A1 (en) 2009-06-25
RU2010129245A (ru) 2012-01-20
BRPI0820983B1 (pt) 2019-06-25
JP5855342B2 (ja) 2016-02-09
EP2243140A1 (en) 2010-10-27
JP2011507139A (ja) 2011-03-03
JP2015207336A (ja) 2015-11-19
KR20100092971A (ko) 2010-08-23
KR101251360B1 (ko) 2013-04-05
US20090154274A1 (en) 2009-06-18
BRPI0820983B8 (pt) 2021-08-10
US8223567B2 (en) 2012-07-17

Similar Documents

Publication Publication Date Title
CN101919003A (zh) 使用位线区段的选择性预充电来改进存储器读取稳定性
US8009459B2 (en) Circuit for high speed dynamic memory
US8116149B2 (en) Circuit and method for small swing memory signals
US7502273B2 (en) Two-port SRAM with a high speed sensing scheme
US7561462B2 (en) Circuit and method for a high speed dynamic RAM
US8824197B2 (en) Static RAM
US9305635B2 (en) High density memory structure
CN105190760A (zh) 在存储器系统中并行地使用具有nmos通过门和pmos通过门两者的sram单元
Premalatha et al. A comparative analysis of 6T, 7T, 8T and 9T SRAM cells in 90nm technology
US7376027B1 (en) DRAM concurrent writing and sensing scheme
CN101800074B (zh) 存储器电路及其系统以及存取该存储器电路的方法
JP2010231828A (ja) 半導体記憶装置
US8619483B2 (en) Memory circuits, systems, and methods for accessing the memory circuits
US8437204B2 (en) Memory array with corresponding row and column control signals
US7289370B2 (en) Methods and apparatus for accessing memory
KR100712662B1 (ko) 영상표시장치의 메모리 구조 및 메모리 기록 방법
JP5867275B2 (ja) 半導体記憶装置およびそのデータ書き込み方法
US20110063934A1 (en) Memory circuit with multi-sized sense amplifier redundancy
CN107481754A (zh) 一种多路选择电路、静态随机存取存储器以及电子装置
CN102456386A (zh) 存储器单端读出电路
JP2008065863A (ja) 半導体記憶装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20101215