CN101916540B - 时钟脉冲信号产生方法 - Google Patents

时钟脉冲信号产生方法 Download PDF

Info

Publication number
CN101916540B
CN101916540B CN201010251154XA CN201010251154A CN101916540B CN 101916540 B CN101916540 B CN 101916540B CN 201010251154X A CN201010251154X A CN 201010251154XA CN 201010251154 A CN201010251154 A CN 201010251154A CN 101916540 B CN101916540 B CN 101916540B
Authority
CN
China
Prior art keywords
pulse signal
clock pulse
potential
initial
passed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201010251154XA
Other languages
English (en)
Other versions
CN101916540A (zh
Inventor
郑晓锺
萧开元
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Corp
Original Assignee
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AU Optronics Corp filed Critical AU Optronics Corp
Priority to CN201010251154XA priority Critical patent/CN101916540B/zh
Publication of CN101916540A publication Critical patent/CN101916540A/zh
Application granted granted Critical
Publication of CN101916540B publication Critical patent/CN101916540B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/067Special waveforms for scanning, where no circuit details of the gate driver are given
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明涉及一种时钟脉冲信号产生方法,执行于一显示器。具体地,时钟脉冲信号产生方法包括步骤:提供至少一个初始时钟脉冲信号,其在频率周期内的责任周期具有初始高电位;以及对初始时钟脉冲信号执行电位移转操作,以使得初始时钟脉冲信号的初始高电位在责任周期内的第一时间段与第二时间段分别移转至第一高电位与第二高电位,而得到至少一新的时钟脉冲信号供显示器的栅极驱动电路产生栅极驱动信号;其中,第一时间段先于第二时间段,且第一高电位大于第二高电位。

Description

时钟脉冲信号产生方法
技术领域
本发明涉及显示技术领域,且特别是有关于一种时钟脉冲信号产生方法,以提供符合要求的时钟脉冲信号供显示器中的栅极驱动电路产生栅极驱动信号。
背景技术
主动式矩阵平板显示器例如主动式矩阵液晶显示器因具有高画质、体积小、重量轻及应用范围广等优点而被广泛应用于移动电话、笔记本电脑、桌上型显示器以及电视等消费性电子产品,并已经逐渐取代传统的阴极射线管(CRT)显示器而成为显示器的主流。
为使显示器产品更加薄型化以及其成本更加具竞争力,现有技术中有提出采用直接形成于显示阵列基板上的阵列上栅极(Gate-On-Array,GOA)驱动电路来产生栅极驱动信号及/或利用半源极驱动(Half Source Driver,HSD)架构来节省数据线数量,其中阵列上栅极驱动电路通常包括级联耦接的多个移位寄存器,各个移位寄存器分别依据两相或者多相(亦即两相以上)时钟脉冲信号中的一个来依序输出多个栅极驱动信号,同时每一移位寄存器的输出还可作为下一级移位寄存器的启始脉冲信号(Start Pulse Signal)。
请参阅图1,其绘示出现有技术中的一种采用半源极驱动架构的显示器的局部结构示意图。如图1所示,显示器10包括阵列上栅极驱动电路12、多个像素13、二总线(Bus line)14、多条栅极线例如GL1~GL4以及多条数据线例如SL1~SL2。其中,各个像素13皆包括像素晶体管132以及通过像素晶体管132电性耦接至栅极线GL1~GL4中的一个栅极线与数据线SL1~SL2中的一个数据线的像素电极134;阵列上栅极驱动电路12包括级联耦接的多个移位寄存器例如SR1~SR4并在被外部启始脉冲信号STH致能后开始产生栅极驱动信号,而各个移位寄存器SR1~SR4分别依据从总线14接收的两相时钟脉冲信号CK1H、CK2H中的一个来产生栅极驱动信号并依序提供至栅极线GL1~GL4。在此,两相时钟脉冲信号CK1H、CK2H通常是由显示器10中的包含时序控制器与电位移转器等功能电路的印刷电路板(图中未绘示)来提供至总线14。
请一并参阅图1及图2,图2绘示出相关于图1所示显示器的多个信号的时序图,以下将以显示器10的多个像素13中的PA与PB为例进行说明现有技术中存在的技术缺陷。在图2中,GP2为提供至栅极线GL2上的栅极驱动信号,XSTB为数据线SL1、SL2上的显示数据的极性反转致能信号;由于显示器10中的各个移位寄存器SR1~SR4电性耦接至总线14接收两相时钟脉冲信号CK1H、CK2H,因此任一时钟脉冲信号例如CK2H在总线上传递时会因为寄生电容效应而有上升沿(Rising edge)失真的情形出现,使得栅极驱动信号GP2的波形会产生相应的失真,进而会造成与栅极线GL2电性相接的像素PA的有效充电时间T1会比理想充电时间T2来得少,亦即像素充电率(chargingratio)比预期的少,像素PA会失去自己该有的亮度;在此,极性反转致能信号XSTB的每一次上升沿皆会触发数据线SL1、SL2上的显示数据进行一次极性反转。此外,从图2中还可以发现,由于栅极驱动信号GP2的下降沿可能会出现拖曳现象,使得像素PA在极性反转致能信号XSTB的下一次上升沿到来时仍未完全关闭,导致像素PA会被写入本该写入像素PB的显示数据,因而会影响像素PA的该有亮度及/或颜色。
因此,如何避免因时钟脉冲信号受寄生电容效应影响而出现波形失真所造成的像素充电率不足及/或栅极驱动信号下降沿出现的拖曳现象,是目前亟待解决的重要问题之一,以改善显示器的显示品质。
发明内容
本发明的目的在于提供一种时钟脉冲信号产生方法,以改善现有技术中像素充电率不足及/或栅极驱动信号下降沿出现的拖曳现象。
因此,本发明一实施例提出的一种时钟脉冲信号产生方法,执行于一显示器。在本实施例中,时钟脉冲信号产生方法包括步骤:提供至少一个初始时钟脉冲信号,其在频率周期内的责任周期具有初始高电位;以及对初始时钟脉冲信号执行电位移转操作,以使得初始时钟脉冲信号的初始高电位在责任周期内的第一时间段与第二时间段分别移转至第一高电位与第二高电位,而得至少一新的时钟脉冲信号供显示器的栅极驱动电路产生栅极驱动信号之用;其中,第一时间段先于第二时间段,且第一高电位大于第二高电位。
在本发明的一实施例中,在对初始时钟脉冲信号执行电位移转操作的期间:提供一致能信号;在致能信号为高电位期间,使初始时钟脉冲信号的初始高电位移转至第一高电位;以及在致能信号为低电位期间,使初始时钟脉冲信号的初始高电位移转至第二高电位。
在本发明的另一实施例中,在对初始时钟脉冲信号执行电位移转操作的期间:以初始时钟脉冲信号的上升沿触发初始时钟脉冲信号的初始高电位开始移转至第一高电位并触发充电操作;当通过充电操作而得的充电电压大于参考电压时触发初始时钟脉冲信号的初始高电位开始移转至第二高电位;以及以初始时钟脉冲信号的下降沿触发初始时钟脉冲信号的初始高电位结束移转至第二高电位。
在本发明的一实施例中,初始时钟脉冲信号在频率周期内的非责任周期具有初始低电位;以及对初始时钟脉冲信号执行电位移转操作更使得初始时钟脉冲信号的初始低电位在非责任周期内的第三时间段与第四时间段分别移转至第一低电位与第二低电位,而得到上述的新的时钟脉冲信号;其中第三时间段先于第四时间段,且第一低电位小于第二低电位。
在本发明的一实施例中,在对初始时钟脉冲信号执行电位移转操作的期间:提供第一致能信号与第二致能信号;在第一致能信号为高电位期间使初始时钟脉冲信号的初始高电位移转至第一高电位,且在第一致能信号为低电位期间使初始时钟脉冲信号的初始高电位移转至第二高电位;以及在第二致能信号为低电位期间使初始时钟脉冲信号的初始低电位移转至第一低电位,且在第二致能信号为高电位期间使初始时钟脉冲信号的初始低电位移转至第二低电位。
本发明再一实施例提出的一种时钟脉冲信号产生方法,用以提供至少一个时钟脉冲信号供显示器的栅极驱动电路产生栅极驱动脉冲信号使用,而时钟脉冲信号在频率周期内的一时间周期具有多阶电位。本实施例中,时钟脉冲信号产生方法包括步骤:提供至少一个初始时钟脉冲信号,其在频率周期内的时间周期具有初始电位;以及使初始时钟脉冲信号的初始电位在时间周期内的第一时间段与第二时间段分别移转至第一电位与第二电位;其中,时间周期为频率周期内的责任周期与非责任周期中的一个,第一时间段不同于第二时间段,且第一电位不同于第二电位。
在本发明的一实施例中,使初始时钟脉冲信号的初始电位在时间周期内的第一时间段与第二时间段分别移转至第一电位与第二电位的步骤包括:提供一致能信号;在致能信号的责任周期,使初始时钟脉冲信号的初始电位移转至第一电位;以及在致能信号的非责任周期,使初始时钟脉冲信号的初始电位移转至第二电位。
在本发明的一实施例中,使初始时钟脉冲信号的初始电位在时间周期内的第一时间段与第二时间段分别移转至第一电位与第二电位的步骤包括:以初始时钟脉冲信号的上升沿与下降沿中的一个触发初始时钟脉冲信号的初始电位开始移转至第一电位并触发充电操作;当通过充电操作而得的充电电压大于参考电压时触发初始时钟脉冲信号的初始电位开始移转至第二电位;以及以初始时钟脉冲信号的上升沿与下降沿中的另一个触发初始时钟脉冲信号的初始电位结束移转至第二电位。
本发明又一实施例提出的一种时钟脉冲信号产生方法,包括步骤:提供至少一个初始时钟脉冲信号,其在频率周期内的一时间周期具有初始电位;以及使初始时钟脉冲信号的初始电位在时间周期内的多个时间段分别移转至多个不同的电位,而得到至少一个新的时钟脉冲信号供显示器的栅极驱动电路产生栅极驱动脉冲信号之用,此时间周期为频率周期内的责任周期与非责任周期中的一个。
在本发明的一实施例中,每一新的时钟脉冲信号的各个电位依这些时间段在时间周期内的先后顺序而递增或递减。
本发明另一实施例提出的一种时钟脉冲信号产生方法,包括步骤:接收至少三个不同电位的工作信号;以及逐一输出这些工作信号以使输出这些工作信号的结果组成为一时钟脉冲信号;其中,所输出的这些工作信号中的至少一个组成时钟脉冲信号的高电位,且所输出的这些工作信号中的剩余者组成时钟脉冲信号的低电位。
在本发明的一实施例中,当组成时钟脉冲信号的高电位时所输出的工作信号超过一个的时候,先输出的工作信号的电位高于后输出的工作信号的电位。
在本发明的一实施例中,当组成时钟脉冲信号的低电位时所输出的工作信号超过一个的时候,先输出的工作信号的电位低于后输出的工作信号的电位。
本发明实施例通过对栅极驱动信号的产生所依据的前端时钟脉冲信号的波形进行设计,以借此调变出能满足所需的栅极驱动信号,使像素充电率得以增加及/或抑制栅极驱动信号下降沿出现的拖曳现象,进而可改善显示器的显示品质。
为让本发明的上述和其他目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附附图,作详细说明如下。
附图说明
为让本发明的上述和其他目的、特征、优点与实施例能更明显易懂,所附附图的说明如下:
图1绘示出现有技术中的一种采用半源极驱动架构的显示器的局部结构示意图;
图2绘示出相关于图1所示显示器的多个信号的时序图;
图3绘示出相关于本发明实施例的一种时钟脉冲信号产生方法的多个信号的时序图;
图4A绘示出利用时序控制器来控制责任周期内的各个时间段的时间长度所采用的电路架构;
图4B绘示出相关于图4A所示电路架构的多个信号的时序图;
图5A绘示出利用外部RC电路来控制责任周期内的各个时间段的时间长度所采用的电路架构;
图5B绘示出相关于图5A所示电路架构的多个信号的时序图;
图6绘示出相关本发明另一实施例的一种时钟脉冲信号产生方法的多个信号的时序图。
其中,附图标记
10:显示器                  12:阵列上栅极驱动电路
SR1~SR4:移位寄存器        13、PA、PB:像素
132:像素晶体管             134:像素电极
14:总线                    GL1~GL4:栅极线
SL1~SL2:数据线            T1、T2:充电时间
GP2:栅极驱动信号           XSTB:极性反转致能信号
CK1~CKn:初始时钟脉冲信号  VGH:初始高电位
VGL:初始低电位        CK1~CKnH:新的时钟脉冲信号
VGH1、VGH2:高电位     VGL1、VGL2:低电位
241:时序控制器        243:电源集成电路
OD:控制接脚
TCON OD、TCON OD_H、TCON OD_L:致能信号
DT:责任周期           NDT:非责任周期
Ta、Tb、Tc、Td:时间段接脚:OD1
DTS:控制接脚          Rcset:充电电阻
Cset:电容             SDTS:放电开关
RDTS:放电电阻         Vref:参考电压
Vcset:充电电压电位    COMP:比较器
20:电源集成电路       21:电位移转器
S1~Sn:时钟脉冲信号输出开关
具体实施方式
请参阅图3,其绘示出相关于本发明实施例的一种时钟脉冲信号产生方法的多个信号的时序图。本实施例中的时钟脉冲信号产生方法适于执行于显示器,例如采用阵列上栅极驱动电路及/或半源极驱动架构的主动式矩阵显示器,但本发明并不以此为限。下面将结合图3对本实施例的时钟脉冲信号产生方法的各个步骤进行详细说明。
首先,提供至少一个初始时钟脉冲信号CK1~CKn,n为正整数。图3中示出初始时钟脉冲信号CK1~CKn中的任意一个的波形,初始时钟脉冲信号CK1~CKn在其每一频率周期(未标示)内的责任周期DT具有初始高电位VGH,且在此频率周期内的非责任周期(未标示)具有初始低电位VGL。在此,初始时钟脉冲信号CK1~CKn的每一频率周期由一个责任周期DT与一个非责任周期组成,初始时钟脉冲信号CK1~CKn可类似于现有技术而由显示器的时序控制器来提供。
之后,对初始时钟脉冲信号CK1~CKn分别执行电位移转操作而得到至少一个新的时钟脉冲信号CK1H~CKnH供显示器的栅极驱动电路产生栅极驱动信号之用。图3中示出新的时钟脉冲信号CK1H~CKnH中的任意一个的波形,新的时钟脉冲信号CK1H~CKnH的频率周期、责任周期以及非责任周期的时间长度皆与初始时钟脉冲信号CK1~CKn的频率周期、责任周期DT以及非责任周期的时间长度相同,在新的时钟脉冲信号CK1H~CKnH的每一频率周期内的责任周期DT的时间段Ta与Tb内的电位分别为高电位VGH2与VGH1,时间段Ta先于时间段Tb且高电位VGH2大于高电位VGH1。换而言之,初始时钟脉冲信号CK1~CKn在责任周期DT的时间段Ta与Tb内分别被电位移转至高电位VGH2与VGH1,进而在责任周期DT内得到二阶高电位。另外,初始时钟脉冲信号CK1~CKn的初始低电位VGL将在非责任周期内电位移转至低电位VGL1。
本实施例中,责任周期DT内的时间段Ta与Tb的时间长度可由时序控制器或者外部电阻-电容(RC)电路所控制。
请一并参阅图4A与图4B,其中图4A绘示出利用时序控制器来控制责任周期DT内的时间段Ta与Tb的时间长度所采用的电路架构,图4B绘示出相关于图4A所示电路架构的多个信号的时序图。
具体地,在图4A中,时序控制器241除了提供初始时钟脉冲信号CK1~CKn之外,还另提供致能信号TCON OD至电源集成电路243。电源集成电路243包括接收致能信号TCON OD的控制接脚OD、提供多个高电位例如VGH1、VGH2以及至少一个低电位例如VGL1的多个电压接脚、输出新的时钟脉冲信号CK1H~CKnH的输出接脚、以及电性耦接至外部RC电路的OD1接脚,并且电源集成电路243内部还包括电位移转器以接收时序控制器241提供的初始时钟脉冲信号CK1~CKn并对初始时钟脉冲信号CK1~CKn进行电位移转操作而得新的时钟脉冲信号CK1H~CKnH。
承上述,在图4B中,在致能信号TCON OD为高电位期间(对应致能信号TCON OD的责任周期),初始时钟脉冲信号例如CKn的初始高电位VGH被电位移转至高电位VGH2,而在致能信号TCON OD为低电位期间(对应致能信号TCON OD的非责任周期),初始时钟脉冲信号CKn的初始高电位VGH被电位移转至高电位VGH1高电位VGH2的持续时间Ta由致能信号TCON OD的高电位持续时间所决定,高电位VGH1的持续时间Tb与高电位VGH2的持续时间Ta之和等于初始时钟脉冲信号CKn的责任周期;之后,当初始时钟脉冲信号CKn为初始低电位VGL期间,初始低电位VGL将被电位移转至低电位VGL1。
请一并参阅图5A与图5B,其中图5A绘示出利用外部RC电路来控制责任周期DT内的时间段Ta与Tb的时间长度所采用的电路架构,图5B绘示出相关于图5A所示电路架构的多个信号的时序图。
具体地,在图5A中,电源集成电路20具有提供多个高电位例如VGH1、VGH2以及至少一个低电位例如VGL1的多个电压接脚、输出新的时钟脉冲信号CK1H~CKnH的输出接脚、电性耦接至外部充电电阻Rcset与电容Cset的OD1接脚、以及致能接脚DTS,并且电源集成电路243内部还包括比较器COMP、参考电压Vref、放电开关SDTS、放电电阻RDTS、电位移转器21、逻辑控制23以及时钟脉冲信号输出开关S1~Sn。其中,致能接脚DTS电性耦接至充电电阻Rcset与电容Cset之间的节点,电位移转器21与逻辑控制23适于接收初始时钟脉冲信号CK1~CKn,且逻辑控制23依据比较器COMP的输出电位与初始时钟脉冲信号CK1~CKn的电位来决定新的时钟脉冲信号CK1H~CKnH的电位。在此,初始时钟脉冲信号CK1~CKn可类似于现有技术而由显示器的时序控制器来提供。
承上述,在图5B中,当初始时钟脉冲信号例如CKn的上升沿到来时,其触发初始时钟脉冲信号CKn的初始高电位VGH开始移转至高电位VGH2并触发电源集成电路20的OD1接脚输出一充电信号经过充电电阻Rcset对电容Cset进行充电操作;在充电操作期间,致能接脚DTS上的充电电压电位VCset逐渐增大,比较器COMP的非反相输入端“+”的电压电位小于比较器COMP的反相输入端“-”的参考电压Vref,因此比较器COMP的输出电位为低电位,经逻辑控制23进行逻辑运算后使时钟脉冲信号输出关关Sn开启,电位移转器21依据高电位VGH2来设定新的时钟脉冲信号CKnH的电位,亦即新的时钟脉冲信号CKnH此时为高电位VGH2。之后,当致能接脚DTS上的充电电压电位VCset增大至高于参考电压Vref的瞬间,比较器COMP的输出电位为高电位,放电开关SDTS开启,电容Cset经放电电阻RDTS放电而使致能接脚DTS上的充电电压电位VCset小于参考电压Vref,电位移转器21依据高电位VGH1来设定新的时钟脉冲信号CKnH的电位,亦即新的时钟脉冲信号CKnH此时为高电位VGH1。之后,当初始时钟脉冲信号CKn的下降沿到来时,电位移转器21开始依据低电位VGL1来设定新的时钟脉冲信号CKnH的电位,即,以初始时钟脉冲信号CKn的下降沿触发初始时钟脉冲信号CKnH的初始高电位VGH结束移转至VGH1,亦即该初始高电位VGH不再位于VGH1。新的时钟脉冲信号CKnH此时为低电位VGL1。在此,新的时钟脉冲信号CKnH的高电位VGH2的持续时间Ta由RC电路的充电时间长度来决定,而新的时钟脉冲信号CKnH的高电位VGH2的持续时间Ta与高电位VGH1的持续时间Tb之和等于初始时钟脉冲信号CKn的责任周期。
本发明上述实施例是通过对初始时钟脉冲信号CK1~CKn进行特定的电位移转操作而具有多阶,例如二阶高电位的新的时钟脉冲信号CK1H~CKnH,以借此解决现有技术中像素充电率不足的技术缺陷;但本发明并不以此为限,还可进一步使各个新的时钟脉冲信号CK1H~CKnH具有多阶,例如二阶低电位来改善现有技术中依据时钟脉冲信号产生的栅极驱动信号的下降沿拖曳现象,具体可参阅图6。
图6绘示出相关本发明另一实施例的一种时钟脉冲信号产生方法的多个信号的时序图。如图6所示,其利用两个致能信号TCON OD_H与TCON OD_L来分别设定新的时钟脉冲信号例如CKnH的高电位VGH2与低电位VGL2的持续时间长度。具体地,致能信号TCON OD_H与TCON OD_L可类似于图4A而由显示器的时序控制器提供至电源集成电路的二相应的控制接脚。
在致能信号TCON OD_H为高电位期间(对应致能信号TCON OD_H的责任周期),新的时钟脉冲信号CKnH为高电位VGH2且在致能信号TCONOD_H为低电位期间(对应致能信号TCON OD_H的非责任周期),新的时钟脉冲信号CKnH为高电位VGH1。
在致能信号TCON OD_L为低电位期间(对应致能信号TCON OD_L的责任周期),新的时钟脉冲信号CKnH为低电位VGL2;且在致能信号TCON OD_L为高电位期间(对应致能信号TCON OD_L的非责任周期),新的时钟脉冲信号CKnH为低电位VGL1。
本实施例中,新的时钟脉冲信号CKnH的高电位VGH2的持续时间Ta由致能信号TCON OD_H的高电位持续时间所决定,高电位VGH1的持续时间Tb与高电位VGH2的持续时间Ta之和等于新的时钟脉冲信号CKnH的责任周期DT;新的时钟脉冲信号CKnH的低电位VGL2的持续时间Tc由致能信号TCON OD_L的低电位持续时间所决定,低电位VGL1的持续时间Td与低电位VGL2的持续时间Tc之和等于新的时钟脉冲信号CKnH的非责任周期NDT。在此,Tc先于Td,且低电位VGL2小于VGL1;亦即,先用较低的低电位VGL2来快速的拉降新的时钟脉冲信号CKnH,之后再用平常使用的低电位VGL1,借此可有效抑制依据新的时钟脉冲信号CKnH而产生的栅极驱动信号的下降沿出现的拖曳现象。
再者,在本实施例中,其利用致能信号TCON OD_H与TCON OD_L来分别设定新的时钟脉冲信号例如CKnH的高电位VGH2与低电位VGL2的时间长度Ta与Tc,但本发明并不以此为限;也可采用类似于图5A而采用二充电时间来分别设定之。
另外,需要说明的是,在本发明其他实施例中,也可仅仅使各个新的时钟脉冲信号CK1H~CKnH的高电位期间具有单一高电位而低电位期间具有二阶低电位,以借此抑制依据各个新的时钟脉冲信号CK1H~CKnH而产生的栅极驱动信号的下降沿出现的拖曳现象。
简而言之,本发明实施例提出的时钟脉冲信号产生方法通过接收至少三个不同电位的工作电压(例如VGH2、VGH1及VGL1,或者VGH2、VGH1、VGL2及VGL1,又或者是VGH1、VGL2及VGL1),以及逐一输出这些工作电压以使输出这些工作电压的结果组成为一新的时钟脉冲信号,其中所输出的这些工作电压中的至少一个组成新的时钟脉冲信号的高电位,且所输出的这些工作电压中的剩余的工作电压组成新的时钟脉冲信号的低电位;因此可间接地将依据时钟脉冲信号产生的栅极驱动信号的电位快速拉升至像素的有效开启电位,或将栅极驱动信号的电位快速拉降至更低电位以有效关闭像素,进而可对应改善现有技术中像素充电率不足或现有技术中依据时钟脉冲信号产生的栅极驱动信号的下降沿出现的拖曳现象。
另需要说明的是,本发明上述实施例利用栅极驱动信号的高电位来开启像素的情形为例来说明本发明的时钟脉冲信号产生方法,但本发明并不以此为限,根据本发明的发明构想,也可将上述的时钟脉冲信号产生方法转用到利用栅极驱动信号的低电位来开启像素的情形。
当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情况下,熟悉本领域的技术人员当可根据本发明作出各种相应的改变和变形,但这些相应的改变和变形都应属于本发明所附的权利要求的保护范围。

Claims (12)

1.一种时钟脉冲信号产生方法,执行于一显示器,其特征在于,该时钟脉冲信号产生方法包括步骤:
提供至少一个初始时钟脉冲信号,该初始时钟脉冲信号在一频率周期内的一责任周期具有一初始高电位;以及
对该初始时钟脉冲信号执行一电位移转操作,以使得该初始时钟脉冲信号的该初始高电位在该责任周期内的一第一时间段与一第二时间段分别移转至一第一高电位与一第二高电位,而得到至少一新的时钟脉冲信号供该显示器的一栅极驱动电路产生栅极驱动信号;
其中,该第一时间段与该第二时间段之和等于该初始时钟脉冲信号的该责任周期,该第一时间段先于该第二时间段,且该第一高电位大于该第二高电位。
2.根据权利要求1所述的时钟脉冲信号产生方法,其特征在于,在对该初始时钟脉冲信号执行该电位移转操作的期间:
提供一致能信号;
在该致能信号为高电位期间,使该初始时钟脉冲信号的该初始高电位移转至该第一高电位;以及
在该致能信号为低电位期间,使该初始时钟脉冲信号的该初始高电位移转至该第二高电位。
3.根据权利要求1所述的时钟脉冲信号产生方法,其特征在于,在对该初始时钟脉冲信号执行该电位移转操作的期间:
以该初始时钟脉冲信号的上升沿触发该初始时钟脉冲信号的该初始高电位开始移转至该第一高电位并触发一充电操作;
当通过该充电操作而得的一充电电压大于一参考电压时触发该初始时钟脉冲信号的该初始高电位开始移转至该第二高电位;以及
以该初始时钟脉冲信号的下降沿触发该初始时钟脉冲信号的该初始高电位结束移转至该第二高电位。
4.根据权利要求1所述的时钟脉冲信号产生方法,其特征在于:
该初始时钟脉冲信号在该频率周期内的一非责任周期具有一初始低电位;以及
对该初始时钟脉冲信号执行该电位移转操作更使得该初始时钟脉冲信号的该初始低电位于该非责任周期内的一第三时间段与一第四时间段分别移转至一第一低电位与一第二低电位,而得该新的时钟脉冲信号;其中该第三时间段先于该第四时间段,且该第一低电位小于该第二低电位。
5.根据权利要求4所述的时钟脉冲信号产生方法,其特征在于,在对该初始时钟脉冲信号执行该电位移转操作的期间:
提供一第一致能信号与一第二致能信号;
在该第一致能信号为高电位期间使该初始时钟脉冲信号的该初始高电位移转至该第一高电位,且在该第一致能信号为低电位期间使该初始时钟脉冲信号的该初始高电位移转至该第二高电位;以及
在该第二致能信号为低电位期间使该初始时钟脉冲信号的该初始低电位移转至该第一低电位,且在该第二致能信号为高电位期间使该初始时钟脉冲信号的该初始低电位移转至该第二低电位。
6.一种时钟脉冲信号产生方法,其特征在于,用以提供至少一个时钟脉冲信号供一显示器的栅极驱动电路产生栅极驱动脉冲信号使用,该时钟脉冲信号在一频率周期内的一时间周期具有多阶电位;该时钟脉冲信号产生方法包括步骤:
提供至少一个初始时钟脉冲信号,该初始时钟脉冲信号在该频率周期内的该时间周期具有一初始电位;以及
使该初始时钟脉冲信号的该初始电位于该时间周期内的一第一时间段与一第二时间段分别移转至一第一电位与一第二电位;
其中,该时间周期为该频率周期内的一责任周期与一非责任周期中的一者,该第一时间段与该第二时间段之和等于该初始时钟脉冲信号的该时间周期,该第一时间段不同于该第二时间段,且该第一电位不同于该第二电位。
7.根据权利要求6所述的时钟脉冲信号产生方法,其特征在于,使该初始时钟脉冲信号的该初始电位于该时间周期内的该第一时间段与该第二时间段分别移转至该第一电位与该第二电位的步骤包括:
提供一致能信号;
在该致能信号的一责任周期,使该初始时钟脉冲信号的该初始电位移转至该第一电位;以及
在该致能信号的一非责任周期,使该初始时钟脉冲信号的该初始电位移转至该第二电位。
8.根据权利要求6所述的时钟脉冲信号产生方法,其特征在于,使该初始时钟脉冲信号的该初始电位于该时间周期内的该第一时间段与该第二时间段分别移转至该第一电位与该第二电位的步骤包括:
以该初始时钟脉冲信号的一上升沿与一下降沿中的一者触发该初始时钟脉冲信号的该初始电位开始移转至该第一电位并触发一充电操作;
当通过该充电操作而得的一充电电压大于一参考电压时触发该初始时钟脉冲信号的该初始电位开始移转至该第二电位;以及
以该初始时钟脉冲信号的该上升沿与该下降沿中的另一者触发该初始时钟脉冲信号的该初始电位结束移转至该第二电位。
9.一种时钟脉冲信号产生方法,其特征在于,包括步骤:
提供至少一个初始时钟脉冲信号,该初始时钟脉冲信号在一频率周期内的一时间周期具有一初始电位;以及
使该初始时钟脉冲信号的该初始电位于该时间周期内的多个时间段分别移转至多个不同的电位,而得至少一个新的时钟脉冲信号供一显示器的一栅极驱动电路产生栅极驱动脉冲信号之用,该时间周期为该频率周期内的一责任周期与一非责任周期中的一者;
其中,所述多个时间段之和等于该初始时钟脉冲信号的该时间周期,每一这些新的时钟脉冲信号的这些电位依这些时间段于该时间周期内的先后顺序而递增或递减。
10.一种时钟脉冲信号产生方法,其特征在于,这些包括步骤:
接收至少三个不同电位的工作信号;以及
逐一输出这些工作信号以使输出这些工作信号的结果组成为一时钟脉冲信号;
其中,所输出的这些工作信号中的至少一者组成该时钟脉冲信号的高电位,且所输出的这些工作信号中的剩余者组成该时钟脉冲信号的低电位。
11.根据权利要求10所述的时钟脉冲信号产生方法,其特征在于,当组成该时钟脉冲信号的高电位时所输出的工作信号超过一个的时候,先输出的该工作信号的电位高于后输出的该工作信号的电位。
12.根据权利要求10所述的时钟脉冲信号产生方法,其特征在于,当组成该时钟脉冲信号的低电位时所输出的工作信号超过一个的时候,先输出的该工作信号的电位低于后输出的该工作信号的电位。
CN201010251154XA 2010-08-10 2010-08-10 时钟脉冲信号产生方法 Expired - Fee Related CN101916540B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201010251154XA CN101916540B (zh) 2010-08-10 2010-08-10 时钟脉冲信号产生方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201010251154XA CN101916540B (zh) 2010-08-10 2010-08-10 时钟脉冲信号产生方法

Publications (2)

Publication Number Publication Date
CN101916540A CN101916540A (zh) 2010-12-15
CN101916540B true CN101916540B (zh) 2012-08-29

Family

ID=43324037

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201010251154XA Expired - Fee Related CN101916540B (zh) 2010-08-10 2010-08-10 时钟脉冲信号产生方法

Country Status (1)

Country Link
CN (1) CN101916540B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104299588B (zh) 2014-10-27 2017-01-11 京东方科技集团股份有限公司 栅极驱动电路、栅极驱动方法和显示装置
CN105869601B (zh) * 2016-06-22 2019-05-03 京东方科技集团股份有限公司 栅极驱动方法和电路以及包括栅极驱动电路的显示装置
TW201813300A (zh) * 2016-09-23 2018-04-01 友達光電股份有限公司 訊號產生電路及訊號產生方法
CN108806634A (zh) 2018-07-17 2018-11-13 惠科股份有限公司 移位暂存器、显示面板、以及移位暂存器的驱动方法
CN108831396A (zh) * 2018-07-17 2018-11-16 惠科股份有限公司 时序控制模块、显示装置、以及时钟信号的电平调整方法
CN109243356A (zh) * 2018-10-23 2019-01-18 惠科股份有限公司 驱动电路、显示装置及显示装置的驱动方法
CN113990270B (zh) * 2021-11-08 2023-03-17 深圳市华星光电半导体显示技术有限公司 显示装置
CN114648967B (zh) * 2022-03-16 2023-07-25 Tcl华星光电技术有限公司 液晶显示面板及显示装置
CN114627822A (zh) * 2022-03-24 2022-06-14 武汉华星光电技术有限公司 Goa电路的驱动方法、栅极驱动器及显示面板

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007101600A (ja) * 2005-09-30 2007-04-19 Epson Imaging Devices Corp 電気光学装置、電気光学装置の駆動方法、電子機器
JP2008058634A (ja) * 2006-08-31 2008-03-13 Hitachi Displays Ltd 表示装置
TWI303401B (en) * 2005-08-08 2008-11-21 Chi Mei Optoelectronics Corp Driving method for liquid crystal display
CN101546545A (zh) * 2008-11-28 2009-09-30 友达光电股份有限公司 时脉信号产生方法以及时脉信号产生电路
CN101699550A (zh) * 2009-07-20 2010-04-28 友达光电股份有限公司 栅极脉冲调制电路及其液晶显示器

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI303401B (en) * 2005-08-08 2008-11-21 Chi Mei Optoelectronics Corp Driving method for liquid crystal display
JP2007101600A (ja) * 2005-09-30 2007-04-19 Epson Imaging Devices Corp 電気光学装置、電気光学装置の駆動方法、電子機器
JP2008058634A (ja) * 2006-08-31 2008-03-13 Hitachi Displays Ltd 表示装置
CN101546545A (zh) * 2008-11-28 2009-09-30 友达光电股份有限公司 时脉信号产生方法以及时脉信号产生电路
CN101699550A (zh) * 2009-07-20 2010-04-28 友达光电股份有限公司 栅极脉冲调制电路及其液晶显示器

Also Published As

Publication number Publication date
CN101916540A (zh) 2010-12-15

Similar Documents

Publication Publication Date Title
CN101916540B (zh) 时钟脉冲信号产生方法
US10593284B2 (en) Shift register unit and method for driving same, shift register circuit and display apparatus
TWI400686B (zh) 液晶顯示器之移位暫存器
US11302276B2 (en) Gate drive circuit, touch display device and driving method
KR101384283B1 (ko) 액정 표시 장치 및 그 구동 방법
EP3125250B1 (en) Gate driving circuit and driving method therefor and display device
US9269455B2 (en) Shift register unit, gate driving circuit, array substrate and display apparatus
CN102629444B (zh) 栅极集成驱动电路、移位寄存器及显示屏
US11295645B2 (en) Shift register and driving method thereof, gate driving circuit and display apparatus
TWI439050B (zh) 移位暫存器及觸控裝置
TWI404036B (zh) 液晶顯示器
US20150310819A1 (en) Gate Driver for Narrow Bezel LCD
WO2016070543A1 (zh) 移位寄存器单元、栅极驱动电路及显示装置
TWI421872B (zh) 能降低耦合效應之移位暫存器
CN101996684B (zh) 移位寄存器及触控装置
US20150318052A1 (en) Shift register unit, gate drive circuit and display device
CN109830256B (zh) 一种移位寄存器及其驱动方法、栅极驱动电路
EP2738758B1 (en) Gate driving apparatus and display device
CN105427829A (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置
WO2015014026A1 (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN105427830A (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置
KR20100098925A (ko) 액정 표시 장치
CN108962154A (zh) 移位寄存器单元、阵列基板栅极驱动电路、显示器以及栅极驱动方法
CN202838909U (zh) 移位寄存器、栅极驱动电路和显示装置
WO2019076116A1 (zh) 栅极驱动电路、移位寄存器及其驱动控制方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120829

Termination date: 20200810

CF01 Termination of patent right due to non-payment of annual fee