CN101868802A - 用于量子位状态读出的系统、方法以及装置 - Google Patents

用于量子位状态读出的系统、方法以及装置 Download PDF

Info

Publication number
CN101868802A
CN101868802A CN200880117254A CN200880117254A CN101868802A CN 101868802 A CN101868802 A CN 101868802A CN 200880117254 A CN200880117254 A CN 200880117254A CN 200880117254 A CN200880117254 A CN 200880117254A CN 101868802 A CN101868802 A CN 101868802A
Authority
CN
China
Prior art keywords
quantum bit
coupled
superconduction
latchs
quantum
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN200880117254A
Other languages
English (en)
Other versions
CN101868802B (zh
Inventor
安德鲁·J·伯克利
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
D Wave Systems Inc
Original Assignee
D Wave Systems Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by D Wave Systems Inc filed Critical D Wave Systems Inc
Publication of CN101868802A publication Critical patent/CN101868802A/zh
Application granted granted Critical
Publication of CN101868802B publication Critical patent/CN101868802B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N10/00Quantum computing, i.e. information processing based on quantum-mechanical phenomena

Abstract

一种超导读出系统,包括:一个计算量子位;一个测量器件,用于测量该计算量子位的一种状态;以及一个锁存量子位,该锁存量子位介导在该计算量子位与该测量器件之间的通信性耦连。该锁存量子位包括:一个量子位环路,该量子位环路包括相互串联耦连的至少两个超导电感器;使该量子位环路间断的一个复合的约瑟夫逊结,该量子位环路包括在该复合的约瑟夫逊结中相互串联耦连并且相对于该闭合环路相互并联地耦连的至少两个约瑟夫逊结;以及一个第一时钟信号输入结构,用于将多个时钟信号耦合到该复合的约瑟夫逊结上。

Description

用于量子位状态读出的系统、方法以及装置
相关申请的交叉引用
本申请要求根据35U.S.C.119(e)于2007年9月24日提交的发明名称为“Systems,Methods,and Apparatus for Qubit State Readout”的美国临时专利申请序列号60/974,743的权益,该专利申请通过引用全文结合在此。
技术领域
本系统、方法以及装置涉及在读出计算量子位状态时使用锁存量子位。
背景技术
在1936年由Alan Turing描述的图灵机是一种理论上的计算系统。能够有效地模拟任何其他图灵机的一台图灵机被称为通用图灵机(UTM)。丘奇-图灵理论陈述了任何实际的计算模型或者具有一个UTM的等效运算能力或者具有其运算能力的一个子集。
一台量子计算机是利用一种或者多种量子效应进行计算的任何物理系统。能够有效地模拟任何其他量子计算机的一台量子计算机被称为通用量子计算机(UQC)。
1981年Richard P.Feynman提出可以使用量子计算机比一台UTM更加有效地求解某些计算问题,并且因此推翻了丘奇-图灵理论。例如,参见Feynman R.P.,“Simulating Physics with Computers”,International Journal of Theoretical Physics,Vol.21(1982)pp.467-488。例如,Feynman指出一台量子计算机能够被用于模拟某些其他量子系统,从而允许所模拟的量子系统与使用一台UTM所可能的情况相比成指数级地更快地计算某些特性。
量子计算的途径
对于量子计算机的设计及运作存在几种通用的途径。这种途径之一是量子计算的“电路模型”。在这种途径中,通过多个逻辑门序列对量子位起作用,这些逻辑门序列是一种算法的已编排的代表。电路模型量子计算机对实际的实现方式有几种严重的障碍。在该电路模型中,所要求的是多个量子位在比单一门时间长得多的时间周期上保持相干。这种要求的出现是因为电路模型量子计算机要求被统称为量子误差校正的运作来进行运算。在没有电路模型量子计算机的这些量子位能够在单一门时间的1000倍数量级的时间周期上保持量子相干时,就不能够进行量子误差校正。大量研究工作一直集中于开发具有足以形成电路模型量子计算机的基本信息单元的相干性的量子位。例如,参见Shor,P.W.“Introduction toQuantum Algorithms”,arXiv.org:quant-ph/0005003(2001),pp.1-27。本领域仍然受阻于不能够使量子位的相干性提高到用于设计并运行实际电路模型量子计算机的可接受的水准。
量子计算的另一个途径涉及将多个耦合的量子系统的一个系统的自然物理演算用作一个计算系统。该途径并不是关键性地利用量子门与量子电路。相反,从一个已知的初始化哈密尔顿算子开始,它取决于多个耦合的量子系统的一种系统的被引导的物理演算,其中有待解决的问题已按该系统的哈密尔顿算子进行编码,这样使得耦合的量子系统的该系统的最终状态包含了与有待解决的问题的答案相关的信息。该途径并不要求长的量子位相干时间。此类途径的实例包括绝热量子计算、群集-状态量子计算、单向量子计算、量子退火及经典退火,并且在如arXiv.org:quant-ph/0201031(2002),pp1-16,Farhi,E.等人的“Quantum Adiabatic Evolution Algorithmsversus Simulated Annealing”中进行了说明。
量子位
如前所述,量子位能被用作用于量子计算机的基本信息单元。如同在UTM中的位一样,量子位可以指至少两个完全不同的量值;一个量子位可以指在其中存储信息的一个实际的物理装置,并且它还可以指从其物理装置抽象出的信息单位本身。量子位的实例包括量子粒子、原子、电子、光子、离子、等等。
量子位推广了一个经典数字位的概念。一个经典的信息存储装置能够对两个离散的状态进行编码,这两种离散的状态典型地被标记为“0”和“1”。这两个离散的状态在物理上由该经典的信息存储装置的两个不同的并可区别的物理状态来代表,如磁场、电流或电压的方向或强度,其中对该位的状态进行编码的量值根据经典物理学的定律来表现。一个量子位也包含两个离散的物理状态,它们也可被标记为“0”和“1”。这两个离散状态在物理上是由量子信息存储装置的两个不同的并可区别的物理状态来代表,如磁场、电流或者电压的方向或强度,其中对该位的状态进行编码的量值根据量子物理学的定律来表现。如果存储这些状态的物理量值按量子力学方式来表现,则该装置能够额外地被置于一种0和1的叠加中。这就是说,该量子位能够同时存在于“0”和“1”的状态中,并且因此能够对两个状态同时进行计算。总之,N个量子位能够处于2N个状态的叠加之中。量子算法利用了这种叠加特性来加速某些计算。
在标准的标记法中,一个量子位的基本状态被称为|0>与|1>状态。在量子计算的过程中,一个量子位的状态总体上是多个基础状态的一种叠加,这样该量子位具有占据|0>基础状态的一个非零概率以及占据|1>基础状态的一个同时的非零概率。在数学上,多个基础状态的叠加是指该量子位的整体状态(它用|Ψ>来代表)具有的形式,其中a和b分别是对应于概率|a|2与|b|2的系数。系数a和b各自具有实部与虚部,这就允许该量子位的相位被表征出。一个量子位的量子性质在很大程度上是从其在多个基础状态的一种相干叠加中存在并且使该量子位的状态具有一个相位的能力中衍生出来的。当一个量子位与脱散源充分地隔离开时,该量子位将保持这种作为多个基础状态的一种相干叠加而存在的能力。
为了使用一个量子位来完成一个计算,对该量子位的状态进行测量(即,读出)。典型地,当进行该量子位的测量时,该量子位的量子性质暂时瓦解并且多个基础状态的叠加缩减为|0>基础状态或|1>基础状态,并因此重新获得它与一个常规位的相似性。这种量子位在它瓦解以后的实际状态直接取决于在该读出运作之前的概率|a|2和|b|2。
超导量子位
人们在考虑将多种不同的硬件和软件途径用于量子计算机中。一种硬件途径使用了超导材料(如铝或者铌)形成的集成电路。设计和制造超导集成电路所涉技术和工艺与用于常规集成电路的技术和工艺相似。
超导量子位是可以包括在一个超导集成电路中的一种类型的超导装置。例如,典型的超导量子位具有可拓展性的优点,并且总体上根据物理性能而被分类,用于对信息进行编码的这些物理性能包括(例如)电荷与相位装置、相位或通量装置、混合装置、等等。根据用于对信息进行编码的物理性能,超导量子位可以被分为几个类别。例如它们可以分成电荷装置、通量装置和相位装置,例如如在Makhlin等人的2001,Reviews of Modern Physics 73,pp.357-400中所讨论的。电荷装置在该装置的电荷状态中对信息进行存储并操作,其中的基本电荷由称为库珀对的电子对构成。一个库珀对具有2e的电荷并且由两个电子构成,这两个电子由(例如)一个声子相互作用连接在一起。例如,参见Nielsen and Chuang,QuantumComputation and Quantum Information,Cambridge University Press,Cambridge(2000),pp.343-345。通量装置在与通过该装置的某个部分的磁通量相关的一个变量内存储信息。相位装置在与该相位装置的两个区域之间的超导相位差相关的一个变量内存储信息。近来已经开发了使用两种或更多种电荷、通量与相位自由度的混合装置。例如,参见美国专利号6,838,694和美国专利申请号7,335,909。
可使用的通量量子位的实例包括rf-SQUID,它们包括由一个约瑟夫逊结或一个复合结(其中一个单独的约瑟夫逊结由两个并联的约瑟夫逊结取代)间断的一个超导环路;或者持续电流量子位,这些持续电流量子位包括由三个约瑟夫逊结间断的一个超导环路;以及类似的量子位。例如,参见Mooij等人的1999,Science 285,1036和Orlando等人的1999,Phys.Rev.B 60,15398。例如,超导量子位的其他实例可以在Il’ichev等人的2003,Phys.Rev.Lett.91,097906、Blatter等人的2001,Phys.Rev.B 63,174511和Friedman等人的2000,Nature 406,43中找到。此外,还可以使用混合电荷-相位量子位。
这些量子位可以包括一个对应的局部偏置器件。这些局部偏置器件可以包括与一个超导量子位接近的一个金属环路,该金属环路为该量子位提供一个外部通量偏置。该局部偏置器件也可以包括多个约瑟夫逊结。在量子处理器中的每个超导量子位可以具有一个对应的局部偏置器件,或者可以存在少于量子位的局部偏置器件。在某些实施方案中,可以使用基于电荷的读出和局部偏置器件。这个或这些读出装置可以包括多个dc-SQUID磁强计,各自电感性地连接到一个拓扑结构内的一个不同的量子位上。该读出装置可以提供一个电压或电流。包括由至少一个约瑟夫逊结间断的一个超导材料环路的这些dc-SQUID磁强计在本领域中是人们熟知的。
量子处理器
一个计算机处理器可以采取一种模拟处理器的形式,例如一种量子处理器(如一种超导量子处理器)。一个超导量子处理器可以包括多个量子位以及多个相关联的局部偏置器件,例如两个或更多个超导量子位。可与本系统、方法及装置一起使用的示例性的量子处理器的进一步细节和实施方案被描述于美国专利公开号2006-0225165、美国专利申请序列号12/013,192、于2007年11月8日提交的发明名称为“Systems,Devices and Methods for AnalogProcessing”的美国临时专利申请序列号60/986,554、以及于2008年3月26日提交的发明名称为“Systems,Devices,And Methods ForAnalog Processing”的美国临时专利申请序列号61/039,710之中。
一个超导量子处理器可以包括多个耦合器件,这些耦合器件可以操作以便选择性地耦合对应的量子位对。超导耦合器件的实例包括rf-SQUID和dc-SQUID,这些装置通过通量将多个量子位耦合到一起。SQUID包括由一个约瑟夫逊结(一个rf-SQUID)或两个约瑟夫逊结(一个dc-SQUID)间断的一个超导环路。这些耦合器件也许能够同时铁磁性地及反铁磁性地耦合,这取决于在该互连拓扑结构内如何使用该耦合器件。在通量耦合的情况中,铁磁耦合意味着并联通量在能量上是有利的,而反铁磁耦合意味着反并联通量在能量上是有利的。可替代地,也可以使用基于电荷的耦合器件。其他耦合器件可在如美国专利公开号2006-0147154以及美国专利申请序列号12/017,995中找到。例如,这些耦合器件的对应耦合强度可以在零与一个最大值之间调谐,以便在量子位之间提供铁磁或反铁磁耦合。
量子通量参变器
量子通量参变器(QFP)是一种在结构上类似于复合rf-SQUID的超导约瑟夫逊结器件。然而,名称“量子通量参变器”包括约瑟夫逊结器件的运行和结构二者,而不仅单独是结构。例如,参见Hioe和Goto的Quantum Flux Parametron-A Single Quantum FluxSuperconducting Logic Device,World Scientific Publishing Co.Pte.Ltd.,Singapore(1991),pp.23-41。可以通过QFP器件产生一条具体的势能曲线。这条势能曲线可以类似于“W”,其中该中央峰或“屏障”在高度上是可调节的,而在该中央峰每一侧上的这两个阱的独立的深度也是可调节的。在超导电路中,QFP可以被实施为一个磁性的基于通量的逻辑器件。因此,可以将QFP器件用于实现超导移位寄存器、超导存储器阵列、超导加法器、超导触发器、以及其他基于逻辑的电路。
从量子力学的角度看,有可能对该中央屏障的高度足够缓慢地进行调节以使得该系统不被激发到超出所希望的基态。这是在量子系统中绝热演进的一个实例。因此,尽管现有的阻尼QFP器件被设计用于高切换速度(大于约20GHz)的运行,但是本系统、方法以及装置提供无阻尼类似QFP的器件用于在超导电路中使用,在这些超导电路中散热必须得到控制。本系统、方法以及装置的运行将总体上绝热地进行控制。遍及本说明书和所附权利要求的其余部分,术语“绝热”、“绝热地”和“绝热频率”被用于说明频率f,它满足:
f ≤ 1 2 π LC
其中L是环路电感,并且C是约瑟夫逊结的电容。本领域的普通技术人员将理解对于在此说明的大多数的示例性电路而言,切换速度将是小于约20GHz的。
锁存量子位
在美国专利申请序列号12/109,847中说明了使用超导量子位作为锁存器件的系统、方法以及装置。简言之,这些器件代表了超导量子位电路的一种新颖的应用。一个超导量子位本身可以类似于一个无阻尼类似QFP的器件并且当得到适当控制时可以用于产生许多类似的基于逻辑的电路。本系统、方法以及装置说明了锁存量子位在读出超导量子处理器中的至少一个部件的状态中的应用。
发明内容
至少一个实施方案可以被概括为一个超导读出系统,该系统包括一个计算量子位;用于测量该计算量子位的一种状态的一个测量器件;以及一个第一锁存量子位,该第一锁存量子位包括:由一个第一闭合的超导电流路径形成的一个量子位环路,该路径包括在该量子位环路中相互串联耦连的至少两个超导电感器;使该量子位环路间断的一个裂隙结环路或复合的约瑟夫逊结,该复合的约瑟夫逊结由一个第二闭合的超导电流路径形成,该路径包括在该复合的约瑟夫逊结中相互串联耦连的并且关于该量子位环路相互并联地耦连的至少两个约瑟夫逊结;以及一个第一时钟信号输入结构,该结构被配置为将多个时钟信号通信性耦连到该约瑟夫逊结上;其中该计算量子位以及该测量器件中的至少一个被通信性耦连到该第一锁存量子位上,这样使该第一锁存量子位介导在该计算量子位与该测量器件之间的通信性耦连。
该计算量子位可以是一个超导量子位,例如一个超导通量量子位、超导电荷量子位、超导相位量子位、或超导混合量子位。该测量器件可以包括一个磁强计。在该第一锁存量子位与该计算量子位以及该测量器件中的至少一个之间的通信性耦连可以包括电感性耦连。该第一时钟信号输入结构可以被配置为耦连处于大致绝热的频率的一个时钟信号。该绝热的频率可以是低于约20GHz。一个大致恒定的时钟信号可以被施加到该第一锁存量子位的复合的约瑟夫逊结上并且将在该复合的约瑟夫逊结中的至少两个约瑟夫逊结的参数选择为使得被耦连到该第一锁存量子位的量子位环路上的一个信号产生一个具有更大幅值的对应的信号,该对应的信号是从该第一锁存量子位的量子位环路上进行耦连的。该超导读出系统可以进一步包括与该第一锁存量子位串联地处于通信性耦连的至少一个第二锁存量子位,其中该计算量子位以及该测量器件各自被通信性耦连到该第一和第二锁存量子位中的至少一个上,这样使该第一和第二锁存量子位介导在该计算量子位与该测量器件之间的通信性耦连。该第一以及至少第二锁存量子位可以各自被通信性耦连到一个对应的绝热时钟信号线上。
至少一个实施方案可以被概括为一个超导读出系统,该系统包括多个计算量子位;一个测量器件,该测量器件用于测量这些计算量子位中至少一个的状态;以及一个移位寄存器,该移位寄存器包括多个单独的寄存器,其中至少一个寄存器被通信性耦连到每个计算量子位上并且至少一个寄存器被通信性耦连到该测量器件上。
这些计算量子位中的至少一个可以是一个超导量子位,例如一个超导通量量子位、超导电荷量子位、超导相位量子位、或超导混合量子位。该测量器件可以包括一个磁强计。该移位寄存器可以包括一个超导移位寄存器。在包括一个超导移位寄存器的多个实施方案中,该超导移位寄存器可以包括一个基于通量的超导移位寄存器,它包括:一组管理锁存量子位,每个管理锁存量子位被通信性耦连以便接收管理时钟信号;一个第一组伪锁存量子位,该第一组伪锁存量子位中的每个伪锁存量子位被通信性耦连以便接收多个第一伪时钟信号;以及一个第二组伪锁存量子位,该第二组伪锁存量子位中的每个伪锁存量子位被通信性耦连以便接收多个第二伪时钟信号,其中对于该组管理锁存量子位中每对顺序的管理锁存量子位而言,来自该第一组锁存量子位的一个对应的伪锁存量子位以及来自该第二组伪锁存量子位的一个对应的伪锁存量子位被定位为对于在这对顺序的管理锁存量子位的这些管理锁存量子位之间的通量进行耦连;其中在该基于通量的超导移位寄存器中的一个第一管理锁存量子位被耦连为以便接收来自第一计算量子位的一个第一输入信号并且在该基于通量的超导移位寄存器中的一个第二管理锁存量子位被耦连为以便接收来自第二计算量子位的一个第二输入信号。在该基于通量的超导移位寄存器中的一个第三管理锁存量子位可以被耦连为以便向该测量器件发送一个输出信号。这些管理时钟信号、第一伪时钟信号、以及第二伪时钟信号各自可以是处于一个大致绝热的频率上。该超导读出系统可以进一步包括至少一个介导锁存量子位,该量子位在该第一计算量子位与该第一管理锁存量子位之间串联地进行通信性耦连,这样使得该至少一个介导锁存量子位介导在该第一计算量子位与该第一管理锁存量子位之间的通信性耦连。每个介导锁存量子位可以被通信性耦连以便接收一个大致绝热时钟信号。该超导读出系统可以进一步包括至少一个介导锁存量子位,该量子位在该第三管理锁存量子位与该测量器件之间串联地进行通信性耦连,这样使得该至少一个介导锁存量子位介导在该第三管理锁存量子位与该测量器件之间的通信性耦连,其中该至少一个介导锁存量子位被通信性耦连以便接收一个大致绝热时钟信号。
至少一个实施方案可以被概括为一种读出计算量子位的状态的方法,该方法包括:将来自该计算量子位的一种状态信号耦连到一个第一锁存量子位上;将一个第一时钟信号耦连到该第一锁存量子位中的一个复合的约瑟夫逊结上;并且使用该第一时钟信号来控制在该计算量子位与该第一锁存量子位之间的状态信号的耦连。
该方法可以进一步包括:将来自该第一锁存量子位的状态信号耦连到一个测量器件上;并且使用该第一时钟信号来控制在该第一锁存量子位与该测量器件之间的状态信号的耦连。
至少一个实施方案可以被概括为一种读出多个计算量子位中每个计算量子位的状态的方法,该方法包括:将来自每个计算量子位的一个对应的信号耦连到一个移位寄存器中的对应的寄存器中;使这些信号沿着该移位寄存器移位;并且将来自该移位寄存器中的至少一个寄存器的这些信号耦连到至少一个测量器件上。在一些实施方案中,该移位寄存器可以包括一个超导移位寄存器。
将来自每个计算量子位的一个对应的信号耦连到一个超导移位寄存器的对应的移位寄存器中可以包括将这些信号耦连到包括多个锁存量子位的一个基于通量的超导移位寄存器中的多个对应的寄存器中。该方法可以进一步包括通过至少一个介导锁存量子位介导来自这些计算量子位中的至少一个的信号到该超导移位寄存器中的对应的移位寄存器中的耦连。该方法可以进一步包括通过至少一个介导锁存量子位介导来自这些寄存器的至少一个的信号到该测量器件中的耦连。该耦连和移位可以包括将一组时钟信号脉冲施加到在该超导移位寄存器中的这些寄存器上。
附图说明
在这些附图中,相同的参考数字标识出相似的元件或者动作。附图中元件的尺寸和相对位置不一定是按比例绘制的。例如,不同元件的形状以及角度不一定按比例绘制,并且这些元件中的一些被任意地放大和定位以提高附图的易读性。另外,所绘出的这些元件的特定形状并非旨在传递与这些特定元件的实际形状有关的任何信息,而只是为了方便在图中识别而选取。
图1A是能够被实施为一个超导通量量子位的超导电路的示意图。
图1B是同样能够被实施为一个超导通量量子位的替代的超导电路的示意图。
图2是示出了能够由一个超导通量量子位产生的势能曲线的近拟图。
图3是作为一个锁存量子位运行的超导通量量子位的实施方案的示意图。
图4是代表锁存量子位的一个实施方案的运行的近似图。
图5是一个读出系统的实施方案的示意图,其中锁存量子位被用于介导在计算量子位与dc-SQUID磁强计之间的耦连。
图6是使用锁存量子位作为其基本逻辑元件的一个基于通量的超导移位寄存器的实施方案的示意图。
图7是使用基于通量的超导移位寄存器的一个读出系统的实施方案的示意图,该基于通量的超导移位寄存器包括锁存量子位以读出多个计算量子位的状态。
图8是一个读出系统的实施方案的示意图,该系统通过使用包括锁存量子位的基于通量的超导移位寄存器可以读出多个计算量子位的状态。
具体实施方式
在以下说明中,列举了某些特定的细节以便提供对不同的所披露的实施方案的全面理解。然而,相关技术领域中的技术人员应认识到,可以在没有一个或多个这些特定细节的情况下,或者在具有其他的方法、组件、材料等的情况下实践这些实施方案。在其他的情况下,与模拟处理器(如量子处理器、量子器件、耦合器件以及包括微处理器与驱动电路的控制系统)相关联的公知结构没有被详细地示出或者说明,以避免不必要地混淆这些实施方案的说明。
除非上下文另有要求,在整个说明书和所附的权利要求书中,“包括”一词及其多种变体(例如,“包括了”和“包括着”)将以一种开放式的和包含性的意义来进行解释,即,如“包括,但不限于”。
遍及本说明书提到的“一种实施方案”或“一个实施方案”意味着与该实施方案相关联地描述的一个具体的指示特征、结构或特性被包括在至少一个实施方案中。因此,贯穿本说明书在不同地方出现的短语“在一种实施方案中”、“在一个实施方案中”并不一定全部是指同一个实施方案。另外,该特定特征、结构或者特性能够以任何适当的方式结合在一个或者多个实施方式中。
如在本说明书和所附的权利要求书中所使用的,单数形式的“一个”和“该”包括复数对象,除非文中另外明确指明。还应注意,术语“或者”一词总体上所使用的意义包括“和/或”,除非文中另外明确指明。
在此给出的小标题以及摘要只是为了方便起见,而并非解释这些实施方案的范围或含意。
此外,某些图在此描绘了不同的电压和电流波形。为了理解多个实施方案的运行的目的这些波形旨在是展示性的,而并非旨在按比例绘出和/或就形状、幅值、占空比、频率、失真、或其他特性而言精确地和准确地描绘出波形的行为。
本系统、方法以及装置说明了用于读出超导量子处理器中的至少一个部件的状态的技术。这些技术实现了多种读出系统,这些结合了超导锁存量子位。被读出的超导量子处理器的至少一个部件可以包括一个超导量子位。本系统、方法以及装置通过降低一种隔离的读出操作对量子处理器其余部分的影响而代表了超过用于读出超导量子处理中的量子位状态的现有技术的一种改进。
用于读出超导量子处理器中的量子位的状态的许多现有技术包括直接测量量子位的状态。例如,一个磁强计(如dc-SQUID)可以被用于直接测量超导通量量子位的状态。然而,取决于量子位状态的直接测量的多种读出方案可以导致“读出性破坏(readoutdestruction)”,由此观测量子位状态的物理性动作就影响了量子处理器中的其他量子位的经典状态。读出性破坏的问题在本领域是为人熟知的。此类直接测量技术的一个另外的缺点是测量器件中的噪声可以不经意地被耦连到量子位中。在dc-SQUID被直接耦连到一个超导量子位上的情况下,在正在进行测量时、或者甚至在这两个器件之间的耦连仍有效而没有正在进行测量时,噪声可以从dc-SQUID传递到超导量子位上。此外,dc-SQUID本身可以很大程度上易于受噪声影响并且不会是嘈杂环境中在其中存储一个小信号的一种理想的器件。
如所讨论的,量子计算的基本单元是量子位。超导量子位可以采取多种形式,包括超导通量量子位。一个超导通量量子位能够以一种超导环路的形式被实现,该超导环路包含被称为约瑟夫逊结的至少一个开关器件。于是,一个量子处理器可以包括任何数目的此类超导环路和约瑟夫逊结。图1A是能够被实施为超导通量量子位的基本电路100的示意图。电路100包括一个第一超导环路101,该第一超导环路被一个第二超导环路102间断,该第二超导环路本身被两个约瑟夫逊结111和112间断。超导环路101在下文被称为“量子位环路”,而超导环路102被称为“复合的约瑟夫逊结”或者“CJJ”。本领域的普通技术人员将理解可以绘制出电路100的一个rf-SQUID近似图,其中CJJ 102和约瑟夫逊结111和112全部被一个约瑟夫逊结所取代,或者类似地任何数目的约瑟夫逊结可以被用在CJJ 102之中。
在运行中,电路100的超导通量量子位可以通过电感性耦连与其他器件进行通信。例如,图1B是能够被实施为超导通量量子位的另一个电路150的示意图。注意图1B代表了一个单一量子位系统并且未示出与其他量子位的通信(尽管是可能的)。在电路150中,量子位环路151包含一个电感器161并且被电感性地耦连到一个信号线上。类似地,CJJ 152也被电感性地耦连到一个分离的信号线上。电路150中的耦连方案可以被用于控制超导通量量子位的能量并建立一个特定的势能曲线。图2是一个近似图,示出了能够由电路150产生的势能曲线的总体形状。一个关键性特征在于,屏障201的高度通过到CJJ 152上的电感性耦连是可控制的。类似地,两个阱(211和212)在屏障201每一侧上的相对深度通过到量子位环路151上的电感性耦连是可控制的。
图1B中示出的电路150可以被用作一个超导通量量子位,但是它还类似于一个量子通量参变器(QFP)的实施方案。作为一个计算元件,超导通量量子位的结构(图1A和图1B所示)可以作为“计算量子位”进行操作。为了本系统、方法以及装置的目的,术语“计算量子位”被用来指一种量子位结构,该结构在量子处理器中被用作计算元件。即,一个计算量子位是根据计算的算法从一个初始状态演化到一个最终状态。作为一个逻辑器件,超导通量量子位可以作为锁存量子位来运行,如2007年4月25日提交的名称为“Adiabatic Superconducting Qubit Logic Devices And Methods”美国临时专利申请序列号60/913,980以及美国专利申请序列号12/109,847中所概述的。经典电路中锁存的概念是粗略地类似于在此说明的非经典锁存。贯穿本说明书以及所附权利要求,“锁存”一个磁信号是指加载一个瞬时信号、保留该瞬时信号而无论源信号的微扰或演进如何、以及连续地输出该瞬时信号直到锁存被淬灭(quench)的过程。因此,术语“锁存量子位”在此用于表示实现这个过程的一个器件,而术语“计算量子位”在此用于表示被演化为进行量子计算的一个量子位。
图1A和图1B中所示的超导通量量子位的总体结构可以被实施为一个计算量子位或一个锁存量子位。然而,一个计算量子位的设计参数可以与一个锁存量子位的设计参数不同,这样使得设计用于计算操作的一个量子位结构可能不适用于锁存操作并且设计用于锁存操作的一个量子位结构可能不适用于计算操作。在此处描述的不同的实施方案中,一个计算量子位可以在结构上和参数上被设计为专门执行计算操作。类似地,一个锁存量子位可以在结构上和参数上被设计为专门执行锁存操作。与计算量子位相比较,锁存量子位的这些参数可以总体上包括多个更大的约瑟夫逊结、在CJJ中的更小的环路、以及一个更大βmax。计算量子位的这些参数可以被设计为协助量子隧道作用以及实现叠加态,然而锁存量子位的这些参数可以被设计为协助在多个状态之间的隔离。
图3是作为锁存量子位300进行操作的一个超导通量量子位的实施方案的示意图。类似于图1A和图1B,锁存量子位300的电路包括一个量子位环路301和一个裂隙结环路或CJJ 302,其中CJJ 302包括两个约瑟夫逊结311和312。为了与输入和输出信号线电感性耦连以对应地传送输入和输出信号的目的,锁存量子位300进一步包括两个超导电感器361和362。在这个实施方案中,CJJ 302自身被配置为电感性耦连到一个时钟信号线上。在时钟信号线上的时钟信号控制着锁存量子位300的运行。贯穿本说明书和所附权利要求,术语“时钟”和“时钟信号”被经常地用于指一种周期脉冲的可控制信号。然而,本领域的普通技术人员将理解脉冲的可控制信号可以通过电路或其他媒介(例如光)中的其他信号或器件来实施,并且这些脉冲不必是周期性的。因此,术语“时钟”和“时钟信号”在此是在其最宽泛的意义上使用并且意味着包括管理脉冲的可控制序列脉冲的所有方式。
图3中示出的锁存量子位300的示意图旨在是展示性的并且用作一个实施方案的实例。本领域的普通技术人员将理解可以对该电路做出许多变更以适应多种具体的系统要求。例如,量子位环路301可以具有一个替代的形状(如正方形或矩形),到信号线上的耦连可以通过一个可替代的方式发生,如通过电流耦连;在量子位环路301上可以存在多于或少于两个耦连位置;与CJJ 302中的两个约瑟夫逊结相比可以存在更多或更少的约瑟夫逊结;并且还可以将多个约瑟夫逊结插入量子位环路301之中。所有此类变更针对于实施该锁存量子位的具体系统都是特定的,而根据本系统、方法以及装置作为锁存量子位的超导通量量子位的运行所依据的总原理实质上保持不变。
图4示出了代表锁存量子位300的采样操作的近似图。在图4中示出了三个同时发生的信号:时钟信号、输入信号、以及输出信号。在这个实施方案中,当时钟信号上升时,锁存量子位在那一时刻加载输入信号、保持那个瞬时信号、并且在时钟脉冲的持续时间内将它传输到输出端。例如,在图4中的点A处,在信号输入为高时时钟脉冲上升。因此,高信号被锁存量子位“锁存”并且在时钟脉冲的持续时间内被保持。当高信号被保持时,该高信号出现在锁存量子位的信号输出端。即,当时钟脉冲向上升高时该锁存量子位保持在它初始接收的信号上。即使输入信号继续演化,当时钟脉冲向上升高时锁存量子位有效地获取输入信号的一个图像,并且这就是被锁存并传输到输出端上的信号。在图4中,在第一时钟脉冲仍为高时,输入信号在点C处下降,但输出信号保留高,因为它是正在被锁存量子位保持的信号。输出信号随着时钟脉冲下降而结束,并且在时钟保持不活动时没有信号传输。在点B处,时钟脉冲再次上升,这次是在输入信号为低时。因此,一个低信号被锁存量子位锁存并且连续地输出直到时钟脉冲再次下降。
图4中示出的多个近似图代表了锁存量子位的操作的一个展示性的实施方案。在其他实施方案中,在锁存量子位中的锁存可以被时钟脉冲中的一个向下的移动触发。虽然该锁存的定时是受时钟频率的支配,而触发锁存的精确的方式取决于由时钟脉冲所覆盖的幅值范围以及施加在锁存量子位上的信号偏值。时钟脉冲可以被用于改变该系统的势能曲线的形状。当系统的势能曲线类似于一个抛物线的或“U”形的形状时,施加在锁存量子位上的输入信号即被“淬灭”。当系统的势能曲线类似于如图2所示的“W”的形状时,施加于锁存量子位的输入信号即被“锁存”。时钟脉冲可以被用于升高系统的势能曲线中的一个屏障(如图2中的屏障201),由此产生“W”形的势能曲线并触发该锁存。
发生锁存是因为锁存量子位的基态是与外部场对齐的,并且绝热屏障的升高将该系统保持在基态中。因此,在本系统、方法以及装置中所说明的锁存量子位的操作中受控制的绝热演进是令人希望的。这意味着在许多系统中时钟信号应该以低于约20GHz的频率工作。在这个频率范围中工作所具有的益处在于,它允许系统的状态得到稳定而无需在约瑟夫逊结上结合分流电阻。锁存量子位产生了小于单一的通量量子(SFQ)器件的热量并且因此对于在毫开尔文温度下工作并对热噪声高度敏感的系统是一种有用的逻辑器件。
锁存量子位保持在时钟信号脉动并建立势能曲线中的屏障时加载的瞬时输入信号。然而,实际上,该锁存信号可以受到在屏障保持时(即,在时钟脉冲持续时间内)发生的输入信号中波动的轻微影响。例如,由于器件内部以及与其他附近器件的串扰可能发生这些作用。在将超导通量量子位作为锁存量子位操作时必须考虑这些串扰的作用。
本系统、方法以及装置说明了锁存量子位在读出至少一个部件量子位的状态中的应用。锁存量子位能够以一种安静的、非破坏性的方式协助计算量子位的读出,该方式降低或消除从测量系统到计算量子位的过度的噪声耦连。在一个实施方案中,一个锁存量子位可以被用于介导在计算量子位与测量器件之间的耦连。
图5是读出系统500的实施方案的示意图,其中锁存量子位501被用于介导在计算量子位502与dc-SQUID磁强计503之间的耦连。本领域的普通技术人员将理解一个锁存量子位可以类似地被用于介导在许多不同类型的超导量子位与测量器件之间的耦连。通过与图3相比较,在图5中计算量子位502将信号输入提供到锁存量子位501的左侧上,并且磁强计503接收来自锁存量子位501右侧的信号输出。来自计算量子位502的到锁存量子位501中的信号输入可以引发锁存量子位501的量子位环路中的一个循环电流。正是这个循环电流最终可以作为计算量子位502的状态的代表由磁强计503测出。本领域的普通技术人员将理解在图5所示的实施方案中使用的“左至右”信号传播旨在仅用于展示性目的。输入到锁存量子位的以及从其输出的这些信号可以被定位在围绕该锁存量子位本体的任何位置上。在图5所示的实施方案中,当时钟信号在时钟信号线上脉动时锁存量子位501对计算量子位502的瞬时状态进行锁存。在计算量子位502的状态被锁存量子位501锁存时,一个信号从锁存量子位501传输到进行读出操作的磁强计503上。因此,磁强计503在计算量子位502的状态已被锁存之后通过测量来自锁存量子位501的一个信号间接地读出计算量子位502的状态。使用至少一个锁存量子位来介导在计算量子位与状态测量器件之间的耦连提供了在计算量子位与测量器件之间的一个隔离水平。这种隔离可以降低从测量器件到计算量子位中的噪声耦连。该隔离水平可以通过增加介导读出系统中的锁存量子位的数目而增加。例如,在计算量子位502与磁强计503之间的耦连可以被相互串联耦连的多个锁存量子位介导。本领域的普通技术人员将理解,取决于系统中所希望的隔离水平,可以将任何数目的锁存量子位串联耦连在一起以介导在计算量子位与测量器件之间的耦连。
美国专利公开2006-0248618说明了一种类似的技术,该技术通过将一个第一量子位状态传输到一个第二量子位并且然后从该第二量子位读出所传输的状态来读出该第一量子位的状态。然而,专用的锁存量子位在读出如本系统、方法以及装置所述的专用的计算量子位的状态上的实现方式可以实现美国专利公开2006-0248618中未看到的多个额外的优点。通过将计算和锁存操作分开这样可以不要求一个单独的量子位来执行这两种操作,计算量子位的参数可以被更好地设计为用于执行计算操作并且锁存量子位的参数可以被更好地设计为用于执行锁存(以及读出)操作。例如,与专用的计算量子位相比,一个专用的锁存量子位可以被设计为在其势能曲线中实现一个较高的中央屏障。这个高的中央屏障可以允许一个锁存的经典状态在相对长的时间段内存储而不会显著衰减并且可以用于降低在读出操作过程中噪声的影响。在此处描述的这些不同的实施方案中,与计算量子位相比一个锁存量子位总体上在对抗噪声以及读出的反向作用方面更鲁棒。
专用的锁存量子位的实现方式的另一个优势在于,在一些实施方案中,图5所示的读出系统500可以被用于放大从计算量子位502耦连到磁强计503上的一个通量信号。在读出之前将来自计算量子位502的信号放大可以帮助更好地解析该信号并且使该读出信号在对抗噪声时更鲁棒。在读出系统500的一个实施方案中,施加到锁存量子位501的CJJ上的时钟信号可以是近似于恒定的,例如,具有约Φo或更大的一个值。在这种方案中,锁存量子位501可以起到通量放大器的作用。取决于包括锁存量子位501的器件的这些参数(例如像约瑟夫逊结的临界电流以及它们的电感),在锁存量子位501的量子位环路中感应的循环电流可以变得大于来自计算量子位502的输入信号。由于正是在锁存量子位501的量子位环路中的这个循环电流最终可以由磁强计503来测量,所以来自计算量子位502的信号可以有效地被放大。本领域的普通技术人员将理解放大的水平可以通过相应地选择包括锁存量子位501的不同器件的这些设计参数而被控制。
在一些实施方案中,如果在计算量子位502与锁存量子位501之间的互感M乘以锁存量子位501的磁化率X是大于1,那么可以实现通过锁存量子位501从计算量子位502耦连到磁强计503的通量信号的正放大。这就是说,锁存量子位501可以实现正通量放大,如果:
MX≥1。
在多个类似的实施方案中,一个锁存量子位可以被用作超导系统(例如像超导量子处理器)中的不同部件之间的一个可调谐的变换器。因此,锁存量子位501可以介导在计算量子位502与磁强计503之间的耦连,并且在这样做时可以控制从计算量子位502耦连到磁强计503上的信号的幅值。
在其他实施方案中,本系统、方法以及装置说明了使用锁存量子位来读出多个计算量子位的状态。在此类实施方案中,使用一组锁存量子位来建造一个基于通量的超导移位寄存器可以是有利的。于是该多个计算量子位可以被锁存到移位寄存器上,在该移位寄存器中计算量子位信号可以被移位到用于读出的单一测量器件上。
图6是使用锁存量子位作为其基本逻辑元件的基于通量的超导移位寄存器600的实施方案的示意图。在美国专利申请序列号12/109,847中说明了锁存量子位的一种实现方式。基于通量的超导移位寄存器600的结构包括安排在一个链条上的多个锁存量子位,这样使得每个锁存量子位被配置为通信性(即电感性地)耦连到至少一个相邻的锁存量子位上。具体而言,除了链条的起始和结尾处外,在链条上的每个锁存量子位被耦连到链条中的两个其他锁存量子位上。位于链条的起始和结尾处的锁存量子位可以各自仅被耦连到一个其他的锁存量子位上。通过在图6中绘出作为一条直的水平线的移位寄存器600,本领域的普通技术人员将理解这些器件的几何布局可以采取任何形式以适应实现该器件或这些器件的具体系统的要求。本领域的普通技术人员将理解可以类似地实施多个耦连的锁存量子位的两维布局(如箱体或蛇形的“S”图案)。
本领域的普通技术人员将理解通过相应地按比例缩放图6所示的器件可以建造任何解决方案的一个类似的移位寄存器。图6所示的实施方案使用多个锁存量子位601、602和603以便各自管理以离散磁通量量子的形式到达/来自至少一个器件上的一个位信息,同时锁存量子位611、612、621和622被用作“伪锁存量子位”用于在移位寄存器600自身之内的信号隔离以及通信。因为锁存量子位601、602和603最终被用于实施和管理信号,所以它们在此被称作“管理锁存量子位”。本领域中的普通技术人员将会理解,术语“管理器”、“进行管理”、“管理”以及类似词语在本文中用来包含但不限于生成、经管、存储、运算和传递这些数据信号的所有方式。因此,术语“管理锁存量子位”在此被用于表示一个锁存量子位,它被耦连到另一个器件上并由此管理到达/来自该器件的一个数据信号。
在移位寄存器600中的每个锁存量子位以类似于图3的锁存量子位300的方式运行。这就是说,在移位寄存器600中的每个锁存量子位被耦连到一个输入信号、一个输出信号、以及一个时钟信号上。在这个实施方案中,移位寄存器600具有三个不同的时钟信号线,如图6中的时钟A、时钟B、以及时钟C所示。当对应的时钟信号脉动以便在势能曲线中建立一个屏障时,由每个器件将一个输入信号加载和锁存,并且在时钟脉冲的持续时间段内保留该锁存的信号。在移位寄存器600中,一个输入信号通过这些单独的锁存量子位从左向右按照以下顺序传播:601、611、621、602、612、622、603。
图6所示的示例性移位寄存器600是由七个锁存量子位实现的:作为管理锁存量子位的锁存量子位601、602和603、以及用于在移位寄存器600自身内部的通信的作为伪锁存量子位的锁存量子位611、612、621和622。在这个实施方案中,这些伪锁存量子位可以被用于使这些管理锁存量子位信号彼此隔离。锁存量子位601、602和603是管理锁存量子位并且各自被用于管理到达/来自至少一个器件的信号。然而,由于这些器件运行的本质,是在这些管理锁存量子位之间一定水平的隔离可以是令人希望的。一个锁存量子位(如图6中所示的锁存量子位中任一个)可以保持一个信号直到由对应的时钟脉冲专门将它淬灭。此外,不同于标准逻辑门,在相邻的锁存量子位之间的信号传输不是在一个优选的方向上偏置的。取决于时钟脉冲的同步作用,在给定的锁存量子位中锁存的一个信号可以向后行进的方式正如向前一样(即,在图6中右至左与左至右一样)。实施其中至少两个伪锁存量子位将每对连续管理锁存量子位分开的一种系统允许这些管理锁存量子位得到充分隔离,这样使时钟脉冲的一个特意的序列仅允许输入信号向前传播(即,图6中左至右)。这个实施方案确保了至少一层淬灭的锁存量子位可以将相邻的管理锁存量子位分开并因此停止逻辑信号的反向耦连。使用了三个时钟信号线,因为锁存量子位是二端器件。因此,在移位寄存器600中的相邻的锁存量子位是在不同的相位启动的并且逻辑信号是从一个有源器件传播到下一个相邻的被启动的器件上。如果图6中的锁存量子位的序列(即:601、611、621、602、612、622、603)是作为Admin0、1Dum0、2Dum0、Admin1、1Dum1、2Dum1、以及Admin2被读出,那么这些时钟信号被耦连移位寄存器600上,这样使Admin0,Admin1,以及Admin2全部被耦联到一个第一时钟线(时钟A)上;1Dum0和1Dum1二者都被耦连到一个第二时钟线(时钟B)上;并且2Dum0和2Dum1二者都被耦连到一个第三时钟线(时钟C)上。因此,处于通信性(例如电感性地)耦连的锁存量子位的这一行中同一个相对位置中的锁存量子位被全部耦连到同一个时钟信号线上。例如,所有管理锁存量子位被耦连到一个时钟信号线上,在其左侧上耦连到一个管理锁存量子位上的所有伪锁存量子位被耦连到一个第二时钟信号线上,并且在其右侧上耦连到一个管理锁存量子位上的所有伪锁存量子位被耦连到一个第三时钟信号线上。如先前所陈述的,例如,如果每个时钟信号以绝热的频率运行,那么根据本系统、方法以及装置,跨越每个约瑟夫逊结的分流电阻可以被省略。此外,虽然图6示出的所有通信性耦连都是电感性耦连,但是本领域的普通技术人员将理解通信性耦连的替代方式(如电耦连)可以(适当时)被替代地用于在具体的应用中。
在一些实施方案中,一个输入信号仅在如果它与进入一个器件中的时钟脉冲一致时针对这个给定的锁存量子进行管理。例如,如果一个高输入信号被耦连到锁存量子位601之中,那么只有当时钟A脉动以便在势能曲线中建立一个屏障时该信号才会被锁存量子位601锁存。现在,如果时钟B在时钟A的脉冲过程中脉动(即,在时钟A返回到淬灭的状态之前),那么锁存量子位611将锁存来自锁存量子位601的信号。类似地,如果时钟C在时钟B的脉冲过程中脉动(即,在时钟B返回到淬灭的状态之前),那么锁存量子位621将锁存来自锁存量子位611的信号。
图6所示的基于通量的超导移位寄存器的实施方案是展示性的并且仅被用作锁存量子位可以在其中实施为移位寄存器的一种方式的实例。本领域的普通技术人员将理解实施了不同数目的伪锁存量子位和/或不同数目的时钟信号线的任何系统都在具体系统中可以是有利的。
本系统、方法以及装置说明了基于通量的超导移位寄存器(如图6的移位寄存器600)在读出多个计算量子位中的每个计算量子位的状态时的一个具体的实现方式。
图7是使用基于通量的超导移位寄存器701的读出系统700的实施方案的示意图,该寄存器包括多个锁存量子位以读出多个计算量子位中的每个计算量子位的状态。移位寄存器701的操作是与图6的移位寄存器600的操作非常类似的,除了数据信号是通过计算量子位721和722输入到移位寄存器701中,这与通过一个单一信号输入线相反。在移位寄存器701中,当在时钟A中存在一个脉冲时,管理锁存量子位711锁存计算量子位721的状态。类似地,当在时钟B中存在一个脉冲时,管理锁存量子位712锁存计算量子位722的状态。通过如对于图6中的移位寄存器600所描述的时钟信号A-C的受控的脉动,计算量子位721和722的状态可以沿着移位寄存器701转移到管理锁存量子位713上,其中这些信号被一个测量器件(如磁强计731)读出。因此,读出系统700允许两个计算量子位(721和722)通过一个单一测量器件(磁强计731)读出。本领域的普通技术人员将理解一个类似的移位寄存器设计可以被应用于读出任何数目的计算量子位的状态。通过一种包括多个锁存量子位的基于通量的超导移位寄存器来执行计算量子位的读出,本系统、方法以及装置可以降低所要求的外部信号线的数目来运行一个超导处理器。因此,多个测量可以由一个单一器件(如磁强计731)来执行,而不是具有对应于每个单独的计算量子位的一个对应的测量器件。
在图5中,介导锁存量子位501提供了在计算量子位502与磁强计503之间的隔离水平。如先前所讨论的,这种隔离水平可以通过将串联的额外的介导锁存量子位插入在计算量子位502与磁强计503之间而得到增加。类似地,在一些实施方案中,将锁存量子位与这些包括基于通量的超导移位寄存器的锁存量子位隔离可以是有利的。
图8是一个读出系统800的另一个实施方案的示意图,该系统通过使用一种包括多个锁存量子位的基于通量的超导移位寄存器可以读出多个计算量子位中的每个计算量子位的状态。移位寄存器801以一种类似于图7的移位寄存器701的方式操作,但是读出系统800包括多个介导锁存量子位841-843,这些介导锁存量子位并不包括在读出系统700之中。介导锁存量子位841可以被用于介导在计算量子位821与移位寄存器801之间的耦连。类似地,介导锁存量子位842可以被用于介导在计算量子位822与移位寄存器801之间的耦连。此外,介导锁存量子位843可以被用于介导在移位寄存器801与一个测量器件(如磁强计831)之间的耦连。在读出系统800中,多个介导锁存量子位841-843全部受同一个时钟信号线“时钟D”控制。因此,当在时钟信号线时钟D上的时钟信号脉动时这些计算量子位的状态被锁存,并且这些状态可以然后以类似于用于图6中的移位寄存器600说明的方式通过移位寄存器801来传播。在本实施方案中,在时钟信号线时钟D上的一个脉冲还锁存了来自移位寄存器801中的锁存量子位851的一个信号或状态并且将该信号或状态传输到磁强计831上用于读出。本领域的普通技术人员将理解,在一些实施方案中,在一个读出系统中使用不同数目的实在信号线可以是有利的。例如,在一些实施方案中,通过其自身对应的时钟信号控制每个介导锁存量子位可以是有利的,或者通过同一个时钟信号控制具体多组的介导锁存量子位可以是有利的。
本领域的普通技术人员还将理解,以很大程度上与图5所述相同的方式,任何数目的介导锁存量子位可以彼此串联地耦合以进一步增加在移位寄存器与计算量子位或测量器件之间的隔离。在使用耦连到一起的多锁存量子位来介导给定的耦连的多个实施方案中,将更大数目的时钟信号线结合到系统中可以是有用的。此外,多个介导锁存量子位(如介导锁存量子位841-843)各自可以用于以类似于用于图5的介导锁存量子位501描述的方式放大由一个对应的计算量子位输出的这个或这些信号。
对所展示的实施方案的以上说明(包括在摘要中所描述的)并非旨在是穷尽的或者把这些实施方案限定到所披露的确切的形式。虽然为了解说的目的在此描述了具体的实施方案和实例,但是正如相关领域的技术人员将会认识到的,无须偏离本披露的精神和范围即可以做出不同的等效修改。在此提供的不同实施方案的传授内容可以应用到多种超导读出系统、方法以及装置上,不必一定是以上总体性描述的示例性读出系统、方法以及装置。
可将上述不同的实施方案进行组合以提供多个进一步的实施方案。本说明书中提到的和/或在申请数据单中列出的所有美国专利、美国专利申请公开、美国专利申请、外国专利、外国专利申请以及非专利公开文件均通过引用、以它们的全文结合在此,它们包括但不限于:2007年9月24日提交的名为“Systems,Methods,andApparatus for Qubit State Readout”的美国临时专利申请序列号60/974,743;美国专利号6,838,694;美国专利号7,335,909;美国专利公开号2006-0225165;美国专利申请序列号12/013,192;2007年11月8日提交的名为“Systems,Devices and Methods for AnalogProcessing”的美国临时专利申请序列号60/986,554;美国专利公开号2006-0147154;美国专利申请序列号12/017,995;美国专利申请序列号12/109,847;以及美国专利公开号2006-0248618。如有必要,对这些实施方案的各个方面可以进行修改,以利用不同的专利、申请和公开文件中的系统、电路及概念来提供更进一步的实施方案。
鉴于以上的详细说明,对这些实施方案可做出这些或其他的改变。总之,在以下权利要求中,所使用的术语不应当解释为将权利要求限制为本说明书和这些权利要求所披露的特定实施方案,而是应当解释为包括所有可能的实施方案,连同这些权利要求有权获得的所有的等效物的全部范围。因此,这些权利要求并不限于本披露。

Claims (29)

1.一种超导读出系统,包括:
一个计算量子位;
一个测量器件,该测量器件用于测量该计算量子位的一种状态;
一个第一锁存量子位,该第一锁存量子位包括由超导材料的环路形成的一个量子位环路以及使该量子位环路间断的一个复合的约瑟夫逊结,其中该复合的约瑟夫逊结是由一个超导材料的闭合环路形成的,该闭合环路被至少两个约瑟夫逊结间断;以及
一个第一时钟信号输入结构,该结构被配置为将多个时钟信号通信性耦连到该第一锁存量子位的复合的约瑟夫逊结上;
其中该计算量子位与该测量器件中的至少一个被配置为通信性地耦连到该第一锁存量子位上,这样使该第一锁存量子位介导在该计算量子位与该测量器件之间的通信性耦连。
2.如权利要求1所述的超导读出系统,其中该计算量子位是选自下组的一个超导量子位,该组的构成为:一个超导通量量子位、一个超导电荷量子位、一个超导相位量子位、以及一个超导混合量子位。
3.如权利要求1所述的超导读出系统,其中该测量器件包括一个磁强计。
4.如权利要求1所述的超导读出系统,其中在该第一锁存量子位与该计算量子位以及该测量器件中的至少一个之间的通信性耦连包括电感性耦连。
5.如权利要求1所述的超导读出系统,其中该第一时钟信号输入结构被配置为在一个大致绝热的频率上耦连一个时钟信号。
6.如权利要求5所述的超导读出系统,其中该绝热的频率是低于约20GHz。
7.如权利要求1所述的超导读出系统,其中一个大致恒定的时钟信号被施加到该第一锁存量子位的复合的约瑟夫逊结上并且将该复合的约瑟夫逊结中的至少两个约瑟夫逊结的参数选择为使得被耦连到该第一锁存量子位的量子位环路上的一个信号产生一个具有更大幅值的对应的信号,该对应的信号是从该第一锁存量子位的量子位环路上进行耦连的。
8.如权利要求1所述的超导读出系统,进一步包括至少一个额外的锁存量子位,该量子位被配置为与该第一锁存量子位串联地通信性耦连,其中该计算量子位被配置为通信性耦连到该第一锁存量子位上并且该测量器件被配置为通信性耦连到该至少一个额外的锁存量子位上,这样使该第一锁存量子位以及该至少一个额外的锁存量子位二者介导在该计算量子位与该测量器件之间的通信性耦连。
9.如权利要求8所述的超导读出系统,其中该第一锁存量子位以及该至少一个额外的锁存量子位各自被配置为通信性耦连到一个对应的绝热时钟信号线上。
10.一种超导读出系统,包括:
多个计算量子位;
一个测量器件,该测量器件用于测量这些计算量子位中的至少一个的一种状态;以及
一个移位寄存器,该移位寄存器包括多个单独的寄存器,其中至少一个寄存器被配置为通信性耦连到每个计算量子位上,并且至少一个寄存器被配置为通信性耦连到该测量器件上。
11.如权利要求10所述的超导读出系统,其中这些计算量子位中的至少一个是选自下组的一个超导量子位,该组的构成为:一个超导通量量子位、一个超导电荷量子位、一个超导相位量子位、以及一个超导混合量子位。
12.如权利要求10所述的超导读出系统,其中该测量器件包括一个磁强计。
13.如权利要求10所述的超导读出系统,其中该移位寄存器包括一个超导移位寄存器。
14.如权利要求13所述的超导读出系统,其中该超导移位寄存器包括一个基于通量的超导移位寄存器,该超导读出系统包括:
一组管理锁存量子位,每个管理锁存量子位被配置为通过通信性耦连来接收多个管理时钟信号;
一个第一组伪锁存量子位,在该第一组伪锁存量子位中的每个伪锁存量子位被配置为通过通信性耦连来接收多个第一伪时钟信号;以及
一个第二组伪锁存量子位,该第二组伪锁存量子位的每个伪锁存量子位被配置为通过通信性耦连来接收多个第二伪时钟信号,其中对于在该组管理锁存量子位中的每对顺序的管理锁存量子位而言,来自该第一组锁存量子位的一个对应的伪锁存量子位以及来自该第二组伪锁存量子位的一个对应的伪锁存量子位被定位为对在这对顺序的管理锁存量子位的管理锁存量子位之间的通量进行耦连;
其中在该基于通量的超导移位寄存器中的一个第一管理锁存量子位被配置为接收来自一个第一计算量子位的一个第一输入信号,并且在该基于通量的超导移位寄存器中的一个第二管理锁存量子位被配置为接收来自一个第二计算量子位的一个第二输入信号。
15.如权利要求14所述的超导读出系统,其中在该基于通量的超导移位寄存器中的一个第三管理锁存量子位被配置为向该测量器件发送一个输出信号。
16.如权利要求14所述的超导读出系统,其中这些管理时钟信号、第一伪时钟信号、以及第二伪时钟信号各自是处于一个大致绝热的频率上。
17.如权利要求14所述的超导读出系统,进一步包括至少一个介导锁存量子位,该介导锁存量子位被配置为在该第一计算量子位与该第一管理锁存量子位之间串联地进行通信性耦连,这样使得该至少一个介导锁存量子位被配置为在该第一计算量子位与该第一管理锁存量子位之间介导一个通信性耦连。
18.如权利要求17所述的超导读出系统,其中每个介导锁存量子位被配置为通过通信性耦连来接收一个大致绝热的时钟信号。
19.如权利要求15所述的超导读出系统,进一步包括至少一个介导锁存量子位,该量子位被配置为在该第三管理锁存量子位与该测量器件之间串联地进行通信性耦连,这样使得该至少一个介导锁存量子位被配置为在该第三管理锁存量子位与该测量器件之间介导一个通信性耦连,其中该至少一个介导锁存量子位被配置为通过通信性耦连来接收一个大致绝热的时钟信号。
20.读出一个计算量子位的一种状态的方法,该方法包括
将来自该计算量子位的一种状态信号耦连到一个第一锁存量子位上;
将一个第一时钟信号耦连到该第一锁存量子位中的一个复合的约瑟夫逊结上;
使用该第一时钟信号来控制在该计算量子位与该第一锁存量子位之间的状态信号的耦连;
将来自该第一锁存量子位的状态信号耦连到一个测量器件上;并且
使用该第一时钟信号来控制在该第一锁存量子位与该测量器件之间的状态信号的耦连。
21.如权利要求20所述的方法,进一步包括:
将来自该第一锁存量子位的状态信号耦连到一组串联耦连的锁存量子位上,其中该组包括至少一个锁存量子位并且该组中的每个锁存量子位被耦连到一个对应的时钟信号线上;
使用在这些对应的时钟信号线上的时钟信号以便通过该组锁存量子位控制该状态信号的传播;
将来自该组锁存量子位中的一个最后的锁存量子位的状态信号耦连到一个测量器件上;并且
使用一个对应于该最后锁存量子位的时钟信号来控制在该最后锁存量子位与该测量器件之间的耦连。
22.一种读出多个计算量子位中的每个计算量子位的状态的方法,该方法包括:
将来自每个计算量子位的一个对应的信号耦连到一个移位寄存器中的一个对应的寄存器中;
使在该移位寄存器内的多个相邻的寄存器之间的这些信号移位;并且
将来自该移位寄存器中的至少一个寄存器的这些信号耦连到至少一个测量器件上。
23.如权利要求22所述的方法,其中将来自每个计算量子位的一个对应的信号耦连到一个移位寄存器中的对应的寄存器中包括将这些信号耦连到一个超导移位寄存器的多个对应的移位寄存器中。
24.如权利要求23所述的方法,其中将来自每个计算量子位的一个对应的信号耦连到一个超导移位寄存器的一个对应的移位寄存器中包括将这些信号耦连到包括多个锁存量子位的一个基于通量的超导移位寄存器中的多个对应的寄存器中。
25.如权利要求22所述的方法,进一步包括通过至少一个介导锁存量子位介导来自这些计算量子位中的至少一个到该移位寄存器中的对应的移位寄存器的信号耦连。
26.如权利要求25所述的方法,其中介导该耦连包括对该至少一个介导锁存量子位施加一组时钟信号脉冲。
27.如权利要求22所述的方法,进一步包括通过至少一个介导锁存量子位介导来自这些寄存器的至少一个到该测量器件的信号耦连。
28.如权利要求27所述的方法,其中介导该耦连包括对该至少一个介导锁存量子位施加一组时钟信号脉冲。
29.如权利要求22所述的方法,其中该耦连以及移位包括对在该移位寄存器中的这些寄存器施加一组时钟信号脉冲。
CN2008801172544A 2007-09-24 2008-09-23 用于量子位状态读出的系统、方法以及装置 Active CN101868802B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US97474307P 2007-09-24 2007-09-24
US60/974,743 2007-09-24
PCT/CA2008/001684 WO2009039634A1 (en) 2007-09-24 2008-09-23 Systems, methods, and apparatus for qubit state readout

Publications (2)

Publication Number Publication Date
CN101868802A true CN101868802A (zh) 2010-10-20
CN101868802B CN101868802B (zh) 2013-12-25

Family

ID=40470668

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008801172544A Active CN101868802B (zh) 2007-09-24 2008-09-23 用于量子位状态读出的系统、方法以及装置

Country Status (6)

Country Link
US (1) US8169231B2 (zh)
EP (1) EP2206078B1 (zh)
JP (1) JP5351893B2 (zh)
CN (1) CN101868802B (zh)
CA (1) CA2698132C (zh)
WO (1) WO2009039634A1 (zh)

Cited By (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103699352A (zh) * 2012-09-27 2014-04-02 陈志波 量子数码
WO2014140943A1 (en) * 2013-03-15 2014-09-18 International Business Machines Corporation Multiple-qubit wave-activated controlled gate
CN105052038A (zh) * 2013-03-14 2015-11-11 国际商业机器公司 量子位与芯片模式之间的频率分离以减小普色损耗
CN107293638A (zh) * 2016-04-05 2017-10-24 中国科学院物理研究所 一种约瑟夫森结器件及其制备方法
CN107851876A (zh) * 2015-06-30 2018-03-27 国际商业机器公司 用于使用局部谐振器来耦合量子位的架构
CN108140145A (zh) * 2015-08-13 2018-06-08 D-波系统公司 用于创建和使用量子器件之间的较高程度相互作用的系统和方法
CN108701261A (zh) * 2015-10-29 2018-10-23 谷歌有限责任公司 去除量子位中的泄漏
CN108885720A (zh) * 2015-11-06 2018-11-23 谷歌有限责任公司 原位量子错误校正
CN109074520A (zh) * 2016-04-13 2018-12-21 1Qb信息技术公司 量子处理器及其用于实现神经网络的用途
CN109478255A (zh) * 2016-05-03 2019-03-15 D-波系统公司 用于超导电路和可扩展计算中使用的超导装置的系统和方法
US10529909B2 (en) 2015-06-30 2020-01-07 International Business Machines Corporation Architecture for coupling quantum bits using localized resonators
CN110709934A (zh) * 2017-06-05 2020-01-17 加利福尼亚大学董事会 超导装置中的磁通量控制
CN111149116A (zh) * 2017-09-29 2020-05-12 国际商业机器公司 通过电路重写调试量子电路
CN111373557A (zh) * 2017-11-28 2020-07-03 国际商业机器公司 多量子位系统的频率调谐
CN111406268A (zh) * 2016-10-06 2020-07-10 D-波系统公司 基于量子通量参变器的结构(例如,mux、demux、移位寄存器)、寻址线和相关方法
CN111819582A (zh) * 2018-03-23 2020-10-23 国际商业机器公司 通过网格设计减少量子位频率冲突
CN111902358A (zh) * 2018-01-04 2020-11-06 马里兰大学帕克分校 用于对操作进行相位控制的原子量子位的光学控制
CN112136275A (zh) * 2018-05-25 2020-12-25 微软技术许可有限责任公司 复合超导量子干涉设备输出放大器和方法
CN112400178A (zh) * 2018-08-28 2021-02-23 国际商业机器公司 基于天线的量子位退火方法
CN114781643A (zh) * 2015-12-16 2022-07-22 谷歌有限责任公司 利用共面波导通量量子比特的可编程通用量子退火
US11494683B2 (en) 2017-12-20 2022-11-08 D-Wave Systems Inc. Systems and methods for coupling qubits in a quantum processor
US11526463B2 (en) 2004-12-23 2022-12-13 D-Wave Systems Inc. Analog processor comprising quantum devices
US11816536B2 (en) 2007-04-05 2023-11-14 1372934 B.C. Ltd Physical realizations of a universal adiabatic quantum computer
US11839164B2 (en) 2019-08-19 2023-12-05 D-Wave Systems Inc. Systems and methods for addressing devices in a superconducting circuit
US11879950B2 (en) 2018-05-16 2024-01-23 D-Wave Systems Inc. Systems and methods for addressing devices in a superconducting circuit

Families Citing this family (78)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB0112199D0 (en) 2001-05-18 2001-07-11 Avocet Engineering Services Lt Spinal column separation
US7615385B2 (en) 2006-09-20 2009-11-10 Hypres, Inc Double-masking technique for increasing fabrication yield in superconducting electronics
US7843209B2 (en) 2007-04-25 2010-11-30 D-Wave Systems Inc. Architecture for local programming of quantum processor elements using latching qubits
US8098179B2 (en) * 2007-05-14 2012-01-17 D-Wave Systems Inc. Systems, methods and apparatus for digital-to-analog conversion of superconducting magnetic flux signals
US7893708B2 (en) 2007-08-03 2011-02-22 Northrop Grumman Systems Corporation Quantum gate operations with a common coupled resonator
JP5296189B2 (ja) 2008-03-24 2013-09-25 ディー−ウェイブ システムズ,インコーポレイテッド アナログ処理用のシステム、装置、および方法
CA2724617C (en) * 2008-05-20 2017-02-21 D-Wave Systems, Inc. Systems, methods, and apparatus for calibrating, controlling, and operating a quantum processor
US8179133B1 (en) 2008-08-18 2012-05-15 Hypres, Inc. High linearity superconducting radio frequency magnetic field detector
EP3422412A3 (en) 2009-02-27 2019-05-01 D-Wave Systems Inc. Superconducting integrated circuit
US8970217B1 (en) 2010-04-14 2015-03-03 Hypres, Inc. System and method for noise reduction in magnetic resonance imaging
US8022722B1 (en) 2010-06-04 2011-09-20 Northrop Grumman Systems Corporation Quantum logic gates utilizing resonator mediated coupling
JP2014504057A (ja) 2010-11-11 2014-02-13 ディー−ウェイブ システムズ,インコーポレイテッド 超伝導磁束量子ビット読出しのためのシステム及び方法
US8242799B2 (en) * 2010-11-16 2012-08-14 Northrop Grumman Systems Corporation System and method for phase error reduction in quantum systems
US9218567B2 (en) 2011-07-06 2015-12-22 D-Wave Systems Inc. Quantum processor based systems and methods that minimize an objective function
WO2013180780A2 (en) 2012-03-08 2013-12-05 D-Wave Systems Inc. Systems and methods for fabrication of superconducting integrated circuits
US9178154B2 (en) 2012-10-09 2015-11-03 D-Wave Systems Inc. Quantum processor comprising a second set of inter-cell coupling devices where a respective pair of qubits in proximity adjacent unit cells crossed one another
WO2014124295A2 (en) * 2013-02-08 2014-08-14 D-Wave Systems, Inc. Systems and methods for calibrating the elements of a quantum processor
US9424526B2 (en) 2013-05-17 2016-08-23 D-Wave Systems Inc. Quantum processor based systems and methods that minimize a continuous variable objective function
US10068180B2 (en) * 2013-06-07 2018-09-04 D-Wave Systems Inc. Systems and methods for operating a quantum processor to determine energy eigenvalues of a hamiltonian
US9727823B2 (en) 2013-07-23 2017-08-08 D-Wave Systems Inc. Systems and methods for achieving orthogonal control of non-orthogonal qubit parameters
US9129224B2 (en) 2013-07-24 2015-09-08 D-Wave Systems Inc. Systems and methods for increasing the energy scale of a quantum processor
US9495644B2 (en) 2013-07-24 2016-11-15 D-Wave Systems Inc. Systems and methods for improving the performance of a quantum processor by reducing errors
US9183508B2 (en) 2013-08-07 2015-11-10 D-Wave Systems Inc. Systems and devices for quantum processor architectures
US10037493B2 (en) 2013-10-22 2018-07-31 D-Wave Systems Inc. Universal adiabatic quantum computing with superconducting qubits
US10275422B2 (en) 2013-11-19 2019-04-30 D-Wave Systems, Inc. Systems and methods for finding quantum binary optimization problems
US9355364B2 (en) * 2014-03-10 2016-05-31 Northrop Grumman Systems Corporation Reciprocal quantum logic comparator for qubit readout
US10002107B2 (en) 2014-03-12 2018-06-19 D-Wave Systems Inc. Systems and methods for removing unwanted interactions in quantum devices
US9710758B2 (en) * 2014-04-23 2017-07-18 D-Wave Systems Inc. Quantum processor with instance programmable qubit connectivity
WO2016025598A1 (en) 2014-08-13 2016-02-18 D-Wave Systems Inc. Method of forming superconducting wiring layers with low magnetic noise
US10552755B2 (en) 2014-08-22 2020-02-04 D-Wave Systems Inc. Systems and methods for improving the performance of a quantum processor to reduce intrinsic/control errors
US10031887B2 (en) 2014-09-09 2018-07-24 D-Wave Systems Inc. Systems and methods for improving the performance of a quantum processor via reduced readouts
US9509274B2 (en) * 2014-09-18 2016-11-29 Northrop Grumman Systems Corporation Superconducting phase-shift system
GB2531517A (en) * 2014-10-20 2016-04-27 Nokia Technologies Oy Method and apparatus for adiabatic quantum annealing
JP6563239B2 (ja) * 2015-04-10 2019-08-21 国立大学法人横浜国立大学 断熱型量子磁束パラメトロン回路及び超伝導論理素子
WO2016183213A1 (en) 2015-05-14 2016-11-17 D-Wave Systems Inc. Frequency multiplexed resonator input and/or output for a superconducting device
US10097143B2 (en) 2015-06-29 2018-10-09 International Business Machines Corporation Josephson-coupled resonator amplifier (JRA)
US9697473B2 (en) 2015-06-29 2017-07-04 International Business Machines Corporation Incorporating arrays of Josephson junctions in a Josephson junction ring modulator in a Josephson parametric converter
US10074793B2 (en) 2015-06-29 2018-09-11 International Business Machines Corporation Incorporating arrays of Josephson junctions in a Josephson junction ring modulator in a Josephson parametric converter
US10014859B2 (en) 2015-06-29 2018-07-03 International Business Machines Corporation Incorporating arrays of josephson junctions in a josephson junction ring modulator in a josephson parametric converter
US9589236B1 (en) 2015-09-28 2017-03-07 International Business Machines Corporation High fidelity and high efficiency qubit readout scheme
US11100416B2 (en) 2015-10-27 2021-08-24 D-Wave Systems Inc. Systems and methods for degeneracy mitigation in a quantum processor
US10122350B2 (en) * 2015-11-17 2018-11-06 Northrop Grumman Systems Corporation Josephson transmission line (JTL) system
KR102390376B1 (ko) 2015-12-24 2022-04-25 삼성전자주식회사 멀티-큐비트 소자 및 이를 포함하는 양자컴퓨터
US10467544B2 (en) * 2015-12-31 2019-11-05 International Business Machines Corporation Multi-qubit tunable coupling architecture using fixed-frequency superconducting qubits
US10789540B2 (en) 2016-04-18 2020-09-29 D-Wave Systems Inc. Systems and methods for embedding problems into an analog processor
WO2017214331A1 (en) 2016-06-07 2017-12-14 D-Wave Systems Inc. Systems and methods for quantum processor topology
US10050630B2 (en) 2016-08-19 2018-08-14 Rigetti & Co, Inc. Flux-tunable qubit device with multiple Josephson junctions
US9735776B1 (en) 2016-09-26 2017-08-15 International Business Machines Corporation Scalable qubit drive and readout
US10164724B2 (en) 2016-09-26 2018-12-25 International Business Machines Corporation Microwave combiner and distributer for quantum signals using frequency-division multiplexing
EP4142457A1 (en) 2017-02-01 2023-03-01 D-Wave Systems Inc. Systems and methods for fabrication of superconducting integrated circuits
US10255557B2 (en) 2017-02-15 2019-04-09 Northrop Grumman Systems Corporation XX Coupler for flux qubits
US9870536B1 (en) 2017-04-04 2018-01-16 International Business Machines Corporation Integrated drive and readout circuit for superconducting qubits
US11108380B2 (en) 2018-01-11 2021-08-31 Northrop Grumman Systems Corporation Capacitively-driven tunable coupling
JP7220222B2 (ja) 2018-01-22 2023-02-09 ディー-ウェイブ システムズ インコーポレイテッド アナログプロセッサの性能を向上させるシステム及び方法
US10749096B2 (en) 2018-02-01 2020-08-18 Northrop Grumman Systems Corporation Controlling a state of a qubit assembly via tunable coupling
WO2019168721A1 (en) 2018-02-27 2019-09-06 D-Wave Systems Inc. Systems and methods for coupling a superconducting transmission line to an array of resonators
US11100418B2 (en) 2018-02-28 2021-08-24 D-Wave Systems Inc. Error reduction and, or, correction in analog computing including quantum processor-based computing
US10789123B2 (en) * 2018-04-20 2020-09-29 Wisconsin Alumni Research Foundation Fault tolerant charge parity qubit
US10852366B2 (en) * 2018-06-26 2020-12-01 Northrop Grumman Systems Corporation Magnetic flux source system
US11460876B1 (en) 2018-07-11 2022-10-04 Psiquantum, Corp. Methods and devices for fault tolerant quantum gates
CN112956129A (zh) 2018-08-31 2021-06-11 D-波系统公司 用于超导器件的频率复用谐振器输入和/或输出的操作系统和方法
US20200152851A1 (en) 2018-11-13 2020-05-14 D-Wave Systems Inc. Systems and methods for fabricating superconducting integrated circuits
US10886049B2 (en) 2018-11-30 2021-01-05 Northrop Grumman Systems Corporation Coiled coupled-line hybrid coupler
US10621503B1 (en) 2018-12-03 2020-04-14 International Business Machines Corporation Quantum computer hardware with reflectionless filters for thermalizing radio frequency signals
US11567779B2 (en) 2019-03-13 2023-01-31 D-Wave Systems Inc. Systems and methods for simulation of dynamic systems
US11288073B2 (en) 2019-05-03 2022-03-29 D-Wave Systems Inc. Systems and methods for calibrating devices using directed acyclic graphs
US11131724B2 (en) * 2019-05-03 2021-09-28 Hi Llc Systems and methods for measuring current output by a photodetector of a wearable sensor unit that includes one or more magnetometers
US11422958B2 (en) * 2019-05-22 2022-08-23 D-Wave Systems Inc. Systems and methods for efficient input and output to quantum processors
US11790259B2 (en) 2019-09-06 2023-10-17 D-Wave Systems Inc. Systems and methods for tuning capacitance in quantum devices
KR20220143858A (ko) 2020-01-29 2022-10-25 사이퀀텀, 코퍼레이션 융합 기반 양자 컴퓨팅
USD1002664S1 (en) 2020-02-24 2023-10-24 D-Wave Systems Inc. Display screen or portion thereof with graphical user interface
US11409426B2 (en) 2020-02-24 2022-08-09 D-Wave Systems Inc. User in interface, programmer and/or debugger for embedding and/or modifying problems on quantum processors
US11119773B1 (en) * 2020-04-09 2021-09-14 Microsoft Technology Licensing, Llc Runtime quantum-memory management
JP2024504979A (ja) * 2021-01-22 2024-02-02 プサイクォンタム,コーポレーション 再構成可能な量子ビットもつれシステム
WO2023000309A1 (zh) * 2021-07-23 2023-01-26 中国科学技术大学 超导量子比特的读取装置
WO2023009748A2 (en) * 2021-07-28 2023-02-02 The Regents Of The University Of California Superconducting josephson disordered neural networks
WO2023091936A1 (en) * 2021-11-17 2023-05-25 D-Wave Systems Inc. Systems and methods for superconducting flux qubit readout
US11946964B2 (en) 2021-12-27 2024-04-02 International Business Machines Corporation Dual-sideband microwave interferometer

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4275314A (en) * 1979-04-30 1981-06-23 Bell Telephone Laboratories, Incorporated Josephson Atto-Weber switch
US20050082519A1 (en) * 2003-09-05 2005-04-21 Amin Mohammad H. Superconducting phase-charge qubits
CN101006459A (zh) * 2004-04-29 2007-07-25 惠普开发有限公司 保持输入状态特性的非破坏式光子探测器

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU539333A1 (ru) 1974-12-11 1976-12-15 Предприятие П/Я А-1631 Переключательный элемент
JP2000252811A (ja) * 1999-03-02 2000-09-14 Fujitsu Ltd Sfq/ラッチング変換回路及び超電導/半導体インタフェース回路
US6509853B2 (en) * 2000-09-15 2003-01-21 Hypres, Inc. Subranging technique using superconducting technology
US6784451B2 (en) * 2001-12-18 2004-08-31 D-Wave Systems Inc. Multi-junction phase qubit
FR2839389B1 (fr) * 2002-05-03 2005-08-05 Commissariat Energie Atomique Dispositif de bit quantique supraconducteur a jonctions josephson
US6984846B2 (en) * 2003-08-27 2006-01-10 International Business Machines Corporation Gradiometer-based flux qubit for quantum computing and method therefor
US7533068B2 (en) * 2004-12-23 2009-05-12 D-Wave Systems, Inc. Analog processor comprising quantum devices
US7619437B2 (en) * 2004-12-30 2009-11-17 D-Wave Systems, Inc. Coupling methods and architectures for information processing
US7639035B2 (en) * 2005-04-26 2009-12-29 D-Wave Systems, Inc. Qubit state copying
JP4769938B2 (ja) * 2005-10-04 2011-09-07 国立大学法人横浜国立大学 大規模単一磁束量子論理回路
EP2126800A4 (en) * 2006-12-05 2012-07-11 Dwave Sys Inc SYSTEMS, METHODS AND DEVICES FOR LOCAL PROGRAMMING OF QUANTUM PROCESSOR ELEMENTS
US7843209B2 (en) * 2007-04-25 2010-11-30 D-Wave Systems Inc. Architecture for local programming of quantum processor elements using latching qubits
US8098179B2 (en) * 2007-05-14 2012-01-17 D-Wave Systems Inc. Systems, methods and apparatus for digital-to-analog conversion of superconducting magnetic flux signals
EP2304550A2 (en) * 2008-06-03 2011-04-06 D-Wave Systems Inc. Systems, methods and apparatus for superconducting demultiplexer circuits

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4275314A (en) * 1979-04-30 1981-06-23 Bell Telephone Laboratories, Incorporated Josephson Atto-Weber switch
US20050082519A1 (en) * 2003-09-05 2005-04-21 Amin Mohammad H. Superconducting phase-charge qubits
CN101006459A (zh) * 2004-04-29 2007-07-25 惠普开发有限公司 保持输入状态特性的非破坏式光子探测器

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
A. LUPASCU等: "High-Contrast Dispersive Readout of a Superconducting Flux Qubit Using a Nonlinear Resonator", 《PHYSICAL REVIEW LETTERS》 *

Cited By (46)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11526463B2 (en) 2004-12-23 2022-12-13 D-Wave Systems Inc. Analog processor comprising quantum devices
US11816536B2 (en) 2007-04-05 2023-11-14 1372934 B.C. Ltd Physical realizations of a universal adiabatic quantum computer
CN103699352A (zh) * 2012-09-27 2014-04-02 陈志波 量子数码
CN105052038A (zh) * 2013-03-14 2015-11-11 国际商业机器公司 量子位与芯片模式之间的频率分离以减小普色损耗
CN105052038B (zh) * 2013-03-14 2018-04-10 国际商业机器公司 量子位与芯片模式之间的频率分离以减小普色损耗
GB2528196B (en) * 2013-03-15 2018-03-21 Ibm Multiple-qubit wave-activated controlled gate
GB2528196A (en) * 2013-03-15 2016-01-13 Ibm Multiple-qubit wave-activated controlled gate
US8872360B2 (en) 2013-03-15 2014-10-28 International Business Machines Corporation Multiple-qubit wave-activated controlled gate
WO2014140943A1 (en) * 2013-03-15 2014-09-18 International Business Machines Corporation Multiple-qubit wave-activated controlled gate
CN107851876B (zh) * 2015-06-30 2020-02-21 国际商业机器公司 用于使用局部谐振器来耦合量子位的架构
CN107851876A (zh) * 2015-06-30 2018-03-27 国际商业机器公司 用于使用局部谐振器来耦合量子位的架构
US10546994B1 (en) 2015-06-30 2020-01-28 International Business Machines Corporation Architecture for coupling quantum bits using localized resonators
US10529909B2 (en) 2015-06-30 2020-01-07 International Business Machines Corporation Architecture for coupling quantum bits using localized resonators
CN108140145A (zh) * 2015-08-13 2018-06-08 D-波系统公司 用于创建和使用量子器件之间的较高程度相互作用的系统和方法
CN108701261A (zh) * 2015-10-29 2018-10-23 谷歌有限责任公司 去除量子位中的泄漏
CN108701261B (zh) * 2015-10-29 2022-01-04 谷歌有限责任公司 量子计算装置和量子计算方法
US11188849B2 (en) 2015-10-29 2021-11-30 Google Llc Removing leakage in a quantum bit
US11651265B2 (en) 2015-11-06 2023-05-16 Google Llc In-situ quantum error correction
CN108885720A (zh) * 2015-11-06 2018-11-23 谷歌有限责任公司 原位量子错误校正
US11106992B2 (en) 2015-11-06 2021-08-31 Google Llc In-situ quantum error correction
US11948045B2 (en) 2015-11-06 2024-04-02 Google Llc In-situ quantum error correction
CN114781643B (zh) * 2015-12-16 2023-04-14 谷歌有限责任公司 利用共面波导通量量子比特的可编程通用量子退火
CN114781643A (zh) * 2015-12-16 2022-07-22 谷歌有限责任公司 利用共面波导通量量子比特的可编程通用量子退火
CN107293638A (zh) * 2016-04-05 2017-10-24 中国科学院物理研究所 一种约瑟夫森结器件及其制备方法
CN107293638B (zh) * 2016-04-05 2019-04-05 中国科学院物理研究所 一种约瑟夫森结器件及其制备方法
CN109074520B (zh) * 2016-04-13 2021-09-14 1Qb信息技术公司 量子处理器及其用于实现神经网络的用途
CN109074520A (zh) * 2016-04-13 2018-12-21 1Qb信息技术公司 量子处理器及其用于实现神经网络的用途
CN109478255B (zh) * 2016-05-03 2023-10-27 D-波系统公司 用于超导电路和可扩展计算中使用的超导装置的系统和方法
CN109478255A (zh) * 2016-05-03 2019-03-15 D-波系统公司 用于超导电路和可扩展计算中使用的超导装置的系统和方法
US11730066B2 (en) 2016-05-03 2023-08-15 1372934 B.C. Ltd. Systems and methods for superconducting devices used in superconducting circuits and scalable computing
CN111406268A (zh) * 2016-10-06 2020-07-10 D-波系统公司 基于量子通量参变器的结构(例如,mux、demux、移位寄存器)、寻址线和相关方法
CN111406268B (zh) * 2016-10-06 2024-01-23 D-波系统公司 基于量子通量参变器的结构、寻址线和相关方法
CN110709934A (zh) * 2017-06-05 2020-01-17 加利福尼亚大学董事会 超导装置中的磁通量控制
US11809962B2 (en) 2017-09-29 2023-11-07 International Business Machines Corporation Debugging quantum circuits by circuit rewriting
CN111149116A (zh) * 2017-09-29 2020-05-12 国际商业机器公司 通过电路重写调试量子电路
CN111149116B (zh) * 2017-09-29 2023-10-27 国际商业机器公司 通过电路重写调试量子电路
CN111373557A (zh) * 2017-11-28 2020-07-03 国际商业机器公司 多量子位系统的频率调谐
US11895931B2 (en) 2017-11-28 2024-02-06 International Business Machines Corporation Frequency tuning of multi-qubit systems
CN111373557B (zh) * 2017-11-28 2024-04-12 国际商业机器公司 多量子位系统的频率调谐
US11494683B2 (en) 2017-12-20 2022-11-08 D-Wave Systems Inc. Systems and methods for coupling qubits in a quantum processor
CN111902358A (zh) * 2018-01-04 2020-11-06 马里兰大学帕克分校 用于对操作进行相位控制的原子量子位的光学控制
CN111819582A (zh) * 2018-03-23 2020-10-23 国际商业机器公司 通过网格设计减少量子位频率冲突
US11879950B2 (en) 2018-05-16 2024-01-23 D-Wave Systems Inc. Systems and methods for addressing devices in a superconducting circuit
CN112136275A (zh) * 2018-05-25 2020-12-25 微软技术许可有限责任公司 复合超导量子干涉设备输出放大器和方法
CN112400178A (zh) * 2018-08-28 2021-02-23 国际商业机器公司 基于天线的量子位退火方法
US11839164B2 (en) 2019-08-19 2023-12-05 D-Wave Systems Inc. Systems and methods for addressing devices in a superconducting circuit

Also Published As

Publication number Publication date
US20090078931A1 (en) 2009-03-26
EP2206078A1 (en) 2010-07-14
US8169231B2 (en) 2012-05-01
CA2698132C (en) 2016-09-06
CN101868802B (zh) 2013-12-25
EP2206078B1 (en) 2019-08-28
EP2206078A4 (en) 2012-08-15
WO2009039634A1 (en) 2009-04-02
JP5351893B2 (ja) 2013-11-27
CA2698132A1 (en) 2009-04-02
JP2010541309A (ja) 2010-12-24

Similar Documents

Publication Publication Date Title
CN101868802B (zh) 用于量子位状态读出的系统、方法以及装置
CN101548288B (zh) 用于量子处理器元件本地编程的系统、方法和装置
JP5039028B2 (ja) 量子ビット状態のコピー
US11816536B2 (en) Physical realizations of a universal adiabatic quantum computer
Kitaev Unpaired Majorana fermions in quantum wires
US7687938B2 (en) Superconducting shielding for use with an integrated circuit for quantum computing
US7932515B2 (en) Quantum processor
US7898282B2 (en) Systems, devices, and methods for controllably coupling qubits
Pazy et al. Storage qubits and their potential implementation through a semiconductor double quantum dot
Kamp et al. Phase-dependent heat and charge transport through superconductor–quantum dot hybrids
Kulik et al. Quantum computational gates with radiation free couplings
Fistul et al. Josephson vortex interaction mediated by cavity modes: Tunable coupling for superconducting qubits
Vestergren et al. Topological order in the (2+ 1) D compact lattice superconductor
Shaju et al. Logic gates using three coupled Josephson junctions
Vedral Quantum information: Building a quantum computer
Cammack Coherence protection in coupled qubit systems
Andersson Phase fluctuation phenomena in superconductors
Pomorski Towards robust coupled field induced Josephson junctions
Liang et al. Quantization of the Single-qubit Structure with SQUID
Perry et al. Simulation of the micromagnetic properties of sub-micron permalloy dot arrays
Ma et al. Transfer of an arbitrary two-qubit pure state with spin chains
Feldman et al. Superconducting Quantum Computing Without Switches
Averin et al. Quantum computation with FQHE quasiparticles
Persson Super conducting quantum bits-a comparison of different designs

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant