CN101853629A - 计数自动产生内部闩锁信号的驱动装置及驱动方法 - Google Patents

计数自动产生内部闩锁信号的驱动装置及驱动方法 Download PDF

Info

Publication number
CN101853629A
CN101853629A CN200910130042A CN200910130042A CN101853629A CN 101853629 A CN101853629 A CN 101853629A CN 200910130042 A CN200910130042 A CN 200910130042A CN 200910130042 A CN200910130042 A CN 200910130042A CN 101853629 A CN101853629 A CN 101853629A
Authority
CN
China
Prior art keywords
signal
counting
latch
unit
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN200910130042A
Other languages
English (en)
Inventor
黄启峰
王柏跃
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
XUNJIE SCIENCE AND TECHNOLOGY Co Ltd
Original Assignee
XUNJIE SCIENCE AND TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by XUNJIE SCIENCE AND TECHNOLOGY Co Ltd filed Critical XUNJIE SCIENCE AND TECHNOLOGY Co Ltd
Priority to CN200910130042A priority Critical patent/CN101853629A/zh
Publication of CN101853629A publication Critical patent/CN101853629A/zh
Pending legal-status Critical Current

Links

Images

Abstract

一种计数自动产生内部闩锁信号的驱动装置及驱动方法。计数自动产生内部闩锁信号的驱动装置包括一计数缓存产生单元、一自动闩锁侦测单元、至少一计数缓存单元、一自动闩锁产生单元及一多任务器。计数缓存产生单元接收一外部闩锁信号及一频率信号,以产生一内部计数缓存致能信号;该些计数缓存单元接收该内部计数缓存致能信号,以储存串联驱动装置的数量数据,并且输出此一计数缓存数据信号至自动闩锁产生单元;自动闩锁产生单元接收该频率信号、该内部计数缓存致能信号及该些计数缓存数据信号,以产生一内部闩锁信号;最后多任务器根据一模式信号以选择输出外部闩锁信号或内部闩锁信号。

Description

计数自动产生内部闩锁信号的驱动装置及驱动方法
技术领域
本发明涉及一种驱动装置及驱动方法,特别是一种计数自动产生内部闩锁信号的驱动装置及驱动方法。
背景技术
传统显示面板的驱动元件通常被排列成一个方阵以显示整体平面影像、图像及视讯视觉信息,而每一个显示元件表现出视觉信息中的独立像素。
为节省驱动元件的接脚及封装成本,如图1A所示,图1A为现有LED装置的控制电路示意图。在显示面板控制器10与驱动元件12之间仅使用数据信号100及频率信号102,且驱动元件12内部至少包括一闩锁信号产生器120、一闩锁信号122、至少一闩锁缓存器124、至少一位移缓存器126、一多任务器128、一第一缓冲放大器130及一第二缓冲放大器132。
上述驱动元件12的运作方式请参考图1B,图1B为图1A控制电路的时序图。显示面板控制器10产生数据信号100并且于数据信号100中的一驱动数据之后填入一特定数据型样(预定次数上升边缘的脉波信号1000),以及另产生频率信号102并控制频率信号102于一预定时段中维持一特定逻辑准位T,位移缓存器126依据频率信号102的触发来缓存数据信号100所传递的数据,然后闩锁缓存器124根据闩锁信号122的触发来闩锁所对应的位移缓存器126所缓存的数据。
上述的闩锁信号122是由闩锁信号产生器120依据数据信号100以及频率信号102所产生,亦即借助侦测到频率信号102维持一特定逻辑准位以及数据信号100中具有特定数据型样时来产生闩锁信号122。另一方面,闩锁信号产生器120控制多任务器128选择性输出位移缓存器126的输出数据或数据信号100,最后,第一缓冲放大器130及第二缓冲放大器132提供数据信号100与频率信号102之间的固定延迟以避免数据信号与频率信号之间有额外的相位差以维持系统稳定性。
然而,上述利用特定数据型样及频率信号以自动产生闩锁信号的方式,需要显示面板控制器10输出一特定数据型样的数据信号100,才能让驱动元件12据以产生闩锁信号。首先,因为数据信号100是透过串行连接方式传输,所以驱动元件12必须增加一数据信号输入直接传送到数据信号输出的路径,方能将一特定数据型样的数据信号100传递至每一个驱动元件12。其次,每一个驱动元件12中的闩锁信号产生器120侦测到频率信号102维持一特定逻辑准位以及数据信号100中具有特定数据型样而产生闩锁信号时,才会控制多任务器128选择输出数据信号100,换句话说,后一级的驱动元件12必须等到前一级的驱动元件12产生闩锁信号之后,才会接收到由前一级的驱动元件12传递过来的具特定数据型样的数据信号100,所以在此现有技术中,每一个驱动元件12是依循串行连接的顺序来产生闩锁信号,并非同时产生闩锁信号,也因此特定数据型样中的脉波信号1000其上升边缘的预定次数必须根据驱动元件12的串接数量而调整,才能完成每一个驱动元件12的自动闩锁功能。
发明内容
本发明提出一种新颖的自动闩锁信号产生器架构,以借助一频率信号、一计数缓存数据信号及一内部计数缓存致能信号以产生内部闩锁信号,而且根据外部闩锁信号的连接方式,可以切换传统闩锁模式或是自动闩锁模式,既可以达到兼容于传统闩锁模式使用外部闩锁信号的运作方式,也可以利用创新的自动闩锁模式使用内部闩锁信号的运作方式,而达到节省显示控制器和各个驱动装置之间的连接线成本以及减少线路布线设计的空间。
本发明提供一种计数自动产生内部闩锁信号的驱动装置,包括一计数缓存产生单元、一自动闩锁侦测单元、至少一计数缓存单元、一自动闩锁产生单元及一多任务器。
自动闩锁产生单元接收一频率信号、一该内部计数缓存致能信号及一计数缓存数据信号,以产生一内部闩锁信号。自动闩锁侦测单元接收外部闩锁信号及频率信号,以产生一模式信号。多任务器是根据模式信号以选择输出外部闩锁信号或内部闩锁信号。
换句话说,本发明一种计数自动产生内部闩锁信号的驱动装置,包括:一计数缓存产生单元,接收一外部闩锁信号及一频率信号,以产生一内部计数缓存致能信号;一自动闩锁侦测单元,接收该外部闩锁信号及该频率信号,以产生一模式信号;至少一计数缓存单元,接收该内部计数缓存致能信号,且输出一计数缓存数据信号;一自动闩锁产生单元,接收该频率信号、该内部计数缓存致能信号及该些计数缓存数据信号,以产生一内部闩锁信号;及一多任务器,根据该模式信号以选择输出该外部闩锁信号或该内部闩锁信号。
上述计数缓存产生单元更包括一与门、一充电电路、一放电电路及一运算放大器。与门接收外部闩锁信号及频率信号,以输出一低准位电压或一高准位电压。充电电路接收高准位电压以执行充电动作。放电电路接收低准位电压以执行放电动作。运算放大器的正向输入端连接于充电电路以得到一充电电压值,运算放大器的负向输入端连接于一参考电压端以得到一参考电压值,当充电电压值大于参考电压值时,输出一内部计数缓存致能信号。
本发明提供一种计数自动产生内部闩锁信号的驱动方法,包括侦测一外部闩锁信号是否连接于一高准位电压,然后依据侦测结果决定启动一传统闩锁模式或是一自动闩锁模式。若是启动传统闩锁模式则根据外部闩锁信号是否致能而将位移缓存单元数据闩锁于闩锁缓存单元;反之,若是启动自动闩锁模式则根据内部闩锁信号是否致能而将位移缓存单元数据闩锁于闩锁缓存单元。其中自动闩锁产生单元将会侦测一频率信号、一该内部计数缓存致能信号及一计数缓存数据信号,据以产生一致能的内部闩锁信号且进行数据闩锁。
换句话说,本发明提供一种计数自动产生内部闩锁信号的驱动方法,包括下列步骤:侦测外部闩锁信号是否连接于高准位电压;启动一传统闩锁模式或一自动闩锁模式;侦测一频率信号于一预定的时段内是否维持在该高准位电压;更新计数缓存单元内的驱动装置数量数据;计数串行数据接收数量是否达到该串联驱动装置的数量乘以位移缓存单元的数量;及产生一致能的内部闩锁信号且进行数据闩锁。
综上所述,本发明以借助一频率信号、一计数缓存数据信号及一内部计数缓存致能信号以产生内部闩锁信号,而且根据外部闩锁信号的连接方式,可以切换传统闩锁模式或是自动闩锁模式,既可以达到兼容于传统闩锁模式使用外部闩锁信号的运作方式,也可以利用创新的自动闩锁模式使用内部闩锁信号的运作方式,而达到节省显示控制器和各个驱动装置之间的连接线成本以及减少线路布线设计的空间。
有关本发明的特征与实作,配合附图作最佳实施例详细说明如下。
为使本发明的达成特定目的所采用的技术、手段及功效能易于了解,请参阅以下有关本发明的详细说明与附图,相信本发明的目的、特征与特点,当可由此得一深入且具体的了解。然而,所附附图仅作为参考与说明用,并非指对本发明加以限制。
附图说明
图1A为现有LED装置的控制电路示意图;
图1B为图1A控制电路的时序图;
图2为本发明的显示系统架构图;
图3为本发明的驱动装置内部电路方块示意图;
图4为本发明计数缓存产生单元的内部电路示意图;
图5为本发明自动闩锁产生单元的内部电路示意图;
图6为本发明驱动装置的时序图;及
图7为本发明自动产生内部闩锁信号的驱动方法流程图。
【主要元件附图标记说明】
显示面板控制器     10
数据信号           100
脉波信号           1000
频率信号           102、30、32、42
驱动元件           12
闩锁信号产生器     120
闩锁信号           122
闩锁缓存器         124
位移缓存器         126
多任务器           128、226
第一缓冲放大器     130
第二缓冲放大器     132
显示控制器         20
频率信号接脚       200
串行数据输入       202
串行数据输出       204
闩锁信号接脚       206
驱动电流输出       208
驱动装置           22
计数缓存产生单元   220
自动闩锁侦测单元   221
与门               2200
充电电路           2202
电流源供应端       22020
第一N型场效晶体管  22022
储能元件           22024
放电电路           2204
反相元件           22040
第二N型场效晶体管  22042
运算放大器         2206
计数缓存单元       222
闩锁缓存单元         223
位移缓存单元         224
自动闩锁产生单元     225
计数器单元           2250
单步脉冲单元         2252
内部计数缓存致能信号 34
驱动装置数量数据信号 36
串行数据             38
内部闩锁信号         40
具体实施方式
请参考图2,为本发明的显示系统架构图。本发明的系统可为一串行式的LED显示系统,显示系统至少包括一显示控制器20及至少一驱动装置22。显示控制器20具有一频率信号接脚200、一串行数据输出204及一闩锁信号接脚206;驱动装置22至少具有一频率信号接脚200、一串行数据输入202、一串行数据输出204、一闩锁信号接脚206及至少一驱动电流输出208。本发明中驱动装置22的闩锁信号接脚206是可连接于一高准位电压(Vcc)或一显示控制器20的闩锁信号接脚206。
请参考图3,为本发明的驱动装置22内部电路方块示意图。本发明的驱动装置22可自动产生一内部闩锁信号,驱动装置22包括一计数缓存产生单元220、一自动闩锁侦测单元221、至少一计数缓存单元222、至少一闩锁缓存单元223、至少一位移缓存单元224、一自动闩锁产生单元225及一多任务器226。
请同时参考图2及图3,以下是以一个驱动装置22的运作来讨论。计数缓存产生单元220透过频率信号接脚200接收频率信号以及透过闩锁信号接脚206接收外部闩锁信号,且自动闩锁侦测单元221亦同时透过频率信号接脚200接收频率信号以及透过闩锁信号接脚206接收外部闩锁信号。位移缓存单元224透过频率信号接脚200接收由显示控制器20所输出的频率信号,然后,位移缓存单元224透过串行数据输入202接收由显示控制器20所输出的串行数据。
上述闩锁信号接脚206可连接至高准位电压(Vcc)或显示控制器20的闩锁信号接脚206。当闩锁信号接脚206是连接到显示控制器20的闩锁信号接脚206时,这时,自动闩锁侦测单元221就会接收到尚未致能而处于低准位电压的外部闩锁信号,并且同时由频率信号接脚200接收到周期性的频率信号时,自动闩锁侦测单元221就会输出低准位信号;而多任务器226的信号选择端接收到自动闩锁侦测单元221所产生的低准位信号后,就会切换多任务器226以输出外部闩锁信号,此种运作方式即为传统闩锁模式。
然而,当闩锁信号接脚206是连接到高准位电压时,这时,自动闩锁侦测单元221就会接收到高准位电压的外部闩锁信号,并且同时由频率信号接脚200接收到周期性的频率信号时,自动闩锁侦测单元221就会输出高准位信号;而多任务器226的信号选择端接收到自动闩锁侦测单元221所产生的高准位信号后,就会切换多任务器226以输出自动闩锁产生单元225所产生内部闩锁信号40,此种运作方式即为自动闩锁模式。其中位移缓存单元224根据一频率信号及一串行数据输入,以输出一控制驱动电流输出的数据信号或是一驱动装置数量的数据信号;计数缓存单元222接收内部计数缓存致能信号34,以储存位移缓存单元224所输出的驱动装置数量的数据信号,并且输出此一计数缓存数据信号至自动闩锁产生单元225;自动闩锁产生单元225接收频率信号、内部计数缓存致能信号34及计数缓存数据信号,以产生一内部闩锁信号40;多任务器226则根据模式信号以选择输出外部闩锁信号或是内部闩锁信号40;最后,闩锁缓存单元223接收由多任务器226所输出的闩锁信号,将位移缓存单元224所缓存的控制驱动电流输出的数据信号传送至闩锁缓存单元223并且进行数据闩锁。
请参考图4,为本发明缓存产生单元220的内部电路示意图。本发明缓存产生单元220包括一与门2200、一充电电路2202、一放电电路2204及一运算放大器2206。
上述充电电路2202更包括一电流源供应端22020、一第一N型场效晶体管22022及一储能元件22024,在此储能元件22024可为一电容。放电电路2204更包括一反相元件22040及一第二N型场效晶体管22042,在此反相元件22040可为一反相逻辑闸。
与门2200接收由闩锁信号接脚206输入连接于高准位电压的外部闩锁信号及由频率信号接脚200输出的频率信号。当频率信号为一预定的时段内维持高准位电压时,与门2200就会输出高准位电压,此时,第一N型场效晶体管22022的栅极与源极之间就会导通,而电流源供应端22020就会提供一直流电流且通过第一N型场效晶体管22022的漏极与源极之间,对储能元件22024进行充电。储能元件22024的一端连接于运算放大器2206的正向输入端,而另一端则是连接于地,在运算放大器2206的负向输入端则是被提供一参考电压。当储能元件22024经充电后,储能元件22024连接于运算放大器2206正向输入端的端点电压2208达到参考电压时,运算放大器2206就会输出一个高准位电压的内部计数缓存致能信号34,直到显示控制器20输出由一预定的时段内维持高准位电压的频率信号32转换为周期性的频率信号30。
当与门2200接收频率信号接脚200输入周期性的频率信号时,虽然外部闩锁信号仍为高准位电压,但经由与门2200的特性,可得到一个周期性的输出信号。这时,若是与门2200输出高准位电压,则如前所述会对储能元件22024进行充电,然而在尚未达到参考电压时,与门2200输出又转变为低准位电压,因而迫使第一N型场效晶体管22022无法导通,而经由反相元件22040使得第二N型场效晶体管22042导通,此时,储能元件22024所储存的电压将会经由第二N型场效晶体管22042的漏极与源极之间进行放电,这时储能元件22024连接于运算放大器2206正向输入端的端点电压2208就会低于参考电压甚至到零电压。如此一来,根据与门2200周期性的输出信号,反复地进行充电与放电的动作,致使储能元件22024连接于运算放大器2206正向输入端的端点电压2208一直未能达到参考电压时,运算放大器2206就会输出一个低准位电压的内部计数缓存致能信号34。
请参考图5,为本发明自动闩锁产生单元225的内部电路示意图。自动闩锁产生单元225包括一计数器单元2250及一单步(one-shot)脉冲单元2252。计数器单元2250接收由计数缓存单元222所输出的驱动装置数量的数据信号及计数缓存产生单元220所输出的计数缓存致能信号,以进行计数器的计数功能,直到计数器的计数达到预定的数值,此数值通常是串联驱动装置的数量乘以驱动装置内的位移缓存单元的数量,然后单步脉冲单元2252接收计数器单元2250的输出信号以产生一单步(one-shot)脉冲的内部闩锁信号。
请同时参考图3至图6,图6为本发明驱动装置22的时序图。在此,闩锁信号接脚206是连接至高准位电压(Vcc)。当显示控制器20连续输出多个周期性的频率信号30时,如图6所示,此时自动闩锁侦测单元221将会侦测到高准位电压的外部闩锁信号而启动自动闩锁模式,同时由显示控制器20所输出的驱动装置数量的数据信号36会被储存于每一个驱动装置22的位移缓存单元224中,其中驱动装置数量的数据信号36是指串联驱动装置22的数量。
驱动装置数量的数据信号36输出完成后,显示控制器20就会接着输出于一预定的时段内维持高准位电压的频率信号32,而计数缓存产生单元220就会借助高准位电压的频率信号32输出一高准位电压的内部计数缓存致能信号34,据以将驱动装置数量的数据信号由位移缓存单元224传送至计数缓存单元222内并进行储存。
待计数缓存单元222完成储存由位移缓存单元224所传送的驱动装置数量的数据信号后,显示控制器20又输出另一个连续多个周期性的频率信号42,在此同时,也同步输出一串行数据38,而串行数据38亦会被缓存于位移缓存单元224。当位移缓存单元224接收周期性的频率信号42及串行数据信号38的期间,自动闩锁产生单元225会根据驱动装置数量的数据信号进行计数,最后会输出一内部闩锁信号40,然后多任务器226则根据之前自动闩锁侦测单元221的侦测结果为自动闩锁模式,而选择输出内部闩锁信号40给闩锁缓存单元223,据以闩锁位移缓存单元224所缓存的串行数据信号38。
请同时参考图3及图7,图7为本发明计数自动产生内部闩锁信号的驱动方法流程图。驱动方法包括自动闩锁侦测单元221侦测闩锁信号接脚206是否连接于高准位电压Vcc(步骤S100),当闩锁信号接脚206是连接于高准位电压Vcc时,则根据自动闩锁侦测单元221侦测结果而启动自动闩锁模式(步骤S102);反之,当闩锁信号接脚206是连接于显示控制器且因为尚未致能而处于低准位电压时,则启动一传统闩锁模式,并且根据外部闩锁信号是否致能而将位移缓存单元数据闩锁于闩锁缓存单元(步骤S104)。
在步骤102中,驱动装置22的数量数据信号36会伴随周期性的频率信号30传递而缓存于所有串联驱动装置22的位移缓存单元224中。接着,侦测频率信号接脚200是否接收到于一预定的时段内维持在高准位电压的频率信号32(步骤S106),若侦测结果为是,就会将储存于位移缓存单元224内的驱动装置22的数量数据更新到计数缓存单元222内(步骤S108),反之,则继续停留在步骤S106。
然后自动闩锁产生单元225开始计数所接收的串行数据数量是否达到驱动装置的数量乘以位移缓存单元224的数量(步骤S110),若侦测结果为是,则输出由自动闩锁产生单元225所产生的内部闩锁信号40,并且将位移缓存单元数据闩锁于闩锁缓存单元(步骤S112),反之,仍继续停留在步骤S110持续侦测。
相较于图1A及图3,可知本发明于驱动装置22内是增加自动闩锁侦测单元221、计数缓存产生单元220和计数缓存单元222,以及改变闩锁缓存单元223、位移缓存单元224、自动闩锁产生单元225以及多任务器226之间的连接关系;其中,自动闩锁侦测单元221侦测外部闩锁信号及频率信号以作为多任务器226信号选择端的输入信号。此外,现有技术的闩锁信号产生器所产生的闩锁信号会同时传送给闩锁缓存器及多任务器,然后根据闩锁信号将位移缓存器所缓存的串行数据闩锁于闩锁缓存器内,并且透过多任务器将数据信号输入直接传送到数据信号输出。而本发明是透过自动闩锁侦测单元221所产生的模式信号来切换多任务器,并且据以输出外部闩锁信号或内部闩锁信号,将位移缓存器所缓存的串行数据闩锁于闩锁缓存器内。
再者,现有技术利用特定数据型样及频率信号以自动产生闩锁信号的方式,需要显示面板控制器输出一特定数据型样的数据信号,才能让驱动元件据以产生闩锁信号。首先,因为数据信号是透过串行连接方式传输,所以驱动元件必须增加一数据信号输入直接传送到数据信号输出的路径,方能将一特定数据型样的数据信号传递至每一个驱动元件。其次,每一个驱动元件中的闩锁信号产生器侦测到频率信号维持一特定逻辑准位以及数据信号中具有特定数据型样而产生闩锁信号时,才会控制多任务器选择输出数据信号,换句话说,后一级的驱动元件必须等到前一级的驱动元件产生闩锁信号之后,才会接收到由前一级的驱动元件传递过来的具特定数据型样的数据信号,所以在此现有技术中,每一个驱动元件是依循串行连接的顺序来产生闩锁信号,并非同时产生闩锁信号,也因此特定数据型样中的脉波信号其上升边缘的预定次数必须根据驱动元件的串接数量而调整,才能完成每一个驱动元件的自动闩锁功能。而本发明的外部闩锁信号是直接连接于高准位电压,且使用自动闩锁产生单元的计数功能,根据频率信号、内部计数缓存致能信号以及计数缓存数据信号来计数所接收到的串行数据是否达到驱动装置的数量乘以位移缓存单元的数量,然后据以产生内部闩锁信号,再由内部闩锁信号来闩锁串行数据,如此,无须显示面板控制器输出一特定数据型样的数据信号,就能让驱动元件据以产生闩锁信号,并且不必增加一数据信号输入直接传送到数据信号输出的路径;此外,每一个驱动元件是同时产生闩锁信号。
但以上所述仅为本发明的较佳可行实施例,非因此即局限本发明的保护范围,故凡运用本发明说明书及附图内容所做的等效结构变化,均同理包含于本发明的保护范围内,特此说明。

Claims (15)

1.一种计数自动产生内部闩锁信号的驱动装置,其特征在于,包括:
一计数缓存产生单元,接收一外部闩锁信号及一频率信号,以产生一内部计数缓存致能信号;
一自动闩锁侦测单元,接收该外部闩锁信号及该频率信号,以产生一模式信号;
至少一计数缓存单元,接收该内部计数缓存致能信号,且输出一计数缓存数据信号;
一自动闩锁产生单元,接收该频率信号、该内部计数缓存致能信号及该些计数缓存数据信号,以产生一内部闩锁信号;及
一多任务器,根据该模式信号以选择输出该外部闩锁信号或该内部闩锁信号。
2.如权利要求1所述的计数自动产生内部闩锁信号的驱动装置,其特征在于,更包括:
至少一位移缓存单元,接收该串行数据输入及频率信号,以缓存一串行数据信号及一驱动装置数量数据信号;及
至少一闩锁缓存单元,根据该外部闩锁信号或该内部闩锁信号以闩锁该缓存于位移缓存单元的串行数据信号。
3.如权利要求2所述的计数自动产生内部闩锁信号的驱动装置,其特征在于,其中该些计数缓存单元包括至少一缓存器,用以记录该串联驱动装置数量的数据信号。
4.如权利要求1所述的计数自动产生内部闩锁信号的驱动装置,其特征在于,其中该计数缓存产生单元更包括:
一与门,接收该外部闩锁信号及该频率信号,以输出一低准位电压或一高准位电压;
一充电电路,接收该高准位电压以执行充电动作;
一放电电路,接收该低准位电压以执行放电动作;及
一运算放大器,该运算放大器的正向输入端连接于该充电电路以得到一充电电压值,该运算放大器的负向输入端连接于一参考电压端以得到一参考电压值,当该充电电压值等于该参考电压值时,输出该内部闩锁信号。
5.如权利要求4所述的计数自动产生内部闩锁信号的驱动装置,其特征在于,其中该充电电路进一步包括:
一电流源供应端;
一第一N型场效晶体管,该第一N型场效晶体管的漏极端连接于该电流源供应端,该第一N型场效晶体管的栅极端连接于该与门的输出端;及
一储能元件,该储能元件的一第一端点连接于该第一N型场效晶体管的源极端以及该运算放大器的正向输入端,该储能元件的一第二端点连接于地。
6.如权利要求5所述的计数自动产生内部闩锁信号的驱动装置,其特征在于,其中该储能元件为一电容。
7.如权利要求5所述的计数自动产生内部闩锁信号的驱动装置,其特征在于,其中该放电电路进一步包括:
一反相元件,该反相元件链接于该第一N型场效晶体管的栅极端及该与门的输出端之间;及
一第二N型场效晶体管,该第二N型场效晶体管的漏极端连接于该储能元件的第一端点,该第二N型场效晶体管的源极端连接于该储能元件的第二端点,该第二N型场效晶体管的栅极端连接于该反相元件的输出端。
8.如权利要求7所述的计数自动产生内部闩锁信号的驱动装置,其特征在于,其中该反相元件为一反相逻辑闸。
9.如权利要求2所述的计数自动产生内部闩锁信号的驱动装置,其特征在于,其中该自动闩锁产生单元更包括:
一计数器单元,接收该些驱动装置数量的数据信号及该计数缓存致能信号;及
一单步脉冲单元,接收该计数器单元输出信号以产生该内部闩锁信号。
10.一种计数自动产生内部闩锁信号的驱动方法,其特征在于,包括下列步骤:
侦测外部闩锁信号是否连接于高准位电压;
启动一传统闩锁模式或一自动闩锁模式;
侦测一频率信号于一预定的时段内是否维持在该高准位电压;
更新计数缓存单元内的驱动装置数量数据;
计数串行数据接收数量是否达到该串联驱动装置的数量乘以位移缓存单元的数量;及
产生一致能的内部闩锁信号且进行数据闩锁。
11.如权利要求10所述的计数自动产生内部闩锁信号的驱动方法,其特征在于,更包括侦测一外部闩锁信号是否连接于一高准位电压。
12.如权利要求11所述的计数自动产生内部闩锁信号的驱动方法,其特征在于,其中该侦测步骤是由一自动闩锁侦测单元所完成。
13.如权利要求11所述的计数自动产生内部闩锁信号的驱动方法,其特征在于,其中当该外部闩锁信号是连接于高准位电压时,则启动一自动闩锁模式,并且根据该内部闩锁信号是否致能而将位移缓存单元数据闩锁于闩锁缓存单元;反之,当该外部闩锁信号是连接于显示控制器且因为尚未致能而处于低准位电压时,则启动一传统闩锁模式,并且根据该外部闩锁信号是否致能而将位移缓存单元数据闩锁于闩锁缓存单元。
14.如权利要求10所述的计数自动产生内部闩锁信号的驱动方法,其特征在于,其中该侦测一频率信号于一预定的时段内是否维持在该高准位电压的步骤,若侦测结果为是,则更新该计数缓存单元内的驱动装置数量数据。
15.如权利要求10所述的计数自动产生内部闩锁信号的驱动方法,其特征在于,其中该计数串行数据接收数量是否达到该串联驱动装置的数量乘以位移缓存单元的数量的步骤,若侦测结果为是,则产生一致能的内部闩锁信号且进行数据闩锁。
CN200910130042A 2009-04-03 2009-04-03 计数自动产生内部闩锁信号的驱动装置及驱动方法 Pending CN101853629A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN200910130042A CN101853629A (zh) 2009-04-03 2009-04-03 计数自动产生内部闩锁信号的驱动装置及驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN200910130042A CN101853629A (zh) 2009-04-03 2009-04-03 计数自动产生内部闩锁信号的驱动装置及驱动方法

Publications (1)

Publication Number Publication Date
CN101853629A true CN101853629A (zh) 2010-10-06

Family

ID=42805091

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200910130042A Pending CN101853629A (zh) 2009-04-03 2009-04-03 计数自动产生内部闩锁信号的驱动装置及驱动方法

Country Status (1)

Country Link
CN (1) CN101853629A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102123538A (zh) * 2010-01-12 2011-07-13 明阳半导体股份有限公司 发光二极管的驱动装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102123538A (zh) * 2010-01-12 2011-07-13 明阳半导体股份有限公司 发光二极管的驱动装置
CN102123538B (zh) * 2010-01-12 2014-07-16 明阳半导体股份有限公司 发光二极管的驱动装置

Similar Documents

Publication Publication Date Title
CN102708818B (zh) 一种移位寄存器和显示器
KR102381885B1 (ko) 디스플레이 장치
CN105185343B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN103927965B (zh) 驱动电路及驱动方法、goa单元、goa电路及显示装置
CN103985341B (zh) 一种移位寄存器单元、栅极驱动电路和显示装置
WO2017121144A1 (zh) 移位寄存单元及驱动方法、栅极驱动电路和触控显示装置
CN103258500B (zh) 一种移位寄存单元及显示装置
CN104866141A (zh) 触控驱动电路、显示装置及其驱动方法
CN103915067A (zh) 一种移位寄存单元、显示面板及显示装置
CN101814278B (zh) 双闸极液晶显示装置及其驱动方法
US9640121B2 (en) Driver IC for a display panel with touch device with display state timing in accordance with differing driving periods
CN104332146A (zh) 移位寄存器单元、移位寄存器、栅极驱动电路和显示装置
CN102708926A (zh) 一种移位寄存器单元、移位寄存器、显示装置和驱动方法
CN103345941A (zh) 移位寄存器单元及驱动方法、移位寄存器电路及显示装置
CN104078017A (zh) 移位寄存器单元、栅极驱动电路及显示装置
CN105118473A (zh) 移位寄存器单元、移位寄存器及驱动方法、阵列基板
CN103927960A (zh) 一种栅极驱动装置和显示装置
CN103366704A (zh) 一种移位寄存器单元及栅极驱动电路、显示装置
CN104575409A (zh) 液晶显示器及其双向移位暂存装置
CN106356030B (zh) 栅极驱动电路
CN102682689A (zh) 一种移位寄存器、栅极驱动电路及显示装置
CN100461298C (zh) 存储器
CN102013244A (zh) 液晶显示器驱动电路及相关驱动方法
CN205564251U (zh) 移位寄存器、栅极驱动电路、阵列基板
CN105632565A (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
ASS Succession or assignment of patent right

Owner name: GENON ELECTRONICS CO., LTD.

Free format text: FORMER OWNER: XUNJIE SCIENCE AND TECHNOLOGY CO LTD

Effective date: 20110906

C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20110906

Address after: Chinese Taiwan New Taipei City

Applicant after: Jie Neng electronic Limited by Share Ltd

Address before: Hsinchu City, Taiwan, China

Applicant before: Xunjie Science and Technology Co., Ltd.

C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20101006