CN101634813B - 改进照明系统、曝光装置和形成线/间隔电路图形的方法 - Google Patents

改进照明系统、曝光装置和形成线/间隔电路图形的方法 Download PDF

Info

Publication number
CN101634813B
CN101634813B CN2009101641581A CN200910164158A CN101634813B CN 101634813 B CN101634813 B CN 101634813B CN 2009101641581 A CN2009101641581 A CN 2009101641581A CN 200910164158 A CN200910164158 A CN 200910164158A CN 101634813 B CN101634813 B CN 101634813B
Authority
CN
China
Prior art keywords
light
line
interval
photomask
polarization
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2009101641581A
Other languages
English (en)
Other versions
CN101634813A (zh
Inventor
金淏哲
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN101634813A publication Critical patent/CN101634813A/zh
Application granted granted Critical
Publication of CN101634813B publication Critical patent/CN101634813B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F1/00Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
    • G03F1/36Masks having proximity correction features; Preparation thereof, e.g. optical proximity correction [OPC] design processes
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/20Exposure; Apparatus therefor
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70058Mask illumination systems
    • G03F7/70091Illumination settings, i.e. intensity distribution in the pupil plane or angular distribution in the field plane; On-axis or off-axis settings, e.g. annular, dipole or quadrupole settings; Partial coherence control, i.e. sigma or numerical aperture [NA]
    • G03F7/701Off-axis setting using an aperture
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70058Mask illumination systems
    • G03F7/70125Use of illumination settings tailored to particular mask patterns
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70483Information management; Active and passive control; Testing; Wafer monitoring, e.g. pattern monitoring
    • G03F7/7055Exposure light control in all parts of the microlithographic apparatus, e.g. pulse length control or light interruption
    • G03F7/70566Polarisation control

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)
  • Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)
  • Polarising Elements (AREA)
  • Preparing Plates And Mask In Photomechanical Process (AREA)

Abstract

公开了一种改进照明系统、曝光装置和形成线/间隔电路图形的方法。一种曝光装置和该曝光装置的光掩模,能够仅通过一个曝光工艺来形成正交线/间隔电路图形。该光掩模包括:在第一方向上取向的第一线/间隔图形、在第二方向上取向的第二线/间隔图形和用作偏振器的占据线/间隔图形的间隔的格状图形。该曝光装置还包括改进照明系统。该改进照明系统可以为具有相对于光基本不透明的遮蔽区和限定在遮蔽区的领域内的多个光传输区的组合偏振改进照明系统。光传输区用作分别在第一和第二方向上偏振入射于其上的光的偏振器。

Description

改进照明系统、曝光装置和形成线/间隔电路图形的方法
本申请是分案申请,原案的申请号为200510108595.3,申请日为2005年10月11日,发明名称为“用于曝光衬底的装置、该装置的光掩模和改进照明系统、以及利用该装置在衬底上形成图形的方法”。
发明背景
本发明涉及在半导体器件等制造中使用的光刻设备的曝光装置。更为具体地,本发明涉及该曝光装置的光掩模和照明系统。
半导体器件的集成电路的制造包括光刻工艺,在该工艺中,将光掩模转录到晶片的光致抗蚀剂层(WPR),即,涂敷晶片的光致抗蚀剂层。更为具体地,利用光源和照明系统照射光掩模以获得光掩模图形的图像。光掩模的图形相应于要形成在晶片上的电路图形。
线/间隔(space)电路图形代表通常形成在晶片上的电路图形。在图1和2中示出用于形成这种线/间隔电路图形的光掩模。图1的光掩模10的线/间隔图形18由在水平方向(X轴方向)上彼此平行且通过间隔16来彼此分隔开的线14的图形组成。线14由铬制成且形成于石英衬底12上。另一方面,图2的光掩模10的线/间隔图形28由在垂直方向(Y轴方向)上彼此平行且通过间隔26来彼此分隔开的线24的图形组成。线24由铬制成且形成于石英衬底22上。
用于照射光掩模的光直接射在晶片上,以便于将WPR曝光成图像。在选择除去WPR的曝光或未曝光部分的工艺中显影WPR,由此形成WPR图形。由此通过光刻工艺形成的WPR图形用作用于蚀刻设置在WPR下面的材料层的掩模。
在该工艺中,WPR图形的线宽是确定最终半导体器件的集成度的最重要的技术变量。集成度确定半导体器件的价格。因此,在最小化WPR图形的线宽方面进行各种研究。
特别低,大量研究致力于增加曝光装置的光学分辨率。雷利方程式(下面的方程式1)建议出提高光学分辨率Wmin的方法。
[方程式1]
Wmin=k1λ/NA
其中,k1是与曝光工艺相关的常数,λ是由曝光装置的光源发射出的光的波长,而NA是曝光装置的光学数值孔径。
为了在曝光工艺中获得高分辨率,因此需要最小化光的波长λ和常数k1,并最大化数值孔径(NA)。针对最小化光波长的努力已经获得ArF激光器,其可以发射出波长从由在1982年的曝光装置中流行的G-线光源发射的436nm光波长下降至193nm的光。同样,迟早将期望实现能够发射波长为157nm的光的F2激光器。此外,最近在光掩模、曝光设备的透镜系统、光致抗蚀剂的成分以及曝光工艺的控制方面的改进使工艺常数k1降低至0.45。
另一方面,最近在采用ArF激光器(193nm)的曝光设备中已经将NA增高到不小于0.7,超过了采用G-线光源的曝光设备中的0.3,并超过了采用KrF激光器(248nm)的曝光设备中的0.6。随着要使用的光的波长接近远紫外(EUV)带(13.5nm)的波长,期望NA的进一步增加。同样,期望发射波长为193nm的光的光源长期用于采用所谓的光浸法(immersion technology)的曝光设备中。
此外,如果要在晶片上形成具有稳定轮廓和小线宽的微细图形,则由方程式2表示的自由度的散角度(DOF)必须高。
[方程式2]
DOF=k2*(Wmin)2
已经使用改进照明系统来提供形成具有小线宽的稳定微细图形所须的高DOF。改进照明系统聚集大量的光,其中已经由光掩模引起干涉,并将光射向WPR。因此,改进照明系统允许将由光掩模提供的电路图形上的更多信息传送到WPR。
而且,WPR图形的线宽的均匀度显著影响产量;因此,减小WPR的线宽而保持线宽的均匀度没有优势。因此,已经提议出各种技术用于提高WPR图形的线宽的均匀度。然而,如上所述,通过将光掩模的图形转录到光致抗蚀剂层上来制作WPR图形。因此,WPR图形的形状受到光掩模图形的特性和形状的影响。因此,在针对改善WPR图形线宽的均匀度的任何技术生效之前,光掩模图形的线宽首先必须均匀。
图3是示出制造光掩模的一般工艺的流程图。参考图3,利用计算机程序(诸如CAD或OPUS程序)来设计半导体器件的电路图形。将所设计的电路图形作为电子数据D1存储到预定存储器中。然后,执行曝光工艺(S2),在该工艺中,电子束或激光照射存在于石英衬底上的铬层上的光致抗蚀剂膜的预定部分。通过从所设计的电路图形数据D1中提取的曝光数据D2来确定由曝光工艺(S2)照射的区域。然后显影被曝光的光致抗蚀剂膜(S3)。显影工艺(S3)除去光致抗蚀剂膜的选择部分,诸如被照射的部分,由此形成光致抗蚀剂图形。光致抗蚀剂图形暴露出下层的铬膜。然后利用光致抗蚀剂图形做掩模来对暴露的铬膜进行等离子体干法蚀刻,已形成相应于电路图形的掩模(铬)图形,并依序暴露石英衬底(S4)。然后除去光致抗蚀剂图形,于是完成光掩模。
图4示意性示出正交线/间隔电路图形480,该线/间隔图形480是通常必须形成在晶片上以生产高集成度的半导体器件的另一种图形。正交线/间隔电路图形480由在水平方向(X轴方向)上取向的线/间隔电路图形480a和在垂直方向(Y轴方向)上取向的并且与线/间隔图形480a交叉的线/间隔电路图形480b组成。线/间隔电路图形480a、480b中的每一个由通过间隔460而彼此分隔开的一系列平行线440组成。
需要两组掩模和曝光工艺来形成正交线/间隔电路图形480。在图5A和5B中示出光掩模。图5A示出包括在水平方向(X轴方向)上延伸的线/间隔图形58a的第一光掩模50a。线/间隔图形58a包括在石英衬底52a上彼此平行延伸且由间隔56a分隔开的铬线54a的图形。图5B示出包括在垂直方向(Y轴方向)上延伸的线/间隔图形58b的第一光掩模50b。线/间隔图形58b包括在石英衬底52b上彼此平行延伸且由间隔56b分隔开的铬线54b的图形。
首先,将晶片上的光致抗蚀剂层(WPR)暴露于经由第一级曝光工艺中的第一改进照明系统穿过第一光掩模50a所发射出的光中。然后,将WPR暴露于经由第二级曝光工艺中的第二改进照明系统穿过第二光掩模50b所发射出的光中。然后,显影WPR以形成相应于图4的正交线/间隔电路图形480的光致抗蚀剂图形。在这种情况下,必须将改进照明系统的光投射区域定位在不同的相对位置,因为第一光掩模50a和第二光掩模50b的线/间隔图形彼此在不同方向上定向。例如,如图6A中所示,具有在垂直方向(Y轴方向)上布置的光投射区域61a的偶极照明系统60a用于照射第一光掩模50a。另一方面,如图6B中所示,具有在水平方向(X轴方向)上布置的光投射区域61b的偶极照明系统60b用于照射第二光掩模50b。
由于需要执行上述第一级和第二级曝光工艺,因此严重限制了光刻工艺的产量。此外,由于在第一级曝光与第二曝光工艺之间的延迟,且由于在各曝光工艺期间发生的在第一光掩模和第二光掩模的相对位置中的重叠,不可避免地会发生其它制造问题。
发明内容
本发明的目的是克服上述现有技术的限制。
更为具体地,本发明的目的是提供曝光装置以及能够用于仅通过单个曝光工艺来形成正交线/间隔电路图形的方法。
本发明的另一目的是提供可以将具有小的临界尺寸的线间隔图形的清晰图像传送到光致抗蚀剂层的光掩模。
本发明的又一目的是提供能够促进仅通过单个曝光工艺来形成正交线/间隔电路图形的光掩模。
本发明的再一目的是提供能够增强光掩模的正交线/间隔图形到光致抗蚀剂层的传送的改进照明系统。
根据本发明的一个方面,提供一种光掩模,该光掩模包括:透明衬底、由衬底上的不透明材料构成的线/间隔图形、以及由占据线/间隔图形的间隔的不透明材料构成的格状图形。该格状图形为垂直于线/间隔图形的线延伸的一组条带,且该条带的间距小于曝光波长的间距。因此,格状图形起偏光器作用。因此,通过在平行于线/间隔图形的线的方向上偏振的光来获取线/间隔图形的图像。例如,当线/间隔图形在X轴方向上定向时,格状图形的条带在与X轴正交的Y轴方向上延伸。格状图形在Y轴方向上的间距小于曝光波长。
根据本发明的另一方面,线/间隔图形为包括在第一方向上取向的第一线/间隔图形和在与第一方向垂直的第二方向上取向的第二线/间隔图形的正交线/间隔电路图形。在这种情况下,第一格状图形占据第一线/间隔图形的间隔,而第二格状图形占据第二线/间隔图形的间隔。
根据本发明的又一方面,提供一种组合偏振照明系统,用于照明具有在第一和第二方向上取向的线/间隔图形的光掩模。该组合偏振照明系统为具有作为偏振第一方向上的光的偏振器执行的光透射区域的第一改进照明系统和具有作为偏振第二方向上的光的偏振器执行的光透射区域的第二改进照明系统的组合物。优选地,第二方向垂直于第一方向。因此,组合偏振照明系统会在曝光工艺期间以最优化于线/间隔图形的方式照射光掩模的正交线/间隔图形。
根据本发明的再一方面,每一个光透射区域具有偶极形状,或者一个光透射区域具有偶极形状而另一个光透射区域具有环形。同样,光透射区域可以重叠。在这种情况下,没有被偏振的光从光透射区域的重叠区域中透射出。
根据本发明的另一方面,提供一种曝光系统,该曝光系统包括:光源、具有对由光源发射的光透明的衬底的光掩模、在第一方向上取向的第一线/间隔图形、和在第二方向上取向的第二线/间隔图形、以及置于光源与光掩模之间的以照明光掩模的选择区域的改进照明系统。该改进照明系统包括分别在第一和第二方向上偏振入射于其上的光的第一和第二偏振器。光掩模优选还具有占据第一线/间隔图形的间隔的第一格状图形和占据第二线/间隔图形的间隔的第二格状图形。第一格状图形呈现垂直于第一方向延伸的一组条带形式。同样的,第二格状图形呈现垂直于第二方向延伸的一组条带形式。每一组条带的间距小于由光源发射出的光波长。
根据如上所示的本发明,可以仅使用一个光掩膜和单个曝光工艺来形成例如正交线/间隔电路图形的多向正交线/间隔电路图形。
附图说明
参考附图从本发明的优选实施例的详细描述中,将会更加全面地理解本发明的这些和其它目的、特征和优点。其中:
图1和2是具有分别用于在晶片上形成微细电路图形的线/间隔电路图形的光掩模的平面视图;
图3是制造光掩模的现有技术工艺的流程图;
图4是形成在晶片上的正交线/间隔电路图形的平面视图;
图5A和5B是分别用于形成图4的正交线/间隔电路图形的光掩模的平面视图;
图6A和6B是偶极改进照明系统的各平面视图;
图7A是根据本发明的光掩模的实施例的平面视图;
图7B是沿图7A的线I-I’的光掩模的横截面图;
图8是根据本发明的光掩模的另一实施例的示出光掩模的正交线/间隔图形的部分的平面视图;
图9至11是根据本发明的光掩模的其它实施例的平面视图;
图12是示出根据本发明的制造光掩模的工艺的实施例的流程图;
图13示意性示出用于照射如图8中所示的具有正交线/间隔电路图形的光掩模的根据本发明的组合偏振改进照明系统的实施例;
图14示意性示出用于照射如图8中所示的具有正交线/间隔电路图形的光掩模的根据本发明的组合偏振改进照明系统的另一实施例;
图15是根据本发明的曝光装置的示意图;
图16A至16G示出具有各种立体轮廓的光束;
图17A是根据本发明的光束整形器的全息图形的平面图;
图17B示出利用具有图17A中示出的全息图形的光束整形器形成的部分光束的空间强度分布;
图18A至18C示出根据本发明的偏振控制器的第一实施例;和
图19A至19B示出根据本发明的偏振控制器的第二实施例。
具体实施方式
参考图7A,根据本发明的光掩模70包括在第二方向(Y轴方向)上取向的线/间隔图形78和在第一方向(X轴方向)上取向的格状图形79。线/间隔图形78的线74和格状图形79不透明并形成于透明的石英衬底72上。线/间隔图形78由在第二方向上延伸的一组平行线74和限定在线74之间的间隔76组成。格状图形79占据限定在线/间隔图形78的线74之间的间隔76并由垂直于线74延伸的条带组成。线/间隔图形78的间距P1大于由曝光装置的光源所发射的光的波长λ,其中为该曝光装置设计光掩模70。格状图形79的间距P2小于光源的波长λ。因此,格状图形79用作偏振器以仅传输在垂直于光栅图形79的取向的方向上振动的那些光分量。换句话说,格状图形79仅传输那些平行于线/间隔图形78的线74振动的光分量,如参考图7B而更加详细描述的那样。
由在彼此垂直的平面内振动的两种分量的和来表示光。在光入射到光掩模的情况下,受考虑的分量将为在平行于入射平面的平面内振动的分量和在垂直于入射平面的平面内振动的分量。在平行于入射平面的平面内振动的分量将被称之为P偏振光(P模式)而在垂直于入射平面的平面内振动的分量将被称之为S偏振光(S模式)。
参考图7B,格状图形79仅传输S偏振光(S模式),因为格状图形79的间距P2小于光701的波长λ。结果,且根据本发明,能够仅用光的S模式来获得线/间隔图形78的图像。因此,可以将线/间隔图形78的精确图像转录到晶片上。
图8示出根据本发明的包括正交线/间隔图形88的光掩模80。正交线/间隔图形88包括在不同方向上取向的线/间隔图形88a和88b。更为具体地,线/间隔图形88a在第一方向(X轴方向)上取向而线/间隔图形88b在垂直于第一方向的第二方向(Y轴方向)上取向。由在第二方向(Y轴方向)上延伸的条带组成的第一格状图形89a占据线/间隔图形88a的线84a之间的间隔86a。由在第一方向(X轴方向)上延伸的条带组成的第二格状图形89b占据线/间隔图形88b的线84b之间的间隔86b。
在第二方向上取向的第一光栅图形89a仅传输在第一方向上振动(在X轴方向上偏振)的光分量。在第一方向上取向的第一光栅图形89b仅传输在第二方向上振动(在Y轴方向上偏振)的光分量。因此,通过光的S模式来获得线/间隔图形88a和线/间隔图形88b的清晰图像。相应地,根据本发明仅需要执行一个曝光工艺来产生与通过执行根据现有技术的两个曝光工艺而产生的效果相同的效果。
图9至11示出根据本发明的各种光掩模。参考图9,光掩模90包括在不同方向(彼此垂直的第一和第二方向)上取向的线/间隔图形98a和98b;然而,与图8中的光掩模不同,线/间隔图形98a和98b彼此分隔开(分离)。参考图10,光掩模100包括由在彼此正交的第一和第二方向上取向的线/间隔图形组成的正交线/间隔图形108、在第一方向上取向的分离的线/间隔图形108a、以及在第二方向上取向的分离的线/间隔图形108b。参考图11,光掩模110包括矩形线/间隔图形118。
现在将描述设计和制造上述光掩模的方法。作为实例,将参考图8和12描述设计和制造具有图8中示出的正交线/间隔图形的光掩模的方法。设计和制造具有其它线/间隔图形的光掩模的方法相似于图12的方法。因此,将省略其详细描述。
参考图12,利用诸如CAD或OPUS程序的计算机程序来设计半导体器件的正交线/间隔电路图形。将所设计的正交线/间隔电路图形以及曝光装置的数据,例如由光源发射的光的波长,作为电子数据存储在存储器件中。根据本发明,处理电子设计数据以产生光掩模的设计数据D1。设计数据D1包括表示线/间隔图形88a的第一数据、表示线/间隔图形88b的第二设计数据、表示占据限定于线/间隔图形88a的线84a之间的间隔86a的第一格状图形89a的第三设计数据、以及表示占据限定于线/间隔图形88b的线84b之间的间隔86b的第一格状图形89b的第四设计数据。
然后,进行曝光工艺S2。在该曝光工艺S2中,利用电子束照射设置在石英衬底上的光致抗蚀剂层的预定区域。由从设计数据D1中提取的曝光数据D2来确定在曝光工艺S中被照射的区域。被曝光的光致抗蚀剂层然后经历显影工艺S3以形成暴露设置在光致抗蚀剂层下面的铬层的光致抗蚀剂图形。然后,对被暴露的铬层进行等离子体干法蚀刻(S4)以形成暴露石英衬底的铬图形。利用光致抗蚀剂图形作为蚀刻掩模来执行干法蚀刻工艺S4,并在蚀刻工艺之后除去光致抗蚀剂图形。因此,形成包括用作偏振器的衍射图形的正交线/间隔图形。
然后,利用改进照明系统照射该线/间隔图形,以便于将线/间隔图形的图像转录到晶片上的光致抗蚀剂层(WPR)。
下文中,将详细描述根据本发明的这种改进照明系统。为光掩模的线/间隔图形最优化该改进照明系统。例如,当光掩模具有在第一方向(X轴方向)上取向的线/间隔电路图形时,使用偶极改进照明系统,在该照明系统中,将系统的两个光传输区排列在第一方向(X方向上)并用作传输在第一方向上偏振的光的偏振器。相似地,当光掩模具有在第二方向(Y轴方向)上取向的线/间隔电路图形时,使用偶极改进照明系统,在该照明系统中,将系统的两个光传输区排列在第二方向(Y方向上)并用作传输在第二方向上偏振的光的偏振器。
另一方面,当光掩模具有彼此垂直取向的线/间隔图形时,可以使用环形改进照明系统和偶极改进照明系统。在这种情况下,环形改进照明系统的环形光传输区用作传输在第一方向上偏振的光的偏振器,而偶极改进照明系统的两个光传输区排列在第一方向或第二方向上并用作传输在第二方向上偏振的光的偏振器。其中环形和偶极改进照明系统的光传输区重叠的区域优选传输没有被偏振的光。选择地,可以使用四极改进照明系统。在该情况下,两个光传输区被排列在第一方向上并用做传输在第一方向上偏振的光的偏振器,并且将两个光传输区排列在第二方向上并用做传输在第二方向上偏振的光的偏振器。可以将这些照明系统以组合偏振照明系统的形式实现。现在将更加详细地描述根据本发明的改组合偏振照明系统。
参考图13,组合偏振照明系统130由具有排列在遮蔽(不透明)区134a中的第一方向(X方向)上的两个光传输区132a_1和132a_2的第一偶极改进照明系统130a和具有排列在遮蔽(不透明)区134b中的第二方向(Y方向)上的两个光传输区132b_1和132b_2的第一偶极改进照明系统130b组成。在图13中,参考数字134表示最终的遮蔽(不透明)区。
第一偶极改进照明系统130a的光传输区132a_1和132a_2用作传输在第一方向(X轴方向)上偏振的光的偏振器。另一方面,第二偶极改进照明系统130b的光传输区132b_1和132b_2用作传输在第二方向(Y轴方向)上偏振的光的偏振器。因此,当由通过组合偏振照明系统130传输的光来照射图8的光掩模时,在第一方向上偏振的光分量,即,穿过光传输区132a_1和132a_2的光分量,被光掩模80的第二格状图形89b阻挡。在第二方向上偏振的光分量,即,穿过光传输区132b_1和132b_2的光分量,被光掩模80的第一格状图形89a阻挡。因此,在曝光工艺中,通过穿过光传输区132a_1和132a_2的光来获取线/间隔图形88a的图像,并通过穿过光传输区132b_1和132b_2的光来获取线/间隔图形88b的图像。
可以使用四极改进照明系统来代替两个偶极改进照明系统。四极改进照明系统具有排列在第一方向(X轴方向)上的两个光传输区和排列在第二方向(Y轴方向)上的两个光传输区。在第一方向上的光传输区用作传输在第一方向(X轴方向)上偏振的光的偏振器。另一方面,在第二方向上的光传输区用作传输在第二方向(Y轴方向)上偏振的光的偏振器。
这种组合偏振照明系统130可以用于曝光没有格状图形的正交线/间隔电路图形。在这种情况下,穿过排列在第二方向上的光传输区132b_1和132b_2传输的光会影响在第一方向上定向的线/间隔图形的图像的获取。
图14示出根据本发明的组合偏振改进照明系统的另一实施例。根据该实施例的组合偏振改进照明系统140由用作传输在不同方向上偏振的光的偏振器的两个改进照明系统140a和140b组成。第一改进照明系统140a具有在遮蔽(不透明)区144a内的环形传输区142a。环形传输区用作传输在第一方向(X轴方向)上偏振的光的偏振器。第二改进照明系统140b为具有在遮蔽(不透明)区144b内的第二方向(Y轴方向)上排列的两个传输区142b_1和142b_2的偶极改进照明系统。传输区142b_1和142b_2用作传输在第二方向(Y轴方向)上偏振的光的偏振器。其中光传输区142a与光传输区142b_1和142b_2重叠的区域146传输未被偏振的光(或来自普通光源的光)。重叠的光传输区146传输的光强度是由普通光源发射的光强度两倍。同样,虽然,在附图中示出的四极照明系统和偶极照明系统的光传输区为圆形,但是本发明不受此限制。当然,光传输区可以具有各种形状。
图15示出根据本发明的曝光装置150。曝光装置150包括用于产生具有预定波长λ的光束的光源151、用于聚焦由光源151发射的光束的聚焦透镜153、改进照明系统155、显示与电路图形相应的图形的光掩模157、在光掩模157前面的缩影投影透镜159以及在其上安装涂敷有光致抗蚀剂层161的晶片163的晶片台架165。
照明系统155用作在不同方向上偏振由光源155发射出的光的偏振器。将参考图16A-16G来描述空间控制光的偏振状态的方法和用于该方法的系统。
照明系统155包括用于将由光源151产生的光束转换成具有立体轮廓的局部光束L’(相应于光传输区)的光束整形器,诸如图16A至16G中任意一幅中所示出的。例如,在四极照明系统中将光束转换成四个部分。优选地,光束整形器衍射光束以将光束转换成局部光束。光束整形器因此可以包括衍射光学部件(DOE)或全息光学部件(HOE)。
图17A是示出由根据本发明的光束整形器(例如HOE)采用的全息图形的平面视图。该全息图形用于形成具有在图16E或图17B中示出的形状的局部光束L’。如图18A中所示(图17A的区99的放大),全息图形包括具有不同物理特性的局部区域10a、10b的空间分布。例如,全息图形由具有不同厚度的第一局部区域10a和第二局部区域10b组成,如图18A和18B中所示。
通过分别计算穿过局部区域的光的那些部分的光学特性来确定局部区域10a和10b的厚度。通常通过利用傅立叶变换的计算机来执行这种类型的计算。然后在如此计算局部区域的厚度之后,通过使衬底200经受光刻/蚀刻工艺来制造光束整形器。所计算的厚度用于确定蚀刻与局部区域相应的衬底200的各区域的深度。
参考图18B,第一局部区域10a各自具有第一厚度t1,而第二局部区域10b各自具有大于第一厚度t1的第二厚度t2。然而,局部区域10a和10b可以具有两个以上的厚度。
光束整形器构成用于将入射光束转换成被偏振的局部光束的偏振控制器。为此,光束整形器包括在衬底200的表面上的偏振图形210。更为具体地,偏振图形210为形成在局部区域10a、10b上的单向图形。结果,由光束整形器传输的局部光束被偏振。
偏振图形210可以包括一组具有高度h和预定间距P的栅条(bar),如图18B和18C中所示。栅条优选由具有大约1.3至2.5的折射率和大约0至0.2的消光率k的材料形成。例如,偏振图形210的栅条由选自由ArF光致抗蚀剂、SiN和SiON组成的组中的材料构成。
图19A和19B示出根据本发明的用于形成具有在彼此垂直的方向上偏振的两部分的局部光束的偏振控制器303。可以将偏振控制器303实现为能够产生在第一预定方向上偏振的局部光束的第一部分的第一虚拟偏光控制器301和能够产生在与第一方向垂直的第二预定方向上偏振的局部光束的第二部分的第二虚拟偏振控制器302的组合,如图19A中所示。第一和第二虚拟偏振控制器301和302的每一个由第一局部区域10a和比第一局部区域10a厚的第二局部区域10b组成(如图18B中所示)。因此,可以以与图18A和18B的光束整形器相同的方式形式制造第一和第二虚拟偏振控制器301和302。然而,偏振控制器303不必由虚拟偏振控制器301和302制造。
更为具体地,偏振控制器303具有多个局部区域30。偏振控制器303的各局部区域30中的每一个为位于第一和第二虚拟偏振控制器301和302的相应部分中的局部区域10a和/或10b的组合,如图19A中所示。
与采用图18A和18B的光束整形器一样,第一和第二虚拟偏振控制器301和302的厚度分布分别确定穿过第一和第二虚拟偏光控制器301和302的局部光束的轮廓。第一和第二虚拟偏振控制器301和302上的偏振图形的方向确定局部光束的偏振极性。因此,穿过偏振控制器303的各局部区域30的光束部分展现出局部光束的物理特性(例如,轮廓(profile)和偏振极性),其中该局部光束可以通过第一和第二虚拟偏振控制器301和302来分离产生。
即,根据图19A中示出的本发明的实施例,偏振控制器303的局部区域30由第一子区域30a和第二子区域30b组成。第一子区域30a的厚度等于位于第一虚拟偏振控制器301的相应部分中的局部区域的厚度,而第二子区域30b的厚度等于位于第二虚拟偏振控制器302的相应部分中的局部区域的厚度。结果,穿过偏振控制器303的局部光束的轮廓与通过合并分别穿过第一和第二虚拟偏振控制器301和302的局部光束而获得的轮廓相同。
同样,第一子区域30a和第二子区域30b包括在与位于第一和第二虚拟偏振控制器301和302的相应部分处的局部区域10a和/或10b的偏振图形相同的方向定向的第一偏振图形210a和第二偏振图形210b。因此,穿过第一子区域30a的光束部分的偏振状态与穿过第一虚拟偏振控制器301的光束相同,且穿过第二子区域30b的光束部分的偏振状态与穿过第二虚拟偏振控制器302的光束相同。
可以如下概括根据本发明的偏振控制器,以便于可以制造用于更复杂情况的偏振控制器。更为具体地,可以将根据本发明的偏振控制器构思为包括n(n≥1)个局部区域30。每一个局部区域30由m(m≥1)个子区域组成。因此,偏振控制器由n×m个子区域组成。
在这种情况下,子区域30的数量为需要用于形成具有期望轮廓的局部光束的数量。子区域因此将具有各种厚度,以便于产生具有不同轮廓的光束部分。根据本发明,第k(1≤k≤m)个较低区域的厚度是建立穿过第k个子区域的局部光束部分的轮廓的参数。同样,根据本发明,在第i(1≤i≤n)个局部区域的第j个子区域(1≤j≤m)和第k(k≠i且1≤k≤n)个局部区域的第j个子区域处设置提供相同偏振方向的偏振图形。因此,在各局部区域中设置相似的栅条图形210。
如上所述,根据本发明,能够仅执行一个曝光工艺来获得与通过根据现有技术执行两个曝光工艺而获得的效果相同的效果。因此,通过实践本发明来显著提高光刻工艺的产量。
最后,虽然已经示出并参考其优选实施例描述了本发明,但是本领域普通技术人员会理解在不脱离如附属权利要求限定的本发明的真实精神和范围下,对其作出各种形式和细节上的改变。

Claims (7)

1.一种组合偏振改进照明系统,用于利用来自光源的光照射光掩模,其中照明系统包括:相对于光基本不透明的遮蔽区和多个限定在遮蔽区的领域内的多个光传输区,所述光传输区相对于光基本透明并且包括分别在不同方向上偏振入射于其上的光的偏振器,
其中光传输区包括在遮蔽区领域内的第一环形开口和在第一方向上相互间隔开的遮蔽区的领域内的一对开口,偏振器分别占据环形开口和该对开口,
其中在遮蔽区的领域内的所述对开口中的每一个与环形开口重叠,且该重叠区域传输没有被偏振的入射光。
2.如权利要求1所述的组合偏振改进照明系统,其中偏振器在彼此垂直的方向上偏振入射到传输区上的光。
3.如权利要求1的组合偏振改进照明系统,其中占据所述对开口的偏振器在第一方向上偏振入射于其上的光,而占据环形开口的偏振器在与第一方向垂直的第二方向上偏振入射于其上的光。
4.一种曝光装置,包括:
光源,发射给定波长的光;
光掩模,设置在曝光装置中以便于由光源发出的光入射于其上,该光掩模包括相对于由光源发射的光透明的衬底、含有在第一方向上相互平行延伸以便于在其间限定间隔的第一组线的第一线/间隔图形、含有在第二方向上相互平行延伸以便于在其间限定间隔的第二组线的第二线/间隔图形,第一和第二线/间隔图形的线相对于光源发射的光基本不透明;以及
设置在曝光装置中的光源与光掩模之间的改进照明系统,以利用光源发射的光来照射光掩模的区域,该改进照明系统包括分别在所述第一和第二方向上偏振入射于其上的光的第一和第二偏振器,
其中该改进照明系统包括具有相对于光基本不透明的遮蔽区和限定在遮蔽区的领域内的多个光传输区的组合偏振改进照明系统,所述光传输区相对于光基本透明且含有分别在所述第一和第二方向上偏振入射于其上的光的第一和第二偏振器,
其中光传输区重叠,且光传输区重叠的区域传输没有被偏振的入射光,
其中一个光传输区具有偶极子形状,而另一个光传输区具有环形形状。
5.如权利要求4的曝光装置,其中光掩模还包括占据在第一线/间隔图形的线之间限定的间隔的第一格状图形和占据在第二线/间隔图形的线之间限定的间隔的第二格状图形,第一格状图形由相对于光基本不透明且垂直于在其中第一线/间隔图形的线延伸的方向延伸的一组第一条带构成,第一条带的间距小于光波长,而第二格状图形由相对于光基本不透明且垂直于在其中第二线/间隔图形的线延伸的方向延伸的一组第二条带构成,第二条带的间距小于光波长。
6.如权利要求4的曝光装置,其中第一和第二方向彼此垂直。
7.一种形成线/间隔电路图形的方法,所述方法包括:
提供在其上具有光致抗蚀剂层的衬底;
通过改进照明系统产生具有给定波长的光;
将光通过光掩模射向光致抗蚀剂层,该光掩模包括相对于光透明的衬底、含有在第一方向上相互平行延伸以便于在其间限定间隔的第一组线的第一线/间隔图形、含有在第二方向上相互平行延伸以便于在其间限定间隔的第二组线的第二线/间隔图形,第一和第二方向不平行且第一和第二线/间隔图形的线相对于光源发射的光基本不透明,由此通过光获取光掩模的线/间隔图形的图像并将其转录到光致抗蚀剂层上;
在从光掩模中透射出光之前在第一和第二方向上偏振光;
显影被曝光的光致抗蚀剂层,由此形成光致抗蚀剂图形;以及
利用光致抗蚀剂图形作为掩模蚀刻衬底,
其中该改进照明系统包括具有相对于光基本不透明的遮蔽区和限定在遮蔽区的领域内的多个光传输区的组合偏振改进照明系统,所述光传输区相对于光基本透明且含有分别在所述第一和第二方向上偏振入射于其上的光的第一和第二偏振器,
其中光传输区重叠,且光传输区重叠的区域传输没有被偏振的入射光,
其中一个光传输区具有偶极子形状,而另一个光传输区具有环形形状。
CN2009101641581A 2004-10-11 2005-10-11 改进照明系统、曝光装置和形成线/间隔电路图形的方法 Expired - Fee Related CN101634813B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR1020040081000 2004-10-11
KR1020040081000A KR100614651B1 (ko) 2004-10-11 2004-10-11 회로 패턴의 노광을 위한 장치 및 방법, 사용되는포토마스크 및 그 설계 방법, 그리고 조명계 및 그 구현방법
KR10-2004-0081000 2004-10-11

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CNA2005101085953A Division CN1760755A (zh) 2004-10-11 2005-10-11 用于曝光衬底的装置、该装置的光掩模和改进照明系统、以及利用该装置在衬底上形成图形的方法

Publications (2)

Publication Number Publication Date
CN101634813A CN101634813A (zh) 2010-01-27
CN101634813B true CN101634813B (zh) 2011-12-07

Family

ID=36181156

Family Applications (2)

Application Number Title Priority Date Filing Date
CN2009101641581A Expired - Fee Related CN101634813B (zh) 2004-10-11 2005-10-11 改进照明系统、曝光装置和形成线/间隔电路图形的方法
CNA2005101085953A Pending CN1760755A (zh) 2004-10-11 2005-10-11 用于曝光衬底的装置、该装置的光掩模和改进照明系统、以及利用该装置在衬底上形成图形的方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
CNA2005101085953A Pending CN1760755A (zh) 2004-10-11 2005-10-11 用于曝光衬底的装置、该装置的光掩模和改进照明系统、以及利用该装置在衬底上形成图形的方法

Country Status (7)

Country Link
US (2) US20060083996A1 (zh)
JP (1) JP4955248B2 (zh)
KR (1) KR100614651B1 (zh)
CN (2) CN101634813B (zh)
DE (1) DE102005048380B4 (zh)
NL (1) NL1030153C2 (zh)
TW (1) TWI282484B (zh)

Families Citing this family (58)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7151040B2 (en) * 2004-08-31 2006-12-19 Micron Technology, Inc. Methods for increasing photo alignment margins
US7910288B2 (en) 2004-09-01 2011-03-22 Micron Technology, Inc. Mask material conversion
US7115525B2 (en) * 2004-09-02 2006-10-03 Micron Technology, Inc. Method for integrated circuit fabrication using pitch multiplication
US7655387B2 (en) 2004-09-02 2010-02-02 Micron Technology, Inc. Method to align mask patterns
US7390746B2 (en) 2005-03-15 2008-06-24 Micron Technology, Inc. Multiple deposition for integration of spacers in pitch multiplication process
US7253118B2 (en) 2005-03-15 2007-08-07 Micron Technology, Inc. Pitch reduced patterns relative to photolithography features
US7611944B2 (en) 2005-03-28 2009-11-03 Micron Technology, Inc. Integrated circuit fabrication
US7429536B2 (en) 2005-05-23 2008-09-30 Micron Technology, Inc. Methods for forming arrays of small, closely spaced features
US7560390B2 (en) * 2005-06-02 2009-07-14 Micron Technology, Inc. Multiple spacer steps for pitch multiplication
US7396781B2 (en) * 2005-06-09 2008-07-08 Micron Technology, Inc. Method and apparatus for adjusting feature size and position
US7541632B2 (en) * 2005-06-14 2009-06-02 Micron Technology, Inc. Relaxed-pitch method of aligning active area to digit line
US7888721B2 (en) 2005-07-06 2011-02-15 Micron Technology, Inc. Surround gate access transistors with grown ultra-thin bodies
US7768051B2 (en) 2005-07-25 2010-08-03 Micron Technology, Inc. DRAM including a vertical surround gate transistor
US7413981B2 (en) 2005-07-29 2008-08-19 Micron Technology, Inc. Pitch doubled circuit layout
US8123968B2 (en) * 2005-08-25 2012-02-28 Round Rock Research, Llc Multiple deposition for integration of spacers in pitch multiplication process
US7816262B2 (en) * 2005-08-30 2010-10-19 Micron Technology, Inc. Method and algorithm for random half pitched interconnect layout with constant spacing
US7829262B2 (en) * 2005-08-31 2010-11-09 Micron Technology, Inc. Method of forming pitch multipled contacts
US7696567B2 (en) 2005-08-31 2010-04-13 Micron Technology, Inc Semiconductor memory device
US7572572B2 (en) * 2005-09-01 2009-08-11 Micron Technology, Inc. Methods for forming arrays of small, closely spaced features
US7759197B2 (en) * 2005-09-01 2010-07-20 Micron Technology, Inc. Method of forming isolated features using pitch multiplication
US7557032B2 (en) * 2005-09-01 2009-07-07 Micron Technology, Inc. Silicided recessed silicon
US7776744B2 (en) * 2005-09-01 2010-08-17 Micron Technology, Inc. Pitch multiplication spacers and methods of forming the same
US7416943B2 (en) 2005-09-01 2008-08-26 Micron Technology, Inc. Peripheral gate stacks and recessed array gates
US7687342B2 (en) * 2005-09-01 2010-03-30 Micron Technology, Inc. Method of manufacturing a memory device
US7393789B2 (en) 2005-09-01 2008-07-01 Micron Technology, Inc. Protective coating for planarization
US7476933B2 (en) * 2006-03-02 2009-01-13 Micron Technology, Inc. Vertical gated access transistor
US7842558B2 (en) * 2006-03-02 2010-11-30 Micron Technology, Inc. Masking process for simultaneously patterning separate regions
US7902074B2 (en) 2006-04-07 2011-03-08 Micron Technology, Inc. Simplified pitch doubling process flow
US8003310B2 (en) 2006-04-24 2011-08-23 Micron Technology, Inc. Masking techniques and templates for dense semiconductor fabrication
US7488685B2 (en) 2006-04-25 2009-02-10 Micron Technology, Inc. Process for improving critical dimension uniformity of integrated circuit arrays
US20070264581A1 (en) * 2006-05-09 2007-11-15 Schwarz Christian J Patterning masks and methods
US7795149B2 (en) * 2006-06-01 2010-09-14 Micron Technology, Inc. Masking techniques and contact imprint reticles for dense semiconductor fabrication
US7723009B2 (en) 2006-06-02 2010-05-25 Micron Technology, Inc. Topography based patterning
KR100763538B1 (ko) * 2006-08-29 2007-10-05 삼성전자주식회사 마스크 패턴의 형성 방법 및 이를 이용한 미세 패턴의 형성방법
US7611980B2 (en) * 2006-08-30 2009-11-03 Micron Technology, Inc. Single spacer process for multiplying pitch by a factor greater than two and related intermediate IC structures
US7666578B2 (en) 2006-09-14 2010-02-23 Micron Technology, Inc. Efficient pitch multiplication process
JP5032948B2 (ja) * 2006-11-14 2012-09-26 エーエスエムエル マスクツールズ ビー.ブイ. Dptプロセスで用いられるパターン分解を行うための方法、プログラムおよび装置
US7799486B2 (en) * 2006-11-21 2010-09-21 Infineon Technologies Ag Lithography masks and methods of manufacture thereof
US7923373B2 (en) 2007-06-04 2011-04-12 Micron Technology, Inc. Pitch multiplication using self-assembling materials
US20080305409A1 (en) * 2007-06-08 2008-12-11 Palmer Shane R Lithographic mask and method for printing features using the mask
TWI346249B (en) * 2007-07-24 2011-08-01 Nanya Technology Corp Photomask layout pattern
US8563229B2 (en) * 2007-07-31 2013-10-22 Micron Technology, Inc. Process of semiconductor fabrication with mask overlay on pitch multiplied features and associated structures
US7737039B2 (en) 2007-11-01 2010-06-15 Micron Technology, Inc. Spacer process for on pitch contacts and related structures
US7659208B2 (en) 2007-12-06 2010-02-09 Micron Technology, Inc Method for forming high density patterns
US7790531B2 (en) 2007-12-18 2010-09-07 Micron Technology, Inc. Methods for isolating portions of a loop of pitch-multiplied material and related structures
US8030218B2 (en) 2008-03-21 2011-10-04 Micron Technology, Inc. Method for selectively modifying spacing between pitch multiplied structures
JP5078765B2 (ja) * 2008-06-10 2012-11-21 キヤノン株式会社 計算機ホログラム、露光装置及びデバイスの製造方法
JP5078764B2 (ja) * 2008-06-10 2012-11-21 キヤノン株式会社 計算機ホログラム、露光装置及びデバイスの製造方法
US8076208B2 (en) 2008-07-03 2011-12-13 Micron Technology, Inc. Method for forming transistor with high breakdown voltage using pitch multiplication technique
DE102008041179B4 (de) * 2008-08-12 2010-11-04 Carl Zeiss Smt Ag Beleuchtungsoptik für eine Mikrolithografie-Projektionsbelichtungsanlage
US8101497B2 (en) 2008-09-11 2012-01-24 Micron Technology, Inc. Self-aligned trench formation
US8492282B2 (en) 2008-11-24 2013-07-23 Micron Technology, Inc. Methods of forming a masking pattern for integrated circuits
WO2010086850A2 (en) 2009-01-29 2010-08-05 Digiflex Ltd. Process for producing a photomask on a photopolymeric surface
DE102010029651A1 (de) 2010-06-02 2011-12-08 Carl Zeiss Smt Gmbh Verfahren zum Betrieb einer Projektionsbelichtungsanlage für die Mikrolithographie mit Korrektur von durch rigorose Effekte der Maske induzierten Abbildungsfehlern
WO2015108075A1 (ja) * 2014-01-15 2015-07-23 大日本印刷株式会社 偏光子、偏光子の製造方法、光配向装置および偏光子の装着方法
EP3221897A1 (en) * 2014-09-08 2017-09-27 The Research Foundation Of State University Of New York Metallic gratings and measurement methods thereof
JP6578436B2 (ja) * 2015-10-08 2019-09-18 エーエスエムエル ネザーランズ ビー.ブイ. トポグラフィ測定システム
JP6619619B2 (ja) * 2015-11-04 2019-12-11 日東電工株式会社 偏光子、偏光板および偏光子の製造方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5673103A (en) * 1993-09-24 1997-09-30 Kabushiki Kaisha Toshiba Exposure apparatus and method

Family Cites Families (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5541026A (en) * 1991-06-13 1996-07-30 Nikon Corporation Exposure apparatus and photo mask
KR0136746B1 (en) * 1992-06-02 1998-04-24 Fujitsu Ltd Optical exposure method
US6404482B1 (en) * 1992-10-01 2002-06-11 Nikon Corporation Projection exposure method and apparatus
US5459000A (en) * 1992-10-14 1995-10-17 Canon Kabushiki Kaisha Image projection method and device manufacturing method using the image projection method
JPH0736174A (ja) * 1993-07-16 1995-02-07 Fujitsu Ltd 光学マスク
JP3099933B2 (ja) * 1993-12-28 2000-10-16 株式会社東芝 露光方法及び露光装置
KR0166612B1 (ko) * 1993-10-29 1999-02-01 가나이 쓰토무 패턴노광방법 및 그 장치와 그것에 이용되는 마스크와 그것을 이용하여 만들어진 반도체 집적회로
JPH07281416A (ja) * 1994-04-13 1995-10-27 Fujitsu Ltd 露光マスク
JP3406957B2 (ja) * 1995-12-06 2003-05-19 キヤノン株式会社 光学素子及びそれを用いた露光装置
US5821014A (en) * 1997-02-28 1998-10-13 Microunity Systems Engineering, Inc. Optical proximity correction method for intermediate-pitch features using sub-resolution scattering bars on a mask
JPH11288078A (ja) * 1998-04-02 1999-10-19 Kyodo Printing Co Ltd レチクル及びフォトマスクの製作方法
US6379868B1 (en) * 1999-04-01 2002-04-30 Agere Systems Guardian Corp. Lithographic process for device fabrication using dark-field illumination
DE10010131A1 (de) * 2000-03-03 2001-09-06 Zeiss Carl Mikrolithographie - Projektionsbelichtung mit tangentialer Polarisartion
US6645678B2 (en) * 2000-12-01 2003-11-11 Motorola, Inc. Method and apparatus for making an integrated circuit using polarization properties of light
EP1241525B1 (en) * 2001-03-14 2004-12-15 ASML MaskTools B.V. An optical proximity correction method utilizing ruled ladder bars as sub-resolution assist features
US6605395B2 (en) * 2001-06-20 2003-08-12 Motorola, Inc. Method and apparatus for forming a pattern on an integrated circuit using differing exposure characteristics
US7256937B2 (en) * 2002-06-06 2007-08-14 Codixx Ag Structured polarizer and method for making the same
TWI272448B (en) * 2002-07-26 2007-02-01 Asml Masktools Bv Orientation dependent shielding for use with dipole illumination techniques
JP3958163B2 (ja) * 2002-09-19 2007-08-15 キヤノン株式会社 露光方法
KR100445662B1 (ko) * 2002-09-19 2004-08-21 엘지전자 주식회사 마스터 패턴 설계 시스템 및 그 방법
KR100488543B1 (ko) * 2002-11-05 2005-05-11 삼성전자주식회사 포토리소그래피 공정용 레티클 제작방법
EP1429190B1 (en) * 2002-12-10 2012-05-09 Canon Kabushiki Kaisha Exposure apparatus and method
KR100546131B1 (ko) * 2002-12-30 2006-01-24 주식회사 하이닉스반도체 포토리소그래피 장치
US7001693B2 (en) * 2003-02-28 2006-02-21 International Business Machines Corporation Binary OPC for assist feature layout optimization
AU2003255441A1 (en) * 2003-08-14 2005-03-29 Carl Zeiss Smt Ag Illuminating device for a microlithographic projection illumination system
US7150945B2 (en) * 2003-11-18 2006-12-19 Micron Technology, Inc. Polarized reticle, photolithography system, and method of forming a pattern using a polarized reticle in conjunction with polarized light
TW201809801A (zh) * 2003-11-20 2018-03-16 日商尼康股份有限公司 光學照明裝置、曝光裝置、曝光方法、以及元件製造方法
JP4497968B2 (ja) * 2004-03-18 2010-07-07 キヤノン株式会社 照明装置、露光装置及びデバイス製造方法
US7324280B2 (en) * 2004-05-25 2008-01-29 Asml Holding N.V. Apparatus for providing a pattern of polarization
US7619747B2 (en) * 2004-12-17 2009-11-17 Asml Netherlands B.V. Lithographic apparatus, analyzer plate, subassembly, method of measuring a parameter of a projection system and patterning device
US7312852B2 (en) * 2004-12-28 2007-12-25 Asml Netherlands B.V. Polarized radiation in lithographic apparatus and device manufacturing method
US7345740B2 (en) * 2004-12-28 2008-03-18 Asml Netherlands B.V. Polarized radiation in lithographic apparatus and device manufacturing method

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5673103A (en) * 1993-09-24 1997-09-30 Kabushiki Kaisha Toshiba Exposure apparatus and method

Also Published As

Publication number Publication date
CN101634813A (zh) 2010-01-27
TWI282484B (en) 2007-06-11
US20090180182A1 (en) 2009-07-16
TW200628971A (en) 2006-08-16
DE102005048380A1 (de) 2006-05-18
NL1030153A1 (nl) 2006-04-12
KR100614651B1 (ko) 2006-08-22
JP2006113583A (ja) 2006-04-27
JP4955248B2 (ja) 2012-06-20
KR20060031999A (ko) 2006-04-14
US20060083996A1 (en) 2006-04-20
NL1030153C2 (nl) 2007-04-20
CN1760755A (zh) 2006-04-19
DE102005048380B4 (de) 2010-11-04

Similar Documents

Publication Publication Date Title
CN101634813B (zh) 改进照明系统、曝光装置和形成线/间隔电路图形的方法
CN1734340B (zh) 用于空间控制光偏振的光学系统及其制造方法
CN100470721C (zh) 采用偶极子照明技术依赖屏蔽的定向
US6951701B2 (en) Method for improved lithographic patterning utilizing multiple coherency optimized exposures and high transmission attenuated PSM
JP3645242B2 (ja) ダイポール式照明技術に関連して使用されるマスクの生成方法と生成装置
US7386830B2 (en) Method for designing an illumination light source, method for designing a mask pattern, method for manufacturing a photomask, method for manufacturing a semiconductor device and a computer program product
US7009686B2 (en) Exposure method
JP3101594B2 (ja) 露光方法及び露光装置
US7512928B2 (en) Sub-resolution assist feature to improve symmetry for contact hole lithography
JP4425239B2 (ja) リソグラフィ装置およびデバイス製造方法
JP4804294B2 (ja) 原版データ作成プログラム、原版データ作成方法、原版作成方法、露光方法及びデバイスの製造方法
TW200527147A (en) Composite optical lithography method for patterning lines of unequal width
KR20040075785A (ko) 마스크 및 그의 제조방법, 노광방법, 그리고 디바이스의제조방법
JP2006179516A (ja) 露光装置、露光方法及び半導体装置の製造方法
CN103676497B (zh) 半导体芯片制造中产品上焦距偏移的计量方法和结构
JP2004272228A (ja) マスク及びその製造方法、露光装置及び方法、並びに、デバイス製造方法
CN1954262B (zh) 光刻中的成像和器件
JP4077288B2 (ja) フォトマスクの設計方法およびプログラム
JP2009192811A (ja) リソグラフィーシミュレーション方法およびプログラム
JP3123542B2 (ja) 露光装置及びデバイスの製造方法
CN104423143B (zh) 布局图形的检查方法
JP2000040656A (ja) 露光方法及び露光装置
JP4131981B2 (ja) パターン予測方法およびプログラム
KR100605507B1 (ko) 편광 상태 측정 장치 및 그 측정 방법
JP2003233165A (ja) マスク、露光方法及びデバイス製造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20111207

Termination date: 20141011

EXPY Termination of patent right or utility model