CN101627624B - 用于帧率转换的低延迟节奏探测 - Google Patents

用于帧率转换的低延迟节奏探测 Download PDF

Info

Publication number
CN101627624B
CN101627624B CN200780043705XA CN200780043705A CN101627624B CN 101627624 B CN101627624 B CN 101627624B CN 200780043705X A CN200780043705X A CN 200780043705XA CN 200780043705 A CN200780043705 A CN 200780043705A CN 101627624 B CN101627624 B CN 101627624B
Authority
CN
China
Prior art keywords
frame
video
buffer
interpolation
frames
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN200780043705XA
Other languages
English (en)
Other versions
CN101627624A (zh
Inventor
丹尼尔·多斯沃尔德
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Broadcom Corp
Zyray Wireless Inc
Original Assignee
Zyray Wireless Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zyray Wireless Inc filed Critical Zyray Wireless Inc
Publication of CN101627624A publication Critical patent/CN101627624A/zh
Application granted granted Critical
Publication of CN101627624B publication Critical patent/CN101627624B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0135Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving interpolation processes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0112Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level one of the standards corresponding to a cinematograph film standard
    • H04N7/0115Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level one of the standards corresponding to a cinematograph film standard with details on the detection of a particular field or frame pattern in the incoming video signal, e.g. 3:2 pull-down pattern
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0135Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving interpolation processes
    • H04N7/0147Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving interpolation processes the interpolation using an indication of film mode or an indication of a specific pattern, e.g. 3:2 pull-down pattern
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0127Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level by changing the field or frame frequency of the incoming video signal, e.g. frame rate converter

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Systems (AREA)

Abstract

一种帧率转换器,连续缓冲视频帧序列中的视频帧至缓冲器中,并基于至少一个插值参数在缓冲器中插入多个视频帧中的至少两个帧,以构建插值输出帧。该插值参数将依据每个新近缓冲的帧进行调整,这取决于所述帧序列的节奏的当前值。通过这种方式,节奏探测引入的延迟将得以降低。

Description

用于帧率转换的低延迟节奏探测
技术领域
本发明涉及视频处理技术,更具体地说,涉及帧率转换技术。
背景技术
运动画面(moving picture)视频通常以预定帧率进行录制或编码。例如,影院电影通常以24帧/秒(fps)的固定帧率进行录制。而另一方面,基于NTSC标准的电视广播类视频则以30fps进行编码。基于欧洲PAL标准或SECAM标准的广播视频则以25fps进行编码。
帧率转换带来了挑战。用于进行帧率转换的一种常见技术包括在帧序列中丢弃或重播帧。例如,电视电影转换(通常称为3:2下拉(pull down))用于将24fps的运动画面视频转换为60场/秒(30fps)。每秒帧扩展3个视频场,而每另一秒帧扩展2个视频场。电视电影转换在例如Charles Poynton撰写的“Digital Video and HDTV Algorithms and Interface(数字视频和HDTV算法和接口)”(San Francisco:Morgan Kaufmann出版社,2003)中进行了详细的描述,本发明参考了其中的全部内容。
在John Watkinson撰写的“The Engineer’s Guide to Standards Conversion(转换标准工程师导读)”(Snell和Wilcox手册系列)和“The Engieer’s Guide toMotion Compensation”(运动补偿工程师导读)中还描述了用于进行帧率转换的多种其它技术。
最近,帧率转换不仅用来在标准之间进行转换,也用来增强整体视频质量。例如,为了降低传统PAL电视的可感觉得到的闪烁,已经研制出高帧率100场/秒(50fps)的电视。
将来,更高的帧率将成为用来提供更高质量家庭视频的重要组成。然而,现有的视频还不能在更高的帧率下使用。因此,帧率转换变得非常必要。在实时状态下,这种转换会带来很多挑战。
例如,如果帧率转换引入内容(material)延迟,相关的音频将无法再与视频同步。类似的,这种转换也有可能被应用在已经进行过电影电视或其他帧率转换的视频源上。
因此,需要一种改进的帧率转换技术。
发明内容
在本发明的示范性实施例中,帧率转换后的视频是这样提供的,将视频帧序列中的视频帧连续地缓冲存储在缓冲器中,并且基于至少一个插值参数在多个视频帧中的至少两个中进行插值,以此来构建输出帧。为便于实现,插值参数依据每个新近缓冲的帧进行调整,这取决于帧序列节奏的当前值。通过这种方式,与节奏探测相关的延迟将得以降低。
依据本发明的另一方面,提供了一种视频设备,包括用于缓冲视频帧序列的缓冲器;节奏探测器,其与缓冲器通信,以分析每个新近缓存到缓冲器中的缓冲帧,以此来确定视频帧序列的节奏,并用于构建节奏指示符以反映这种节奏;帧率转换器,用于依据取决于节奏指示符当前值的插值参数通过缓冲器中存储的多个视频帧中的至少两个构建插值后的视频帧。
在阅读完下列本发明具体实施例的详细描述并参考相关附图之后,本发明的其它方面和特征对于本领域的技术人员来说将变得更加清晰。
附图说明
下面将结合附图及实施例对本发明作进一步说明,附图中:
图1是依据本发明一较佳实施例的包含帧率转换器的视频设备的简化结构示意图;
图2是构成图1中设备一部分的帧率转换器的简化结构示意图;
图3是帧率转换后的输出帧、解码后的输出帧和原始视频源的帧的对比示意图;
图4是用来展示3:2下拉方式的视频帧序列中的运动的运动图;
图5是用来展示3:2下拉方式的来自于解码后的帧序列的帧率转换后的视频输出的运动图;
图6是用来展示图5中帧率转换后的视频输出中的运动的运动图,以展示解码延迟;
图7是用来描述在生成图5和图6中展示的视频输出的过程中缓冲器中内容的示意图;
图8是描述图1中设备所执行的步骤的流程图;
图9是用来展示从3:2下拉方式进行变化的来自于解码后的帧序列的帧率转换后的视频输出的运动图;
图10是用来描述在生成图9中展示的视频输出的过程中缓冲器中内容的示意图。
具体实施方式
图1展示了依据本发明一较佳实施例的包括帧率转换器16的视频设备10。如图所示,设备10包括视频解码器12,其接收视频信号,该视频信号采用数字视频流的形式,例如MPEG2、MPEG4、H264或者其他数字流,模拟视频解码器、视频接口(例如DVI、HDMI、VGA或者类似的)。视频解码器12还可包括解交错器,用于从收到的场中生成帧。视频解码器12依次解码视频流,并将用来构建解码视频帧的解码像素流发往缓冲器14。类似地,视频解码器12输出解码后的/解复用后的音频流,用于进行进一步的处理。音频流通常与输出视频帧同步。此处未详细描述对解码后的/解复用后的音频流的进一步处理。
视频设备10可采用机顶盒、卫星接收器、地面广播接收器、媒体播放器(例如DVD播放器)、媒体接收器的形式或者类似的形式。设备10可选择性地集成在显示设备中,例如平板电视机、计算机显示器、便携式电视机或者类似的设备。
设备10可采用定制硬件的方式实现,或者采用由软件控制的定制硬件和通用计算机硬件的组合的方式实现。
缓冲器14为先进先出(FIFO)缓冲器,其中存储有几个视频帧。在描述的实施例中,缓冲器14存储有至少4个连续的视频帧-Fi,Fi+1,Fi+2和Fi+3。帧率转换器16与缓冲器14通信,并从中提取帧以便生成最终展示在互联的显示器22上的帧fj。在描述的实施例中,帧率转换器16将用于在显示器22上展示的帧存储在帧缓冲器20中。显示器接口(未示出)对帧缓冲器20进行采样,以便将帧展示在显示器上。显示器接口可采用传统的随机访问存储器数模转换器(RAMDAC)的形式、遵循HDMI或DVI标准的单端或差分发射器的形式,或者为其他合适的接口,用于对帧缓冲器20中的数据进行转换,以便以模拟或数字的形式显示在显示器22上。应明白,帧缓冲器20是可选的,视频可由帧率转换器16直接输出。
节奏探测器18分析缓冲器14中相邻的帧,以确定解码的视频中是否包含以已知方式重复出现的帧。例如节奏探测器30确定生成的视频帧是否是从3:2/2:2或者类似的下拉方式的源中生成的。节奏指示符将提供给帧率转换器16。
设备10中的功能模块(包括视频解码器12、节奏探测器18、帧率转换器16)可使用本领域技术人员熟知的传统的VLSI设计技术和工具来构建。
更为详细的帧率转换器16结构在图2中做了描述。帧率转换器16包括插值器30,其在缓冲器14中插帧,以进行帧率转换。可选的内部缓冲器32和34可对帧进行存储,这些帧将由插值器30合并。插值器30还将收到节奏信息,该信息与当前解码的帧序列中的帧有关。此外,用于生成最终帧率的频率缩放因子SCALE_FREQU和时钟信号(CLK)也将提供给插值器30。
为便于表述,本文将缓冲帧(例如视频解码器12输出的解码帧)表示为帧F0、F1、F2、......Fn,而视频源中的彼此不同的帧表示为帧S0、S1、S2、......。因此,例如,24fps源将具有源帧S0、S1、S2、S3、......,并转换为电视电影格式,其将由视频解码器12解码和/或重建为对应于源帧{S0、S0、S0、S1、S1、S2、S2、S2、S3、S3、......}的帧{F0、F1、F2、F3、F4、F5、F6、F7、F8、F9、......}(60fps)。电视电影转换帧F0、F1、......将存储在存储介质上,例如DVD或者类似的介质,或者使用地面、卫星或CATV广播技术以模拟(例如NTSC)格式或数字格式(MPEG流或类似的格式)进行广播,或者以其它方式进行提供。具有转换后的帧率的输出帧可表示为帧f0、f1、f2、......fn,如本文所述,其可从帧F0、F1、......中构建。这在图3中进行了描述。
在本文中,也可将插值帧表示为I{Sj、Sj+1、I/m}。这种表示形式表示最终的运动插值帧,该帧表示原始帧Sj、Sj+1之间的中间帧,插入该帧以表示从Sj到Sj+1的部分I/M运动。例如插入的帧I{Sj、Sj+1、1/2}用来表示Sj和Sj+1之间的运动中途的运动效果。这种运动插值由帧率转换器16使用从缓冲器32和34中读取的两个输入帧来进行。可由插值器30执行的运动补偿/插值技术在2005年出版的由Keith Jack撰写的第4期视频(数字工程师手册)中和JohnWatkinson撰写的“运动补偿工程师导读”(Snell和Wilcox手册系列,http://www.snellwilcox.com/community/knowledge center/engineering guides/emotion.pdf)以及JohnWatkinson撰写的“转换标准工程师导读”(Snell和Wilcox手册系列,http://www.snellwilcox.com/community/knowledge center/engineering/estandard.pdf)中做了描述,本文引用了其中的全部内容。
图4描述了由视频解码器12解码的示范性帧序列中的运动。具体来说,图4描述了视频解码器12所解码的示范性帧序列F0、F1、F2、F3......的运动。所描述的帧序列源自3:2下拉源,通常是24帧/秒(表示为源帧S0、S1、S2、S3......)到60交错场/秒转换产生的结果,转换为60fps的帧。如此一来,初始源(影院)中的每一秒帧被采样两次,而初始源中每另一秒帧被采样三次。最终的帧F0、F1、F2、F3显示出3:2下拉效果,因为他们是通过对交错场进行解交错来生成的。
最终的帧序列将显示出急动运动(通常称为颤动),只在第3、第5、第8、第10等解码帧之后才会出现运动。这种颤动在帧率转换后仍然存在,其无法解决视频源的节奏问题。
为了消除或降低可以感觉到的颤动,设备10的帧率转换器16插入相邻的源帧,以构建帧率转换后的帧序列。为实现此目的,节奏探测器18首先探测是否存在下拉方式。具体来说,节奏探测器18可通过比较缓冲器14中两相邻帧的内容来为视频解码器12所解码的帧序列确定是否存在下拉方式。例如,在多个解码帧中将缓冲器14中最新缓冲的帧(也就是Fi+3)与其最直接相邻的帧(也就是Fi+2)进行比较,以揭示相邻帧之间的相似性/差异性。例如,将帧差异性标记为H,相似性标记为L,节奏探测器18可通过识别相邻帧中的HLHLLHLHLLHLH..差异图样来确定3:2下拉方式。用于存储多个解码后的帧F0......F11的缓冲器14中的内容在图7中做了描述。
节奏探测器18向帧率转换器16提供下拉方式标识符以执行插值,从而从原始源帧中产生运动补偿的插入的帧。为了实现精确的插值,可使用节奏指示符来在源中插入不同的帧(相对于重复的帧),并调整插值参数(例如所需的从插入帧到插入帧的部分运动)。
图5和图6描述了帧率转换器16从解码帧序列F0、F1、F2......输出的所需的输出帧序列f0、f1、f2、f3......。在图5中,运动表示为帧数的一个函数。相同的运动在图6描述为时间的函数,其中包含了缓冲进站视频导致的延迟,以及决定哪些帧应进行合并而引入的延迟。在描述的例子中,帧率转换器16将帧率(也就是SCALE_FREQU=2)加倍。随着帧率转换器16输出比视频解码器12原始生成的帧更多的帧,帧率转换器16中的插值器30(图2)使用传统运动补偿技术来生成帧以便以更高的速率显示。在描述的实施例中,每个插入的帧fj或者与视频解码器12输出的帧Fi相同,或者由解码帧序列(例如Si、Si+1)中两个相邻的源帧构成。当然,也可使用两个以上的相邻源帧来生成插入帧。
在描述的例子中,执行运动补偿来生成相对平滑的运动,以及降低颤动。在描述的实施例中,运动是线性插值的,帧f0、f1、f2、f3等中每个帧之间的运动是相同的。由于连续的源帧S并不是在相等的时间间隔内解码的,在这些帧由视频解码器12进行解码的同时,任意线性插入的序列f0、f1、f2、f3......通常将不包括对应于源中帧S0、S1......的帧。
应注意,f0=F1,而f1、f2、f3和f4是对F0(或者等效的帧F1或F2)和F3(也就是源帧S0或S1)进行插值而生成的。每个插入的帧f1、f2、f3和f4提高(advance)从F0到F3(也就是从原始源的帧S0到帧S1)的运动。输出帧f5是原始源帧S1(也就是帧F3/F4)。类似的,输出帧f6和f7是从解码帧F3/F4和F5(对应于源帧S1和S2)中生成的。
在采用3:2下拉方式时,帧率转换器16依赖于缓冲的帧,这些帧之间间隔多达两个帧(也就是F0和F3;F3和F5),帧率转换器16将在处理至少这些帧时引入处理延迟。因此,f1不会在F3解码完成之前生成。类似的,f6不会在F5解码完成之前生成,f11不会在F8解码完成之前生成。这一点可在图6中反映出来,图6按照时间顺序描述了源帧f和最终的帧F,其中计入了由源帧无法立即可用而导致的延迟。通过对比可以发现,图5按照帧顺序描述了源帧f和最终的帧F,其中忽略了源帧f到达时引入的延迟(也就是假设在构建输出帧F之前,所有源帧都是可用的)。
现在,在使用3:2下拉方式且频率扩展因子为2时,在理想情况下,将为每5(3+2)个缓冲帧生成10个输出帧。这一点在图5和图6中也可以很清楚的看到。最终的帧f1、f2、f3、f4、f5......f10对应于S0,I{S0、S1、1/5},I{S0、S1、2/5},I{S0、S1、3/5}、I{S0、S1、4/5}、S1,I{S1、S2、1/5},I{S1、S2、2/5},I{S1、S2、3/5},I{S1、S2、4/5},S2
通过对比,2:2下拉源的最终的帧图样f1、f2、f3......f10将对应于帧S0,I{S0、S1、1/4},I{S0、S1、1/2},I{S0、S1、3/4}、S1、I{S1、S2、1/4}、I{S1、S2、1/2}、I{S1、S2、3/4}、S2、I{S2、S3、1/4}、I{S2、S3、1/2}......也就是说,为每个缓冲帧生成4个输出帧。
类似的,没有使用下拉方式的最终帧图样(也就是从隔行视频中生成的)将对应于帧S0,I{S0、S1、1/2},S1,I{S1、S2、1/2},S2,I{S2、S3、1/2}......为每个缓冲帧生成2个输出帧。
当然,取决于解码帧F的节奏,源帧在缓冲器14中的位置会发生变化。为显示这种情况,用来构建图5和图6中的输出帧的缓冲器14中的源帧在图7中特别做了标记。
由上文可知,应当明白,为了能够平滑的插帧,下列应当是可用的:
1、源图片帧(源中的至少两个相邻帧);
2、所需输出帧和源帧之间(例如两个源帧之间的位置)的关系。
该信息可以从例如在插值后的帧序列中从帧到帧进行的所需的运动(也就是运动的倾斜程度/图5中描述的帧图样)的量来生成;解码帧序列(也就是F0,F1,......);缓冲器14的结构;解码序列的节奏。
帧F将不断写入到缓冲器14中。每个帧所需的时间可能会发生变化,这取决帧源。其可能例如花费原始帧率的整个周期来缓冲帧F。只有在整个帧出现时才分析帧的节奏。这意味着新的插值参数只有在帧的末端接收完成之后的一些处理时间之后才是可用的,因此只适用于下一个帧。在另一方面,插值操作不需要整个帧都进行了缓冲。具体来说,当新的缓冲帧的第一部分已经缓冲存储到缓冲器14之中时,插值操作就可以开始。
插值操作自身会引入一些处理延迟。从帧开始直到插值开始时的一些小的延迟,并且处理过程自身的延迟也可出于本文所述的目的而忽略不计,但事实上该处理过程将花费两个帧之间时间的1/3或者更多的时间,这取决于具体的实现方法。尽管如此,就算处理延迟可以忽略不计,新的节奏信息也只能对下一帧才可用,这是因为缓冲新收到的帧会存在实际的延迟。
现在,为了确切的检测m:n下拉方式,下拉方式可在m+n+1解码帧后得以确切地检测。然而,这需要一些延迟,并可能需要缓冲m+n+1个帧。然而,生成任何当前帧fi只需要fi前后的两个源帧。
如图5和图6所示,在3:2下拉且频率缩放因子为2时,帧率转换过程只需要引入大概1.5个缓冲帧的延迟。在本发明的一个示范性实施例中,也可无需分析m+n+1个解码帧,取而代之的是,缓冲足够多的帧,以此来生成当前输出帧,并且为此后插入帧,节奏探测器18将每个新收到的帧与至少一个此前缓冲的帧进行比较,以确定是否存在期望的下拉方式。
对于2:2下拉方式,帧率转换可在只引入1个缓冲帧延迟的情况下实现;对于未使用下拉方式的情况,只需引入0.5个缓冲帧的延迟。当然,随着缩放频率增加,引入的延迟也随之增加。
具体来说,视频设备10为缓冲器14中每一个新的缓冲存储的视频帧执行的步骤在图8中做了描述。如图所示,在收到新的帧之后,在步骤S802将该帧缓冲存储。先入先出的缓冲器14可以采用传统缓冲器。缓冲新的帧意味着需要构建新的输出帧,以及确定/确认帧序列的节奏。作为选择,也可在新帧到达缓冲器14后产生一个信号,例如由时序生成器(未示出)产生一个信号来作为提示。
具体地,在步骤S804,节奏探测器18分析新收到的缓冲帧,以评估视频帧序列的节奏。特别地,节奏探测器18通过将新近缓冲的帧与一个或多个先前缓冲的帧进行比较,和/或已经在收到的帧中探测到节奏,来确定新近缓冲的帧是否具有已知的节奏(例如3:2下拉;2:2下拉等等)。例如,如图7所示,可通过将新近缓冲的帧与缓冲器14中前一缓冲的帧进行比较,来确定二者的相似性或者差异性(例如绝对差值),相关的技术在美国专利申请No.10/837835或者美国专利申请No.11/381234中做了详细的描述,本发明参考并引用其全部内容。在步骤S806,将生成一节奏指示符,其将从节奏探测器18发送给帧率转换器16。节奏指示符可以是任意的数值。例如,节奏指示符可指示3:2下拉;2:2下拉或者未知的节奏。
帧率转换器16基于步骤S808中提供的视频帧序列的节奏来构建一个或多个参数。该参数可以例如指出缓冲器14中的哪些缓冲帧需要进行合并,并指出插值参数(例如%MOTION),以指示输出帧相对于缓冲帧的位置(例如扩展的缓冲帧应当插入到哪里以构建输出帧(也就是构建I{Sa,Sb,%MOTION}))。例如,在使用3:2下拉方式的情况下,插值参数将控制在五分之一帧的倍数之前出现运动;在采用2:2下拉方式的情况下,在四分之一帧的倍数之前出现运动;在不使用下拉的情况下,在半个帧的倍数之前出现运动。插值参数可应用到帧率转换器16输出的下一帧中。
同时,通过分析新到达的帧,帧率转换器16可使用缓冲器14中的至少两个视频帧来插入输出帧,这两个帧的选择过程是基于步骤S810中节奏探测器18提供的节奏指示符中的当前参数值来进行的。
帧率转换器16将缓冲帧进行合并,以便构建输出帧。通常,由于插值参数仅在新的缓冲帧完全缓冲存储之后才进行更新,因此将在前面的缓冲帧中插入插值参数,这些插值参数是使用前面收到的帧来确定的(如上文描述的实施例所述)。可选的,新的缓冲帧可在其完全缓冲存储之后用于插值。
例如,若新的缓冲帧无法确认存在此前假设的下拉方式(例如3:2下拉等),则不存在下拉方式的情况将通知帧率转换器16,并且将帧F视为不存在下拉方式,而后的帧将进行插值。
在步骤S812中,插值后的输出帧将输出给例如帧缓冲器20。
通过这种方法,帧率转换器16进行的插值操作可依据探测到的节奏为每一新帧进行调整。帧率转换器16构建的下一输出帧将基于节奏的变化来构建。
当节奏发生变化时,解码器10的操作参考图9和图10做了最佳的描述。具体地,在探测到3:2下拉方式之后,三个解码帧Fj,Fj+1和Fj+2将缓冲存储到缓冲器14中,以便构建当前插入帧。如图9所示,对于3:2下拉方式,零帧f0可使用帧F1来构建,帧f1,f2,f3和f4可使用帧F1和F3等来构建,这与图5中描述的构建输出帧的方法类似。很明显,任意输出帧都可使用当前帧Fj,或当前帧Fj和Fj+2来构建。如此一来,在3:2下拉方式下构建插入帧将引入至少1.5个解码帧的延迟(也就是1.5帧加上处理延迟等)。
缓冲器14(图1)相应的存储4个帧,包括代表原始源中至少两个连续帧Sk,Sk+1的帧Fj,Fj+1,Fj+2和Fj+3,如图10所示。节奏探测器18将监视当前到达帧和前一帧之间的差异,如上文结合图5和图6所述。探测到的节奏可用来为后续插入的输出帧fi调整插值参数。
在操作过程中,在探测到3:2下拉方式后,帧率转换器16的插值器30开始插入相邻的帧以构建I{S0、S1、1/5},I{S0、S1、2/5}、I{S0、S1、3/5}、I{S0、S1、4/5}、S1。一旦插值器30输出f5,缓冲器14中将包含S1和S2。如此一来,f6,f7,f8和f9可很容易的从帧S1和S2中生成,如I{S1、S2、1/5},I{S1、S2、2/5},I{S1、S2、3/5},I{S1、S2、4/5}。
现在,如果下拉方式突然发生变化(例如帧F8到达缓冲器14),基于3:2下拉方式的插值操作将无法产生合适的结果。应注意,节奏上的变化只能在收到帧F9之后探测到。如此一来,节奏探测器18将在收到帧F9之后提供一个节奏变化指示符,该指示符将用在f12之后。
为了准确探测到3:2下拉方式,至少需要比较5个帧以探测HLLHLHLL方式,如上文所述。一旦未探测到期望的LL或HL图样时,节奏探测器立即在两个帧中通知不存在3:2下拉方式。因此,插值器30使用的插值参数可进行调整,以便后续的帧将进行插值,尽管他们是从隔行场中生成的。也就是说,下一帧f13(在图9中标记为f13b)将生成为I{S2,S3,1/2},而不是I{S2,S3,3/5}。类似的,f14将生成为S3,f15将生成为I{S3,S4,1/2}。如图10所示,将依此确定应选择缓冲器14中的哪个帧。
此外,帧f13将生成为I{S2,S3,3/4},在图9中标记为f13a
再一次的,依赖于视频帧F的序列的节奏,源帧S在缓冲器14中的位置将可能会变化。为说明这一点,用来构建图9中的输出帧的源帧在图10中做了突出显示。
在另一实施例中,节奏信息可从上行视频处理器件传送到帧率转换器,例如,有关的具体技术在标题为“用于进行帧率转换的视频处理器结构和方法(Video Processor Architecture and Method for Frame Rate Conversion)”的美国专利申请no.xx/xxx,xxx中做了描述,该申请的发明人与本申请相同,且该申请与本申请同时提交,本申请引用了其中的全部内容。通过这种方式,可在整个帧都缓冲存储到缓冲器18中之前,为每个帧提供节奏信息。通过提供节奏信息,可更快地指示插值参数。
应明白,从2:2下拉方式或者其他下拉方式进行切换可采用下列方法进行处理:在探测到下拉方式时,可基于该下拉方式将插值参数调整为线性插值;一旦探测到节奏发生变化,将视为没有采用下拉方式进来处理帧。
类似的,在下拉方式未知的情况下,在对多个帧进行分析之后,将检测到3:2,2:2或者类似的已知下拉方式,插值参数也将进行相应的修改。
当然,上文所述的例子是以3:2和2:2下拉方式为例进行描述的,并且缩放频率SCALE_FREQU=2。但是,其他的下拉方式和缩放频率也可采用类似方式使用。
当然,上述实施例仅仅用于描述,并非用于限定本发明的范围。上文所述的实施本发明的实施例可以进行许多修改,包括构成、各部分的排列、操作的细节和顺序等。如本发明权利要求所述,所有上述修改都应划归到本发明的范围之内。

Claims (10)

1.一种提供帧率转换后的视频的方法,其特征在于,包括:
将视频帧序列中的视频帧连续缓冲存储在缓冲器中;
使用每个新近缓冲的帧来调整至少一个插值参数,该插值参数取决于所述序列的节奏的当前值;
当新近缓冲的帧的第一部分已缓冲存储在缓冲器中时,启动插值操作,基于所述至少一个插值参数在所述缓冲器中插入存储在其中的多个视频帧中的至少两个,以构建输出帧;
通过比较缓存器中两相邻帧的内容来确定是否存在下拉方式,并提供相应的下拉方式标识符以执行插值,从而从原始源帧中产生运动补偿的插入的帧;
所述至少两个视频帧的选择基于节奏指示符中的当前参数值来进行。
2.根据权利要求1所述的方法,其特征在于,还包括分析所述缓冲器中每个新近缓冲的帧,以确定所述视频帧序列的节奏。
3.根据权利要求1所述的方法,其特征在于,还包括从上行视频处理器接收节奏指示符。
4.根据权利要求2所述的方法,其特征在于,所述插值在所述分析完成之前执行。
5.根据权利要求1所述的方法,其特征在于,所述多个所述视频帧中的至少两个基于所述节奏指示符的当前值来选择。
6.一种视频设备,包括:
缓冲器,用于缓冲视频帧序列;
节奏探测器,与所述缓冲器通信,用于分析所述缓冲器中每个新近缓冲的帧,以此来确定所述视频帧序列的节奏,并构建节奏指示符以反映这种节奏;
帧率转换器,用于当新近缓冲的帧的第一部分已缓冲存储在缓冲器中时,启动插值操作,依据插值参数从所述缓冲器中的多个视频帧中的至少两个帧中构建插值视频帧,该插值参数取决于所述节奏探测器的当前值;
视频解码器,用于对所述视频帧序列进行解码;
所述节奏探测器通过比较所述缓冲器中两相邻帧的内容来为所述视频解码器所解码的帧序列确定是否存在下拉方式、并向所述帧率转换器提供相应的下拉方式标识符以执行插值,从而从原始源帧中产生运动补偿的插入的帧;
所述至少两个视频帧的选择基于节奏指示符中的当前参数值来进行,并依据每个新近缓冲的帧来调整插值参数,以实现精确的插值。
7.根据权利要求6所述的视频设备,其特征在于,所述缓冲器为先进先出缓冲器。
8.根据权利要求6所述的视频设备,其特征在于,所述缓冲器中存储有至少四个视频帧。
9.根据权利要求6所述的视频设备,其特征在于,所述缓冲器中存储有四个视频帧。
10.一种显示器,其特征在于,包括权利要求6所述的视频设备。
CN200780043705XA 2006-12-26 2007-12-26 用于帧率转换的低延迟节奏探测 Expired - Fee Related CN101627624B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US11/616,192 US8542747B2 (en) 2006-12-26 2006-12-26 Low latency cadence detection for frame rate conversion
US11/616,192 2006-12-26
PCT/US2007/088821 WO2008083156A2 (en) 2006-12-26 2007-12-26 Low latency cadence detection for frame rate conversion

Publications (2)

Publication Number Publication Date
CN101627624A CN101627624A (zh) 2010-01-13
CN101627624B true CN101627624B (zh) 2012-07-04

Family

ID=39434371

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200780043705XA Expired - Fee Related CN101627624B (zh) 2006-12-26 2007-12-26 用于帧率转换的低延迟节奏探测

Country Status (4)

Country Link
US (2) US8542747B2 (zh)
EP (1) EP2127372A2 (zh)
CN (1) CN101627624B (zh)
WO (1) WO2008083156A2 (zh)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080260021A1 (en) * 2007-04-23 2008-10-23 Chih-Ta Star Sung Method of digital video decompression, deinterlacing and frame rate conversion
JP4296218B1 (ja) * 2008-02-21 2009-07-15 シャープ株式会社 映像表示装置
US8374240B1 (en) 2008-07-10 2013-02-12 Marvell International Ltd. Image frame management
ATE550875T1 (de) * 2008-07-23 2012-04-15 Nxp Bv Rahmen-raten-aufwärtsumsetzung
US20110001873A1 (en) * 2008-08-06 2011-01-06 Daniel Doswald Frame rate converter for input frames with video and film content
WO2010120480A1 (en) * 2009-04-01 2010-10-21 Marvell World Trade, Ltd. Cadence detection in progressive video
EP2242264A1 (en) * 2009-04-15 2010-10-20 Nxp B.V. Video processing device
US20100332981A1 (en) * 2009-06-30 2010-12-30 Daniel Lipton Providing Media Settings Discovery in a Media Processing Application
CN102760463A (zh) * 2011-04-27 2012-10-31 佛山市南海平板显示技术中心 一种用于视频处理的memc装置
CN102761725B (zh) * 2011-04-27 2016-02-17 佛山市南海平板显示技术中心 一种液晶显示器
US8718448B2 (en) * 2011-05-04 2014-05-06 Apple Inc. Video pictures pattern detection
US10659724B2 (en) * 2011-08-24 2020-05-19 Ati Technologies Ulc Method and apparatus for providing dropped picture image processing
CN103856785A (zh) * 2012-12-06 2014-06-11 华为技术有限公司 一种视频质量增强的方法和装置
US20150296101A1 (en) * 2014-04-09 2015-10-15 Tao Han Universal Film mode detection for interlaced video stream
US9940896B2 (en) * 2015-03-03 2018-04-10 Apple Inc. Telecine judder removal systems and methods
KR102452154B1 (ko) 2015-10-27 2022-10-07 삼성전자주식회사 영상 처리 장치 및 이를 포함하는 표시 시스템
CN107707860B (zh) * 2017-10-24 2020-04-10 南昌黑鲨科技有限公司 一种视频数据处理方法、处理装置及计算机可读存储介质
CN107707934A (zh) * 2017-10-24 2018-02-16 南昌黑鲨科技有限公司 一种视频数据处理方法、处理装置及计算机可读存储介质
TWI664852B (zh) * 2018-03-19 2019-07-01 瑞昱半導體股份有限公司 影像處理裝置及影像處理方法
CN110312095B (zh) * 2018-03-20 2021-10-08 瑞昱半导体股份有限公司 影像处理装置及影像处理方法
US11889713B2 (en) * 2018-10-02 2024-01-30 Sony Semiconductor Solutions Corporation Display device and electronic apparatus including seal part outside recess
KR20210066619A (ko) * 2019-11-28 2021-06-07 삼성전자주식회사 전자 장치 및 그 제어 방법
CN112449243B (zh) * 2021-01-28 2021-06-15 浙江华创视讯科技有限公司 一种视频处理方法、装置、设备及存储介质
EP4327548A1 (en) * 2021-04-20 2024-02-28 Leica Instruments (Singapore) Pte Ltd Imaging device, and corresponding method and microscope
US11482284B1 (en) 2021-04-22 2022-10-25 Micron Technology, Inc. Parallel drift cancellation
US11722635B2 (en) 2021-06-22 2023-08-08 Samsung Electronics Co., Ltd. Processing device, electronic device, and method of outputting video

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1652569A (zh) * 2003-12-23 2005-08-10 创世纪微芯片公司 自适应显示控制器
CN1783995A (zh) * 2004-12-02 2006-06-07 株式会社日立制作所 帧速率变换装置和图像显示装置以及帧速率变换方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4998167A (en) * 1989-11-14 1991-03-05 Jaqua Douglas A High resolution translation of images
US5115311A (en) * 1989-11-14 1992-05-19 Shell Oil Company High resolution translation of images
US6542198B1 (en) * 1999-03-30 2003-04-01 Ati International Srl Method and apparatus for optimizing video playback at arbitrary refresh rates
KR100351159B1 (ko) * 2000-12-06 2002-09-05 엘지전자 주식회사 영상 복원 장치 및 방법
US7020197B2 (en) * 2001-08-24 2006-03-28 Sanyo Electric Co., Ltd. Telecine converting method
US7738045B2 (en) 2004-05-03 2010-06-15 Broadcom Corporation Film-mode (3:2/2:2 Pulldown) detector, method and video device
JP3916637B2 (ja) * 2005-03-08 2007-05-16 三菱電機株式会社 映像信号処理装置、映像信号処理方法、及び映像信号表示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1652569A (zh) * 2003-12-23 2005-08-10 创世纪微芯片公司 自适应显示控制器
CN1783995A (zh) * 2004-12-02 2006-06-07 株式会社日立制作所 帧速率变换装置和图像显示装置以及帧速率变换方法

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
J.Watkinson.The Engineer’s Guide to Motion Compensation.<www.snellgroup.com/documents/engineering-guides/emotion.pdf *
J.Watkinson.The Engineer’s Guide to Motion Compensation.<www.snellgroup.com/documents/engineering-guides/emotion.pdf>.1994,全文.
J.WATKINSON.The Engineer’s Guide to Standards Conversion.<www.snellgroup.com/documents/engineering-guides/estandard.pdf>.1994,全文. *

Also Published As

Publication number Publication date
CN101627624A (zh) 2010-01-13
EP2127372A2 (en) 2009-12-02
US20130321699A1 (en) 2013-12-05
US8693552B2 (en) 2014-04-08
US8542747B2 (en) 2013-09-24
WO2008083156A3 (en) 2009-09-11
US20080151109A1 (en) 2008-06-26
WO2008083156A2 (en) 2008-07-10

Similar Documents

Publication Publication Date Title
CN101627624B (zh) 用于帧率转换的低延迟节奏探测
CN101641952B (zh) 用于进行帧率转换的视频处理器结构和方法
CN101151673B (zh) 用于提供多视频画面的方法和设备
US20110001873A1 (en) Frame rate converter for input frames with video and film content
CN1143298A (zh) 无缝切换自动影象扫描格式转换器
JP4749314B2 (ja) インタレース/プログレッシブ変換方法および変換装置
JP2007282280A (ja) 信号処理装置
JP4382408B2 (ja) 映像信号変換装置
JP2008167102A (ja) 映像処理装置及びそれを備えた映像表示装置
JP4987034B2 (ja) 映像表示装置
CN101466004A (zh) 等离子体显示装置
KR100487396B1 (ko) 영화 모드를 지원하는 디지털 티브이 시스템 및 영화 모드지원 방법
US20080198921A1 (en) Method and apparatus for reproducing digital broadcasting
JPH10336595A (ja) デコーダ
WO2011155099A1 (ja) 映像表示装置
US20060132504A1 (en) Content combining apparatus and method
US20060274200A1 (en) Decoder and method for decoding bit stream
KR100385975B1 (ko) 비디오 포맷 변환장치 및 방법
JP2001231035A (ja) 復号同期制御装置、復号装置、及び復号同期制御方法
JP4284003B2 (ja) 映像信号出力装置
JP2004040580A (ja) 映像再生装置
JP2002185849A (ja) 出力装置、及びテレシネ表示方法
JP2001333391A (ja) 映像表示装置
JP2002094949A (ja) 映像情報再生装置及び再生方法
KR20100069909A (ko) 디-인터레이싱 방법, 디-인터레이싱 장치 및 이를 포함한 영상 표시 시스템

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120704

Termination date: 20161226

CF01 Termination of patent right due to non-payment of annual fee