CN101567689B - 一种基于等效鉴相频率的锁相环 - Google Patents

一种基于等效鉴相频率的锁相环 Download PDF

Info

Publication number
CN101567689B
CN101567689B CN 200910021854 CN200910021854A CN101567689B CN 101567689 B CN101567689 B CN 101567689B CN 200910021854 CN200910021854 CN 200910021854 CN 200910021854 A CN200910021854 A CN 200910021854A CN 101567689 B CN101567689 B CN 101567689B
Authority
CN
China
Prior art keywords
frequency
phase
signal
reference signal
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN 200910021854
Other languages
English (en)
Other versions
CN101567689A (zh
Inventor
周渭
王海
高建宁
陈发喜
孙江涛
于光运
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xidian University
Original Assignee
Xidian University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xidian University filed Critical Xidian University
Priority to CN 200910021854 priority Critical patent/CN101567689B/zh
Publication of CN101567689A publication Critical patent/CN101567689A/zh
Application granted granted Critical
Publication of CN101567689B publication Critical patent/CN101567689B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明涉及一种锁相环,特别是一种基于等效鉴相频率的锁相环,其特征是,它至少包括:被测信号分频器和参考信号分频器:用于分别对被测信号和参考信号分频,使分频得到的被测信号和参考信号的等效鉴相频率为5MHz;鉴相处理模块,完成被测信号经分频器后的信号和参考信号经分频器后的信号的鉴相,输出产生控制压控振荡器的控制电压;压控振荡器,用于所述控制电压输的振荡信号。所述的被测信号分频器和参考信号分频器分频值是由外部的单片机控制的,单片机将需要的分频值以8位数据的形式输入到分频器内。所述的压控振荡器为5MHz的压控晶体振荡器,输入端与放大整形模块输出端电连接,输出端与被测信号分频器输入端电连接。

Description

一种基于等效鉴相频率的锁相环
技术领域
本发明涉及一种锁相环,特别是一种基于等效鉴相频率的锁相环。 
背景技术
目前国内外所使用的锁相环技术具有这样的特点:利用参考信号控制环路振荡信号的频率和相位,使振荡信号跟踪参考信号的频率和相位,当两者的频率完全相等时,就可以认为是锁定状态。这种锁相环电路可以分为三种,即模拟锁相环(APLL)、数字锁相环(DPLL)以及有记忆能力(微机控制的)软件锁相环。锁相环通常由鉴相器(PD)、环路滤波器(LF)和压控振荡器(VCO)三部分组成。传统的模拟锁相环(APLL)有较短的锁定时间保证参考时钟源和输出时钟的稳态相差,但其中心频点受压控振荡器(VCO)的限制,范围较小、环路带宽较宽,当参考源出现瞬断或者参考时钟源切换时,压控振荡器(VCO)输出时钟频率会出现较大的相位瞬变;采用数字电路实现滤波算法的数字锁相环(DPLL),可以方便的通过软件调整环路的滤波特性实现平滑源切换,但数字锁相环(DPLL)环路的锁定时间较长,且稳态相差比较难控制;就硬件锁相环(模拟锁相环和数字锁相环)而言,都存在不是任何情况下环路都能锁定的缺点。如果压控振荡器(VCO)固有振荡频率与参考信号频率相差太大,则环路失锁;只有当参考信号与压控振荡器(VCO)的中心频率相差不太大时,环路才能锁定。因此,必须根据参考信号的频率选择对应的标准信号频率,而且标准信号必须是低噪声的可控频率源(这也是系统造价高的原因)。由于可控频率源的可拉动频率范围有限,必然使得锁相环的锁定频率范围过窄。如果要提高锁相环的可锁定频率范围,就需要宽范围的可锁定源。传统的方法用了很多倍频器和混频器来拓展锁定的频率范围,这就造成了锁相设备复杂、造价高,可靠性也不高。 
发明内容
本发明的目的是提供一种能够提高锁相环的可锁定频率范围的基于等效鉴相频率的锁相环。 
本发明的目的是这样实现的,一种基于等效鉴相频率的锁相环,其特征是,它至少包括: 
被测信号分频器和参考信号分频器,用于分别对被测信号和参考信号分频,使分频得到的被测信号和参考信号的等效鉴相频率为5MHz; 
鉴相处理模块,完成被测信号经分频器后的信号和参考信号经分频器后的信号的鉴相,输出产生控制压控振荡器的控制电压; 
压控振荡器,用于输出所述控制电压的振荡信号。 
所述的鉴相处理模块包括:鉴相器,将分频后的被测信号和参考信号送入参差鉴相器后,鉴相器对被测信号和参考信号进行比相,将被测信号和参考信号分别接入鉴相器的“set”端和“clr”端,鉴相器将“set”端和“clr”端的上升沿间的时间间隔转化为输出端的正脉宽的长度; 
电荷泵,鉴相后得到的正脉冲信号进行低通滤波,去掉高频干扰和过冲形成的毛刺; 
低通滤波器、相减器、放大器,用于将鉴相器输出的两路信号的相位差,经过低通滤波器、相减器、放大器转化为直流电压来控制压控振荡器(VCO)的频率;低通滤波器由一个二阶电路实现,其截止频率为1Hz;相减器将鉴相低通输出的电压减去Um,再经放大器将电压放大K(K=max(A,B))倍,输出等效鉴相的结果信号。 
所述的被测信号和参考信号输入鉴相器的两个信号频率可以为不同频信号,参考信号输入信号fin和被测信号输出信号fout经被测信号分频器和参考信号分频器分频得到:f1=A*fmax c,f2=B*fmax c,f1上升沿使参差鉴相器输出置“1”,f2上升沿使输出清零;A、B为互素的正整数。 
所述的鉴相器为参差鉴相器。 
所述的被测信号分频器和参考信号分频器分频值是由外部的单片机控制的,单片机将需要的分频值以8位数据的形式输入到分频器内。 
所述的压控振荡器(VCO)为5MHz的压控晶体振荡器,输入端与放大整形模块输出端电连接,输出端与被测信号分频器输入端电连接。 
本发明的工作原理是:设两个信号的频率为f1和f2,f1=Afmax c,f2=Bfmax c,其中A和B是两个互素的正整数,fmax c是两个频率信号的最大公因子频率,最大公因子频率的周期 T min c = 1 f max c 称为两个频率的最小公倍数周期;f1和f2的鉴相输出经低通滤波后的电压满周期的变化对应的两个信号的相对相位漂移量,称为等效鉴相周期  T equ = 1 ABf max c , 它是两个频率信号间出现相邻的相位重合状况所发生的相位移;对应 的等效鉴相频率是fequ=ABfmax c,由公式fequ=ABfmax c可以看出,等效鉴相频率远远高于其中任何一个信号的频率值,因而以它为基础的鉴相和锁相能获得很高的精度。 
本发明与现有技术相比具有以下优点: 
传统的锁相环(PLL)都是用频率处理器件,如变频器,将fin和fout信号变换成相同的较低频信号后再进行鉴相。但这样存在一个缺陷,那就是线路复杂且不易提高锁相精度。本发明利用两路信号相互之间的频率关系,从等效鉴相频率的概念出发,实现了一种新的锁相环电路的设计。与传统的锁相环最大的不同是,在基于等效鉴相频率的锁相环中,输入鉴相器的两个信号是不同频的。这样可以大大简化线路,并且可以减小倍频线路带来的相位噪声,而且成本将更加低廉。与传统种类的锁相环电路相比,本发明具有更高的锁相精度和更简单的线路。这种方法如果能利用现代的微电子和半导体技术结合,有可能为新一代的锁相环集成电路设计带来巨大的变化。也可以在频率合成器的设计方面发挥巨大的作用,具有造价低、性能好等方面的明显优势。本发明中的锁相环利用等效鉴相频率的原理,实现了不同频率信号间的鉴相锁相,从而省去了传统锁相环中的高指标的频率合成器,只用一个高稳定度的压控振荡器(VCO)作参考源,就可以完成其与任意频率信号间的鉴相锁相,大大简化了电路,降低了成本。 
附图说明
图1是本发明实施例原理框图; 
图2是鉴相处理模块原理框图; 
图3为鉴相低通输出的波形图; 
图4为参差鉴相器的仿真波形; 
图5为较高指标频率源改善的实验原理框图。 
表1为较低指标的源与参考源互锁后频率稳定度的改善情况; 
表2为较高指标的源的频率稳定度改善后的指标。 
具体实施方式
如图1所示,是基于等效鉴相频率的锁相环的原理框图,基于等效鉴相频率的锁相环的具体设计分为以下几个模块: 
1)被测信号分频器和参考信号分频器 
输入信号经被测信号分频器和参考信号分频器后进入参差鉴相器,被测信号分频器和参考信号分频器的分频值是由外部的单片机控制的,单片机将需要的分频值以8 位数据的形式输入到分频器内。分频器的设计是在CPLD(复杂可编程逻辑器件)中完成的。此处需要考虑如何根据fin和fout的频率值来选择分频器1和分频器2的分频值,从而确定A和B的值。虽然A*B的值越大,等效鉴相频率fequ越高,鉴相灵敏度也越高,但同时会使鉴相器的线性度受损,也会减小锁相环(PLL)的跟踪范围,而且低通滤波器输出电压ULPF的峰峰值也随之变小。如果ULPF的峰峰值太小,它的放大就会有困难,并且放大器的放大倍数越大,其引入的噪声也将越大。为了兼顾鉴相灵敏度越高、鉴相器的线性度、锁相环(PLL)的跟踪范围和ULPF的峰峰值,要合理得选择分频器1和分频器2的分频值,才能发挥出不同频鉴相锁相环(PLL)的优势。根据我们的实验,选择分频器1和分频器2的分频值使等效鉴相频率fequ在5MHz左右效果比较好,可以使锁相环(PLL)有最大的跟踪范围,并使参差鉴相器保持良好的线性度。 
2)鉴相处理模块 
鉴相处理模块完成两个不同频信号的鉴相,如图2所示。鉴相处理模块的输入信号是输入信号fin经分频器1分频的信号f1和压控振荡器(VCO)输出信号fout经过分频器2分频的信号f2,输出产生控制压控振荡器(VCO)的控制电压。 
3)压控振荡器(VCO) 
压控振荡器是锁相环中关键部件,其振荡频率的变化与控制电压成正比。压控振荡器是系统闭环中的受控元件,本系统中使用高稳定度的压控晶体振荡器,与外界信号进行相位比对。当相位差的信息改变时,信号调理模块会将这种变化的信息对应的电压反馈到压控振荡器(VCO),即标准源,微调其输出频率以实现锁定。这样,锁定后的输出信号就是稳定的频率信号。 
与传统的锁相环最大的不同是,在基于等效鉴相频率的锁相环中,输入鉴相器的两个信号是不同频的。图1中的f1、f2分别是输入信号fin和输出信号fout经过分频得到的(其中f1=A*fmax c,f2=B*fmax c),f1上升沿使参差鉴相器输出置“1”,而f2上升沿使输出清零。用“鉴相处理模块”的输出UOD控制压控振荡器(VCO)的压控端,产生负反馈从而锁定fout。根据我们的实验,分频器1,2的分频值使fequ在5MHz左右时鉴相灵敏度很高,当fin和fout锁定后处于等效相位正交状态时,锁相环有最大 的跟踪范围,并且参差鉴相器能够保持良好的线性度。 
如图2所示,鉴相处理模块由如下几个部分组成: 
A、参差鉴相器。参差鉴相器又称序列鉴相器,它的输出信号能够表达频率及相位相对超前或者滞后信息,然后送到电荷泵。该系统中的参差鉴相器在CPLD器件中实现,基于等效鉴相原理,当两个信号进行比相时,其前沿分别代表各自的相位。比较这两个脉冲序列的频率和相位即可得到与相位差有关的输出。参差鉴相器将“set”端和“clr”端的上升沿间的时间间隔转化为输出端的正脉宽的长度。其工作波形如图4所示,第一行波形是f1的波形,将其送给参差鉴相器的“set”端,f1的上升沿使参差鉴相器输出置“1”;第二行波形是f2的波形,将其送给参差鉴相器的“clr”端,f2的上升沿使参差鉴相器输出置“0”;第三行波形是参差鉴相器的输出信号波形,从“Q”端输出,输出信号表示f1和f2的相位差。 
B、电荷泵。基于等效鉴相频率的锁相环在对鉴相器输出信号积分的基础上提取压控振荡器(VCO)控制电压,它对信号电平的稳定性要求很高。由于鉴相器和其他电路模块共用一个电源,其他模块工作时产生的噪声会叠加在电源上,使得鉴相器的电源电压存在随机扰动。虽然这样的扰动不会影响鉴相器的输出逻辑状态,但是会影响输出的逻辑电平的值,从而使后续低通滤波器的输出的电压值受到干扰,这样会直接影响压控振荡器(VCO)输出频率的稳定度指标。为了能够抑制这个干扰,在电路设计中我们使用了电荷泵。 
在本系统中,电荷泵用来改善由鉴相器输出的信号的质量。其工作原理为,当输入信号电平大于某一值,其输出为高电平,且此高电平的电压稳定;当输入信号低于某一值,其输出为电压值稳定的低电平。当本系统中鉴相器的上升沿出现时,从其输出上升至某一电平值到到达平稳的高电平的时间内,经过电荷泵的整形,其输出总为平稳的高电平。经整形后的信号,其正脉冲的宽度才能有效的反应两个信号相位差的信息。对电荷泵输出信号积分,可以消除其他电路模块的干扰,和由器件本身的特性引起的上升沿过冲太大的影响。 
C、低通滤波器、相减器、放大器。鉴相器输出波形的占空比,表征两路信号的相位差,要将此相位差信息经过低通滤波器、相减器、放大器转化为合适的直流电压量来控制压控振荡器(VCO)的频率从而实现锁定。此处的低通滤波器由一个二阶电路实现,其截止频率为1Hz,实现的是紧锁。相减器将鉴相低通输出的电压减去Um,再经放大器将电压放大K(K=max(A,B))倍,最终输出的是等效鉴相的结果。 
本发明依据等效鉴相频率的概念,将两个不同频率的信号f1=Afmaxc和f2=Bfmaxc送入参差鉴相器,参差鉴相器将两个信号的相位差转化成输出正脉冲的宽度,低通滤波器再将此输出信号进行低通平均。如果两个信号频率始终准确地保持在f1∶f2=A∶B,A、B为互素的正整数,则鉴相输出波形不变。但是往往这个比例都有点不准确,也就是说存在微差,所以产生相位漂移,使得参差鉴相器输出的正脉冲宽度的变化趋势符合周期性特征,由前面的论述可知这个变化周期对应的相位漂移量是等效鉴相周期Tequ。低通滤波后输出的波形也发生变化。 
设低通滤波器的输出ULPF是对每个Tminc中的fout的波形进行电压平均的结果(可以证明当两个频率信号等效相位重合时ULPF的值最小,称它为Um),如图3所示。每个Tminc中含有B个正脉冲,而每个正脉冲的脉宽最大变化量为Tequ,低通输出的锯齿波峰峰值VPPLPF可以表示为: 
VPPLPF=VPPS(B*Tequ)/Tminc=VPPS{B*[1/(A*B*fmaxc)]}/(1/fmaxc)=VPPS/A 
其中VPPS是将fA和fB分频成同频后再进行鉴相输出的锯齿波的峰峰值。所以不同频鉴相输出的锯齿波的峰峰值VPPD=VPPLPF=VPPS/A(当然这里是由于A>B,才有VPPD=VPPS/A;同理当A<B时,应该是VPPD=VPPS/B)。 
将ULPF减去Um,再放大K倍(K=(A,B)),则其最终输出电压UOD与分频成同频再鉴相输出电压的UOS的峰峰值相同,即VPPD′=VPPS(其中VPPD′是UOD的峰峰值)。这样的鉴相输出电压UOD就相当于两个频率为fequ=ABfmaxc的信号进行同频鉴相的结果相同。所以不同频鉴相的灵敏度是分频成同频后的A*B倍,而由此构成的锁相环的锁相灵敏度也提高了A*B倍。 
下面通过表1和表2给出本发明锁定实验结果说明。 
表1是对指标较差的频率源的改善实验: 
    高稳晶振   VCXO未锁定   VCXO锁定后
  频率值(MHz)   9.999999843±1   8.4466266±2   8.44799986±1
  1秒级稳定度   2.3×10-11   1.7×10-8   1.2×10-10
  10秒级稳定度   1.0×10-11   2.9×10-8   6.3×10-11
表1 
用10MHz的OCXO(恒温振荡器)锁定一只指标较差的标称值为8.448MHz的VCXO(压控振荡器)(压控范围为±1.4KHz),实现精确锁定。对锁定后的8.448MHz的VCXO进行稳定度测量,结果如表1所示。表1中的频率值是hp5370B以OCXO8607-BM为外频标直接测量得到。从表中数据可以看出,用10MHz秒级稳定度为2.3×10-11的OCXO作为该锁相环的参考信号fin,对标称值为8.448MHz秒稳为1.7×10-8的压控晶振实现了精确锁定,秒级稳定度提高2个数量级以上,10秒级稳定度提高更多,使10秒级稳定度达到6.3×10-11,接近输入的频率标准1.0×10-11的指标。 
表2是对较高指标频率源的改善实验: 
  输入的参考信号   5MHz   12.8MHz   16.384MHz   38.88MHz
  A   1   4   16   9
  B   2   5   5   5
  等效鉴相频率   10MHz   8MHz   1.28MHz   3.6MHz
  fout秒级稳定度   5.1×10-12   5.3×10-12   6.0×10-12   5.6×10-12
表2 
实验原理框图如图5所示,用OCXO8607-BM输出的秒级稳定度为1.3×10-13的5MHz信号作为频率合成器hp8662A的外频标,产生5MHz、12.8MHz、16.384MHz和38.88MHz的高指标的信号(经测定,此时由hp8662A输出的信号秒级稳定度为1.1×10-12),分别作为该锁相模块的参考信号fin,对一只10MHz的压控OCXO(秒级稳定度为3.7×10-11,压控范围±3Hz)进行锁定。 
表2的数据表明,锁定后该10MHz的晶体振荡器的秒级稳定度都进入了10-12量级。可以看出,用这样的方法使被锁定的振荡器的指标都得到了很大的提高,如果能进一步降低电子线路的噪声,并选用更为高速的器件,就允许两信号在更高的等效鉴相频率下进行鉴相,从而获得更高的指标,使输出信号的指标更接近输入参考信号的指标。 
实验中用到两组OCXO8607-BM和hp8662A,一组用于产生锁相环的输入信号fin,另一组用于频率稳定度测量。 

Claims (3)

1.一种基于等效鉴相频率的锁相环,其特征是,它至少包括:
被测信号分频器和参考信号分频器,用于分别对被测信号和参考信号分频,使分频得到的被测信号和参考信号的等效鉴相频率为5MHz;
鉴相处理模块,完成被测信号经被测信号分频器分频后得到的信号和参考信号经参考信号分频器分频后得到的信号的鉴相,输出产生控制压控振荡器的控制电压;
压控振荡器,用于输出所述控制电压控制的振荡信号;
所述的鉴相处理模块包括:鉴相器,分频后的被测信号和参考信号送入鉴相器后,鉴相器对分频后的被测信号和参考信号进行比相,所述分频后的被测信号和参考信号分别接入鉴相器的“set”端和“clr”端,鉴相器将“set”端和“clr”端的上升沿间的时间间隔转化为输出端的正脉宽的长度;
电荷泵:对鉴相器输出的信号进行整形,抑制噪声的干扰;
低通滤波器、相减器、放大器:用于将鉴相器输出的分频后的被测信号和参考信号的相位差,经过低通滤波器、相减器、放大器转化为直流电压来控制压控振荡器的频率;低通滤波器由一个二阶电路实现,其截止频率为1Hz,低通滤波器的输入来自电荷泵的输出,相减器将低通滤波器输出的电压减去Um,再经放大器将相减器输出电压放大K倍,K=max(A,B),输出等效鉴相的结果信号,从而形成所述控制电压,式中,Um是当两个频率信号等效相位重合时ULPF最小的值;
所述的输入鉴相器的已分频被测信号和参考信号为不同频信号,且被测信号和参考信号经被测信号分频器和参考信号分频器分别分频后得到分频后的被测信号f1和分频后的参考信号f2:f1=A*fmax c,f2=B*fmax c,fmax c是f1、f2两个频率信号的最大公因子频率,f1上升沿使鉴相器输出置“1”,f2上升沿使鉴相器输出清零,A、B为互素的正整数,ULPF为低通滤波器的输出电压,并且所述压控振荡器输出的振荡信号即所述的被测信号。
2.根据权利要求1所述的一种基于等效鉴相频率的锁相环,其特征是:所述的鉴相器为参差鉴相器。
3.根据权利要求1所述的一种基于等效鉴相频率的锁相环,其特征是:所述的被测信号分频器和参考信号分频器分频值是由外部的单片机控制的,单片机将被测信号分频器和参考信号分频器需要的分频值以8位数据的形式分别输入到被测信号分频器和参考信号分频器内。
CN 200910021854 2009-04-03 2009-04-03 一种基于等效鉴相频率的锁相环 Expired - Fee Related CN101567689B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 200910021854 CN101567689B (zh) 2009-04-03 2009-04-03 一种基于等效鉴相频率的锁相环

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 200910021854 CN101567689B (zh) 2009-04-03 2009-04-03 一种基于等效鉴相频率的锁相环

Publications (2)

Publication Number Publication Date
CN101567689A CN101567689A (zh) 2009-10-28
CN101567689B true CN101567689B (zh) 2013-01-23

Family

ID=41283681

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 200910021854 Expired - Fee Related CN101567689B (zh) 2009-04-03 2009-04-03 一种基于等效鉴相频率的锁相环

Country Status (1)

Country Link
CN (1) CN101567689B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103501179B (zh) * 2013-09-25 2017-09-29 中国电子科技集团公司第四十一研究所 一种用于微波信号发生器的外参考电路及信号生成方法
CN105021904B (zh) * 2015-08-10 2017-08-25 郑州轻工业学院 一种基于dds移相技术的快速相位噪声测量系统及测量方法
US9712113B2 (en) * 2015-12-01 2017-07-18 Analog Devices Global Local oscillator paths
CN106793234A (zh) * 2016-11-28 2017-05-31 广东美的厨房电器制造有限公司 控制电路、半导体微波炉及控制方法
CN108196412B (zh) * 2018-01-08 2020-01-03 山西大学 一种10MHz-10GHz光学锁相环装置
CN111865304B (zh) * 2020-08-11 2023-06-30 长安大学 一种基于数字化直接线性相位比对的动态锁相环

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1202042A (zh) * 1997-04-25 1998-12-16 松下电器产业株式会社 环路状态受控的多频带锁相环频率合成器

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1202042A (zh) * 1997-04-25 1998-12-16 松下电器产业株式会社 环路状态受控的多频带锁相环频率合成器

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
周渭.频率控制技术的一些概念的更新及其应用潜力.《2008年全国频率控制技术年会论文集》.2008, *

Also Published As

Publication number Publication date
CN101567689A (zh) 2009-10-28

Similar Documents

Publication Publication Date Title
CN108736889B (zh) 低杂散\低相噪频率综合器
Wu et al. A 56.4-to-63.4 GHz multi-rate all-digital fractional-N PLL for FMCW radar applications in 65 nm CMOS
CN101567689B (zh) 一种基于等效鉴相频率的锁相环
CN105187060B (zh) 一种低相位噪声的锁相环电路及其实现方法
CN106385255B (zh) 一种低噪声高分辨率可调谐的多环频率合成装置及方法
CN101039117B (zh) 一种铷原子频标数字锁相倍频器
CN104320137B (zh) 一种锁相环频率合成器
CN102045062B (zh) 一种基于Cordic算法的数字锁相环
US20120213268A1 (en) Locking System and Method Thereof
CN204131498U (zh) 一种锁相环频率合成器
JPS60203007A (ja) 周波数変調回路
CN101510777A (zh) 相位同步电路和接收器
CN102394647B (zh) 间歇式铷原子钟微波频率综合器
CN103795410A (zh) 一种基于双锁相环的宽带捷变频频率源
US20120268215A1 (en) Circuit arrangement for generation of radio frequency output signals which form a broadband frequency ramp
CN104485951A (zh) 带锁相环(pll)的频率合成源电路及控制方法
CN113162617B (zh) 一种低相噪x波段频率源及其调制方法
JP2019504520A (ja) 超低位相雑音周波数シンセサイザ
CN117411478B (zh) 一种具有防错锁功能的低相噪混频锁相电路
CN212850459U (zh) 一种基于fpga的高精度数字锁相环系统
US20040000936A1 (en) Digital summing phase-lock loop circuit with sideband control and method therefor
CN106199184A (zh) 一种具有快速锁相功能的频谱分析仪
TWI674760B (zh) 減輕注入牽引效應的方法及相關的信號系統
CN209710072U (zh) 一种超低相噪宽带频率源
CN116366055A (zh) 锁相环和射频通信装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20130123

Termination date: 20140403