CN105372512A - 具有相位固定功能的射频测量装置 - Google Patents

具有相位固定功能的射频测量装置 Download PDF

Info

Publication number
CN105372512A
CN105372512A CN201410423974.0A CN201410423974A CN105372512A CN 105372512 A CN105372512 A CN 105372512A CN 201410423974 A CN201410423974 A CN 201410423974A CN 105372512 A CN105372512 A CN 105372512A
Authority
CN
China
Prior art keywords
clock
frequency
signal
control
module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410423974.0A
Other languages
English (en)
Other versions
CN105372512B (zh
Inventor
晋书军
任杰
王悦
王铁军
李维森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Puyuan Jingdian Technology Co., Ltd
Original Assignee
Suzhou Rigol Precision Electric Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Rigol Precision Electric Technologies Co Ltd filed Critical Suzhou Rigol Precision Electric Technologies Co Ltd
Priority to CN201410423974.0A priority Critical patent/CN105372512B/zh
Publication of CN105372512A publication Critical patent/CN105372512A/zh
Application granted granted Critical
Publication of CN105372512B publication Critical patent/CN105372512B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明公开一种具有相位固定功能的射频测量装置。包括输出本振信号的本振模块,控制模块,本振模块包括时钟产生单元、模数混合频率综合芯片、滤波单元、压控振荡器,时钟产生单元向模数混合频率综合芯片输出鉴相参考时钟,控制模块通过发出分频控制时序信号,控制模数混合频率综合芯片的分频比,模数混合频率综合芯片依据分频比、鉴相参考时钟以及反馈回的本振信号,向压控振荡器提供压控电压,滤波单元,滤除压控电压的高频噪声,压控振荡器依据压控电压,输出不同频率的本振信号,时钟产生单元将鉴相参考时钟输出至控制模块,为控制模块提供工作时钟,控制模块将鉴相参考时钟与分频控制时序信号进行相位固定,减少了本振信号中的杂散信号。

Description

具有相位固定功能的射频测量装置
技术领域
本发明涉及电变量测量装置领域,特别涉及一种具有相位固定功能的射频测量装置。
背景技术
在具有扫频功能的射频测量装置中,例如具有扫频功能的射频源、扫频式频谱分析仪等,在扫频的过程中都需要有本振信号。以扫频式频谱分析仪为例,申请号为201210428656.4的中国发明专利申请公开了一种采用连续三级变频的方案实现的频谱分析仪100,请参见图1,在频谱分析仪100中,被测射频输入信号fRF1依次经过第一衰减器或放大器101、第一滤波器102输入至第一混频器103的射频输入端;第一本振104产生的第一本振信号fLO1输入至第一混频器103,然后与被测射频输入信号fRF1混频后产生第一中频信号fIF1;第一中频信号fIF1依次经过第一中频放大器105、第一中频滤波器106后输入到第二混频器107的射频输入端;第二本振108产生的第二本振信号fLO2输入至第二混频器107,然后与第一中频信号fIF1混频后产生第二中频信号fIF2;第二中频信号fIF2依次经过第二中频放大器109、第二中频滤波器110后输入到第三混频器111的射频输入端;第三本振112输出的第三本振信号fLO3输入至第三混频器111与第二中频信号fIF2混频后产生第三中频信号fIF3;第三中频信号fIF3经过第三中频放大器113、第三中频滤波器114后输入到数字信号处理模块115进行数据处理后输出至显示模块116进行显示。
参照图2,现有技术的第一本振104、第二本振108、第三本振112可以采用如图2所示的本振模块200,本振模块200包括晶振201、鉴相器202、电荷泵203、可配分频器204、环路滤波器205、压控振荡器206,晶振201连接鉴相器202的一个输入端,鉴相器202的另一个输入端连接可配分频器204的输出端,鉴相器202的两个输出端连接电荷泵203的两个输入端,电荷泵203与环路滤波器205、压控振荡器206依次串联连接,压控振荡器206的一路输出作为本振模块200输出的本振信号,另一路反馈至可配分频器204的输入端。参照图3,现有技术的第一本振104、第二本振108、第三本振112还可以采用如图3所示的本振模块300,随着模数混合芯片技术的发展,出现了很多将分频器、鉴相器、电荷泵等模块集成在一颗模数混合芯片上的解决方案,这为锁相环设计带来了便利。本振模块300就采用了使用模数混合频率综合芯片302的设计方案,本振模块300包括晶振301、模数混合频率综合芯片302、环路滤波器303、压控振荡器304,晶振301向模数混合频率综合芯片302输出一个鉴相参考时钟a,频谱分析仪100的控制器310通过发出一个分频控制时序信号b,控制模数混合频率综合芯片302的分频比,模数混合频率综合芯片302经过环路滤波器303,并依据所述分频比向压控振荡器304提供不同的压控电压,压控振荡器304依据所述不同的压控电压,输出不同频率范围的本振信号c,同时,本振信号c反馈至模数混合频率综合芯片302,模数混合频率综合芯片302依据鉴相参考时钟a、所述分频比及反馈回的本振信号对所述压控电压进行调整,经过一系列反馈过程,最终锁相环稳定锁相,以输出合适频率范围的本振信号c。
但由于模数混合频率综合芯片302的体积很小,模拟部分和数字部分隔离度不好,数字信号会给模拟信号带来干扰,导致输出的本振信号c存在杂散。
发明内容
在研究中发现,分频器、鉴相器、电荷泵集成在一块芯片上,形成数模混合频率综合芯片302,一旦外围电路设计完成,只需要控制分频器的分频比就能控制本振的输出频率。分频器的分频比是由控制器310发出的分频控制时序信号b控制的,分频控制时序信号b的频率由模数混合频率综合芯片302的接口速度及控制器310的工作时钟共同确定。鉴相参考时钟a的频率由频谱分析仪100的射频链路的设计确定,现有技术中,不仅因为数字信号会给模拟信号带来干扰,导致输出的本振信号c存在杂散信号,鉴相参考时钟a与控制模块410的工作时钟不同源,本振信号c会出现很多杂散信号。使鉴相参考时钟a与控制器310的工作时钟同源后,如果分频控制时序信号b与鉴相参考时钟a的相位差不固定,仍然不能解决本振信号c中存在杂散信号的问题。
本发明的目的在于:解决现有技术中本振输出信号存在杂散信号的技术问题,提供一种具有相位固定功能的射频测量装置。
本发明提供的具有相位固定功能的射频测量装置,包括一个用于输出本振信号的本振模块,一个控制模块,所述本振模块包括一个时钟产生单元、一个模数混合频率综合芯片、一个滤波单元、一个压控振荡器,
所述时钟产生单元用于向所述模数混合频率综合芯片输出一个鉴相参考时钟,
所述控制模块通过发出一个分频控制时序信号,控制所述模数混合频率综合芯片的分频比,所述模数混合频率综合芯片依据所述分频比、所述鉴相参考时钟以及压控振荡器反馈回的本振信号向所述压控振荡器提供压控电压,
所述滤波单元,用于滤除所述压控电压的高频噪声,
所述压控振荡器依据所述压控电压,输出不同频率范围的本振信号,
所述时钟产生单元还将所述鉴相参考时钟输出至所述控制模块,为所述控制模块提供工作时钟,所述控制模块用于将所述鉴相参考时钟与所述分频控制时序信号进行相位固定。
由于所述鉴相参考时钟会对所述分频控制时序信号产生干扰,在所述分频控制时序信号的谐波处存在杂散能量分布,而且由于二者不固定的相位关系使能量在各谐波处比较分散。通过控制模块将所述鉴相参考时钟与所述分频控制时序信号进行相位固定,使杂散能量集中在滤波单元带外某些谐波频率处,就可以由滤波单元滤除,从而减少了本振信号的杂散信号。
另一方面,分频控制时序信号在高低电平翻转的过程中会对鉴相参考时钟造成干扰,产生干扰信号,若分频控制时序信号与鉴相参考时钟不同时翻转,则分频控制时序信号的干扰信号会在鉴相参考时钟处于高低电平时出现,这样就会影响到模数混合频率综合芯片内部鉴相器的输出,从而影响模数混合频率综合芯片内部电荷泵的输出。采用本发明的技术方案,使分频控制时序信号的相位与鉴相参考时钟相位固定后,分频控制时序信号在翻转的同时恰逢鉴相参考时钟信号翻转,而鉴相参考时钟幅度要远大于分频控制时序信号的干扰信号的幅度,此时要比干扰信号出现在鉴相参考时钟处于高低电平时对模数混合频率综合芯片内部鉴相器的干扰要小得多,从而进一步减小了本振信号的杂散信号。
作为一种举例,所述控制模块可以包括一个时钟管理模块、一个扫频控制模块、一个同步模块、一个分频控制发送模块,所述时钟管理模块用于接收所述鉴相参考时钟,并对所述鉴相参考时钟进行频率综合处理,输出一路第一工作时钟;所述扫频控制模块用于在所述第一工作时钟下,发出所述分频控制时序信号的发送起始控制信号及分频比数据;所述同步模块用于在所述第一工作时钟下,将所述发送起始控制信号与所述鉴相参考时钟信号进行相位固定处理,得到一个同步控制信号,所述分频控制发送模块用于依据所述同步控制信号和所述分频比数据,输出所述分频控制时序信号。
作为一种举例,所述同步模块用于在所述第一工作时钟下,将所述发送起始控制信号的周期调整至所述鉴相参考时钟信号的周期,得到调整后的发送起始控制信号,所述调整后的发送起始控制信号被所述鉴相参考时钟信号采样,得到采样后的发送起始控制信号,所述第一工作时钟对采样后的发送起始控制信号再进行边沿采样,得到所述同步控制信号。
作为一种举例,所述第一工作时钟的信号频率与所述鉴相参考时钟的信号频率可以呈整数倍关系。
当第一工作时钟的信号频率与鉴相参考时钟的信号频率呈整数倍关系时,更方便将鉴相参考时钟与分频控制时序信号进行相位固定处理。
作为一种举例,所述控制模块可以包括一个时钟管理模块、一个扫频控制模块、一个同步模块、一个分频控制发送模块,所述时钟管理模块用于接收所述鉴相参考时钟,并对所述鉴相参考时钟进行频率综合处理,输出一路第一工作时钟,所述时钟管理模块还用于对所述鉴相参考时钟进行时钟特性补偿,并输出一路与所述鉴相参考时钟同频同相的第二工作时钟;所述扫频控制模块用于在所述第一工作时钟下,发出所述分频控制时序信号的发送起始控制信号及分频比数据;所述同步模块用于在所述第一工作时钟下,将所述发送起始控制信号与所述第二工作时钟信号进行相位固定处理,得到一个同步控制信号,所述分频控制发送模块用于依据所述同步控制信号和所述分频比数据,输出所述分频控制时序信号。
如果输出鉴相参考时钟的时钟产生单元连接控制模块的走线较长的话,输入控制模块的鉴相参考时钟的边沿特性会变差,此时,通过时钟管理模块对鉴相参考时钟进行时钟特性补偿,可以实现对鉴相参考时钟的优化。使鉴相参考时钟与分频控制时序信号进行相位固定处理效果更好。
作为一种举例,所述同步模块用于在所述第一工作时钟下,将所述发送起始控制信号的周期调整至所述第二工作时钟的周期,得到调整后的发送起始控制信号,所述调整后的发送起始控制信号被所述第二工作时钟采样,得到采样后的发送起始控制信号,所述第一工作时钟对采样后的发送起始控制信号再进行边沿采样,得到所述同步控制信号。
作为一种举例,所述第一工作时钟的信号频率可以与所述第二工作时钟的信号频率呈整数倍关系。
当第一工作时钟的信号频率与第二工作时钟的信号频率呈整数倍关系时,更方便将鉴相参考时钟与分频控制时序信号进行相位固定处理。
作为一种举例,所述控制模块可以由FPGA构成。
附图说明
图1是现有技术频谱分析仪100的结构示意图;
图2是现有技术本振模块200的结构示意图;
图3是现有技术本振模块300的结构示意图;
图4是本发明优选实施例的射频测量装置400的结构示意图;
图5是本发明优选实施例的控制模块410的结构示意图;
图6是本发明优选实施例的同步模块4103将发送起始控制信号d与鉴相参考时钟信号a进行相位固定处理的示意图;
图7是本发明第二实施例的控制模块510的结构示意图;
图8是本发明第二实施例的同步模块5103将发送起始控制信号d与鉴相参考时钟信号a进行相位固定处理的示意图;
具体实施方式
下面将结合附图对本发明的优选实施例做进一步详细的说明。
参照图4,本发明优选实施例的具有相位固定功能的射频测量装置400,包括输出本振信号的本振模块401,控制模块410,本振模块401包括晶振4011、模数混合频率综合芯片4012、滤波单元4013、压控振荡器4014,
晶振4011向模数混合频率综合芯片4012输出一个鉴相参考时钟a,
控制模块410通过发出一个分频控制时序信号b,控制模数混合频率综合芯片4012的分频比,模数混合频率综合芯片4012依据所述分频比、鉴相参考时钟a以及压控振荡器反馈回的本振信号c向压控振荡器4014提供压控电压,
滤波单元4013,滤除所述压控电压的杂散信号,
压控振荡器4014依据所述压控电压,输出不同频率的本振信号c,同时本振信号c又反馈回模数混合频率综合芯片4012,控制所述压控电压的输出,通过反馈环节输出合适的本振信号c,这属于现有技术的惯用手段,这里不再详述。
晶振4011还将鉴相参考时钟a输出至控制模块410,为控制模块410提供工作时钟,控制模块410将鉴相参考时钟a与分频控制时序信号b进行相位固定。
参照图5,在本优选实施例中,控制模块410包括时钟管理模块4101、扫频控制模块4102、同步模块4103、分频控制发送模块4104,时钟管理模块4101接收鉴相参考时钟a,并对鉴相参考时钟a进行频率综合处理,输出第一工作时钟f;本优选实施例中,频率综合处理是指频率加速处理,由于鉴相参考时钟a一般频率较慢,而控制模块4101需要的工作时钟频率较快,因此这里需要对鉴相参考时钟a进行频率加速处理。扫频控制模块4102在第一工作时钟f下,发出分频控制时序信号b的发送起始控制信号d及分频比数据e;同步模块4103在第一工作时钟f下,将发送起始控制信号d与鉴相参考时钟信号a进行相位固定处理,得到一个同步控制信号g,分频控制发送模块4104依据同步控制信号g和分频比数据e,输出分频控制时序信号b。
参照图6,在本优选实施例中,同步模块4103在第一工作时钟f下,将发送起始控制信号d的周期调整至鉴相参考时钟a的周期,得到调整后的发送起始控制信号d’,调整后的发送起始控制信号d’被鉴相参考时钟a采样,得到采样后的发送起始控制信号d”,第一工作时钟f对采样后的发送起始控制信号d”再进行边沿采样,得到同步控制信号g。由图6中可以看出,经过上述调整以后,同步控制信号g与鉴相参考时钟a的相位关系固定,且分频控制发送模块4104依据同步控制信号g和分频比数据,输出分频控制时序信号b,那么分频控制时序信号b与鉴相参考时钟a也就相应地相位固定。
在本优选实施例中,第一工作时钟f的信号频率与鉴相参考时钟a的信号频率呈4倍关系。
作为另外的举例,第一工作时钟f的信号频率与鉴相参考时钟a的信号频率可以是其他倍数关系,也可以实现本发明。
作为另外的举例,在本举例说明中,晶振4011可以采用其他时钟产生模块来代替,同样可以实现本发明的技术方案。
参照图6,当第一工作时钟f的信号频率与鉴相参考时钟a的信号频率呈整数倍关系时,相应地,周期也呈整数倍,更方便将鉴相参考时钟a与分频控制时序信号b进行相位固定处理。
本优选实施例中的控制模块410由FPGA构成。
作为一种举例,在本举例说明中,批量生产时,为了降低成本,控制模块410可采用IC流片替代。
由于鉴相参考时钟a会对分频控制时序信号b产生干扰,在分频控制时序信号b的谐波处存在杂散能量分布,而且由于二者不固定的相位关系使能量在各谐波处比较分散。通过控制模块410将鉴相参考时钟a与分频控制时序信号b进行相位固定,使杂散能量集中在滤波单元4013带外某些谐波频率处,就可以由滤波单元4013滤除,从而减少了本振信号c的杂散信号。
另一方面,分频控制时序信号b在高低电平翻转的过程中会对鉴相参考时钟a造成干扰,产生干扰信号,若分频控制时序信号b与鉴相参考时钟a不同时翻转,则分频控制时序信号b的干扰信号会在鉴相参考时钟a处于高低电平时出现,这样就会影响到模数混合频率综合芯片4012内部鉴相器的输出,从而影响模数混合频率综合芯片4012内部电荷泵的输出。采用本发明的技术方案,使分频控制时序信号b的相位与鉴相参考时钟a相位固定后,分频控制时序信号b在翻转的同时恰逢鉴相参考时钟a翻转,而鉴相参考时钟a的时钟幅度要远大于分频控制时序信号b的干扰信号的幅度,此时要比干扰信号出现在鉴相参考时钟a处于高低电平时对模数混合频率综合芯片4012内部鉴相器的干扰要小得多,从而进一步减小了本振信号c的杂散信号。
分频控制时序信号b与鉴相参考时钟a相位固定后,由于分频控制时序信号b与鉴相参考时钟a进入模数混合频率综合芯片4012存在延时,需要对第一工作时钟f进行微调,这里的微调通过时钟管理模块4101接收鉴相参考时钟a,并对鉴相参考时钟a进行频率综合处理实现,此处的频率综合处理是在频率加速的基础上进行移相处理实现对第一工作时钟f的微调,微调第一工作时钟f的同时,分频控制时序信号b也随之微调,观察杂散信号最小时,停止微调,通过微调,进一步补偿了由延时造成的干扰,可实现本振信号c中杂散信号达到最小最优的技术效果。
参照图7,本发明第二实施例的控制模块510在射频测量装置中的位置和连接关系与图4中控制模块410在射频测量装置400中的位置和连接关系相同,区别在于:控制模块510包括时钟管理模块5101、扫频控制模块5102、同步模块5103、分频控制发送模块5104,时钟管理模块5101接收鉴相参考时钟a1,并对鉴相参考时钟a1进行频率综合处理,输出第一工作时钟f1;本优选实施例中,频率综合处理是指频率加速处理,由于鉴相参考时钟a1一般频率较慢,而控制模块510需要的工作时钟频率较快,因此这里需要对鉴相参考时钟a1进行频率加速处理。时钟管理模块5101还对鉴相参考时钟a1进行时钟特性补偿,并输出一路与鉴相参考时钟a1同频同相的第二工作时钟f2;如果输出鉴相参考时钟a1的晶振4011连接控制模块510的走线较长的话,输入控制模块510的鉴相参考时钟a1的边沿特性会变差,此时,通过时钟管理模块5101对鉴相参考时钟a1进行时钟特性补偿,例如包括占空比的控制、边沿特性的优化等,实现对鉴相参考时钟a1的优化。时钟管理模块5101可以采用锁相环PLL或DCM实现。扫频控制模块5102在第一工作时钟f1下,发出分频控制时序信号b1的发送起始控制信号d1及分频比数据e1;同步模块5103在第一工作时钟f1下,将发送起始控制信号d1与第二工作时钟f2进行相位固定处理,得到一个同步控制信号g1,分频控制发送模块5104依据同步控制信号g1和分频比数据e1,输出分频控制时序信号b1。
参照图8,在本优选实施例中,同步模块5103在第一工作时钟f1下,将发送起始控制信号d1的周期调整至第二工作时钟f2的周期,得到调整后的发送起始控制信号d1’,调整后的发送起始控制信号d1’被第二工作时钟f2采样,得到采样后的发送起始控制信号d1”,第一工作时钟f1对采样后的发送起始控制信号d”再进行边沿采样,得到同步控制信号g1。由图8中可以看出,经过上述调整以后,同步控制信号g1与第二工作时钟f2的相位关系固定,且分频控制发送模块5104依据同步控制信号g1和分频比数据,输出分频控制时序信号b1,那么分频控制时序信号b1与第二工作时钟f2也就相应地相位固定,由于第二工作时钟f2与鉴相参考时钟a1同频同相,所以分频控制时序信号b1与鉴相参考时钟a1也就相应地相位固定。
在本优选实施例中,第一工作时钟f1的信号频率与第二工作时钟f2的信号频率呈4倍关系。
作为另外的举例,第一工作时钟f1的信号频率与第二工作时钟f2的信号频率可以是其他倍数关系,也可以实现本发明。
参照图8,当第一工作时钟f1的信号频率与第二工作时钟f2的信号频率呈整数倍关系时,相应地,周期也呈整数倍,更方便将鉴相参考时钟a1与分频控制时序信号b1进行相位固定处理。
本优选实施例中的控制模块510由FPGA构成。
作为一种举例,在本举例说明中,批量生产时,为了降低成本,控制模块510可采用IC流片替代。
由于鉴相参考时钟a1会对分频控制时序信号b1产生干扰,在分频控制时序信号b1的谐波处存在杂散能量分布,而且由于二者不固定的相位关系使能量在各谐波处比较分散。通过控制模块510将鉴相参考时钟a1与分频控制时序信号b1进行相位固定,使杂散能量集中在滤波单元4013带外某些谐波频率处,就可以由滤波单元4013滤除,从而减少了本振信号c的杂散信号。
另一方面,分频控制时序信号b1在高低电平翻转的过程中会对鉴相参考时钟a1造成干扰,产生干扰信号,若分频控制时序信号b1与鉴相参考时钟a1不同时翻转,则分频控制时序信号b1的干扰信号会在鉴相参考时钟a1处于高低电平时出现,这样就会影响到模数混合频率综合芯片4012内部鉴相器的输出,从而影响模数混合频率综合芯片4012内部电荷泵的输出。采用本发明的技术方案,使分频控制时序信号b1的相位与鉴相参考时钟a1相位固定后,分频控制时序信号b1在翻转的同时恰逢鉴相参考时钟a1翻转,而鉴相参考a1的时钟幅度要远大于分频控制时序信号b1的干扰信号的幅度,此时要比干扰信号出现在鉴相参考时钟a1处于高低电平时对模数混合频率综合芯片4012内部鉴相器的干扰要小得多,从而进一步减小了本振信号c的杂散信号。
分频控制时序信号b1与鉴相参考时钟a1相位固定后,由于分频控制时序信号b1与鉴相参考时钟a1进入模数混合频率综合芯片4012存在延时,需要对第一工作时钟f1进行微调,这里的微调通过时钟管理模块4101接收鉴相参考时钟a1,并对鉴相参考时钟a1进行频率综合处理实现,此处的频率综合处理是在频率加速的基础上进行移相处理实现对第一工作时钟f1的微调,在微调第一工作时钟f1的同时,分频控制时序信号b1也随之微调,观察杂散信号最小时,停止微调,通过微调,进一步补偿了由延时造成的干扰,可实现本振信号c中杂散信号达到最小最优的技术效果。
以上所述的仅为本发明的优选实施例,所应理解的是,以上优选实施例的说明只是用于帮助理解本发明的方法及其核心思想,并不用于限定本发明的保护范围,凡在本发明的思想和原则之内所做的任何修改、等同替换等等,均应包含在本发明的保护范围之内。

Claims (9)

1.一种具有相位固定功能的射频测量装置,包括一个用于输出本振信号的本振模块,一个控制模块,所述本振模块包括一个时钟产生单元、一个模数混合频率综合芯片、一个滤波单元、一个压控振荡器,
所述时钟产生单元用于向所述模数混合频率综合芯片输出一个鉴相参考时钟,所述控制模块通过发出一个分频控制时序信号,控制所述模数混合频率综合芯片的分频比,所述模数混合频率综合芯片依据所述分频比、所述鉴相参考时钟以及压控振荡器反馈回的本振信号向所述压控振荡器提供压控电压,
所述滤波单元,用于滤除所述压控电压的高频噪声,
所述压控振荡器依据所述压控电压,输出不同频率的本振信号,
其特征在于,所述时钟产生单元还将所述鉴相参考时钟输出至所述控制模块,为所述控制模块提供工作时钟,所述控制模块用于将所述鉴相参考时钟与所述分频控制时序信号进行相位固定。
2.根据权利要求1所述的射频测量装置,其特征在于,所述控制模块包括一个时钟管理模块、一个扫频控制模块、一个同步模块、一个分频控制发送模块,所述时钟管理模块用于接收所述鉴相参考时钟,并对所述鉴相参考时钟进行频率综合处理,输出一路第一工作时钟;所述扫频控制模块用于在所述第一工作时钟下,发出所述分频控制时序信号的发送起始控制信号及分频比数据;所述同步模块用于在所述第一工作时钟下,将所述发送起始控制信号与所述鉴相参考时钟信号进行相位固定处理,得到一个同步控制信号,所述分频控制发送模块用于依据所述同步控制信号和所述分频比数据,输出所述分频控制时序信号。
3.根据权利要求2所述的射频测量装置,其特征在于,所述同步模块用于在所述第一工作时钟下,将所述发送起始控制信号的周期调整至所述鉴相参考时钟信号的周期,得到调整后的发送起始控制信号,所述调整后的发送起始控制信号被所述鉴相参考时钟信号采样,得到采样后的发送起始控制信号,所述第一工作时钟对采样后的发送起始控制信号再进行边沿采样,得到所述同步控制信号。
4.根据权利要求2或3所述的射频测量装置,其特征在于,所述第一工作时钟的信号频率与所述鉴相参考时钟的信号频率呈整数倍关系。
5.根据权利要求2或3所述的射频测量装置,其特征在于,所述控制模块由FPGA构成。
6.根据权利要求1所述的射频测量装置,其特征在于,所述控制模块包括一个时钟管理模块、一个扫频控制模块、一个同步模块、一个分频控制发送模块,所述时钟管理模块用于接收所述鉴相参考时钟,并对所述鉴相参考时钟进行频率综合,输出一路第一工作时钟,所述时钟管理模块还用于对所述鉴相参考时钟进行时钟特性补偿,并输出一路与所述鉴相参考时钟同频同相的第二工作时钟;所述扫频控制模块用于在所述第一工作时钟下,发出所述分频控制时序信号的发送起始控制信号及分频比数据;所述同步模块用于在所述第一工作时钟下,将所述发送起始控制信号与所述第二工作时钟信号进行相位固定处理,得到一个同步控制信号,所述分频控制发送模块用于依据所述同步控制信号和所述分频比数据,输出所述分频控制时序信号。
7.根据权利要求6所述的射频测量装置,其特征在于,所述同步模块用于在所述第一工作时钟下,将所述发送起始控制信号的周期调整至所述第二工作时钟的周期,得到调整后的发送起始控制信号,所述调整后的发送起始控制信号被所述第二工作时钟采样,得到采样后的发送起始控制信号,所述第一工作时钟对采样后的发送起始控制信号再进行边沿采样,得到所述同步控制信号。
8.根据权利要求6或7所述的射频测量装置,其特征在于,所述第一工作时钟的信号频率与所述第二工作时钟的信号频率呈整数倍关系。
9.根据权利要求6或7所述的射频测量装置,其特征在于,所述控制模块由FPGA构成。
CN201410423974.0A 2014-08-26 2014-08-26 具有相位固定功能的射频测量装置 Active CN105372512B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410423974.0A CN105372512B (zh) 2014-08-26 2014-08-26 具有相位固定功能的射频测量装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410423974.0A CN105372512B (zh) 2014-08-26 2014-08-26 具有相位固定功能的射频测量装置

Publications (2)

Publication Number Publication Date
CN105372512A true CN105372512A (zh) 2016-03-02
CN105372512B CN105372512B (zh) 2019-06-18

Family

ID=55374878

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410423974.0A Active CN105372512B (zh) 2014-08-26 2014-08-26 具有相位固定功能的射频测量装置

Country Status (1)

Country Link
CN (1) CN105372512B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107241529A (zh) * 2017-07-13 2017-10-10 上海帆声图像科技有限公司 一种ttl视频输出系统及其方法
CN112367089A (zh) * 2020-10-27 2021-02-12 上海磐启微电子有限公司 一种射频发射装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040104750A1 (en) * 2002-08-12 2004-06-03 Stmicroelectronics Pvt. Ltd. Phase locked loop (PLL) for integrated circuits
US20060267691A1 (en) * 2005-05-25 2006-11-30 Satoru Takase System and method for phase-locked loop leak compensation
CN1909373A (zh) * 2005-08-03 2007-02-07 瑞昱半导体股份有限公司 产生扩频及/或超频时钟的方法及其电路
CN2886922Y (zh) * 2005-11-03 2007-04-04 西安华讯微电子有限公司 射频信号收发机芯片中的可编程频率综合器
CN202268868U (zh) * 2011-10-18 2012-06-06 四川和芯微电子股份有限公司 扩频时钟信号检测系统
CN103490777A (zh) * 2013-09-30 2014-01-01 四川九洲电器集团有限责任公司 低杂散频率合成器

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040104750A1 (en) * 2002-08-12 2004-06-03 Stmicroelectronics Pvt. Ltd. Phase locked loop (PLL) for integrated circuits
US20060267691A1 (en) * 2005-05-25 2006-11-30 Satoru Takase System and method for phase-locked loop leak compensation
CN1909373A (zh) * 2005-08-03 2007-02-07 瑞昱半导体股份有限公司 产生扩频及/或超频时钟的方法及其电路
CN2886922Y (zh) * 2005-11-03 2007-04-04 西安华讯微电子有限公司 射频信号收发机芯片中的可编程频率综合器
CN202268868U (zh) * 2011-10-18 2012-06-06 四川和芯微电子股份有限公司 扩频时钟信号检测系统
CN103490777A (zh) * 2013-09-30 2014-01-01 四川九洲电器集团有限责任公司 低杂散频率合成器

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107241529A (zh) * 2017-07-13 2017-10-10 上海帆声图像科技有限公司 一种ttl视频输出系统及其方法
CN107241529B (zh) * 2017-07-13 2020-04-07 上海帆声图像科技有限公司 一种ttl视频输出系统及其方法
CN112367089A (zh) * 2020-10-27 2021-02-12 上海磐启微电子有限公司 一种射频发射装置

Also Published As

Publication number Publication date
CN105372512B (zh) 2019-06-18

Similar Documents

Publication Publication Date Title
CN205829606U (zh) 一种基于dds和小数分频锁相环的频率合成器模块
AU2016279027A1 (en) Ultra low phase noise frequency synthesizer
CN104135280B (zh) 一种谐波发生加混频的频率源电路
US10763837B2 (en) Reference oscillator with variable duty cycle, frequency synthesizer and signal receiver with reference oscillator
CN105553469A (zh) 一种低相位噪声的频率源
CN105141310A (zh) 多环宽带低相噪频率合成器
CN106067815B (zh) 一种基于dds和小数分频锁相环的频率合成器
CN103607215B (zh) 一种实现频谱分析仪扩频功能的装置和方法
CN107483049B (zh) 一种宽带捷变频频率源
CN113009438A (zh) 一种发射型射频注入式宽带多目标模拟器
US7039385B1 (en) Method and apparatus for automatic center frequency tuning of tunable bandpass filters
CN105790730A (zh) 一种自动频率控制装置
CN102946249A (zh) 一种频率综合器
CN113794473B (zh) 一种通用化的频率合成器及合成方法
CN105372512A (zh) 具有相位固定功能的射频测量装置
CN102928664A (zh) 逐点锁相实现频谱仪全频段扫描的系统
CN105375919A (zh) 一种频率扩展装置和一种射频信号系统
CN212935881U (zh) 一种低相位噪声快速置频的频率合成器模块
CN106209089A (zh) 一种单环路分频式宽带锁相频率合成器
CN206164503U (zh) 一种小型化宽带低杂散微波频率合成器
CN113726334A (zh) 一种s波段低相噪低杂散细步进频率源组件及使用方法
CN110830060B (zh) 一种射频信号发生装置及方法
CN102931985A (zh) 一种相位可调的多载波合成信号产生系统
CN111147073B (zh) 一种微波频率锁定装置
RU2449463C1 (ru) Способ для определения рабочих параметров фазовой автоподстройки частоты генератора и устройство для его реализации

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: Suzhou City, Jiangsu province 215163 Suzhou New District kolding Road No. 8

Patentee after: Puyuan Jingdian Technology Co., Ltd

Address before: Suzhou City, Jiangsu province 215163 Suzhou New District kolding Road No. 8

Patentee before: SUZHOU RIGOL PRECISION ELECTRIC TECHNOLOGIES Co.,Ltd.

CP01 Change in the name or title of a patent holder