CN101494457A - 延迟锁定回路电路及其中消除信号间抖动和偏移的方法 - Google Patents
延迟锁定回路电路及其中消除信号间抖动和偏移的方法 Download PDFInfo
- Publication number
- CN101494457A CN101494457A CNA200810094809XA CN200810094809A CN101494457A CN 101494457 A CN101494457 A CN 101494457A CN A200810094809X A CNA200810094809X A CN A200810094809XA CN 200810094809 A CN200810094809 A CN 200810094809A CN 101494457 A CN101494457 A CN 101494457A
- Authority
- CN
- China
- Prior art keywords
- signal
- phase
- clock signal
- input clock
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 22
- 238000005070 sampling Methods 0.000 claims description 4
- 238000004364 calculation method Methods 0.000 description 6
- 238000010586 diagram Methods 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 2
- 230000004069 differentiation Effects 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 238000004886 process control Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/089—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
- H03L7/0891—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/081—Details of the phase-locked loop provided with an additional controlled phase shifter
- H03L7/0812—Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used
- H03L7/0816—Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used the controlled phase shifter and the frequency- or phase-detection arrangement being connected to a common input
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
一种延迟锁定回路电路,包含相位频率检测器、取样器、电荷泵、偏压产生器及压控单元。相位频率检测器通过检测输入时钟信号及反馈时钟信号间的相位差而输出相位差信号。取样器根据输入时钟信号延迟相位频率检测器所输出的相位差信号,以输出取样信号。电荷泵根据取样器所输出的取样信号产生控制电压。偏压产生器根据电荷泵所产生的控制电压产生偏压。压控单元由偏压产生器所产生的偏压控制,以根据输入时钟信号产生输出时钟信号,并输出反馈时钟信号至相位频率检测器。一种在延迟锁定回路电路中消除信号间抖动和偏移的方法亦在此公开。
Description
技术领域
本发明是有关于一种时钟同步电路,且特别是有关于一种延迟锁定回路(delay locked loop,DLL)电路及其中消除信号间抖动和偏移的方法。
背景技术
在一般的电子装置或系统中,通常会使用时钟同步电路来提供稳定良好的时钟信号,由此使电子产品可展现出较佳的整体效能。上述时钟同步电路包括锁相回路(phase locked loop,PLL)电路以及延迟锁定回路(delaylocked loop,DLL)电路,且两者在概念上以类似的操作方式来进行操作。对于延迟锁定回路电路而言,其包括模拟型以及数字型延迟锁定回路电路,且两者根据不同需求而呈现出不同的效能。
图1为显示一般模拟型延迟锁定回路电路的示意图。此模拟型延迟锁定回路电路100包括:相位频率检测器(phase-frequency detector)102、电荷泵104、低通滤波器106、偏压产生器108以及压控延迟线路(voltagecontrolled delay line,VCDL)110。相位频率检测器102用来比较输入时钟信号CKIN与反馈时钟信号CKON间的相位差,并具有两输出端UP和DN。相位频率检测器102的输出为脉冲信号,且此脉冲信号的脉冲宽度与信号CKIN领先或延迟信号CKON的大小相同。当信号CKIN领先信号CKON时,脉冲信号会由相位频率检测器102的输出端UP输出。当信号CKIN延迟信号CKON时,脉冲信号则是由相位频率检测器102的输出端DN输出。
当输出端UP或DN输出信号之后,其输出的信号会输入至电荷泵104,且电荷泵104会将其转换为模拟电流输出,以供后续处理。接着,电荷泵104所输出的电流输入至低通滤波器106,且低通滤波器106会将其运算处理而产生控制电压VCTL。之后,再将控制电压VCTL传送至偏压产生器108,使得偏压产生器108根据控制电压VCTL产生两输出电压VBP和VBN。然后,压控延迟线路110再根据输出电压VBP和VBN控制输入时钟信号CKIN的频率,由此输出N个彼此间均具不同相位的时钟信号(即CKO[1:N]),其中输出的时钟信号CKON会反馈至相位频率检测器102以供比较。
然而,由于上述延迟锁定回路电路100的操作频率通常太高,使得操作时控制电压VCTL会改变太快,以致于延迟锁定回路电路100无法稳定地正常操作。此外,在上述模拟型延迟锁定回路电路100中,低通滤波器106通常会需要占较大的面积来制作,由此减少噪声干扰的问题,并使得延迟锁定回路电路100稳定地操作。如此一来,整体的制作成本及尺寸大小便无法有效地减低。
发明内容
本发明的目的是在提供一种延迟锁定回路电路及其中消除信号间抖动和偏移的方法,由此使延迟锁定回路电路能稳定地正常操作。
依照本发明一实施例,提出一种延迟锁定回路电路。此延迟锁定回路电路包含相位频率检测器、取样器、电荷泵、偏压产生器以及压控单元。相位频率检测器通过检测输入时钟信号以及反馈时钟信号间的相位差而输出至少一相位差信号。取样器根据输入时钟信号延迟由相位频率检测器所输出的相位差信号,以输出至少一取样信号。电荷泵根据取样器所输出的取样信号产生控制电压。偏压产生器根据电荷泵所产生的控制电压产生至少一偏压。压控单元由偏压产生器所产生的偏压控制,以根据输入时钟信号产生输出时钟信号,并输出反馈时钟信号至相位频率检测器。
依照本发明另一实施例,提出另一种延迟锁定回路电路。此延迟锁定回路电路包含相位频率检测器、触发器、XNOR逻辑电路、电荷泵、偏压产生器以及压控单元。相位频率检测器通过检测输入时钟信号以及反馈时钟信号间的相位差而输出至少一相位差信号。触发器根据输入时钟信号延迟相位频率检测器所输出的相位差信号,以输出延迟信号。XNOR逻辑电路用来接收相位差信号及延迟信号,以输出逻辑信号。电荷泵根据XNOR逻辑电路所输出的逻辑信号产生控制电压。偏压产生器根据电荷泵所产生的控制电压产生至少一偏压。压控单元由偏压产生器所产生的偏压控制,以根据输入时钟信号产生输出时钟信号,并输出反馈时钟信号至相位频率检测器。
依照本发明又一实施例,提出又一种延迟锁定回路电路。此延迟锁定回路电路包含相位频率检测器、第一触发器、第二触发器、XNOR逻辑电路、电荷泵、偏压产生器以及压控单元。相位频率检测器通过检测输入时钟信号以及反馈时钟信号间的相位差而输出至少一相位差信号。第一触发器用来延迟相位频率检测器所输出的相位差信号,以输出第一延迟信号。第二触发器用来延迟第一触发器所输出的第一延迟信号,以输出第二延迟信号。XNOR逻辑电路用来接收相位差信号、第一延迟信号以及第二该延迟信号,以输出逻辑信号。电荷泵根据XNOR逻辑电路所输出的逻辑信号产生控制电压。偏压产生器根据电荷泵所产生的控制电压产生至少一偏压。压控单元由偏压产生器所产生的偏压控制,以根据输入时钟信号产生输出时钟信号,并输出反馈时钟信号至相位频率检测器。
依照本发明再一实施例,提出一种在延迟锁定回路电路中消除输入时钟信号及输出时钟信号间抖动和偏移的方法。此方法包含:判别输入时钟信号及反馈时钟信号间的相位差;产生相对应于相位差的相位差信号;根据输入时钟信号对相位差信号作取样,以输出取样信号;根据取样信号产生控制电压;产生相对应于控制电压的偏压;以及根据偏压延迟输入时钟信号以产生输出时钟信号以及反馈时钟信号,其中输出时钟信号具有大致上与输入时钟信号相等的相位。
根据本发明的技术内容,应用前述延迟锁定回路电路及其中消除信号间抖动和偏移的方法,使得延迟锁定回路电路在不需低通滤波器的情况下即可稳定地操作,且亦可减少整体电路的制作成本及尺寸大小。
附图说明
图1为显示一般模拟型延迟锁定回路电路的示意图。
图2为显示依照本发明实施例的一种延迟锁定回路电路的示意图。
图3为显示依照本发明实施例的一种如图2所示的取样器的示意图。
图4为显示依照本发明实施例的一种在延迟锁定回路电路中消除输入时钟信号与输出时钟信号间抖动和偏移的方法的流程图。
附图标记说明
100、200:延迟锁定回路电路
102、202:相位频率检测器
104、206:电荷泵
106:低通滤波器
108、208:偏压产生器
110、210:压控延迟线路
204:取样器
300:UP部分
302、312:XNOR逻辑电路
304、314:D型触发器
310:DN部分
400、402、404、406、408、410:步骤
具体实施方式
图2为显示依照本发明实施例的一种延迟锁定回路电路的示意图。延迟锁定回路(delay locked loop,DLL)电路200包括相位频率检测器(phase-frequency detector)202、取样器(sampler)204、电荷泵206、偏压产生器208以及压控单元,例如:压控延迟线路(voltage controlled delayline,VCDL)210。相位频率检测器202用来检测比较输入时钟信号CKIN以及反馈时钟信号CKON间的相位差,并具有两输出端UP和DN。在检测比较完输入时钟信号CKIN及反馈时钟信号CKON间的相位差之后,相位频率检测器202会于UP或DN输出端输出至少一相位差信号。其中,相位频率检测器202所输出的相位差信号为脉冲信号,且此脉冲信号的脉冲宽度与信号CKIN领先或延迟信号CKON的大小相同。当信号CKIN领先信号CKON时,脉冲信号会由相位频率检测器202的输出端UP输出。当信号CKIN延迟信号CKON时,脉冲信号则是由相位频率检测器202的输出端DN输出。
取样器204具有两输出端UPZ和DNZ,并根据输入时钟信号CKIN延迟相位频率检测器202所输出的相位差信号,因而在输出端UPZ或DNZ输出其频率比相位差信号的频率还低的至少一取样信号。所以,延迟锁定回路电路200的操作频率便可因此减低。
图3为显示依照本发明实施例的一种如图2所示的取样器的示意图。在本实施例中,取样器204包括UP部分300以及DN部分310,分别用以处理来自相位频率检测器202的UP输出端和DN输出端的信号。UP部分300包括XNOR逻辑电路302以及N个触发器(flip-flop),其中每一个触发器均可为D型触发器304,但不以此为限,且所有D型触发器304相互串接。
当相位频率检测器202的UP输出端的相位差信号输入第一个D型触发器304时,第一个D型触发器304会根据输入时钟信号CKIN延迟相位差信号,以输出第一延迟信号UP1至第二个D型触发器304。接着,当第一延迟信号UP1输入至第二个D型触发器304时,第二个D型触发器304会根据输入时钟信号CKIN延迟第一延迟信号UP1,以输出第二延迟信号UP2至第三个D型触发器304。亦即,当第(N-1)个延迟信号UP(N-1)输入至第N个D型触发器304时,第N个D型触发器304会根据输入时钟信号CKIN延迟第(N-1)个延迟信号UP(N-1),以输出第N延迟信号UPN。
然后,取样器204的UP部分300所接收的相位差信号、第一延迟信号UP1、第二延迟信号UP2、...以及第N延迟信号UPN再依序输入至XNOR逻辑电路302。在所有信号经过运算处理之后,XNOR逻辑电路302会于取样器204的输出端UPZ输出逻辑信号以作为取样信号,且取样器204的UP部分300所接收的相位差信号的频率,会因此成为输出端UPZ所输出的取样信号的频率的N倍。因此,对于整体电路的操作而言,延迟锁定回路电路200的操作频率便可因此减低。
同样地,取样器204的DN部分310亦包括XNOR逻辑电路312以及N个触发器,其中每一个触发器均可为D型触发器314,但不以此为限,且所有D型触发器314相互串接。当相位频率检测器202的DN输出端的相位差信号输入第一个D型触发器314时,第一个D型触发器314会根据输入时钟信号CKIN延迟相位差信号,以输出第一延迟信号DN1至第二个D型触发器314。接着,当第一延迟信号DN1输入至第二个D型触发器314时,第二个D型触发器314会根据输入时钟信号CKIN延迟第一延迟信号DN1,以输出第二延迟信号DN2至第三个D型触发器314。亦即,当第(N-1)个延迟信号DN(N-1)输入至第N个D型触发器314时,第N个D型触发器314会根据输入时钟信号CKIN延迟第(N-1)个延迟信号DN(N-1),以输出第N延迟信号DNN。
然后,取样器204的DN部分310所接收的相位差信号、第一延迟信号DN1、第二延迟信号DN2、...以及第N延迟信号DNN再依序输入至XNOR逻辑电路312。在所有信号经过运算处理之后,XNOR逻辑电路312会于取样器204的输出端DNZ输出逻辑信号以作为取样信号,且取样器204的DN部分310所接收的相位差信号的频率,会因此成为输出端DNZ所输出的取样信号的频率的N倍。因此,对于整体电路的操作而言,延迟锁定回路电路200的操作频率便可因此减低。
如此一来,延迟锁定回路电路200的操作频率便可依据取样器204中不同数量的触发器而作改变。在一实施例中,取样器204中可仅包括触发器,用以对输入端UP或DN的相位差信号进行运算处理。
此外,XNOR逻辑电路以及触发器(UP部分300或DN部分310)并不限制包括在取样器204中;亦即,XNOR逻辑电路以及触发器可直接与相位频率检测器202和电荷泵206进行操作,由此降低延迟锁定回路电路200的操作频率。
请再参照图2,电荷泵206耦接于取样器204,使得取样器204的输出端UPZ和DNZ的信号输入至电荷泵206。接着,电荷泵206再根据取样器204的输出端UPZ和DNZ的信号产生控制电压VCTL。此外,偏压产生器208耦接于电荷泵206,使得控制电压VCTL输入至偏压产生器208。之后,偏压产生器208再根据控制电压VCTL产生两输出电压VBP和VBN。
压控延迟线路210由偏压VBP和VBN控制,并用以延迟输入时钟信号CKIN,由此输出N个彼此间均具不同相位的输出时钟信号(即CKO[1:N]),其中最后一个输出的时钟信号CKON被反馈至相位频率检测器202,以供与输入时钟信号CKIN作判别比较。具体地来说,压控延迟线路210根据偏压VBP和VBN来进行操作,进而加入可变数量的延迟于输入时钟信号CKIN。换言之,压控延迟线路210根据偏压VBP和VBN加入或减少一定量的延迟,由此输出彼此间均具不同相位的时钟信号(即CKO[1:N]),并使得输出时钟信号CKON的相位符合输入时钟信号CKIN的相位。
图4为显示依照本发明实施例的一种在延迟锁定回路电路中消除输入时钟信号与输出时钟信号间抖动和偏移的方法的流程图。请同时参照图2和图4。首先,判别输入时钟信号CKIN和反馈时钟信号CKON间的相位差(步骤400)。接着,产生相对应于上述相位差的相位差信号(步骤402),其中步骤400和步骤402可由相位频率检测器202来执行。之后,再根据输入时钟信号CKIN对相位差信号作取样,由此输出其频率比相位差信号的频率还低的取样信号(步骤404),其中步骤404可由取样器204来执行。如此一来,延迟锁定回路电路200的操作频率便可减低。
在一实施例中,根据输入时钟信号CKIN对相位差信号作取样的步骤404可进一步包含下列步骤:根据输入时钟信号CKIN延迟相位差信号,由此输出延迟信号;以及对相位差信号及延迟信号作XNOR运算处理,由此输出逻辑信号而作为取样信号。
在另一实施例中,根据输入时钟信号CKIN对相位差信号作取样的步骤404则进一步包含下列步骤:根据输入时钟信号CKIN延迟相位差信号,由此输出第一延迟信号;根据输入时钟信号CKIN延迟所输出的第一延迟信号,由此输出第二延迟信号;亦即,根据输入时钟信号CKIN延迟第(N-1)延迟信号,由此输出第N延迟信号;然后再对相位差信号、第一延迟信号、第二延迟信号、...以及第N延迟信号作XNOR运算处理,由此输出逻辑信号而作为取样信号。如此一来,相位差信号的频率会因此成为取样信号的频率的N倍。因此,对于整体电路的操作而言,延迟锁定回路电路200的操作频率便可因此减低。
在取样信号输出的后,再根据取样信号产生控制电压VCTL(步骤406),且控制电压VCTL可由电荷泵206产生。接着,再产生相对应于控制电压VCTL的两偏压VBP和VBN(步骤408),其中步骤408可由偏压产生器208来执行。之后,再根据偏压VBP和VBN延迟输入时钟信号CKIN,由此产生输出时钟信号(即CKO[1:N])(步骤410),其中输出时钟信号CKON被反馈以供与输入时钟信号CKIN作判别比较。同时,当延迟锁定回路电路200处于锁定的状况下时,时钟信号CKON亦会具有实质上与输入时钟信号CKIN相等的相位。此外,上述的步骤410可由压控延迟线路210来执行。
如此一来,延迟锁定回路电路200的操作频率便可根据输入时钟信号CKIN以及对相位差信号作取样的步骤(步骤404)来进行改变。换言之,延迟上述相位差信号可降低延迟锁定回路电路200的操作频率。
由上述本发明的实施例可知,应用前述延迟锁定回路电路及其中消除信号间抖动和偏移的方法,可使得延迟锁定回路电路的操作频率降低,且延迟锁定回路电路在不需低通滤波器的情况下即可稳定地操作,并亦可减少整体电路的制作成本及尺寸大小。
虽然本发明已以实施例公开如上,然其并非用以限定本发明,任何本领域技术人员,在不脱离本发明的精神和范围内,当可作各种更动与润饰,因此本发明的保护范围由权利要求书界定。
Claims (15)
1.一种延迟锁定回路电路,包含:
相位频率检测器,通过检测输入时钟信号以及反馈时钟信号间的相位差而输出至少一相位差信号;
取样器,根据该输入时钟信号延迟由该相位频率检测器所输出的该相位差信号,以输出至少一取样信号;
电荷泵,根据该取样器所输出的该取样信号产生控制电压;
偏压产生器,根据该电荷泵所产生之该控制电压产生至少一偏压;以及
压控单元,由该偏压产生器所产生的该偏压控制,以根据该输入时钟信号产生输出时钟信号,并输出该反馈时钟信号至该相位频率检测器。
2.权利要求1所述的延迟锁定回路电路,其中该取样器进一步包含:
触发器,根据该输入时钟信号延迟该相位频率检测器所输出的该相位差信号,以输出延迟信号;以及
XNOR逻辑电路,用以接收该相位差信号及该延迟信号,以输出逻辑信号作为该取样信号。
3.权利要求2所述的延迟锁定回路电路,其中该触发器为D型触发器。
4.权利要求1所述的延迟锁定回路电路,其中该取样器进一步包含:
第一触发器,根据该输入时钟信号延迟该相位频率检测器所输出的该相位差信号,以输出第一延迟信号;
第二触发器,根据该输入时钟信号延迟该第一触发器所输出的该第一延迟信号,以输出第二延迟信号;以及
XNOR逻辑电路,用以接收该相位差信号、该第一延迟信号以及该第二该延迟信号,以输出逻辑信号作为该取样信号。
5.权利要求4所述的延迟锁定回路电路,其中该第一触发器以及该第二触发器系分别为D型触发器。
6.权利要求1所述的延迟锁定回路电路,其中该压控单元包含压控延迟线路。
7.一种延迟锁定回路电路,包含:
相位频率检测器,通过检测输入时钟信号以及反馈时钟信号间的相位差而输出至少一相位差信号;
触发器,根据该输入时钟信号延迟该相位频率检测器所输出的该相位差信号,以输出延迟信号;
XNOR逻辑电路,用以接收该相位差信号及该延迟信号,以输出逻辑信号;
电荷泵,根据该XNOR逻辑电路所输出的该逻辑信号产生控制电压;
偏压产生器,根据该电荷泵所产生之该控制电压产生至少一偏压;以及
压控单元,由该偏压产生器所产生的该偏压控制,以根据该输入时钟信号产生输出时钟信号,并输出该反馈时钟信号至该相位频率检测器。
8.权利要求7所述的延迟锁定回路电路,其中该触发器为D型触发器。
9.权利要求7所述的延迟锁定回路电路,其中该压控单元包含压控延迟线路。
10.一种延迟锁定回路电路,包含:
相位频率检测器,通过检测输入时钟信号以及反馈时钟信号间的相位差而输出至少一相位差信号;
第一触发器,用以延迟该相位频率检测器所输出的该相位差信号,以输出第一延迟信号;
第二触发器,用以延迟该第一触发器所输出的该第一延迟信号,以输出第二延迟信号;
XNOR逻辑电路,用以接收该相位差信号、该第一延迟信号以及该第二该延迟信号,以输出逻辑信号;
电荷泵,根据该XNOR逻辑电路所输出的该逻辑信号产生控制电压;
偏压产生器,根据该电荷泵所产生之该控制电压产生至少一偏压;以及
压控单元,由该偏压产生器所产生的该偏压控制,以根据该输入时钟信号产生输出时钟信号,并输出该反馈时钟信号至该相位频率检测器。
11.权利要求10所述的延迟锁定回路电路,其中该第一触发器以及该第二触发器系分别为D型触发器。
12.权利要求10所述的延迟锁定回路电路,其中该压控单元包含压控延迟线路。
13.一种在延迟锁定回路电路中消除输入时钟信号及输出时钟信号间抖动和偏移的方法,该方法包含:
判别该输入时钟信号及反馈时钟信号间的相位差;
产生相对应于该相位差的相位差信号;
根据该输入时钟信号对该相位差信号作取样,以输出取样信号;
根据该取样信号产生控制电压;
产生相对应于该控制电压的偏压;以及
根据该偏压延迟该输入时钟信号以产生该输出时钟信号以及该反馈时钟信号,其中该输出时钟信号具有大致上与该输入时钟信号相等的相位。
14.权利要求13所述的方法,其中根据该输入时钟信号对该相位差信号作取样以输出该取样信号的步骤进一步包含:
根据该输入时钟信号延迟该相位差信号,以输出延迟信号;以及
对该相位差信号及该延迟信号作XNOR运算,以输出逻辑信号作为该取样信号。
15.权利要求13所述的方法,其中根据该输入时钟信号对该相位差信号作取样以输出该取样信号的步骤进一步包含:
根据该输入时钟信号延迟该相位差信号,以输出第一延迟信号;
根据该输入时钟信号延迟该第一延迟信号,以输出第二延迟信号;以及
对该相位差信号、该第一延迟信号以及该第二延迟信号作XNOR运算,以输出逻辑信号作为该取样信号。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/010,554 | 2008-01-25 | ||
US12/010,554 US7733139B2 (en) | 2008-01-25 | 2008-01-25 | Delay locked loop circuit and method for eliminating jitter and offset therein |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101494457A true CN101494457A (zh) | 2009-07-29 |
CN101494457B CN101494457B (zh) | 2012-12-26 |
Family
ID=40898597
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200810094809XA Expired - Fee Related CN101494457B (zh) | 2008-01-25 | 2008-04-28 | 延迟锁定回路电路及其中消除信号间抖动和偏移的方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7733139B2 (zh) |
CN (1) | CN101494457B (zh) |
TW (1) | TWI347750B (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102255614A (zh) * | 2010-05-20 | 2011-11-23 | 晨星软件研发(深圳)有限公司 | 时脉产生电路与时脉产生方法 |
CN103391072A (zh) * | 2012-05-10 | 2013-11-13 | 扬智科技股份有限公司 | 用来检测时脉抖动的检测电路 |
CN104903963A (zh) * | 2012-07-02 | 2015-09-09 | 高通股份有限公司 | 低噪声低参考毛刺的倍频延迟锁定环 |
CN104113326B (zh) * | 2013-09-29 | 2017-08-25 | 西安电子科技大学 | 一种具有可编程功能的多相位时钟产生电路 |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8032778B2 (en) | 2008-03-19 | 2011-10-04 | Micron Technology, Inc. | Clock distribution apparatus, systems, and methods |
KR101027676B1 (ko) * | 2008-06-26 | 2011-04-12 | 주식회사 하이닉스반도체 | 위상 동기 장치 |
US8593317B2 (en) * | 2011-01-06 | 2013-11-26 | Texas Instruments Incorporated | Apparatus and system to suppress analog front end noise introduced by charge-pump |
TWI444636B (zh) | 2011-02-18 | 2014-07-11 | Realtek Semiconductor Corp | 內建抖動測試功能之時脈與資料回復電路及其方法 |
US9122891B2 (en) * | 2013-08-12 | 2015-09-01 | Microsoft Technology Licensing, Llc | Functional timing sensors |
TWI554037B (zh) * | 2015-04-16 | 2016-10-11 | 群聯電子股份有限公司 | 時脈資料回復電路模組、記憶體儲存裝置及相位鎖定方法 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6307906B1 (en) * | 1997-10-07 | 2001-10-23 | Applied Micro Circuits Corporation | Clock and data recovery scheme for multi-channel data communications receivers |
US7551909B1 (en) * | 2002-08-29 | 2009-06-23 | Silicon Image, Inc. | CMOS transceiver with dual current path VCO |
US7078977B2 (en) * | 2002-09-06 | 2006-07-18 | True Circuits, Inc. | Fast locking phase-locked loop |
US6856207B1 (en) * | 2003-07-29 | 2005-02-15 | Sunplus Technology Co., Ltd. | Jitter-less phase detector in a clock recovery circuit |
EP1661289B1 (en) * | 2003-08-29 | 2007-03-07 | Koninklijke Philips Electronics N.V. | Phase detector |
US6927611B2 (en) * | 2003-10-29 | 2005-08-09 | International Business Machines Corporation | Semidigital delay-locked loop using an analog-based finite state machine |
US7042252B2 (en) * | 2004-04-23 | 2006-05-09 | Brian Jeffrey Galloway | Correcting for DC offset in a phase locked loop |
US7019572B2 (en) * | 2004-07-26 | 2006-03-28 | Kabushiki Kaisha Toshiba | Systems and methods for initializing PLLs and measuring VCO characteristics |
US7135934B2 (en) * | 2005-03-01 | 2006-11-14 | Freescale, Semiconductor, Inc. | Fully programmable phase locked loop |
JP4413858B2 (ja) * | 2005-12-13 | 2010-02-10 | 株式会社東芝 | 乱数検定回路 |
US7310021B2 (en) * | 2005-12-29 | 2007-12-18 | Intel Corporation | Phase-locked loop with tunable-transfer function |
US7420428B2 (en) * | 2006-07-13 | 2008-09-02 | Itt Manufacturing Enterprises, Inc. | Low noise phase locked loop with a high precision lock detector |
US7382153B2 (en) * | 2006-07-25 | 2008-06-03 | Parade Technologies, Ltd. | On-chip resistor calibration for line termination |
TWI385927B (zh) * | 2007-09-14 | 2013-02-11 | Realtek Semiconductor Corp | 時間交錯式時脈資料回復電路及方法 |
US20090146705A1 (en) * | 2007-12-05 | 2009-06-11 | Chih-Haur Huang | Delay locked loop circuit and method for eliminating jitter and offset therein |
US20090146704A1 (en) * | 2007-12-05 | 2009-06-11 | Chih-Haur Huang | Delay locked loop circuit and method for eliminating jitter and offset therein |
JP4438857B2 (ja) * | 2007-12-11 | 2010-03-24 | ソニー株式会社 | 通信システム、受信装置、および受信方法 |
-
2008
- 2008-01-25 US US12/010,554 patent/US7733139B2/en active Active
- 2008-03-03 TW TW097107357A patent/TWI347750B/zh not_active IP Right Cessation
- 2008-04-28 CN CN200810094809XA patent/CN101494457B/zh not_active Expired - Fee Related
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102255614A (zh) * | 2010-05-20 | 2011-11-23 | 晨星软件研发(深圳)有限公司 | 时脉产生电路与时脉产生方法 |
CN102255614B (zh) * | 2010-05-20 | 2017-04-19 | 晨星软件研发(深圳)有限公司 | 时脉产生电路与时脉产生方法 |
CN103391072A (zh) * | 2012-05-10 | 2013-11-13 | 扬智科技股份有限公司 | 用来检测时脉抖动的检测电路 |
CN103391072B (zh) * | 2012-05-10 | 2016-03-16 | 扬智科技股份有限公司 | 用来检测时脉抖动的检测电路 |
CN104903963A (zh) * | 2012-07-02 | 2015-09-09 | 高通股份有限公司 | 低噪声低参考毛刺的倍频延迟锁定环 |
CN104903963B (zh) * | 2012-07-02 | 2018-09-21 | 高通股份有限公司 | 低噪声低参考毛刺的倍频延迟锁定环 |
CN104113326B (zh) * | 2013-09-29 | 2017-08-25 | 西安电子科技大学 | 一种具有可编程功能的多相位时钟产生电路 |
Also Published As
Publication number | Publication date |
---|---|
US7733139B2 (en) | 2010-06-08 |
US20090189657A1 (en) | 2009-07-30 |
TW200934129A (en) | 2009-08-01 |
TWI347750B (en) | 2011-08-21 |
CN101494457B (zh) | 2012-12-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101494457B (zh) | 延迟锁定回路电路及其中消除信号间抖动和偏移的方法 | |
US9356611B1 (en) | Systems and methods involving phase detection with adaptive locking/detection features | |
US6326826B1 (en) | Wide frequency-range delay-locked loop circuit | |
US8638144B1 (en) | Systems and methods involving phase detection with adaptive locking/detection features | |
CN101127526B (zh) | 时钟倍频器和使时钟倍频的方法 | |
US7676014B2 (en) | Digital lock detector for phase-locked loop | |
USRE46336E1 (en) | Phase-lock assistant circuitry | |
US20110254601A1 (en) | Lock detector, method applicable thereto, and phase lock loop applying the same | |
CN101453210A (zh) | 延迟锁定回路电路及其中消除信号间抖动和偏移的方法 | |
US20080084233A1 (en) | Frequency regulator having lock detector and frequency regulating method | |
US8866556B2 (en) | Phase shift phase locked loop | |
TW200934133A (en) | Delay-locked loop and method thereof | |
WO2021036274A1 (zh) | 一种基于多级同步的零延时锁相环频率综合器 | |
CN1983815B (zh) | 一种延时锁定环电路 | |
US20090009224A1 (en) | Multiphase DLL using 3-edge phase detector for wide-range operation | |
Park et al. | A 10 Gb/s hybrid PLL-based forwarded clock receiver in 65-nm CMOS | |
CN108566197B (zh) | 一种双反馈的延迟锁相环 | |
WO2005008894A1 (en) | Delay locked loop for generating multi-phase clocks without voltage-controlled oscillator | |
US7382163B2 (en) | Phase frequency detector used in digital PLL system | |
Park et al. | A low power DLL based clock and data recovery circuit with wide range anti-harmonic lock | |
CN103051333B (zh) | 一种快速锁定的锁相环 | |
CN102006062B (zh) | 零相位误差锁相环 | |
Huang et al. | A novel start-controlled phase/frequency detector for multiphase-output delay-locked loops | |
CN201947247U (zh) | 零相位误差锁相环 | |
Kao et al. | A self‐calibrated delay‐locked loop with low static phase error |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20121226 |