CN101471062B - 包含多个输出的信号线驱动装置 - Google Patents

包含多个输出的信号线驱动装置 Download PDF

Info

Publication number
CN101471062B
CN101471062B CN2008101885878A CN200810188587A CN101471062B CN 101471062 B CN101471062 B CN 101471062B CN 2008101885878 A CN2008101885878 A CN 2008101885878A CN 200810188587 A CN200810188587 A CN 200810188587A CN 101471062 B CN101471062 B CN 101471062B
Authority
CN
China
Prior art keywords
array
circuit
output
lead
amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2008101885878A
Other languages
English (en)
Other versions
CN101471062A (zh
Inventor
西村浩一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Renesas Electronics Corp
Original Assignee
Renesas Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Electronics Corp filed Critical Renesas Electronics Corp
Publication of CN101471062A publication Critical patent/CN101471062A/zh
Application granted granted Critical
Publication of CN101471062B publication Critical patent/CN101471062B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

本发明涉及一种包含多个输出的信号线驱动装置。该驱动装置从多个输出端子输出不同极性的信号,该驱动装置包括:第一电源线,该第一电源线连接每个都输出一个极性的信号的多个第一输出电路中的一些的电源端子,以及每个都输出另一极性的信号的多个第二输出电路中的一些的电源端子;和第二电源线,该第二电源线连接其余的多个第一输出电路的电源端子以及其余的多个第二输出电路的电源端子,第二电源线不同于第一电源线。

Description

包含多个输出的信号线驱动装置
技术领域
本发明涉及一种信号线驱动装置,并且,更具体地,涉及一种用于驱动诸如用于显示装置的图像信号线的多条信号线的装置。
背景技术
例如,在日本专利特开2006-292807(JP-A2006-29807)中公开了一种已知的用于驱动多条信号线的驱动装置的示意图。在JP-A2006-29807中,根据从数据锁存器输出的数据信号,每个正灰度选择器SEL1、3等等,从一组多个正电压中选择性地输出一个电压,或者每个负灰度选择器SEL2、4等等,从一组多个负电压中选择性地输出一个电压。然后,将电压分别输入到用于正灰度的放大器AMP 1、3等以及用于负灰度的放大器AMP2、4等。这些放大器依赖于放大器的预定驱动性能输出灰度输出信号,并且然后将输出信号通过开关SW11等等供给输出端子S1、S2等。在这里,驱动装置设置有一组正电压和一组负电压,以便于将其施加到交流电驱动型的显示装置,例如以使用液晶材料的显示装置为代表的显示装置。更具体地,该组正电压高于预定的电压1/2AVDD,而该组负电压低于预定的电压1/2AVDD。将用于正灰度的放大器AMP1、3等等排列为平行于输出端子S1、S2等等的阵列,并且将其共同地连接至沿着放大器AMP1、3等等的阵列延伸的电源线AVDD和接地线AGNDP。同样地,将用于负灰度的放大器AMP2、4等等排列为平行于输出端子的阵列并且在前后方向上邻近于用于正灰度的放大器的阵列,并且也将其共同地连接至沿着放大器AMP2、4等等延伸的电源线AVDD和接地线AGNDP。根据来自于选择器的输入,用于正灰度的放大器每个均生成高于基准电压的正输出信号,而用于负灰度的放大器每个均生成低于基准电压的负输出信号。开关SW11等等在正负输出信号之间执行切换操作以从彼此邻近的输出端子交替地输出这些信号。因此,从输出端子S1、S2等等交替地输出正和负输出信号。
根据本申请发明人的回顾,上述JP-A2006-29807的驱动电路存在下述风险,即:由于连接至放大器的电源线的电阻部件引起的源电压中的波动,可能导致输出信号不稳定。换言之,例如,当放大器AMP1将正灰度电压的输出信号供给输出端子S1,大电流不得不从电源线AVDD流到输出端子S1。相反,依赖于放大器的性能,没有电流从放大器AMP1流到接地线AGNDP,或者某暂态电流或者某穿透电流没有从放大器AMP1流到接地线AGNDP。这也应用于用于正灰度电压的其它放大器AMP3、5等等。因此,将来自于电源线AVDD的集中的大电流供给AMP1、3、5等等,并因此引起电源线AVDD中的电压下降。另一方面,例如,当放大器将负灰度电压的输出信号供给输出端子S2时,大电流不得不从输出端子S2流入接地线VGND,而没有或者少许的电流从电源线AVDDN流入放大器AMP2。这也应用于用于负灰度电压的其它放大器AMP4、6等等。因此,来自AMP2、4、6等等的电流集中在接地线AGND,并且大电流引起结点线AGND中电压的上升。这样,出现电源线中的电压的下降和接地线中电压的上升并且导致电源噪音。因此,输出端子S1等等输出具有不稳定电势的输出信号。特别地,用于驱动诸如LCD驱动器等的显示装置的信号线的装置趋向于具有越来越大量的输出信号线。例如,传统上输出信号线的数量大约为240通道,但是当今数量已经增加到最大960通道。因此,在具有多个输出放大器的电路构造和布局中,认为随着输出数量的增加,由于电源线的电阻部件导致的电压下降的影响已变得日益重要。
发明内容
为了解决问题,在根据本申请的权利要求1的构造中,驱动电路包括输出一个极性的信号的第一输出电路,和输出另一极性的信号的第二输出电流,并且将驱动电路构造为使得通过共同地连接至第一输出电路中的一些的电源端子和第二输出电路中的一些的电源端子,电源线供给电能。
在此种构造中,第一和第二输出电路的输出信号的极性彼此不同,并且因此一种极性引起大电流流入或者流出电源,而另一种引起少许的电流流入或者流出电源。因为电源线允许电流流入和流出第一输出电路中的一些或者第二输出电路中的一些,电源线能够防止大电流集中并且防止驱动电路的输出信号变得不稳定。
另外,在根据权利要求17的构造中,驱动器电路包括:在预定方向上排列的多个输出端子单元;输出一种极性的信号的多个第一输出电路单元;和输出另一种极性的信号的第二输出电路单元,并且将驱动电路构造为至少第一输出电路单元中的一些或者至少第二输出电路单元中的一些形成第一阵列,并且其余的第一输出电路单元和其余的第二电路单元形成第二阵列。
在此种构造中,因为至少第一输出电路单元中的一些和至少第二输出电路单元中的一些形成第一阵列,并且其余的第一输出电路单元和其余的第二电路单元形成第二阵列,因此能够防止电流仅集中在放大器阵列中的特定的一个上,并且因此能够防止由于电流的过度消耗导致输出信号变得不稳定。
根据本发明,即使在用于驱动多条信号线的驱动电路中,也能够防止源电压中的波动并且能够防止输出信号变得不稳定。
附图说明
图1是根据第一实施例的P/N缓冲放大器型驱动设备的示意布置图。
图2A和2B是P/N缓冲放大器的电路图以及示出电流路径的框架格式的视图。
图3是示出点反转驱动方法的框架格式的视图,该方法是根据第一实施例驱动装置中反转极性的方法。
图4是示出H2点反转驱动方法的框架格式的视图,该方法是根据第二实施例驱动装置中反转极性的方法。
图5是示出2点反转驱动方法的其它方式的框架格式的视图。
图6是示出第三实施例的示意图。
图7A和7B是用轨对轨放大器型比较和描述P/N缓冲放大器型的示意图。
图8是根据第四实施例轨对轨放大器型驱动装置的框图。
图9A和9B是轨对轨放大器的电路图和电流路径的示意图。
图10是根据第七实施例的轨对轨放大器型驱动装置的框图。
图11是根据第十实施例的轨对轨放大器型驱动装置的框图。
图12是根据第十一实施例的轨对轨放大器型驱动装置的框图。
图13是根据第十二实施例的轨对轨放大器型驱动装置的框图。
图14是根据第十三实施例的轨对轨放大器型驱动装置的框图。
具体实施方式
结合附图,将会在下文中详细描述本发明的实施例。所有的下列描述仅是示例,并因此不应限制本发明。另外,在没有偏离权利要求范围的情况下,本领域普通技术人员会理解和执行修改或者增加实施例。
图1是示出信号线驱动装置2的轮廓的略图。将多个输出端子6分别连接至要被驱动的多条信号线1。输出端子6彼此相邻并且组成在图1的水平方向上延伸的阵列5。在图1中,示例多个输出端子6中的八个,每个被指定为S1至S8。但是如果该装置为多个,则该装置可以由更多或者更少数目的输出端子形成。
通过开关7将用于输出的放大器AP1和AN1连接至输出端子S1和S2。放大器AP1是用于生成正极性输出信号的放大器,将放大器AP1连接至供给电源电压VDD的电源线VDDa和供给接地电势VSS的电源线VSSa,并且在从1/2VDD(意思是VDD的二分之一,以下相同)至VDD的范围内生成输出信号。放大器AN1是用于生成负极性输出信号的放大器,将放大器AN1连接至供给电源电压VDD的电源线VDDb和供给接地电势VSS的电源线VSSb,并且在从接地电势至1/2VDD的范围内生成输出信号。下述驱动装置的构造被称为P/N缓冲放大器型的构造,该驱动装置使用专用的放大器AP1等等和专用的放大器AN1等等,所述放大器AP1等等输出与用作基准(1/2VDD至VDD)的中间电压相比更正侧上的电压,放大器AN1输出负侧(VSS至1/2VDD)上的电压。在此种情况下,每个放大器不能切换极性和输出信号,并且将用于切换输出信号的极性的开关7定位在放大器的后级。
如在下面详细描述其操作,在接收极性反转信号POL的情况下,在一个操作周期中开关7将放大器AP1和AN1分别连接至输出端子S1和S2,而在另一操作周期中当极性反转信号更改其逻辑值时,切换连接状态以将放大器AP1和AN1分别连接至输出端子S2和S1。在这里,正常次序连接方式表示如下情况:每个开关7从放大器接收两个信号,并且在两个信号没有发生相互交换的情况下以它们的顺序将两个信号连接至两个相应的输出端子。另一方面,交换的连接方式表示以下情况:每个开关7交换两个信号并因此以交叉的方式将两个信号连接至两个相对应的输出端子。
图7A示出了此种P/N缓冲放大器型驱动电路的构造,提取放大器和开关的区域。用于负极性的放大器AN1等等被构造为接收差分放大器OP1的正输入端处的输入信号,并且将其输出端连接至形成负反馈连接的负输入端。类似地,用于正极性的放大器AP1等等被构造为接收差分放大器OP2的正输入端处的输入信号,并且将其输出端连接至形成正反馈连接的正输入端。将开关7连接至放大器AP1和AN1的后级,适当地改变输出,并连接至输出端子6。
通过开关7将用于输出的放大器AP2和AN2连接至输出端子S3和S4。放大器AP2是用于生成正极性输出信号的放大器,将放大器AP2连接至供给电源电压VDD的电源线VDDb和供给接地电势VSS的电源线VSSb,并且在从1/2VDD至VDD的范围内生成输出信号。放大器AN2是用于生成负极性输出信号的放大器,将放大器AN2连接至供给电源电压VDD的电源线VDDa和供给接地电势VSS的电源线VSSa,并且在从接地电势至1/2VDD的范围内生成输出信号。
与上述相类似,在一个操作周期内在接收极性反转信号(未示出)的情况下,与输出端子S3和S4相对应的开关7将放大器AP2和AN2分别连接至输出端子S3和S4,并且在另一个操作周期内,当极性反转信号更改它的逻辑值时,开关7切换连接状态并且将放大器AP2和AN3分别连接至输出端子S3和S4。
以下述方式类似地构造输出端子S5至S8,即开关7和放大器AP3、AP4、AN3和AN4重复与输出端子S1至S4相对应的构造。
然后,在与输出端子S5和S6相对应的放大器之中,放大器AP3是用于生成正极性输出信号的放大器并且被连接至电源线VDDa和VSSa。放大器AN3是用于生成负极性输出信号的放大器,并且被连接至电源线VDDb和VSSb。另外,在与输出端子S7和S8相对应的放大器之中,放大器AP4是用于生成负极性输出信号的放大器,并且被连接至电源线VDDb和VSSb。放大器AN4是用于生成负极性输出信号的放大器并被连接至电源线VDDa和VSSa。
信号处理电路10将数据信号给予每个放大器。在图1中,与示例的八个放大器相对应的信号处理电路被分别表示为D1至D8。根据各输入数据信号12的接收,信号处理电路10每个都执行必要的信号处理,诸如电平转换或者D/A转换等等,并且将输入信号供给放大器AP1等等。信号处理电路D1、D3、D5和D7执行正极性信号的处理,并且信号处理电路D2、D4、D6执行负极性信号的处理。
在信号处理电路10的前级提供了开关11,并且将开关11构造为使得信号处理电路10中相邻的电路互相地更改其输入端子并接收输入数据信号12。开关11响应于极性反转信号而执行切换操作。这使开关11能够事先类似地交换数据信号12的顺序,响应于开关7适当地交换放大器AP1等的输出并且交换要从输出端子S1等等输出的信号的极性。因此,在最终状态下以正确顺序将与数据信号12相对应的输出信号供给输出端子S1至S8。
在图1中所示的驱动装置中,放大器被排列在由阵列3和4组成的两个阵列的每个中。事实上,彼此相邻地排列放大器AP1、AN2、AP3和AN4以形成阵列4,而彼此相邻地排列放大器AN1、AP2、AN3和AP4以形成阵列3。这些放大器的阵列3和4被彼此相邻地排列并且还与输出端子5的阵列相邻。在与阵列5延伸的方向即在图的右左方向正交的方向上,可以彼此相邻地排列属于阵列4的每个放大器8和属于阵列3的每个放大器9。图1示出了下述情况,即:在图的上下方向上放大器AP1和AN1彼此相邻。但是,为了布局方便,能够将每对放大器8和9之间的位置关系调整为使得它们在右左方向上稍微适当地偏离,并且如果在不同于阵列5的方向的预定方向上并排地排列放大器8和9,这将是可接受的。
分别为放大器阵列3、4提供如已经提到的一对电源线VDDb和VSSb以及另一对电源线VDDa和VSSa。属于阵列3的放大器9,即,放大器AN1、AP2、AN3、AP4等等,被共同地连接至该对电源线VDDb和VSSb,并因此共同地接收电源供给。同时,属于阵列4的放大器8,即,放大器AP1、AN2、AP3、AN4等等,被共同地连接至该对电源线VDDa和VSSa,并共同地接收电源供给。尽管两个电源线VDDa和VDDb是用于供给电源VDD的布线,但是它们都是分别对应于阵列4和3独立地提供的,而没有在阵列之间相互连接,并且平行于阵列3、4、5延伸。类似地,尽管两个电源线VSSa和VSSb供给接地电压VSS,但是它们都是分别对应于阵列4和3独立地提供的,而没有在阵列之间相互连接,并且平行于阵列3、4、5延伸。
图2A是示出在属于驱动装置2的阵列4的放大器之中的正极性放大器AP1和AP3等等的构造的示意电路图。同样对于属于阵列3的正极性放大器AP2和AP4,如果图中的电源线被VDDb和VSSb代替,也可以应用同样的构造。
在图2A中,输入信号Vin是要从信号处理电路10接收的和要供给差分放大器级21的正输入端子的信号。将差分放大器级21的输出连接至P型晶体管22和N型晶体管23的栅极极性。将晶体管22和23串行地连接在该对电源线VDDa和VSSa之间,并用作输出晶体管。晶体管22和23的共同连接结点25是放大器AP1和AP3等等的每个的输出端。输出端25被连接至差分放大器阶21的负输入端并且构成反馈电路。差分放大器阶21在反映输入信号Vin的值的电压电平处驱动P型晶体管22的栅极。因此,在1/2VDD至VDD的电压范围内适当地产生输出电压至输出端25。
通过开关7和输出端子S 1将输出端25连接至信号线1以被驱动。在图2A中,省略了开关7和输出端子S1等等,并且示出了信号线1上的负载24。尽管可以取决于驱动电路的使用考虑用于负载24的各种负载,但是各种负载可以应用于液晶显示装置的信号线和连接到的像素。这样,如果本实施例的驱动装置被用作所谓的LCD驱动器,那么负载24是显示装置中信号线的寄生电容和具有作为电解质材料构成像素的液晶材料的电容元件。
图2B是示出了在属于驱动装置2的阵列4中负极性放大器AN2和AN4的构造的示意电路图。同样对于属于阵列3的负极性放大器AN1和AN3来说,如果图中的电源线被VDDb和VSSb代替,也可以应用相同的构造。
在图2B中,输入信号Vin是要从信号处理电路10接收的信号,然后供给差分放大器级26的正输入端子。将差分放大器级26的输出连接至P型晶体管27和N型晶体管28的栅极极性。将晶体管27和28串行连接在该对电源线VDDa和VSSa之间,并且晶体管27和28的共同连接结点29是放大器AN2和AN4等等的输出端。输出端29被连接至差分放大器级26的负输入端子并且构成反馈电路。差分放大器级26在反映输入信号Vin的值的电压电平处驱动N型晶体管28的栅极。因此,在从接地电势至1/2VDD的电压范围内适当地产生输出电压至输出端29。
连接至输出端29的负载24与图2A相似。
接下来,将会在下文中描述驱动装置的操作。首先,在极性反转信号取逻辑值H并且开关7根据极性反转信号切换的条件下,通过开关7如下所示对应地连接输出端子端子S1等等和放大器AP1等等:
当极性反转信号是H时,输出端子和放大器的对应关系如下所示:
输出端子  S1  S2  S3  S4  S5  S6  S7  S8
放大器    AN1 AP1 AN2 AP2 AN3 AP3 AN4 AP4
换言之,按照开关7的连接方式,开关SW1和SW3处于交换连接方式,而开关SW2和SW4处于正常顺序连接方式。
当放大器AP1、AP2、AP3和AP4是用于产生正极性输出信号的放大器,并且放大器AN1、AN2、AN3和AN4是用于产生负极性输出信号的放大器时,在上述的情况下,输出端子S1至S8交替地产生具有不同极性的信号。
然后,当极性反转信号将它的逻辑值更改为L,并且开关7切换时,输出端子和放大器之间的连接关系如下所示:
当极性反转信号是L时输出端子和放大器的对应关系:
输出端子 S1  S2  S3  S4  S5  S6  S7  S8
放大器   AP1 AN1 AP2 AN2 AP3 AN3 AP4 AN4
换言之,按照开关7的连接方式,开关SW1和SW3更改为正常顺序连接方式,而SW2和SW4更改为交换连接方式。
换言之,在该实施例中,该构造使得生成来自输出端子S1等等的输出信号同时他们的极性不仅交替反转而且还按照时间反转。图3示意地显示了此种情况。在图3的表中,水平轴表示输出端子,并且表中的符号+和-表示输出信号的极性分别为正和负。表的垂直轴示出极性反转信号POL的值如何变化。这是一种用于防止液晶显示的屏的任何残影或者闪烁的适用的输出方法。具体地,当对于显示装置的每个水平显示周期极性反转信号POL被反转时,表3中的极性对应于显示装置的屏幕中的每个像素的极性的排列。此种方法被称为点反转方法,其中不同极性的像素被排列在格子图案中,从而改善图片质量。
这样,当将极性反转信号POL从H更改为L时,在这个新的操作周期,例如,放大器AP1,不得不将输出端子S1以及其伴随的信号线1和负载24驱动到从1/2VDD至VDD的范围内的预定电势,所述输出端子S1在之前的操作周期中由负极性放大器AN1驱动到从接地电势至1/2VDD的电势。这产生大电流输出Iout。为了对此进行描述,现在参考图2A。图2A示出了此种情况下的AP1的操作。为了用正极性输出信号驱动信号线1和其负载24,放大器AP1从电源线VDDa接收相对大的电流并将其输出至输出端子S1。在输出放大器AP1中,没有电流从输出端子S1流到接地电势的电源线VSSa,或者在稳定的时间仅存在一些过渡电流或者一些穿透电流。
类似地,正极性放大器AP2、AP3和AP4中的每一个从电源电势VDD接收相对大的电流,并输出至输出端子S3、S5和S7中的每一个。因此,所有正极性放大器应从电源电势VDD流出的电流的总量很大。如上所述,然而,在驱动电路2中,正极性放大器被划分为两组,从而电源线对不同。例如,电源线VDDa,被共同连接至正极性放大器中的一些,即:AP1和AP3等等,并因此其它即:AP2和AP4等等独立。因此,即使当正极性放大器AP1和AP3等等同时操作时,能够将流过电源线VDDa的电流保持很低,从而能够稳定地维持电源线VDDa的电势VDD。因此,来自于放大器AP1和AP3等等的输出,并不由于电源电势的波动而振荡。
类似地,也将其它的电源线VDDb共同连接至正极性放大器中的一些,即:AP2和AP4等等并且其它即:AP1和AP3等等独立。因此,即使当正极性放大器AP2和AP4等等同时操作时,能够将流过电源线VDDb的电流保持很低,从而稳定地维持电源线VDDb的电势VDD。因此,来自于放大器AP2和AP4的输出,并不由于电源电势中的波动而振荡。
另外,在此操作周期中,例如,放大器AN2,不得不将输出端子S4以及其伴随的信号信1和负载24驱动至从接地电势至1/2VDD范围内的预定电势,所述输出端子S4在之前的操作周期中由正极性放大器AP2驱动至从1/2VDD至VDD的电势。这产生大负电流输出Iout。事实上,在此种情况下,执行从信号线1接收电流并且使其流入接地电源线的操作。为了对此进行描述参考图2B。图2B示出了在此种情况下的AN2的操作。为了用负极性输出信号驱动信号线1及其负载24,放大器AN2从输出端子S4接收相对大的电流并将其输出至接地电势的电源线VSSa。在输出放大器AN2中,没有电流从电源线VDDa流到输出端子S4,或者在稳定的时间仅存在一些过渡电流或者一些穿透电流。
类似地,负极性放大器AN1、AN3和AN4中的每一个从信号线接收相对大的电流并将其流出至各接地电势的电源线。因此,所有负极性放大器要流到接地电势的电流较大。如上所述,然而,在驱动电路2中,负极性放大器被划分为两组,从而电源线对不同。例如,接地电势的电源线VSSa,被共同连接至负极性放大器中的一些,即:AN2和AN4等等,并且因此其它的即:AN1和AN3等等独立。因此,即使当负极性放大器AN2和AN4等等同时操作时,能够将通过电源线VSSa的电流保持很低,从而能够稳定地维持电源线VSSa的电势VSS。因此,来自于放大器AN2和AN4等等的输出,并不由于电源电势的波动而振荡。
类似地,还将其它的电源线VSSb共同连接至负极性放大器中的一些,即:AN1和AN3等等并且其它的即:AN2和AN4等等独立。因此,即使当负极性放大器AN1和AN3等等同时操作时,能够将通过电源线VSSb的电流保持很低,从而能够稳定地维持电源线VSSb的电势VSS。因此,来自于放大器AN1和AN3等等的输出,并不由于电源电势中的波动而振荡。
能够在硅基板上构造驱动装置2作为半导体集成电路,将其切割为芯片,并且连接至要驱动的信号线。或者当其用作用于显示装置的驱动装置时,能够通过使用SOG技术在显示装置的屏幕的外围中直接形成驱动电路2,其中,通过适当地使用半导体材料、绝望材料和金属材料在绝缘体或者诸如玻璃的表面形成电路。特别地,本实施例的驱动装置能够防止电流的集中,从而防止电源线的电阻引起不稳定的输出信号。因此,也能够应用于在显示装置的周围用SOG方法形成电路,在该处电路倾向于具有较大的布线电阻。另外,根据本实施例的装置,在相同的电源电势和接地电势下操作的放大器被用作每个正极性和负极性放大器。因此,能够防止由于对于每个正极性和负极性放大器使用不同电源而导致的输出特性中的任何波动。
接下来,使用反转驱动方法的构造可以作为第二实施例的示例,其中为每两个输出端子互换输出信号的极性。与图3类似,图4示出了在此种情况下输出信号的极性如何变化。在图4中,在输出端子的阵列5中,在末端的那些输出端子的极性,即:输出端子S1的极性不同于输出端子S2的极性。输出端子S2和S3具有彼此一致的极性,与输出端子S1的相反。输出端子S4和S5具有彼此一致的极性,与输出端子S2和S3的极性相反,等等。这样,这种方法是:其中顺序地为每两个输出端子改变极性。例如,当考虑显示装置的图画质量或者电源消耗等等时,可以采用输出端子的此种构造。这样,下述驱动方法被称作为H2点反转驱动,其中,输出信号为每两个相邻的端子更改极性。
因此,为了进行下述设置,例如通过该设置在本申请的驱动装置2中为每两个输出端子反转极性,更改取决于极性反转信号POL切换开关7的连接方式。换言之,将开关SW2和SW4的构造从上述第一实施例的情况更改为使得当极性反转信号是L时,所有的开关SW1至SW4等等处于正常的顺序,并且当反转信号是H时,所有的开关SW1至SW4等等处于颠倒的顺序。在那种情况下,输出端子和放大器之间的对应关系应如下:
当极性反转信号为H时,输出端子和放大器之间的对应关系:
输出端子  S1  S2  S3  S4  S5  S6  S7  S8
放大器    AN1 AP1 AP2 AN2 AN3 AP3 AP4 AN4
当极性反转信号为L时,输出端子和放大器之间的对应关系:
输出端子  S1  S2  S3  S4  S5  S6  S7  S8
放大器    AP1 AN1 AN2 AP2 AP3 AN3 AN4 AP4
或者,通过将用于极性反转信号POL的互补信号/POL给予开关SW2和SW4等等,即:偶数编号的开关,可以使用如上所述的第一实施例的开关。另外,通过模式切换适当地切换第一实施例和第二实施例,可以在同一驱动装置2中实施如上所述的第一实施例和第二实施例。在那种情况下,在极性反转信号POL被供给到奇数编号的开关7的同时,取决于模式切换信号,对于是用极性反转信号POL供给偶数编号的开关7还是用POL的反转的信号/POL供给偶数编号的开关7进行切换。
第三实施例
图6是示出第三实施例的驱动装置的示意图。尽管省略了信号处理电路10和开关11,但是它们都与第一和第二实施例中的相似。与第一和第二实施例的不同点在于提供了接地电势的电源线VSSc,并且将其公共地连接至放大器的阵列3和4,目的是为了提供接地电势的电源。以该方式的构造使得通过在放大器3和4之间提供某些额外的区域,电源线VSSc能够形成得更厚。因此,即使当属于阵列3的负极性放大器AN1和AN3等等和阵列4的负极性放大器AN2和AN4等等被共同地连接至此电源线VSSc时,能够防止电势中的任何波动。同时,与第一和第二实施例相类似,因为电源线VDDa和VDDb分别对应于阵列3和阵列4,并且独立地将电源电势供给每个阵列。因此,能够防止电源电势中的波动并从而能够防止输出信号中的波动。换言之,即使没有诸如电源线VSSc的额外的区域并且通过增厚电线不能降低电阻的情况下,能够防止电源线VDDa和VDDb中的电势波动,从而能够维持稳定的输出信号。
第四实施例
图7是示出与前面所述的P/N缓冲放大器型的驱动装置相比较的第四实施例的驱动装置82的构造的示意图。图7A示出了P/N缓冲放大器型放大器的情况。另一方面,图7B示出了在第四实施例中要采用的被称为所谓的轨对轨型的构造,其中,一个放大器能够输出正极性和负极性的信号。更具体地,放大器被构造为使得在差分放大器OP的正输入端处接收输入信号,并且将输出端连接至负输入端以形成所谓的负反馈方式,从而能够生成正和负极性的输出信号。因此,放大器能够输出两种极性的电压信号,并且不需要在放大器的后级通过开关更改要发送至输出端子的信号。因此,能够通过位于放大器A1、A2等等前级的开关87切换极性。这能够消除在开关7位于在放大器后级时开关7的阻抗的影响,从而使得输出信号的电平变得更强和更高精度。因此,将输出端子S1、S2等等和放大器A1、A2等等一一对应地连接。开关87的每个输出端子单独地表示SD1至SD8,如图8中所示。在中,开关输出端子SD1等等以一对一的关系对应于放大器A1等等。来自被适当地改变,或者没有改变的信号处理电路D1和D2的输出被输出到开关输出SD1和SD2的端子中。开关输出SD3至SD8是相似的。
图8是示出第四实施例中驱动装置82的构造的示意图。将相同的附图标记指定给与第一至第三实施例相类似的构造并且省略了其描述。当在开关87处被适当地改变以后,来自信号处理电路10的输出从其输出端子SD1至SD8输出,输入至放大器A1至A8,并且从输出端子S1至S8输出。
开关的输出端子SD1等等、放大器A1等等和驱动装置的输出端子S1的连接关系如下所示,其中,带有相同的标记的彼此对应并且被连接。
第四实施例中的输出端子和放大器的连接关系:
开关的输出端子SD1 SD2 SD3 SD4 SD5 SD6 SD7 SD8
放大器        A1  A2  A3  A4  A5  A6  A7  A8
驱动装置的
输出端子  S1  S2  S3  S4  S5  S6  S7  S8
在图8的驱动装置82中,放大器被划分并排列为两个阵列,组成阵列83和84。换言之,放大器A1、A2、A5和A6以此顺序彼此邻近地排列并且组成阵列84,而放大器A3、A4、A7和A8以此顺序彼此邻近地排列并且组成阵列83。属于阵列83的放大器还被称为放大器89,并且属于阵列84的放大器被称为放大器88。放大器的阵列83和84彼此相邻并且还被排列为与输出端子的阵列5相邻。属于阵列84的放大器88可以邻近于阵列83的在与阵列5延伸的方向,即:图的右左方向正交的方向上的各放大器89。图8示出了此种情况,其中例如放大器A1和A3被排列在图的竖直方向。但是,为了布局方便,能够将放大器88和89之间的位置关系适当地调整为在右左方向上彼此稍微移动。在这里,关键点是应在不平行于阵列5的方向的预定方向上并排地排列放大器88和89。在图8中在该预定方向上放大器A1、A2、A5和A6分别与放大器A3、A4、A7和A8排列在一起。
对于这样的放大器83、84的阵列分别提供如已经描述的一对电源线VDDb和VSSb和另一对电源线VDDa和VSSa。将属于阵列83的放大器89共同地连接至该对电源线VDDb和VSSb并因此共同地接收电源。相反地,将属于阵列84的放大器88共同地连接至该对电源线VDDa和VSSa,并共同地接收电源。尽管两个电源线VDDa和VDDb是用于提供电源VDD的布线,但是它们被分别对应于阵列84和83独立地设置,并且在阵列之间没有相互连接,并且平行于阵列83、84、5延伸。类似地,尽管电源线VSSa和VSSb是用于提供接地电压VSS的布线,但是它们中的每个被对应于阵列84和83独立地设置,并且在阵列之间没有相互连接,并且每个平行于阵列83、84、5延伸。
图9是示出在轨对轨型放大器中属于阵列84的放大器88的构造的示意电路图。图9A示出了输出正极性信号的情况,并且图9B示出了输出负极性信号的情况。这也适用于属于阵列83的放大器89,如果图9的电源线被VDDb和VSSb代替。
在图9A和图9B中,输入信号Vin是要从信号处理电路10通过开关87接收的信号,该信号然后被供给到差分放大器级91的正输入端子。将差分放大器级91的输出连接至P型晶体管92和N型晶体管93的栅极。将晶体管92和93串行地连接在该对电源线VDDa和VSSa之间,并且用作输出晶体管。晶体管92和93的共同连接结点95是放大器88的输出端。将输出端95连接至差分放大器级91的负输入端并组成反馈电路。差分放大器级91在反映输入信号Vin的值的电压电平处在P型晶体管92和N型晶体管93的栅极电源电压内驱动。因此,在接地电势VSS至电源电势VDD的电压范围内适当地产生输出电压至输出端95。
接下来,将会在下文中描述驱动装置82的操作。如图3中所述,在输出端子S1等等中对于每个输出端子相互地反转驱动电路82的输出信号的极性的构造。
首先,如上所述,定义了信号处理电路10中的每一个能够处理的信号的极性,其中信号处理电路D1、D3等等处理和输出正极性信号,而D2、D4等等处理和输出负极性信号。当极性反转信号POL取逻辑值H时,开关87切换。在这里,开关87中的所有进入更改连接方式,其中开关87相应地互换输入信号的右和左位置,并将其输出。在此种情况下,如果正极性用+符号标记,并且负极性用-符号标记,信号处理电路D1等等的输出的极性、开关的输出SDI的极性、放大器A1等等的极性以及驱动装置的输出端子S1等等的极性如下所示:
当极性反转信号为H时,信号中每一个的极性:
信号处理电路的极性(固定的)D1  D2  D3  D4  D5  D6  D7  D8
                          +   -   +   -   +   -   +   -
开关87的输出极性  SD1  SD2  SD3  SD4  SD5  SD6  SD7  SD8
                  -    +    -    +    -    +    -    +
放大器的极性  A1  A2  A3  A4  A5  A6  A7  A8
              -   +   -   +   -   +   -   +
输出端子的极性S1  S2  S3  S4  S5  S6  S7  S8
              -   +   -   +   -   +   -   +
换言之,输出端子S1等等的极性处于如图3中所示的极性反转方式。
然后,当极性反转信号POL将它的逻辑值更改为L时,开关87切换至正常顺序连接方式。利用此,信号中每一个的极性关系如下所示:
当极性反转信号是L时,信号中每一个的极性:
信号处理电路的极性(固定的)
D1  D2  D3  D4  D5  D6  D7  D8
+   -   +   -   +   -   +   -
开关87的输出极性SD1 SD2 SD3 SD4 SD5 SD6 SD7 SD8
                -   +   -   +   -   +   -   +
放大器的极性A1 A2 A3 A4 A5 A6 A7 A8
            +  -  +  -  +  -  +  -
输出端子的极性S1 S2 S3 S4 S5 S6 S7 S8
              +  -  +  -  +  -  +  -
图8还用相似的+和-符号示出了在此种情况下的放大器的极性。
这样,如果极性反转信号POL从H更改为L,在这个新的操作周期,例如放大器A1,不得不将输出端子S1以及其伴随的信号线1和负载24驱动至正极性电压范围内的预定电势,所述输出端子S1在之前的操作周期中被放大器A1驱动至负极性电势。这会产生大电流输出Iout。换言之,如图9A、中所示,放大器A1从电源线VDDa接收相对大的电流并将其输出至输出端子S1。在这里,在输出放大器A1中,没有电流从输出端子S1流至接地电势的电源线VSSa,或者在稳定的时间仅存一些过渡电流或者一些穿透电流。
类似地,在该操作周期中输出正极性信号的放大器A3、A5和A7中的每一个从电源电势VDD接收相对大的电流并将其输出至各输出端子S3、S5和S7。因此,如果简单地相加,那么正极性放大器要从电势VDD流出的所有电流的量是非常大的。如上所述,然而,在驱动电路82中,将放大器划分为两个预定组使得连接到此的电源线对不同。例如,电源线VDDa,被共同的连接至放大器中此操作周期执行正极性输出的一些,即:A1和A5等等,并且其它的都是独立的,例如:A3和A7等等。因此,即使当正极性放大器A1和A5等等在此周期中同时操作时,也能够将通过电源线VDDa的电流保持很低,从而能够稳定地维持电源线VDDa的电势VDD。因此,放大器A1和A5等等的输出,并不由于电源电势的波动而振荡。
类似地,也将其它的电源线VDDb共同地连接至放大器中在此操作周期中变成正极性的一些,即:A3和A7等等,并且其它的是独立的,即:A1和A5等等。因此,即使当正极性放大器A3和A7等等同时操作时,能够将流过电源线VDDb的电流保持很低,从而能够稳定地维持电源线VDDb的电势VDD。因此,从放大器A3和A7等等的输出,并不由于电源电势中的波动而振荡。
另外,在此操作周期中,放大器A2不得不将输出端子S2以及其伴随的信号1和负载24驱动至负极性范围内的预定电势,该输出端子S2在上一个操作周期中被放大器A2驱动至正极性电势。这产生大的负电流输出Iout。换言之,在此种情况下,放大器A2从信号线1接收电流并将其流至接地电源线。图9B示出了此种情况。为了用负极性输出信号驱动信号线1以及其负载24,放大器A2从输出端子S2接收相对大的电流,并且将其排出至接地电势的电源线VSSa。另外,在输出放大器A2中,没有电流从电源线VDDa流至输出端子S2,或者在稳定时间仅存在一些过渡电流或者一些穿透电流。
类似地,在此操作周期中变为负极性的放大器A4、A6和A8中的每一个从信号线1接收相对大的电流,并将其排出至接地电势的电源线中的每一个。因此,如果简单地相加,那么负极性放大器流至接地电势的所有的电流的量将会很大。如上所述,然而,在驱动电路82中,将放大器划分成两个预定的组,从而连接到此的电源线对不同。例如。将接地电势的电源线VSSa共同地连接至放大器中同时变为负极性的一些,即:A2和A6等等,并且其它的是独立的,例如:A4和A8等等。因此,即使当负极性放大器A2和A6等等同时操作时,能够将流过电源线VSSa的电流保持很低,从而能够稳定地维持电源线VSSa的电势VSS。因此,放大器A2和A6等等的输出,并不由于电源电势中的波动而振荡。
类似地,其它的电源线VSSb也可以将电流保持很低,从而能够稳定地维持电源线VSSb的电势VSS。因此,相应的放大器A4和A8的输出并不由于电源电势中的波动而振荡。
在本实施例中,将放大器A1和A5共同地连接至电源线VDDa,放大器A1和A5是放大器中的下述部分,即所述部分从电源电势VDD流动大电流且在同一操作周期中执行正极性操作,并且也将放大器A2和A6共同地连接至电源线VDDa,该放大器A2和A6从电源电势VDD流动少许的电流并且在操作周期中执行负极性操作。这也应用于其它的电源线VDDb、VSSa和VSSb。其实,驱动电流由与分离的电源线相关联的两组放大器构成,两组中的每一组包括同时进行极性中的一种极性的操作的放大器以及不与前面的放大器同时进行一种极性的操作的放大器,并且将两组的每一组的放大器共同地连接至分离的电源线中的一个。至于放大器的排列,同时执行相同极性的操作的放大器被划分成属于两个不同的阵列,并且不同时执行相同极性操作的放大器被相邻地排列在阵列中的每个中。利用此种构造,在本实施例中,将不同时操作的放大器共同连接至电源线中的每一个,并且在不同的时序使用两根电源线。同时,同时执行的放大器与不同的电源线关联。这也在不需要增加电源线数量的情况下产生防止电源波动的效果。另外,根据本实施例的装置,在相同的电源电势和相同的接地电势下操作的放大器被用作正极性放大器和负极性放大器。这防止输出特性的波动,由于使用了在用于正和负极性的不同电源下操作的不同放大器而可能导致该波动。
在当极性反转信号POL再次更改为H的操作中也能够实现类似的效果。
在以上描述中,尽管描述了对应于输出端子S1至S8的构造,但是可以以重复如上所述的构造的方式设置更多的输出端子和它们的放大器Ai(i是自然数)以及开关87。在那样的情况下,放大器84和83的阵列每个均具有大量的放大器,并且电源线VDDa、VSSa、VDDb和VSSb也被连接至大量的放大器。但是,当与传统的构造相比较时,与本实施例中的构造一样,可以平分要被连接至电源线对的放大器的数量,因此能够可靠地防止在电源电压中出现波动并稳定输出信号。
第五实施例
在保持输出端子和放大器原本的连接方式的同时,通过对开关87的操作进行一些修改能够将图8中所示的驱动装置82应用于图4中的驱动方法。当极性反转信号POL是H时,例如,首先,输出信号S1等等以及放大器A1等等的极性,将如下所示:
当极性反转信号是H时,输出端子和放大器的极性
放大器A1 A2 A3 A4 A5 A6 A7 A8
      -  +  +  -  -  +  +  -
输出端子(S8)S1 S2 S3 S4 S5 S6 S7 S8
            -  +  +  -  -  +  +  -
换言之,属于放大器的阵列84的放大器A1、A2、A5和A6的极性处于-+-+的顺序,而放大器A3、A4、A7和A8的极性处于-+-+的顺序。因此,阵列中的任何一个都被如此构造为具有一些同时执行相同极性的操作的放大器,这可以防止电源集中,因此能够防止在电源中的波动并且维持稳定的输出信号。另外,在两个阵列中,放大器被排列为使得相邻的两个放大器不同时执行相同极性的操作。因此,能够在不增加电源线数量的情况下防止电流的集中,因此能够防止在电源中发生波动并且维持稳定的输出信号。这也适用于极性反转信号是L的情况。
在应用第五实施例的情况下,如下地构造装置:在下面,开关87中的每一个被称为SW1、SW2等等,如图8中所示。首先,当极性反转信号POL是H时,在第四实施例中,开关87中的所有都处于互换的连接方式。然而,这可以在第五实施例中被改变为使得开关SW1和SW3处于互换的连接方式,并且SW2和SW4处于正常的顺序连接方式。另一方面,当极性反转信号POL是L时,开关SW1和SW3被切换为正常顺序连接方式并且SW2和SW4被切换为互换的连接方式。
在与第四实施例相同的驱动装置82中,通过以下来实现第五实施例:即通过内部模式信号将供给到开关SW2和SW4的信号切换为极性反转信号POL或者其反转的信号/POL。
第六实施例
在第五实施例中,构造使得用两种类型提供电源电势VDD和接地电势VSS的电源线中的每一根。然而,与图6相似,对于接地电势VSS的电源线,可以形成阵列83和84共用的布线VSS,而,对于电源电势VDD的电源线,使用以上构造形成电源线VDDa和VDDb。以该方式的构造使得通过在放大器83和84的阵列之间提供一些额外的区域能够使电源线VSSc形成得更厚。因此,即使当属于阵列83和84的放大器同时执行负极性信号输出操作时,能够防止在电势中发生波动。同时,与第四和第五实施例相似,电源线VDDa和VDDb分别对应于阵列84和阵列85,并且将电源电势独立地供给每个阵列。因此,通过限制电流量能够防止电源电势中的波动,并因此防止输出信号中的波动。换言之,即使在下述情况下:没有用于电源线VSSc的额外的区域并且不能通过使布线变厚来降低电阻,也能够防止电源线VDDa和VDDb中的电势波动,从而能够维持稳定的输出信号。类似地,下述构造也是可能的,即电源线VDDc变为共用,并且个别地设置接地电势的电源线VSSa和VSSb。
第七实施例
图10是示出第七实施例的驱动装置的示意图。将相同的附图标记指定给与图8相同的所有元件,并且省略了对其的描述。
在图10中的驱动装置102中,放大器被分离地排列为两个阵列,组成阵列103和104。事实上,放大器A2、A3、A6和A7被以该顺序彼此相邻地排列并且组成阵列104,而放大器A1、A4、A5和A8被以该顺序彼此相邻地排列并且组成阵列103。属于阵列103的放大器被称为放大器109,属于阵列104的放大器被称为放大器108。放大器的阵列103和104彼此相邻,并且也被排列为与输出端子的阵列5相邻。每个属于阵列104的放大器108和每个属于阵列103的放大器109可以在与阵列5延伸的方向即图上的右左方向正交的方向上彼此相邻。图10显示了此种情况。例如,放大器A1和A2被排列在图的竖直方向上。然而,为了布局方便,可以调整放大器108和放大器10的位置关系,使得它们在右左方向上稍微地错位。在这里,可以在不平行于阵列5的方向的预定方向上并排地排列放大器108和109。在图8中,放大器A2、A3、A6和A7分别与放大器A1、A4、A5和A8在预定方向上排列在一起。
对于放大器的阵列103,如上所述提供电源线对VDDb和VSSb,并且对于阵列104,提供另一对电源线VDDa和VSSa。将属于阵列103的放大器109共同连接至电源线对VDDb和VSSb,并且共同接收电源。同时,将属于阵列104的放大器108共同连接至电源线对VDDa和VSSa,并且共同接收电源。尽管电源线VDDa和VDDb是用于提供电源电压VDD的布线,但是对应于阵列103和104独立地进行设置,并且在阵列之间不互连,并且电源线VDDa和VDDb中的每个平行于阵列103、104和5延伸。类似地,尽管,电源线VSSa和VSSb是用于提供接地电压VSS的布线,但是对应于阵列104和103独立地进行设置,并且在阵列之间不互连,并且电源线VSSa和VSSb中的每个平行于阵列103、104和5延伸。
接下来,将会在下文中描述驱动装置102的操作。首先,如图3中所述,描述了下述构造,其中,驱动电路102的输出信号的极性在输出端子S1等等之间一个接一个地彼此相反。
当极性反转信号POL取逻辑值H时,开关87相应地切换,并且所有的开关进入互换连接方式,其中输出信号的右边和左边位置互换,然后将其输出。在此种情况下,如果正极性用+符号表示并且负极性用-符号表示,那么驱动装置的开关输出SD1等等的极性、放大器A1等等的极性以及输出端子S1等等的极性,将如下所示:
当极性反转信号是H时,每个信号的极性:
开关87的输出极性
SD1 SD2 SD3 SD4 SD5 SD6 SD7 SD8
-   +   -   +   -   +   -   +
放大器的极性A1 A2 A3 A4 A5 A6 A7 A8
            -  +  -  +  -  +  -  +
输出端子的极性S1 S2 S3 S4 S5 S6 S7 S8
              -  +  -  +  -  +  -  +
然后,当极性反转信号POL将逻辑值更改为L时,并且开关87切换至正常顺序连接方式,每个信号的极性关系将如下所示:
当极性反转信号是L时,每个信号的极性:
开关87的输出极性
SD1 SD2 SD3 SD4 SD5 SD6 SD7 SD8
+   -   +   -   +   -   +   -
放大器的极性A1 A2 A3 A4 A5 A6 A7 A8
            +  -  +  -  +  -  +  -
输出端子的极性S1 S2 S3 S4 S5 S6 S7 S8
              +  -  +  -  +  -  +  -
图10也示出了在此种情况下放大器的极性,类似地用+和-符号表示。
如上所述,当极性反转信号POL从H更改为L时,在新的操作周期中,每个放大器不得不用与放大器在上一个周期中驱动输出端子所用的极性相反的极性驱动输出端子。因此,在此操作周期执行负极性输出的放大器从电源电势VDD接收更多的电流并将其流至输出端子,然而,几乎没有电流流动至接地电势。相反地,在此操作周期中执行负极性输出的放大器从输出端子吸收电流并且将大量的电流流动至接地电势VSS。相反地,它从电源电势VDD接收少许的电流。
因此,如果简单地相加由所有的正极性放大器从电势VDD流出的电流,那么总量将会很大。如上所述,然而,在驱动电路102中,将放大器划分为两个预定的组,从而连接到此的电源线对不同,并且将电源线VDDa共同地连接至在放大器的在此操作周期中执行正极性输出的一些,即:A3和A7等等,并且独立于其它的正极性放大器,诸如A1和A5等等。因此,即使当正极性放大器A3和A7等等在此周期中同时操作时,也能够将流过电源线VDDa的电流保持很低,从而能够维持电源线VDDa的电势VDD的稳定。因此,放大器A3和A7等等的输出,并不由于电源电压中的波动而振荡。
类似地,在阵列103中,电源线VDDb中的电势并不振荡,因此能够防止放大器A1和A5的输出电势变得不稳定。另外,类似地,在阵列103和104中,能够防止接地电势的电源线VSSa和VSSb的电势中的波动,并且在此周期中能够稳定负极性放大器A2、A4、A6和A8的输出。
另外,当考虑电源线VDDa时,不仅作为正极性放大器的一部分的放大器A3和A7被连接,而且在此操作周期中作为负极性放大器的放大器A2和A6被共同地连接。以这样方式构造,放大器A2和A6此时从电源线VDDa流动很少的电流。因此,在电源电势中没有波动发生的可能性,并且因为放大器A2、A3、A6和A7共享电源线,因此能够在没有增加电源线数量和扩大电路规模的情况下稳定电源和输出信号。这也应用于图8的实施例。另外,这还应用于当极性反转信号POL再次更改为H的情况。
第八实施例
通过更改开关87的构造而输出端子和放大器组之间的连接方面被保持为与图10中一样,图10中所示的驱动装置102能够用于下述反转驱动,即在该反转驱动中输出端子S1为每两个端子互换极性,或者用于以前所描述的H2点反转驱动系统。在此种情况下,然而,使用了图5的驱动方法。与图4中的驱动方法相比较,在图5的驱动方法中,极性的关系为使得极性的规律移动了1个输出端子。换言之,在该方法中,输出端子S1和S2具有相同的极性,输出端子S3或者S4具有彼此相同的极性,并且与输出端子S1和S2等等相反,并且对于每两个输出端子极性顺序地变化。在此种情况下,当极性反转信号POL是H时,例如,输出信号S1和放大器A1等等的极性如下所示:
当极性反转信号是H时,输出端子和放大器的极性
放大器A1 A2 A3 A4 A5 A6 A7 A8
      +  +  -  -  +  +  -  -
输出端子S1 S2 S3 S4 S5 S6 S7 S8
        +  +  -  -  +  +  -  -
换言之,属于放大器的阵列104的放大器A2、A3、A6和A7的极性以此顺序为+-+-,并且阵列103的放大器A1、A4、A5和A8的极性以此顺序为+-+-。因此,两个阵列被构造为使得它包括放大器的同时执行相同极性操作的部分。因此,防止电流集中,从而防止电源电势中的波动和维持稳定的输出信号。另外,在两个阵列中,相邻地排列不同时执行相同极性操作的放大器,从而在不增加电源线数量的情况下能够防止电流的集中,从而防止电源电势中的波动并稳定输出信号。这也适用于当极性反转信号为L时的情况。
在应用第八实施例的情况下,如下地构造装置:首先,因为输出端子S1和S2具有相同的极性,它们在正极性的情况下对应于信号处理电路D1和D3,并且在负极性情况下对应于信号处理电路D2和D4。另外,因为输出端子S3和S4具有与S1和S2相反的极性,并且具有彼此相同的极性,在负极性的情况下,它们对应于信号处理电路D2和D4,并且在正极性情况下对应于信号处理电路D1和D3。换言之,代替开关87最新设置了开关870(未示出),开关870中的一个被构造为,响应于极性反转信号POL值的H或者L,将信号处理电路D1和D2的输出按此顺序或者相反的顺序连接至放大器A1和A3。另外,另一开关870被构造为,响应于极性反转信号POL值的H或者L,将信号处理电路D3和D4的输出以此顺序或者相反的顺序连接至放大器A2和A4。另外,又一开关870被构造为通过类似的方式将信号处理电路D5和D6连接至放大器A5和A7。还有一开关870被构造为,通过类似的方式将信号处理电路D7和D8连接至放大器A6和A8。
第九实施例
与第三实施例和第六实施例相类似,在图10的驱动装置102中,构造可以为使得对于阵列103和104共同地提供电源线VDDc,并且分离并独立地提供接地电势的电源线VSSa和VSSb。另外,相反地,构造可以为使得在两个阵列中共同地提供接地电势的电源线VSSc并分离地提供电源线VDDa和VDDb。在两种情况下,与第三实施例或者第六实施例相类似,能够获得电源电势的稳定性和输出信号的稳定性。
第十实施例
图11示出了第十实施例中的驱动装置112。它在以下方面不同于图10的驱动装置。以此顺序对应于输出端子S 1至S8的放大器A1至A8被划分为两组,并且放大器A3、A2、A7和A6以此顺序相邻地形成以组成阵列14,而放大器A1、A4、A5和A8以此顺序相邻地形成以组成阵列113。这里,阵列114被排列为相邻于阵列5,并且阵列114被排列为相邻于阵列114。放大器A3、A2、A7和A6和放大器A1、A4、A5和A8被排列为在不平行于输出端子的阵列5的预定方向上以该顺序相邻于彼此。取决于布局的方便,预定方向可以与阵列5正交或者倾斜。在使用此种构造执行图3的反转驱动的情况下,当极性反转信号为H时,阵列114的放大器A3、A2、A7和A6的极性以此顺序是-+-+,并且阵列113的放大器A1、A4、A5和A8的极性以此顺序是-+-+。当极性反转信号POL是L时,每个放大器的极性被反转。因此,如上所述,两个阵列包括放大器的具有相同极性的一部分,并从而能够防止电流集中到电源线,稳定电源电势,并确保输出信号的稳定性。另外,排列和共同地连接放大器从而相邻的放大器不同时变为相同极性,并且能够在没有扩展装置的情况下获得稳定输出的效果。
在使每两个输出端子具有不同极性的驱动方法中,实施图5的驱动方法。换言之,当极性反转信号为H时,阵列114的放大器A3、A2、A7和A6的极性以此顺序是-+-+,并且阵列113的放大器A1、A4、A5和A8的极性以此顺序是+-+-。当极性反转信号POL是L时,每个放大器的极性被反转。因此,如上所述,两个阵列包括放大器具有相同极性的部分,并从而能够防止电流集中到电源线,稳定电源电势,并确保输出信号的稳定性。另外,排列和共同地连接放大器从而相邻的放大器不同时变为相同极性,并且可以在不扩展装置的情况下获得稳定输出的效果。
然后,在图11的驱动装置112中,当实施图5的驱动方法时,采用与第八实施例的相同的方式。换言之,因为输出端子S1和S2具有相同的极性,当是正极性时它们对应于信号处理电路D1和D3,并且当是负极性时它们对应于信号处理电路D2和D4。另外,输出端子S3和S4具有与输出端子S1和S2相反的极性,并且具有彼此相同的极性。因此,当是负极性时它们对应于信号处理电路D2和D4并且当是正极性时它们对应于信号处理电路D1和D3。在这里,类似于第八实施例,代替开关87设置开关870(未示出)。开关870中的一个被构造为,响应于极性反转信号POL值的H或者L,开关870将信号处理电路D1和D2的输出以此顺序或者相反的顺序连接至放大器A1和A3。另外,另一开关870被构造为,响应于极性反转信号POL值的H或者L,开关870将信号处理电路D3和D4的输出以此顺序或者相反的顺序连接至放大器A2和A4。另外,又一个开关870被构造为以相似的方式将信号处理电路D5和D6连接至放大器A5和A7,并且还有一个开关870被构造为通过类似方式将信号处理电路D7和D8连接至放大器A6和A8。
另外,在图11的驱动装置12中,构造可以为在阵列113和114中共同地提供电源线VDDc,并且分离并且独立地提供接地电势的电源线VSSa和VSSb。或者相反地,构造可以为在两个阵列中共同地提供接地电势的电源线VSSc,并且分离地提供电源线VDDa和VDDb。在两种情况中,与第三实施例或者第六实施例相类似,能够稳定电源电势并稳定输出信号。
第十一实施例
图12示出了第十一实施例中的驱动装置122。它与图11中的驱动装置的不同之处在于,当将以此顺序对应于输出端子S1至S8的放大器A1至A8划分成两组时,放大器A1、A4、A5和A8以此顺序相邻地形成以组成阵列124,并且排列为相邻于输出端子的阵列5,并且放大器A3、A2、A7和A6以此顺序相邻地形成以组成阵列123,并且排列为相邻于阵列124。放大器A3、A2、A7和A6和放大器A1、A4、A4和A8在不平行于输出端子的阵列5的预定方向上以此顺序彼此相邻地排列。依赖于布局的方便,预定方向可以与阵列5正交或者倾斜而不是正交。用此种构造,在执行图3中的反转驱动的情况下,当极性反转信号POL是H时,阵列124中的放大器A1、A4、A5和A8的极性以此顺序是-+-+,并且阵列123中的放大器A3、A2、A7和A6的极性以此顺序是-+-+。当极性反转信号POL是L时,每个放大器的极性被反转。因此,两个阵列包括放大器同时变成相同极性的部分,并因此,如上所述,能够防止电流集中到电源线,从而稳定电源电势和确保输出信号的稳定性。另外,包括并彼此相邻地连接不同时变成相同极性的放大器,因此能够在不扩展装置的情况下获得稳定输出的效果。
另外,在应用驱动方法的情况下,当每两个输出端子改变输出端子的极性时,能够使用图5的方法。换言之,当极性反转信号POL是H时,彼此相邻的放大器A3、A2、A7和A6的极性以此顺序是-+-+,并且放大器A1、A4、A5和A8的极性以此顺序是+-+-。当极性反转信号是L时,每个放大器的极性是被反转的极性。因此,两个阵列包括放大器同时变成相同极性的部分,并因此,如上所述,能够防止电流集中到电源线,从而稳定电源电势并确保输出信号的稳定性。另外,包括并彼此相邻地连接不同时变成相同极性的放大器,因此在不扩展装置的情况下能够获得稳定输出的效果。
然后,如果在图12的驱动装置122中执行图5的驱动方法,那么采用与第八实施例相同的方式。换言之,因为输出端子具有相同的极性,在正极性的情况下它们对应于信号处理电路D1和D3,并且在负极性的情况下它们对应于信号处理电路D2和D4。另外,因为输出端子S3和S4具有与输出端子S1和S2相反的极性,并且具有彼此相同的极性,在负极性的情况下,它们对应于信号处理电路D2和D4,并且在正极性的情况下对应于信号处理电路D1和D3。换言之,代替开关87,最新设置开关870(未示出),并且开关870中的一个被构造为,响应于极性反转信号POL值的H或者H,将信号处理电路D1和D2的输出以该顺序或者相反的顺序连接至放大器A1和A3。另外,开关870的另一个被构造为,响应于极性反转信号POL的H值或者L值,将信号处理电路D3和D4的输出在此顺序或者相反的顺序连接至放大器A2和A4。另外,又一个开关870被构造为将信号处理电路D5和D6用相似的方式连接至放大器A5和A7。还有一个开关870被构造为将信号处理电路D7和D8以相同方式连接至放大器A6和A8。
另外,类似地,对于每3个或者更多输出端子来说能够具有不同的极性。例如,当对于每三个输出端子极性不同时,在正极性下输出端子S1、S2和S3对应于信号处理电路D1、D3和D5,并且在负极性下对应于D2、D4和D6。另外,在负极性下输出端子S4、S5和S6对应于信号处理电路D2、D4和D6,并且在正极性情况下对应于D1、D3和D5。换言之,设置了新开关8700,并且开关8700中的一个将信号处理电路D1和D2的输出以正常顺序或相反顺序输入至输出端子S1和S4。另一开关8700可以被构造为将信号处理电路D3和D4的输出以正常顺序或相反顺序输出至输出端子S2和S5。另一开关8700可以被构造为将信号处理电路D5和D6的输出以正常顺序或相反顺序输出至输出端子S3和S6。
另外,在图12的驱动装置122中,构造可以为在阵列123和124中共同地提供电源线VDDc并且分离且独立地提供接地电势的电源线VSSa和VSSb。或者相反地,构造可以为在两个阵列中共同地提供接地电势的电源线VSSc,并且分离地提供电源线VDDa和VDDb。在这两种情况下,与第三和第六实施例相类似,能够确保电源电势和输出信号的稳定性。
第十二实施例
图13是示出第12实施例中的驱动装置132的示意构造的图。其与图12中的驱动装置的不同之处在于:当以此顺序对应于输出端子S1至S8的放大器A1至A8被划分为两组时,放大器A1、A3、A5和A7被以该顺序相邻地形成以组成阵列134,并且排列为相邻于输出端子的阵列5,并且放大器A2、A4、A6和A8以该顺序相邻地形成以组成阵列133,并被排列为相邻于阵列134。放大器A1、A3、A5和A7和放大器A2、A4、A6和A8在不平行于输出端子的阵列5的预定方向上以此顺序彼此相邻地排列。取决于布局的方便,预定方向可以与阵列5正交或者倾斜而不是正交。用这种构造,在执行图3中的反转驱动的情况下,并且当极性反转信号POL是H时,阵列134中的放大器A1、A3、A5和A7的极性以此顺序是----,并且阵列133中的放大器A2、A4、A6和A8的极性以此顺序是++++。当极性反转信号POL是L时,每个放大器的极性被反转。因此,每个阵列是一组在相同极性情况下同时操作的放大器。然后,如果电源线VDDa2延伸跨过两个阵列并且当极性反转信号是H时,例如,在正极性放大器133的阵列中,只有放大器A4和A8被连接,并且防止电流的集中,从而防止电势波动并获得输出信号的稳定性。这也应用于电源线VDDb2。另外,将电源线VDDa2同时共同地连接至负极性放大器A1和A5。因此,在驱动装置132中,在没有增加电源线数量并防止装置扩展的情况下能够获得输出信号的稳定性。
在驱动装置132中,与图6等等类似,在放大器的阵列133、134之间形成接地电势的电源线VSSc作为公共布线。然而,构造可以为与电源线VDDa2和VDDb2类似,独立地形成两根电源线VSSa2和VSSb2,并且跨过阵列133和134选择性地连接至一些放大器。
在这里,除了对于放大器的布局的排列,在电源线和放大器之间的连接方式,以及输出端子S1等等和放大器的连接方式上,驱动装置132与图10、图11和图12中的每个驱动装置相同。与上述的构造类似地,还可以应用对于每两个或者更多输出端子改变极性的驱动方法。
第十三实施例
图14是示出第十三实施例的示意图。本实施例中的驱动装置142是P/N缓冲放大器型,组成阵列144的用于正极性电压的放大器AP1至AP4,和组成阵列143的用于负极性电压的放大器AN1至AN4。电源线VDDa2和VDDb2的构造与图13中的驱动装置相类似。此种构造也能够防止电流集中到电源电线,从而防止电势波动并实现稳定输出信号。另外,因为电源线共同地连接不同时变为相同极性的放大器,能够获得与第十二实施例相似的效果,即,实现输出信号的稳定而防止装置的扩展。

Claims (19)

1.一种驱动电路,包括:
多个第一输出电路,所述第一输出电路输出一个极性的信号;
多个第二输出电路,所述第二输出电路输出另一个极性的信号;和
电源线,所述电源线连接所述第一输出电路中的一些第一输出电路的电源端子和所述第二输出电路中的一些第二输出电路的电源端子,
其中,所述第一输出电路中的所述一些第一输出电路是属于第一组的第一输出电路;
所述第二输出电路中的所述一些第二输出电路是属于所述第一组的第二输出电路;
所述电源线是第一电源线;
所述多个第一输出电路包括属于不同于所述第一组的第二组的第一输出电路,以及,
所述多个第二输出电路包括属于不同于所述第一组的所述第二组的第二输出电路,
所述驱动电路进一步包括:
第二电源线,所述第二电源线连接所述第二组的第一输出电路的电源端子和所述第二组的第二输出电路的电源端子,并且所述第二电源线不同于所述第一电源线。
2.根据权利1所述的驱动电路,其中;
所述第一输出电路中的每一个的所述电源端子是第一电源端子,并且,
所述第一输出电路中的每一个进一步包括不同于所述第一电源端子的第二电源端子,
所述驱动电路进一步包括第三电源线,所述第三电源线共同地连接所述第一组的第一输出电路中的至少一些第一输出电路的第二电源端子和所述第二组的第一输出电路中的至少一些第一输出电路的第二电源端子。
3.根据权利要求1所述的驱动电路,其中:
所述第一输出电路在第一操作时序时输出所述一个极性的信号,并且还在不同于所述第一操作时序的第二操作时序时输出所述另一个极性的信号,以及,
所述第二输出电路在所述第一操作时序时输出所述另一个极性的信号,并且还在所述第二时序时输出所述一个极性的信号。
4.根据权利要求1所述的驱动电路,其中:
所述第一组的第一输出电路和所述第一组的第二输出电路被以第一方向排列以组成第一阵列,
所述第二组的第一输出电路和所述第二组的第二输出电路被以所述第一方向排列以组成第二阵列,以及,
所述第一阵列和所述第二阵列被以不用于所述第一方向的第二方向来彼此相邻地排列。
5.根据权利要求4所述的驱动电路,其中:
所述第一阵列中的所述多个第一输出电路中的一个和所述第二阵列中的所述多个第一输出电路中的一个被以所述第二方向来彼此相邻地排列。
6.根据权利要求4所述的驱动电路,其中:
所述第一阵列中的所述多个第一输出电路中的一个和所述第二阵列中的所述多个第二输出电路中的一个被以所述第二方向来彼此相邻地排列。
7.根据权利要求4所述的驱动电路,进一步包括多个输出端子,所述多个输出端子分别接收所述多个第一输出电路的输出和所述多个第二输出电路的输出,其中:
所述输出端子被以所述第一方向排列以组成第三阵列,
所述第一阵列、所述第二阵列和所述第三阵列被依次在所述第二方向上彼此相邻地排列,
当假定用第一电路、第二电路、第三电路和第四电路来表示与在所述输出端子中的依次彼此相邻地排列的第一输出端子、第二输出端子、第三输出端子和第四输出端子分别相对应的、所述第一输出电路中的一些输出电路和所述第二输出电路中的一些输出电路时,所述第一至第四电路中的一个偶数编号的电路和一个奇数编号的电路被包括在所述第一阵列中,并且所述第一至第四电路的另一偶数编号的电路和另一奇数编号的电路被包括在所述第二阵列中。
8.根据权利要求7所述的驱动电路,其中:
所述输出端子以彼此相邻排列的每n个端子形成端子组,其中n是自然数,
在所述一个端子组中的输出端子对应于所述一个极性和所述另一个极性中的任何一个极性的输出信号,以及,
相邻的两个端子组分别对应于不同极性的输出信号。
9.根据权利要求7所述的驱动电路,其中:
所述第一电路和所述第二电路被包括在所述第一阵列和所述第二阵列中的任何一个中,以及,
所述第三电路和所述第四电路被包括在所述第一阵列和所述第二阵列中的另一个中。
10.根据权利要求7所述的驱动电路,其中:
所述第一电路和所述第四电路被包括在所述第一阵列中,
所述第二电路和所述第三电路被包括在所述第二阵列中,以及,
所述第一电路和所述第二电路被以所述第二方向来彼此相邻地排列。
11.根据权利要求7所述的驱动电路,其中:
所述第一电路和所述第四电路被包括在所述第一阵列中,
所述第二电路和所述第三电路被包括在所述第二阵列中,以及,
所述第一电路和所述第二电路没有彼此相邻地排列在所述第二方向上。
12.根据权利要求7所述的驱动电路,其中:
所述第一电路和所述第四电路被包括在所述第二阵列中,
所述第二电路和所述第三电路被包括在所述第一阵列中,以及,
所述第一电路和所述第二电路没有彼此相邻地排列在所述第二方向上。
13.根据权利要求7所述的驱动电路,其中:
所述第一电路和所述第三电路在第一操作时序时输出所述一个极性的输出信号,并且在第二操作时序时输出所述另一个极性的输出信号,和
所述第二和第四电路在所述第一操作时序时输出所述另一个极性的输出信号,并且在所述第二操作时序时输出所述一个极性的输出信号。
14.根据权利要求7所述的驱动电路,其中:
所述第一电源线沿着所述第一阵列延伸,以及,
所述第二电源线沿着所述第二阵列延伸。
15.根据权利要求1所述的驱动电路,其中:
所述多个第一输出电路被以所述第一方向排列以组成第一阵列,
所述多个第二输出电路被以所述第一方向排列以组成第二阵列,
所述第一阵列和所述第二阵列被以不同于所述第一方向的第二方向来彼此相邻地排列,以及,
所述第一电源线跨过所述第一阵列和所述第二阵列而延伸,并且被共同地与在所述第一阵列中的所述第一组的所述第一输出电路连接以及与在所述第二阵列中的所述第一组的所述第二输出电路连接。
16.一种驱动装置,包括:
多个输出端子单元,所述多个输出端子单元被以预定方向排列;
多个第一输出电路单元,所述多个第一输出电路单元分别对应于所述多个输出端子单元中的预定端子,并且每个都输出一个极性的信号;
多个第二输出电路单元,所述多个第二输出电路单元分别对应于所述多个输出端子单元中的其它端子,并且每个都输出另一个极性的信号,其中:
所述第一输出电路单元中的至少一些第一输出电路单元和所述第二输出电路单元中的至少一些第二输出电路单元形成以所述预定方向延伸的第一阵列,
其余的所述第一输出电路单元和其余的所述第二输出电路单元被彼此相邻地排列,以形成在所述预定方向上延伸的第二阵列,以及,
所述输出端子单元的阵列、所述第一阵列和所述第二阵列被以不同于所述预定方向的另一方向来彼此相邻地排列。
17.根据权利要求16所述的驱动装置,进一步包括:
第一布线,所述第一布线互连所述第一输出电路单元中的一个的电源端子和所述第二输出电路单元中的一个的电源端子,所述第一电路单元和所述第二电路单元属于所述第一阵列,以及,
不同于所述第一布线的第二布线,所述第二布线互连所述第一输出电路单元中的一个的电源端子和所述第二输出电路单元中的一个的电源端子,所述第一输出电路单元和所述第二输出电路单元属于所述第二阵列。
18.根据权利要求17所述的驱动装置,其中:
所述第一布线和所述第二布线在所述预定方向上彼此平行地延伸。
19.一种驱动装置,包括:
多个输出端子单元,所述多个输出端子单元被以预定方向排列;
多个第一输出电路单元,所述多个第一输出电路单元分别对应于所述多个输出端子单元中的预定端子单元,并且每个都输出一个极性的信号;
多个第二输出电路单元,所述多个第二输出电路单元分别对应于所述多个输出端子单元中的其它端子单元,并且每个都输出另一个极性的信号,其中
所述多个第一输出电路单元被彼此相邻地排列,以形成在第一方向上延伸的第一阵列,以及,
所述多个第二输出电路单元被彼此相邻地排列,以形成在所述第一方向上延伸的并且平行于所述第一阵列的第二阵列,
所述驱动装置进一步包括
布线,所述布线交替地连接所述第一阵列中的所述第一输出电路单元的一些第一输出电路单元和所述第二阵列中的所述第二输出电路单元的一些第二输出电路单元,并且将电源电压供给所述第一输出电路单元中的所述一些第一输出电路单元和所述第二输出电路单元中的所述一些第二输出电路单元。
CN2008101885878A 2007-12-25 2008-12-25 包含多个输出的信号线驱动装置 Expired - Fee Related CN101471062B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2007332040 2007-12-25
JP2007-332040 2007-12-25
JP2007332040A JP5074916B2 (ja) 2007-12-25 2007-12-25 複数の出力を備えた信号線駆動装置

Publications (2)

Publication Number Publication Date
CN101471062A CN101471062A (zh) 2009-07-01
CN101471062B true CN101471062B (zh) 2013-01-16

Family

ID=40787836

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008101885878A Expired - Fee Related CN101471062B (zh) 2007-12-25 2008-12-25 包含多个输出的信号线驱动装置

Country Status (3)

Country Link
US (1) US8384642B2 (zh)
JP (1) JP5074916B2 (zh)
CN (1) CN101471062B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5448788B2 (ja) * 2009-12-22 2014-03-19 ルネサスエレクトロニクス株式会社 半導体装置
EP3475716A4 (en) * 2016-06-24 2020-03-04 Avtron Aerospace, Inc. CONTROLLABLE LOAD SYSTEMS AND METHODS
JP2019003088A (ja) * 2017-06-16 2019-01-10 ラピスセミコンダクタ株式会社 出力回路及び表示ドライバ

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001166744A (ja) * 1999-12-07 2001-06-22 Seiko Epson Corp 電気光学装置の駆動回路、データ線駆動回路、走査線駆動回路、電気光学装置、および電子機器
CN1702731A (zh) * 2004-05-28 2005-11-30 Lg.菲利浦Lcd株式会社 液晶显示设备的驱动装置和驱动方法
KR20060035992A (ko) * 2004-10-23 2006-04-27 삼성전자주식회사 소스 라인 구동 신호의 출력 타이밍을 조절할 수 있는액정 표시 장치의 소스 드라이버
CN1877690A (zh) * 2006-07-05 2006-12-13 广辉电子股份有限公司 数字模拟转换单元及应用该单元的驱动装置与面板显示装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3369875B2 (ja) * 1996-11-12 2003-01-20 株式会社東芝 液晶駆動回路
JP3864031B2 (ja) * 2000-04-06 2006-12-27 富士通株式会社 液晶パネル駆動用半導体集積回路
US6864873B2 (en) * 2000-04-06 2005-03-08 Fujitsu Limited Semiconductor integrated circuit for driving liquid crystal panel
JP3892650B2 (ja) * 2000-07-25 2007-03-14 株式会社日立製作所 液晶表示装置
JP3506235B2 (ja) * 2000-08-18 2004-03-15 シャープ株式会社 液晶表示装置の駆動装置および駆動方法
US7292217B2 (en) * 2004-03-18 2007-11-06 Novatek Microelectronics Corp. Source driver and liquid crystal display using the same
KR100723478B1 (ko) * 2004-11-24 2007-05-30 삼성전자주식회사 액정 표시 장치의 무반전 출력 특성을 구현하는 소스드라이버와 게이트 드라이버
JP2006292807A (ja) * 2005-04-06 2006-10-26 Renesas Technology Corp 液晶表示駆動用半導体集積回路
JP4754271B2 (ja) * 2005-05-30 2011-08-24 シャープ株式会社 液晶表示装置
JP2008233123A (ja) * 2007-03-16 2008-10-02 Sony Corp 表示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001166744A (ja) * 1999-12-07 2001-06-22 Seiko Epson Corp 電気光学装置の駆動回路、データ線駆動回路、走査線駆動回路、電気光学装置、および電子機器
CN1702731A (zh) * 2004-05-28 2005-11-30 Lg.菲利浦Lcd株式会社 液晶显示设备的驱动装置和驱动方法
KR20060035992A (ko) * 2004-10-23 2006-04-27 삼성전자주식회사 소스 라인 구동 신호의 출력 타이밍을 조절할 수 있는액정 표시 장치의 소스 드라이버
CN1877690A (zh) * 2006-07-05 2006-12-13 广辉电子股份有限公司 数字模拟转换单元及应用该单元的驱动装置与面板显示装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
JP特开平9-6295A 1997.01.10

Also Published As

Publication number Publication date
CN101471062A (zh) 2009-07-01
US20090160497A1 (en) 2009-06-25
JP5074916B2 (ja) 2012-11-14
US8384642B2 (en) 2013-02-26
JP2009156924A (ja) 2009-07-16

Similar Documents

Publication Publication Date Title
US6995741B2 (en) Driving circuit and driving method
US7030865B2 (en) Operational amplifier circuit, driving circuit and driving method
US20110242145A1 (en) Display device, differential amplifier, and data line drive method for display device
CN1848232B (zh) 用于驱动液晶显示的半导体集成电路
US6304241B1 (en) Driver for a liquid-crystal display panel
JP4847702B2 (ja) 表示装置の駆動回路
CN101114435B (zh) 驱动电路及显示装置
CN101231807B (zh) 减少充电共享时的功率消耗的数据驱动器设备和显示设备
US9202425B2 (en) Device circuit and display apparatus having operational amplifiers with parasitic diodes
US7956833B2 (en) Display driver, electro-optical device, and electronic instrument
US7474306B2 (en) Display panel including a plurality of drivers having common wires each for providing reference voltage
JP5137321B2 (ja) 表示装置、lcdドライバ及び駆動方法
US7006070B2 (en) Operational amplifier circuit, driving circuit, and driving method
US20050122303A1 (en) Display device, driver circuit therefor, and method of driving same
JP5139242B2 (ja) 表示パネルの駆動装置
JP2002189454A (ja) 電源回路、液晶装置及び電子機器
US20180254012A1 (en) Buffer circuit, panel module, and display driving method
CN102592533A (zh) 显示驱动电路、源极驱动器、显示装置及其操作方法
CN102376283A (zh) 输出电路、数据驱动器和显示装置
JP2004111262A (ja) ガンマ補正回路およびガンマ補正回路を備えたパネル駆動装置
JPH10301084A (ja) マトリクス型表示装置の駆動用電圧生成回路
CN101471062B (zh) 包含多个输出的信号线驱动装置
US8508453B2 (en) Display panel driving apparatus
US20100123705A1 (en) Operational amplifier and display panel driving device
JP2017181701A (ja) 表示ドライバ

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20130116

Termination date: 20141225

EXPY Termination of patent right or utility model