CN101378046A - 触滑式薄型指纹辨识器封装构造、封装方法及其封装基板 - Google Patents

触滑式薄型指纹辨识器封装构造、封装方法及其封装基板 Download PDF

Info

Publication number
CN101378046A
CN101378046A CN 200710142569 CN200710142569A CN101378046A CN 101378046 A CN101378046 A CN 101378046A CN 200710142569 CN200710142569 CN 200710142569 CN 200710142569 A CN200710142569 A CN 200710142569A CN 101378046 A CN101378046 A CN 101378046A
Authority
CN
China
Prior art keywords
connection pad
window
dielectric layer
layer
substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN 200710142569
Other languages
English (en)
Other versions
CN101378046B (zh
Inventor
杨志辉
陈业顺
陈勇仁
朱韦德
陈敦裕
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chipbond Technology Corp
Original Assignee
International Semiconductor Technology Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Semiconductor Technology Ltd filed Critical International Semiconductor Technology Ltd
Priority to CN 200710142569 priority Critical patent/CN101378046B/zh
Publication of CN101378046A publication Critical patent/CN101378046A/zh
Application granted granted Critical
Publication of CN101378046B publication Critical patent/CN101378046B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors

Landscapes

  • Measurement Of Length, Angles, Or The Like Using Electric Or Magnetic Means (AREA)
  • Image Input (AREA)
  • Packaging Frangible Articles (AREA)

Abstract

本发明是关于一种触滑式薄型指纹辨识器封装构造、封装方法及其封装基板,其主要包括一基板及一指纹辨识晶片,该基板是定义有一触滑区及一导接部,其是至少包含有一介电层、一线路层以及一保护层,该线路层是具有多数个外接垫及至少一静电导接垫,该静电导接垫是邻近该介电层的一窗口,该保护层是形成于该线路层,该保护层的多数个第一开口是显露该些外接垫,该保护层的一第二开口是显露该线路层的该静电导接垫及该介电层的该窗口,其中该静电导接垫及该窗口是位于该触滑区,该些外接垫是位于该导接部,该指纹辨识晶片是电性连接至该基板,该保护层的该第二开口及该介电层的该窗口显露该指纹辨识晶片的一感测区。

Description

触滑式薄型指纹辨识器封装构造、封装方法及其封装基板
技术领域
本发明涉及一种指纹辨识器封装构造,特别是涉及一种触滑式薄型指纹辨识器封装构造。
背景技术
如图1所示,习知触滑式指纹辨识器封装构造100是包括一基板110、一指纹辨识晶片120、一静电放电条130,至少一焊线140及一封胶体150,该指纹辨识晶片120是具有一主动面121、一背面122及至少一焊垫123,该指纹辨识晶片120的该背面122是设置于该基板110的一上表面111,该主动面121上是形成有一感测区124,该焊垫123是位于该感测区124外侧,该静电放电条是130是凸设于该指纹辨识晶片120的该主动面121上,该静电放电条130是位于该感测区124与该焊垫123之间,该焊线140是电性连接该基板110的一连接垫112与该指纹辨识晶片120的该焊垫123,该封胶体150是形成于该基板110的该上表面111及该指纹辨识晶片120的该主动面121以包覆该焊线140,并显露该感测区124及该静电放电条130,然,由于该触滑式指纹辨识器封装构造100的该静电放电条130是凸设于该指纹辨识晶片120的该主动面121,因此其制程较繁琐,此外,由于该指纹辨识晶片120是堆叠设置于该基板110上,且因该基板110的厚度较厚,因此无法降低该触滑式指纹辨识器封装构造100的厚度,再者形成该封胶体150时,是需避免该封胶体150覆盖该静电放电条130,并且由于该封胶体150是需包覆该焊线140,因此更增加习知触滑式指纹辨识器封装构造100的厚度。
有鉴于上述现有的触滑式指纹辨识器封装构造存在的缺陷,本发明人基于从事此类产品设计制造多年丰富的实务经验及专业知识,并配合学理的运用,积极加以研究创新,以期创设一种新型的触滑式薄型指纹辨识器封装构造,能够改进一般现有的触滑式指纹辨识器封装构造,使其更具有实用性。经过不断的研究、设计,并经过反复试作样品及改进后,终于创设出确具实用价值的本发明。
发明内容
本发明的主要目的在于,克服现有的触滑式指纹辨识器封装构造存在的缺陷,而提供一种新型的触滑式薄型指纹辨识器封装构造,所要解决的技术问题是使其可降低该触滑式薄型指纹辨识器封装构造的厚度及制造成本,从而更加适于实用。
本发明的另一目的在于,克服现有的触滑式指纹辨识器封装基板存在的缺陷,所要解决的技术问题是使其可降低该触滑式薄型指纹辨识器封装构造的厚度及制造成本,从而更加适于实用。
本发明的再一目的在于,克服现有的触滑式指纹辨识器封装方法存在的缺陷,所要解決的技术问题是使其可降低该触滑式薄型指纹辨识器封装构造的厚度及制造成本,从而更加适于实用。
本发明的目的及解决其技术问题是采用以下技术方案来实现的。依据本发明提出的触滑式薄型指纹辨识器封装构造,其包括:一基板,其是定义有一触滑区及一导接部,该基板是包括:一介电层,其是具有一上表面、一下表面及一贯穿该上表面与该下表面的窗口;一线路层,其是具有一第一表面、一第二表面、多数个外接垫、至少一内接垫及至少一静电导接垫,该些外接垫及该静电导接垫是形成于该介电层的该上表面,且该静电导接垫是邻近该介电层的该窗口;以及一第一保护层,其是形成于该线路层的该第一表面,该第一保护层是具有多数个第一开口及至少一第二开口,该些第一开口是显露该些外接垫,该第二开口是显露该静电导接垫及该介电层的该窗口;其中该静电导接垫及该窗口是位于该触滑区,该些外接垫是位于该导接部;以及一指纹辨识晶片,其是电性连接该内接垫,该指纹辨识晶片是具有一主动面、一背面及一感测区,该感测区是形成于该主动面,且该第一保护层的该第二开口及该介电层的该窗口是显露该感测区。
本发明的目的及解决其技术问题还可采用以下技术措施进一步实现。
前述的触滑式薄型指纹辨识器封装构造,其中所述的介电层的该窗口是具有一环壁,该静电导接垫是具有一侧壁,该环壁与该侧壁的间距是大于50微米。
前述的触滑式薄型指纹辨识器封装构造,其中所述的基板是另包括有一第二保护层,该第二保护层是形成于该线路层的该第二表面,该第二保护层是具有至少一第三开口,该第三开口是显露该内接垫。
前述的触滑式薄型指纹辨识器封装构造,其中所述的线路层是包括有一第一线路层及一第二线路层,该第一线路层是形成于该介电层的该上表面,该第二线路层是形成于该介电层的该下表面,该第一线路层是具有该静电导接垫及该些外接垫,该第二线路层是具有该内接垫。
前述的触滑式薄型指纹辨识器封装构造,其另包括有一底部填充胶,该底部填充胶是形成于该基板与该指纹辨识晶片之间。
前述的触滑式薄型指纹辨识器封装构造,其另包括有一壳体,该壳体是至少罩盖该指纹辨识晶片的该背面。
前述的触滑式薄型指纹辨识器封装构造,其中所述的基板的该导接部是弯折包覆该壳体,且至少一外接垫是位于该壳体下方。
本发明的目的及解决其技术问题还采用以下技术方案来实现。依据本发明提出的一种触滑式薄型指纹辨识器封装基板,其定义有一触滑区及一导接部,包括:一介电层,其是具有一上表面、一下表面及一贯穿该上表面与该下表面的窗口;一线路层,其是具有一第一表面、一第二表面、多数个外接垫、至少一内接垫及至少一静电导接垫,该些外接垫及该静电导接垫是形成于该介电层的该上表面,且该静电导接垫是邻近该介电层的该窗口;以及一第一保护层,其是形成于该线路层的该第一表面,该第一保护层是具有多数个第一开口及至少一第二开口,该些第一开口是显露该些外接垫,该第二开口是显露该静电导接垫及该介电层的该窗口;
其中该静电导接垫及该窗口是位于该触滑区,该些外接垫是位于该导接部。
本发明的目的及解决其技术问题另外还采用以下技术方案来实现。依据本发明提出的一种触滑式薄型指纹辨识器封装方法,包括:提供一基板,该基板是定义有一触滑区及一导接部,该基板是包括:一介电层,其是具有一上表面、一下表面及一贯穿该上表面与该下表面的窗口;一线路层,其是具有一第一表面、一第二表面、多数个外接垫、至少一内接垫及至少一静电导接垫,该些外接垫及该静电导接垫是形成于该介电层的该上表面,且该静电导接垫是邻近该介电层的该窗口;以及一第一保护层,其是形成于该线路层的该第一表面,该第一保护层是具有多数个第一开口及至少一第二开口,该些第一开口是显露该些外接垫,该第二开口是显露该静电导接垫及该介电层的该窗口;
其中该静电导接垫及该窗口是位于该触滑区,该些外接垫是位于该导接部;以及提供一指纹辨识晶片,该指纹辨识晶片是电性连接该内接垫,该指纹辨识晶片是具有一主动面、一背面及一感测区,该感测区是形成于该主动面,且该第一保护层的该第二开口及该介电层的该窗口是显露该感测区。
本发明的目的及解决其技术问题还可采用以下技术措施进一步实现。
前述的触滑式薄型指纹辨识器封装方法,其另包括有:形成一底部填充胶于该基板与该指纹辨识晶片之间。
本发明与现有技术相比具有明显的优点和有益效果。由以上可知,为了达到上述目的,本发明提供了一种触滑式薄型指纹辨识器封装构造,其是包括一基板及一指纹辨识晶片,该基板是定义有一触滑区及一导接部,该基板的一线路层是具有多数个外接垫、至少一内接垫及至少一静电导接垫,该静电导接垫是邻近该基板的一介电层的一窗口,该基板的一保护层是具有多数个第一开口及至少一第二开口,该些第一开口是显露该些外接垫,该第二开口是显露该静电导接垫及该介电层的该窗口,其中该静电导接垫及该窗口是位于该触滑区,该些外接垫是位于该导接部,该指纹辨识晶片是电性连接该内接垫,且该保护层的该第二开口及该介电层的该窗口是显露该指纹辨识晶片的一感测区。由于本发明的该基板的该线路层的该静电导接垫是邻近于该指纹辨识晶片的该感测区,以及该保护层的该第二开口是显露该线路层的该静电导接垫、该介电层的该窗口以及该指纹辨识晶片的该感测区,因此当手指接触该基板的该触滑区时,可借由位在该触滑区内的该静电导接垫静电放电,并且可降低该触滑式薄型指纹辨识器封装构造的厚度及制造成本。
本发明的次一目的是在于提供一种触滑式薄型指纹辨识器封装构造,其另包括有一壳体,该壳体是至少罩盖该指纹辨识晶片的一背面,此外,该基板的该导接部是可弯折包覆该壳体,且该外接垫是位于该壳体下方以外接外部的电子元件。
借由上述技术方案,本发明触滑式薄型指纹辨识器封装构造至少具有下列优点:
本发明的触滑式薄型指纹辨识器封装构造的指纹辨识晶片的感测区是形成于主动面,且该基板的该线路层的该静电导接垫是邻近于该指纹辨识晶片的该感测区,以及该保护层的该第二开口是显露该线路层的该静电导接垫、该介电层的该窗口以及该指纹辨识晶片的该感测区,因此其厚度较薄,可适用于现代轻薄短小的电子产品,且其制程较简单,本发明解决了习知的触滑式指纹辨识器封装构造的厚度较厚而无法适用于现代轻薄短小的电子产品的问题,亦解决了习知的触滑式指纹辨识器封装构造中需防止封胶体覆盖该静电放电条的问题及该静电放电条凸设于该指纹辨识晶片的该主动面的制程繁琐问题。
上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的技术手段,而可依照说明书的内容予以实施,并且为了让本发明的上述和其他目的、特征和优点能够更明显易懂,以下特举较佳实施例,并配合附图,详细说明如下。
附图说明
图1习知触滑式指纹辨识器封装构造的截面示意图。
图2依据本发明的一具体实施例,一种触滑式薄型指纹辨识器封装构造的立体图。
图3依据本发明的一具体实施例,该触滑式薄型指纹辨识器封装构造的立体分解图。
图4依据本发明的一具体实施例,该触滑式薄型指纹辨识器封装构造沿图2中的4-4方向的截面示意图。
图5依据本发明的一具体实施例,该触滑式薄型指纹辨识器封装构造沿图2中的5-5方向的另一截面示意图。
图6依据本发明的一具体实施例,该触滑式薄型指纹辨识器封装构造具有一壳体的截面示意图。
图7依据本发明的一具体实施例,该触滑式薄型指纹辨识器封装构造的导接部双边弯折包覆晶片的截面示意图。
图8依据本发明的一具体实施例,该触滑式薄型指纹辨识器封装构造的外接垫位于同一侧的截面示意图。
图9依据本发明的一具体实施例,该触滑式薄型指纹辨识器封装构造的导接部单边弯折包覆晶片的截面示意图。
100:触滑式指纹辨识器封装构造
110:基板                111:上表面
112:连接垫              120:指纹辨识晶片
121:主动面              122:背面
123:焊垫                124:感测区
130:静电放电条          140:焊线
150:封胶体
200:触滑式薄型指纹辨识器封装构造
210:基板                210a:触滑区
210b:导接部             211:介电层
211a 上表面             211b:下表面
211c:窗口               211d:环壁
212:线路层              212’:第一线路层
212”:第二线路层        212a:第一表面
212b:第二表面           212c:外接垫
212d:内接垫             212e:静电导接垫
212f:显露表面           212g:侧壁
213:第一保护层          213a:第一开口
213b:第二开口           214:第二保护层
214a:第三开口           220:指纹辨识晶片
221:主动面              222:背面
223:感测区              224:凸块
225:侧面                230:底部填充胶
240:壳体                A:导通孔
G:间距
具体实施方式
为更进一步阐述本发明为达成预定发明目的所采取的技术手段及功效,以下结合附图及较佳实施例,对依据本发明提出的触滑式薄型指纹辨识器封装构造其具体实施方式、结构、特征及其功效,详细说明如后。
请参阅图2及3,依据本发明的一具体实施例是揭示一种触滑式薄型指纹辨识器封装构造200,其是包括一基板210及一指纹辨识晶片220,该基板210是定义有一触滑区210a及一导接部210b,该基板210是可为印刷电路板或软性电路板,在本实施例中,该基板210是包括有一介电层211、一线路层212、一第一保护层213以及一第二保护层214,该介电层211的材质是为聚亚酰胺(polyimide,PI),该线路层212的材质是为铜,请参阅图2、4及5,该介电层211是具有一上表面211a、一下表面211b及一贯穿该上表面211a与该下表面211b的窗口211c,该线路层212是具有一第一表面212a、一第二表面212b、多数个外接垫212c、至少一内接垫212d及至少一静电导接垫212e,该些外接垫212c及该静电导接垫212e是形成于该介电层211的该上表面211a,且该静电导接垫212e是邻近该介电层211的该窗口211c,其中该静电导接垫212e及该窗口211c是位于该基板210的该触滑区210a,该些外接垫212c是位于该基板210的该导接部210b,在本实施例中,该线路层212是包括有一第一线路层212’及一第二线路层212”,该第一线路层212’是形成于该介电层211的该上表面211a,该第二线路层212”是形成于该介电层211的该下表面211b,该第一线路层212’与该第二线路层212”是可借由一导通孔A电性连接,该第一线路层212’是具有该静电导接垫212e及该些外接垫212c,该第二线路层212”是具有该内接垫212d,该第一保护层213是形成于该线路层212的该第一表面212a,该第一保护层213是具有多数个第一开口213a及至少一第二开口213b,其中该第二开口213b是位于该基板210的该触滑区210a,该些第一开口213a是显露该些外接垫212c,该第二开口213b是显露该静电导接垫212e及该介电层211的该窗口211c,该第二保护层214是形成于该线路层212的该第二表面212b,该第二保护层214是具有至少一第三开口214a,该第三开口214a是显露该内接垫212d。
请再参阅图4及5,该指纹辨识晶片220是具有一主动面221、一背面222、一感测区223及至少一凸块224,该感测区223是形成于该主动面221且该第二开口213b及该窗口211c是显露该感测区223,该凸块224是形成于该主动面221且该凸块224是位于该感测区223外侧,该指纹辨识晶片220的该凸块224是电性连接该内接垫212d,其中该凸块224是可透过异方性导电胶(Antisotropic Conductive Paste,ACP)或非导电胶(Non-Conductive Paste,NCP)电性连接该内接垫212d,较佳地,该静电导接垫212e的一显露表面212f是与该指纹辨识晶片220的该主动面221平齐,以利手指接触该基板210的该触滑区210a与该指纹辨识晶片220的该感测区223时,可借由位在该触滑区210a内的该静电导接垫212e静电放电。此外,该介电层211的该窗口211c是具有一环壁211d,该静电导接垫212e是具有一侧壁212g,该环壁211d与该侧壁212g之间是具有一间距G,该间距G是大于50微米,或,在另一实施例中,该环壁211d是可与该侧壁212g平齐。此外,该触滑式薄型指纹辨识器封装构造200是另包括有一底部填充胶230,该底部填充胶230是形成于该基板210与该指纹辨识晶片220之间且包覆该凸块224。由于本发明的该基板210厚度较薄,且该基板210的该线路层212是同时具有该些外接垫212c及该静电导接垫212e,可减少额外设置静电导电条的成本且具有薄化指纹辨识器封装构造的功效。
较佳地,请参阅图6,该触滑式薄型指纹辨识器封装构造200是可另包括有一壳体240,该壳体240是至少罩盖该指纹辨识晶片220的该背面222,在本实施例中,该指纹辨识晶片220是另具有一侧面225,该壳体240是亦罩盖该侧面225,该壳体240的材质是可选自于高分子材料(如封胶体)或金属材料(如金属盖),请参阅图6及7,在本实施例中,该基板210是可选自于卷带式封装(TCP package)的可挠性基板或薄膜覆晶封装(COFpackage)的可挠性基板,该基板210的该些外接垫212c是位于该基板210的二侧,该导接部210b是可双边弯折包覆该壳体240,并使该外接垫212c位于该壳体240下方。或,请参阅第8及9图,该基板210的该些外接垫212c是位于该基板210的同一侧,该导接部210b是可单边弯折包覆该壳体240,并使该外接垫212c是位于该壳体240下方。
依据本发明的一具体实施例是揭示一种触滑式薄型指纹辨识器封装方法,其是包括有下列步骤:首先,请参阅图2、3及4,提供一基板210,该基板210是定义有一触滑区210a及一导接部210b,该基板210是包括有一介电层211、一线路层212以及一第一保护层213,该介电层211是具有一上表面211a、一下表面211b及一贯穿该上表面211a与该下表面211b的窗口211c,该线路层212是具有一第一表面212a、一第二表面212b、多数个外接垫212c、至少一内接垫212d及至少一静电导接垫212e,该些外接垫212c及该静电导接垫212e是形成于该介电层211的该上表面211a,且该静电导接垫212e是邻近该介电层211的该窗口211c,其中该静电导接垫212e及该窗口211c是位于该基板210的该触滑区210a,该些外接垫212c是位于该基板210的该导接部210b,在本实施例中,该线路层212是包括有一第一线路层212’及一第二线路层212”,该第一线路层212’是形成于该介电层211的该上表面211a,该第二线路层212”是形成于该介电层211的该下表面211b,该第一保护层213是形成于该线路层212的该第一表面212a,该第一保护层213是具有多数个第一开口213a及至少一第二开口213b,该些第一开口213a是显露该些外接垫212c,该第二开口213b是显露该静电导接垫212e及该介电层211的该窗口211c,此外,该基板210是包括有一第二保护层214,该第二保护层214是形成于该线路层212的该第二表面212b,该第二保护层212”是具有至少一第三开口214a,该第三开口214a是显露该内接垫212d。接着,提供一指纹辨识晶片220,该指纹辨识晶片220是电性连接该内接垫212d,该指纹辨识晶片220是具有一主动面221、一背面222及一感测区223,该感测区223是形成于该主动面221且该第一保护层213的该第二开口213b及该介电层211的该窗口211c是显露该感测区223,该凸块224是电性连接该内接垫212d。之后,形成一底部填充胶230于该基板210与该指纹辨识晶片220之间以包覆该凸块224。或者,可形成一壳体240于该指纹辨识晶片220,该壳体240是至少罩盖该指纹辨识晶片220的该背面222,在本实施例中,该壳体240是亦罩盖该指纹辨识晶片220的一侧面225,该壳体240的材质是可选自于高分子材料(如封胶体)或金属材料(如金属盖),该壳体240是可以点胶或模封方法形成,或直接将金属盖罩盖于该指纹辨识晶片220的该背面222与该侧面225。最后,可弯折该基板的该导接部210b以包覆该壳体240,并使该外接垫212c位于该壳体240下方,以外接外部的一电子元件或电路基板。其中该基板210的该些外接垫212c是可位于该基板210的二侧或单侧,因此该基板210的该导接部210b是可双边弯折包覆该壳体240,或单边弯折包覆该壳体240。
以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制,虽然本发明已以较佳实施例揭露如上,然而并非用以限定本发明,任何熟悉本专业的技术人员,在不脱离本发明技术方案范围内,当可利用上述揭示的技术内容作出些许更动或修饰为等同变化的等效实施例,但凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本发明技术方案的范围内。

Claims (10)

1、一种触滑式薄型指纹辨识器封装构造,其特征在于其包括:
一基板,其是定义有一触滑区及一导接部,该基板是包括:
一介电层,其是具有一上表面、一下表面及一贯穿该上表面与该下表面的窗口;
一线路层,其是具有一第一表面、一第二表面、多数个外接垫、至少一内接垫及至少一静电导接垫,该些外接垫及该静电导接垫是形成于该介电层的该上表面,且该静电导接垫是邻近该介电层的该窗口;以及
一第一保护层,其是形成于该线路层的该第一表面,该第一保护层是具有多数个第一开口及至少一第二开口,该些第一开口是显露该些外接垫,该第二开口是显露该静电导接垫及该介电层的该窗口;
其中该静电导接垫及该窗口是位于该触滑区,该些外接垫是位于该导接部;以及
一指纹辨识晶片,其是电性连接该内接垫,该指纹辨识晶片是具有一主动面、一背面及一感测区,该感测区是形成于该主动面,且该第一保护层的该第二开口及该介电层的该窗口是显露该感测区。
2、根据权利要求1所述的触滑式薄型指纹辨识器封装构造,其特征在于所述的介电层的该窗口是具有一环壁,该静电导接垫是具有一侧壁,该环壁与该侧壁的间距是大于50微米。
3、根据权利要求1所述的触滑式薄型指纹辨识器封装构造,其特征在于所述的基板是另包括有一第二保护层,该第二保护层是形成于该线路层的该第二表面,该第二保护层是具有至少一第三开口,该第三开口是显露该内接垫。
4、根据权利要求1所述的触滑式薄型指纹辨识器封装构造,其特征在于所述的线路层是包括有一第一线路层及一第二线路层,该第一线路层是形成于该介电层的该上表面,该第二线路层是形成于该介电层的该下表面,该第一线路层是具有该静电导接垫及该些外接垫,该第二线路层是具有该内接垫。
5、根据权利要求1所述的触滑式薄型指纹辨识器封装构造,其特征在于其另包括有一底部填充胶,该底部填充胶是形成于该基板与该指纹辨识晶片之间。
6、根据权利要求1所述的触滑式薄型指纹辨识器封装构造,其特征在于其另包括有一壳体,该壳体是至少罩盖该指纹辨识晶片的该背面。
7、根据权利要求6所述的触滑式薄型指纹辨识器封装构造,其特征在于所述的基板的该导接部是弯折包覆该壳体,且至少一外接垫是位于该壳体下方。
8、一种触滑式薄型指纹辨识器封装基板,其特征在于,其定义有一触滑区及一导接部,包括:
一介电层,其是具有一上表面、一下表面及一贯穿该上表面与该下表面的窗口;
一线路层,其是具有一第一表面、一第二表面、多数个外接垫、至少一内接垫及至少一静电导接垫,该些外接垫及该静电导接垫是形成于该介电层的该上表面,且该静电导接垫是邻近该介电层的该窗口;以及
一第一保护层,其是形成于该线路层的该第一表面,该第一保护层是具有多数个第一开口及至少一第二开口,该些第一开口是显露该些外接垫,该第二开口是显露该静电导接垫及该介电层的该窗口;
其中该静电导接垫及该窗口是位于该触滑区,该些外接垫是位于该导接部。
9、一种触滑式薄型指纹辨识器封装方法,其特征在于包括:
提供一基板,该基板是定义有一触滑区及一导接部,该基板是包括:
一介电层,其是具有一上表面、一下表面及一贯穿该上表面与该下表面的窗口;
一线路层,其是具有一第一表面、一第二表面、多数个外接垫、至少一内接垫及至少一静电导接垫,该些外接垫及该静电导接垫是形成于该介电层的该上表面,且该静电导接垫是邻近该介电层的该窗口;以及
一第一保护层,其是形成于该线路层的该第一表面,该第一保护层是具有多数个第一开口及至少一第二开口,该些第一开口是显露该些外接垫,该第二开口是显露该静电导接垫及该介电层的该窗口;
其中该静电导接垫及该窗口是位于该触滑区,该些外接垫是位于该导接部;以及
提供一指纹辨识晶片,该指纹辨识晶片是电性连接该内接垫,该指纹辨识晶片是具有一主动面、一背面及一感测区,该感测区是形成于该主动面,且该第一保护层的该第二开口及该介电层的该窗口是显露该感测区。
10、根据权利要求9所述的触滑式薄型指纹辨识器封装方法,其特征在于其另包括有:形成一底部填充胶于该基板与该指纹辨识晶片之间。
CN 200710142569 2007-08-29 2007-08-29 触滑式薄型指纹辨识器封装构造、封装方法及其封装基板 Active CN101378046B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 200710142569 CN101378046B (zh) 2007-08-29 2007-08-29 触滑式薄型指纹辨识器封装构造、封装方法及其封装基板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 200710142569 CN101378046B (zh) 2007-08-29 2007-08-29 触滑式薄型指纹辨识器封装构造、封装方法及其封装基板

Publications (2)

Publication Number Publication Date
CN101378046A true CN101378046A (zh) 2009-03-04
CN101378046B CN101378046B (zh) 2010-09-08

Family

ID=40421502

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 200710142569 Active CN101378046B (zh) 2007-08-29 2007-08-29 触滑式薄型指纹辨识器封装构造、封装方法及其封装基板

Country Status (1)

Country Link
CN (1) CN101378046B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106057766A (zh) * 2015-04-13 2016-10-26 爱思开海力士有限公司 基板和包括其的半导体封装及包括半导体封装的电子系统
WO2017206035A1 (zh) * 2016-05-30 2017-12-07 深圳信炜科技有限公司 生物传感模块、生物传感芯片及电子设备
CN110677982A (zh) * 2019-10-31 2020-01-10 武汉天马微电子有限公司 一种柔性电路板及显示装置
CN111430431A (zh) * 2020-04-14 2020-07-17 Oppo广东移动通信有限公司 用于显示装置的柔性显示面板及具有其的显示装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100439633B1 (ko) * 2002-08-20 2004-07-12 테스텍 주식회사 다층전극을 이용한 지문인식 센서모듈 및 그 제조방법
JP4160851B2 (ja) * 2003-03-31 2008-10-08 富士通株式会社 指紋認識用半導体装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106057766A (zh) * 2015-04-13 2016-10-26 爱思开海力士有限公司 基板和包括其的半导体封装及包括半导体封装的电子系统
WO2017206035A1 (zh) * 2016-05-30 2017-12-07 深圳信炜科技有限公司 生物传感模块、生物传感芯片及电子设备
CN110677982A (zh) * 2019-10-31 2020-01-10 武汉天马微电子有限公司 一种柔性电路板及显示装置
US11204659B2 (en) 2019-10-31 2021-12-21 Wuhan Tianma Micro-Electronics Co., Ltd. Flexible circuit board and display device
CN111430431A (zh) * 2020-04-14 2020-07-17 Oppo广东移动通信有限公司 用于显示装置的柔性显示面板及具有其的显示装置

Also Published As

Publication number Publication date
CN101378046B (zh) 2010-09-08

Similar Documents

Publication Publication Date Title
CN103793689B (zh) 指纹识别传感器封装结构、电子设备及指纹识别传感器的制备方法
TWI462193B (zh) 指紋感測晶片封裝方法及其封裝結構
JP2013521582A (ja) 指紋センサ等のための一体成形したダイおよびベゼル構造
TWI631632B (zh) 封裝結構及其製法
CN100590643C (zh) 指纹辨识器的薄膜封装构造
CN101378046B (zh) 触滑式薄型指纹辨识器封装构造、封装方法及其封装基板
CN105405816A (zh) 一种指纹识别传感器的封装结构
US20080217759A1 (en) Chip package substrate and structure thereof
CN105676953B (zh) 一种具有指纹传感器封装结构的移动终端及其制备方法
CN204406428U (zh) 一种指纹识别传感器的封装结构
CN201084167Y (zh) 触滑式薄型指纹辨识器封装构造及其封装基板
CN206236120U (zh) 一种指纹识别模组
CN208141407U (zh) 指纹识别模组及移动终端
CN100514659C (zh) 指纹辨识器的薄膜封装构造
CN106158808B (zh) 电子封装件及其制法
CN111952202B (zh) 一种指纹识别传感器的封装结构及其形成方法
TW201931537A (zh) 封裝結構
CN209962254U (zh) 生物传感芯片及电子设备
CN108962868B (zh) 封装结构及其制法
CN209044625U (zh) 生物传感芯片及电子设备
CN106815549B (zh) 封装结构及其制法
WO2012045214A1 (zh) 带凸台的陶瓷封装基座
CN100547774C (zh) 指纹辨识器的薄膜封装构造
CN205563609U (zh) 指纹传感器封装件
CN216697344U (zh) 电容式指纹感测模块

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: QIBANG SCI-TECH CO., LTD.

Free format text: FORMER OWNER: INTERNATIONAL SEMICONDUCTOR TECHNOLOGY LTD.

Effective date: 20110415

C41 Transfer of patent application or patent right or utility model
COR Change of bibliographic data

Free format text: CORRECT: ADDRESS; FROM: KAOHSIUNG, TAIWAN, CHINA TO: NO. 3, LIXING ROAD 5, EAST DISTRICT, HSINCHU CITY, HSINCHU SCIENCE AND INDUSTRIAL PARK, TAIWAN, CHINA

TR01 Transfer of patent right

Effective date of registration: 20110415

Address after: Taiwan, China Hsinchu science and Technology Industrial Park, Hsinchu East Road, No. five, No. 3

Patentee after: Chipbond Technology Corporation

Address before: Taiwan, Kaohsiung, China

Patentee before: International Semiconductor Technology Ltd.