CN101310441B - 电流模式逻辑数字电路 - Google Patents

电流模式逻辑数字电路 Download PDF

Info

Publication number
CN101310441B
CN101310441B CN2006800429966A CN200680042996A CN101310441B CN 101310441 B CN101310441 B CN 101310441B CN 2006800429966 A CN2006800429966 A CN 2006800429966A CN 200680042996 A CN200680042996 A CN 200680042996A CN 101310441 B CN101310441 B CN 101310441B
Authority
CN
China
Prior art keywords
circuit
transistors
load device
voltage
logic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2006800429966A
Other languages
English (en)
Other versions
CN101310441A (zh
Inventor
克里斯特弗·图马佐
弗朗西斯科·坎尼罗
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toumaz Technology Ltd
Original Assignee
Toumaz Technology Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toumaz Technology Ltd filed Critical Toumaz Technology Ltd
Publication of CN101310441A publication Critical patent/CN101310441A/zh
Application granted granted Critical
Publication of CN101310441B publication Critical patent/CN101310441B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0008Arrangements for reducing power consumption
    • H03K19/0013Arrangements for reducing power consumption in field effect transistor circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00369Modifications for compensating variations of temperature, supply voltage or other physical parameters
    • H03K19/00384Modifications for compensating variations of temperature, supply voltage or other physical parameters in field effect transistor circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/08Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
    • H03K19/094Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
    • H03K19/09432Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors with coupled sources or source coupled logic
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/08Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
    • H03K19/094Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
    • H03K19/0944Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors using MOSFET or insulated gate field-effect transistors, i.e. IGFET
    • H03K19/0948Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors using MOSFET or insulated gate field-effect transistors, i.e. IGFET using CMOS or complementary insulated gate field-effect transistors

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Power Engineering (AREA)
  • Logic Circuits (AREA)

Abstract

一种数字电路,包括:第一支路,包括作为负载器件的第一金属氧化物半导体场效应晶体管(M3);第二支路,包括作为负载器件的第二金属氧化物半导体场效应晶体管(M4);和用来选择第一和第二支路之一的开关(M1,M2)。第一和第二晶体管(M3,M4)中的每一个都具有100nm或更小的沟道长度,并且被偏置在弱反型区工作。在一种可替代的电路中,每个负载器件(M3,M4)的衬底都与它的漏极相连,并且被偏置在弱反型区工作。

Description

电流模式逻辑数字电路
技术领域
本发明涉及电流模式逻辑数字电路,特别是,尽管不必须,涉及MOS电流模式逻辑数字电路。
背景技术
目前,几乎所有的数字电路都是由互补金属氧化物半导体(CMOS)场效应晶体管(FET)技术构造而成的。图1示出了CMOS反相器电路。当输入电压vi为“高”时,n-MOSFET(NMOS)M1导通,同时p-MOSFET(PMOS)M2关断,所以,输出节点通过NMOS M1连接到地,输出电压为“低”。当输入电压为vi为“低”时,NMOS M1关断,同时PMOS M2导通,所以输出节点通过PMOS M2连接到Vdd电源线,输出电压为“高”。
支持CMOS逻辑电路应用的基本原理是当给定电路处于静态时,没有电流流过CMOS晶体管。电流只在电路的开关过程中流过。所以,CMOS逻辑电路的功耗极低。在实际中,即使在静态,也会有泄漏电流流过晶体管。大规模器件中这种泄漏电流相对较小。比如,对于采用微米级CMOS工艺的晶体管,静态时流过晶体管的泄漏电流大约在皮安培的量级。
CMOS数字电路的工作频率很大程度上是由晶体管的栅电容决定的。为了能使电路在非常高的频率下工作,栅电容(进一步说是栅尺寸)必须制作得尽量小。这就意味着沟道长度必须尽量短。当前的工艺方法能够允许沟道长度在深亚微米的范围内。
在亚微米沟道长度下,必须降低施加在MOSFET栅极的开关电压以免破坏器件。典型地,对于0.13μm到0.18μm工艺,开关电压必须在1.8V的量级或着更低。因此,开关电压将接近于传统MOSFET的阈值电压,即图2(a)和图2(b)中的VT。(图2(a)和图2(b)取自“Operation andModeling of the MOS Transistor”,Yannis Tsividis,Oxford University Press(2003))。因此,器件被设计成具有更低的阈值电压。然而,这会导致为了完全关断NMOS[PMOS]器件,必须要有一个负的栅-源[源-栅]电压,而如果采用接近零伏特的关断电压时,就会存在一个较大的亚阈值泄漏电流。因此,CMOS数字电路的功耗会变大,而且会受开关噪声抑制能力降低和电源电压波动所引起的相关问题的影响。
CMOS逻辑电路的一种替代电路是电流模式逻辑(CML)。(当采用与MOSFET相对应的双极型晶体管时,CML有时被称作发射极耦合逻辑(ECL)。)CML基于如图3(a)所示的差分对,从电源消耗实质上恒定的电流。通过在差分对的输入端施加一个合适的电压摆幅,恒定的电流能够从一条支路转换到另一条支路。在CML中,由于泄漏电流是恒定电流源的一部分,因此它的影响并不显著。由于这个恒定电流从电源流向地,所以开关噪声被减小了,而且由于CML的工作是基于差分对的,由电源电压波动引起的问题也被减小了。
由于能够降低模拟和数字模块之间的数字干扰,CML适用于数模混合信号环境。由于CML电路采用了恒定的电流源,所以它具有与工作频率或逻辑门动作无关的恒定功耗。功耗与频率无关是因为两条支路被对称地驱动,并处于相反的相位。
按照M.Mizumo等在‘A GHz MOS Adaptive Pipeline Technique UsingMOS Current-Mode Logic’,IEEE Journal of Solid-Stage Circuits June 1996,Vol.31,No.6,pp.784-791.中所述,通过相应地改变电压摆幅,可以采用自适应的流水线技术来检测CML需要的工作速度并降低它的功耗。
由于具有恒定静态功耗,CML并不适合于低功耗、低频率的应用。
在有功耗限制的应用中,比如医学应用中,可以采用基于CMOS的模拟技术进行处理,这时,MOSFET工作在弱反型区,也称为“亚阈值区”或“亚VT区”。在弱反型操作中,晶体管的弱反型漏-源电流IDS与栅-源电压(VGS)表现为指数关系,对于NMOS器件,当VGS≤VM时,这个关系表示为:
I DS = W L I M exp ( V GS - V M n U T ) [ 1 - exp ( - V DS U T ) ] - - - ( 1 )
VGS是晶体管的栅-源电压,VM是“中等”反型开始时的VGS的值。这个关系可以从图2(a)和图2(b)中的MOSFET电流随电压变化曲线中看出,其中分别表示出了logID
Figure S2006800429966D00031
与栅-源电压VGS的关系。当VGS≥VM时,VGS和IDS之间的指数关系停止。当漏-源电压(VDS)大于几个UT时(其中UT是热电压,室温下约为25mV),晶体管工作在饱和区。在公式(1)中,W/L是晶体管的宽长比,IM和n是工艺相关的因子(其中n通常在1到2之间)。工作在弱反型区的MOSFET器件的转换频率fT可以达到几百MHz。
弱反型数字电路能够工作在几MHz,同时功耗可以非常低,比如在纳瓦的量级。这些微功耗领域中所需的数字处理是使用弱反型静态CMOS实现的。然而,弱反型静态CMOS对于工艺、温度变化和供电电压变化(鲁棒性问题)非常敏感,需要改进简单静态CMOS逻辑以克服这些问题。在可变阈值弱反型CMOS技术(见“A 0.9-V,150-MHz,10-mW,4mm2,2-Ddiscrete cosine transform core processor with variable threshold-voltage(VT)scheme”,T.Kuroda et al.,Solid-State Circuits,IEEE Journal of Volume 31,Issue 11,Nov.1996pages:1770-1779)中,泄漏电流由控制电路监测,并在晶体管的衬底上施加合适的偏压以避免电流随温度、工艺、供电电源和其它因素变化。然而,泄漏电流并没有被消除,还需要额外的电路以提高鲁棒性。其它一些电路使用伪NMOS亚阈值逻辑(见“Ultra-low-power DLMSadaptive filter for hearing aid applications”,C.H.-I Kim et al.,Very LargeScale Integration(VLSI)Systems,IEEE Transactions on Volume 11,Issue 6,Dec.2003Pages:1058-1067),它是弱反型静态CMOS的另一种变型,用于使电路以超低功耗进行工作,同时提高工作速度。然而,它的鲁棒性问题与普通弱反型CMOS逻辑的鲁棒性问题基本相同。
同时待审的英国专利申请No.0415546.1公开了应用在CML结构中的被偏置在弱反型区的MOSFET的工作原理。
如上所述,CMOS技术中的沟道长度(L)的等比例缩小要求阈值电压(VT)相应地等比例缩小,反过来导致了弱反型泄漏电流的指数性增长。这些已经被S.Borkar在‘Design challenges of technology scaling’,IEEEMicro,1999,Vol.19(4),pp.23-29.中报导过。因此,这个弱反型泄漏电流在数字电路的功耗中不能被忽略。降低日益增长的功耗的一个设计方法是通过使用工作在弱反型区的MOS器件来最小化每个逻辑操作的能量消耗,也就是,使用最低的工作电压。迄今为止,大多数弱反型处理应用在模拟领域,用以产生纳瓦量级功耗的电路。然而,弱反型静态逻辑(SL)也已经由H.Soeleman等在‘Robust sub-threshold logic for ultar-low poweroperation’,IEEE Transactions on Very Large Scale Integration(VLSI)Systems,Feb.200l,Vol.9,No.1,pp.90-99中提出,用于应用在混合信号系统中的数字处理。
为了提高数字操作的鲁棒性,推荐使用电流模式逻辑(CML)结构。事实上,在CML结构中,差分结构提高了对电源噪声的抑制,较低的输出电压摆幅减小了互扰,流过电源的恒定电流减小了产生的噪声水平。根据M.N.Martin等在‘Current-Mode differential logic circuit for low powerdigital systems,IEEE 39th Midwest symposium on Circuits and Systems,Aug.1996,Vol.1,pp.183-186’中的报导,弱反型CML方法已经在电流模式差分逻辑(CMDL)中使用。CMDL反相逻辑门由全MOS差分对构成,所述全MOS差分对采用了工作在弱反型饱和区的晶体管。
发明内容
本发明的第一个方面提供了一种数字电路,包括:第一支路,包括作为负载器件的第一金属氧化物半导体场效应晶体管;第二支路,包括作为负载器件的第二金属氧化物半导体场效应晶体管,和用来选择第一和第二支路之一的开关装置;其中第一和第二晶体管中的每一个都具有100nm或更小的沟道长度,并被偏置在弱反型区工作。
在Marin等人的方法(前文所述)中,当更多的逻辑门被级联时,输入-输出的直流失调可以通过交叠NMOS输入和PMOS输入差分级来容忍。为了保证数字逻辑门的输入/输出兼容性,本发明在弱反型区(亚阈值区)应用MCML方法,这个方法目前为止仅应用在工作在强反型区的晶体管中。通过把作为负载器件的晶体管的沟道长度减小到100nm或更小,可以实现具有能确保工作鲁棒性的逻辑摆幅的弱反型MCML。
本发明的第二个方面提供了一种数字电路,包括:第一支路,包括作为负载器件的第一金属氧化物半导体场效应晶体管;第二支路,包括作为负载器件的第二金属氧化物半导体场效应晶体管,和用来选择第一和第二支路之一的开关装置;其中每个负载器件的衬底与它的漏极连接,并被偏置在弱反型区工作。
本发明的第三个方面提供了一种集成电路,包括多个第一或第二方面的数字电路。
本发明的第四个方面提供了一种计算逻辑功能的方法,该方法包括在第一或第二方面的数字电路的第一和第二金属半导体场效应晶体管的栅极上施加输入信号。
下面将参照附图描述本发明的优选实施例。
附图说明
图1是CMOS反相器的示意图;
图2(a)和2(b)示出了NMOS器件的漏极电流与栅极-源极电压的关系;
图3(a)是CML电路的一般概念示意图;
图3(b)是以电阻为负载的CML反相器;
图3(c)是全MOSFET CML反相器电路;
图4是全MOSFET CML反相器电路的偏置电路;
图5(a)和图5(b)示出了PMOS器件的弱反型源极-漏极电流与源极-漏极电压的关系;
图6(a)和图6(b)分别示出了图3(b)中的差分对反相器的理论输入-输出差分特性和噪声裕度;
图7(a)和7(b)示出了沟道长度为100nm的MOSFET的源极-漏极电流与源极-漏极电压关系的仿真结果;
图8(a)和图8(b)示出了仿真得到的本发明的反相器的直流输入-输出特性;
图8(c)示出了仿真得到的本发明的反相器的差分增益;
图9(a)示出了衬底与源极短接的MOSFET的电路图;
图9(b)示出了衬底与漏极短接的MOSFET的电路图;
图10示出了衬底与漏极短接的MOSFET和衬底与源极短接的MOSFET的VDS-IDS曲线;
图11示出了衬底与漏极短接的MOSFET和衬底与源极短接的MOSFET的VDS-IDS曲线的百分比非线性;以及
图12示出了衬底与漏极短接的MOSFET的噪声裕度。
具体实施方式
本发明将以反相逻辑门为例进行描述。但是,本发明并不局限于反相逻辑门,也可以应用于更复杂的逻辑门中。
为了全面理解本发明,首先需要理解MCML结构。
如图3(a)所示,在CML逻辑中,电阻被用作负载。图3(a)是CML数字逻辑门的示意电路图。上拉器件的电阻值决定了两个输出节点1和2的逻辑摆幅ΔVo:ΔVo=RIB。ΔVo是节点1和2的最大电压变化范围。如果通过改变开关3的状态使流过电流的反相器的支路发生改变,差分输出电压(定义为Vod=Vo1-Vo2)的符号就发生改变。当处理数字信号时,输入和输出电压摆幅优选是相等的(也就是,ΔVi=ΔVo),以使电路输出端的逻辑“高”和逻辑“低”等于电路输入端的逻辑“高”和逻辑“低”。
如图3(b)所示,开关3可以由一对NMOS晶体管M1和M2构成的源极耦合对来实现,这个源极耦合对用于在反相器的两个支路之间转换IB
在MOS共模逻辑或MCML中,MOS器件被用作负载。MCML逻辑门是差分结构,并用于在用作电阻的两个上拉MOS器件之间切换尾电流(tail current)IB
MCML的最简单的形式是基于一个单一MOS型差分对。图3(c)表示出了MCML反相逻辑门的实际构成。图3(a)中电路的每条支路的上拉电阻在这里由两个PMOS负载器件M3和M4实现。反相逻辑门也包括在电路的两个支路之间切换IB的开关,在图3(c)中,这个开关由两个连接成源极耦合对的NMOS管M1和M2实现。通过调整PMOS负载器件的偏置电压和尺寸使其具有恒定的输出电阻R。PMOS的偏置电压VRFP由反馈电路决定,可以是J.M.Musice等在‘MOS current mode logic for lowpower,low noise CORDIC computation in mixed-signal environments’,Proceedings of International Symposium on Low Power Electronics andDesign,2000,pp.102-107中提出的几种逻辑门中的一种。图4中的4示出了一个合适的偏置电路。它包括反相逻辑门的复制电路和运算放大器(单级运算跨导放大器OTA)5。理想地,偏置电路中的复制反相器的输入使IB全部流入一条支路。运算放大器5通过改变栅-源电压VGS改变PMOS的负载电阻,最终使低输出电压VA等于希望的逻辑低电平VL
在弱反型区,PMOS器件M3和M4的栅-源电压被保持在小于图2中所示的阈值电压,以使PMOS器件工作在弱反型区(如前所述,这个区也叫做亚阈值区)。在弱反型区,PMOS器件的理想的IDS-VDS(漏-源电流IDS对漏-源电压VDS)的线性区域被限制在其电压小于弱反型饱和电压VDSsat,它通常是热电压UT(如前所述,室温下大约25mV)的4到5倍。这表明MCML应用于弱反型区域只能适用于逻辑摆幅小于100mV的电路,但是这种电路不能为逻辑门操作提供足够的噪声裕度。
然而,根据本发明,弱反型区的MCML电路的逻辑摆幅可以通过使用亚100nm技术来提高,也就是通过使用沟道长度为100nm或更小的器件作为负载器件M3和M4来实现。沟道长度L为100nm或更小的晶体管由于受到公知的短沟道二级效应的影响,加强了它在弱反型区的IDS-VDS的整体线性化特性。这种现象已经被R.R.Troutmann在‘VLSI limitationsfrom drain-induced barrier lowering’,IEEE Transactions on Electron Devices,Apr.1979,Vol.26,No.4,pp.461-469中报导过。由于这些短沟道二级效应的影响,IDS-VDS特性曲线中线性区与饱和区之间的斜率差异由于饱和区的有限电阻而减小了。根据Troutmann(前文)的报导,在饱和区,IDS对VDS的依赖是由于漏致势垒降低(DIBL)效应造成的,对于VBS=0(其中VBS是基极-源极电压)的PMOS器件可以采用B.J.Sheu等在‘BSIM:Berkeleyshort-channel IGFET model for MOS transistors’,IEEE J.Solid-State Circuit,Aug.1987,Vol.22,No.4,pp.558-566中给出的BSIM模型公式建模,写作:
| I DS | = Ae | V GS | n U T e η | V DS | n U T ( 1 - e | V DS | U T ) - - - ( 2 )
其中η是DIBL系数,n>1是弱反型斜率因子,A由下式决定:
A=μC′ox(W/Leff)UT 2e1.8           (3)
其中μ是载流子迁移率,C′ox是单位面积的栅氧化物电容,W/Leff是器件的宽度与有效长度之比。
图5示出了四种不同栅-源电压VSG下(a)0.25μm和(b)90nm工艺的最小尺寸的PMOS晶体管在弱反型区的IDS-VDS关系的仿真曲线。图5(a)和图5(b)中的PMOS管的沟道长度分别为250nm和100nm。与0.25μm工艺的曲线不同,图5(b)中的90nm CMOS工艺的曲线在VSDsat(室温下大约100mV)附近并未出现明显的拐点。因此,在90nm工艺中,当VSD从0变化到超过VSDsat的电压时,PMOS器件可以被用作线性负载。
因此,根据本发明,图3(c)中的数字电路可以使用具有100nm或更小的沟道长度,比如沟道长度为100nm或90nm,甚至小于90nm的器件作为负载器件M3和M4,并将它们偏置在弱反型区工作。在图3(c)的实施例中,负载器件M3和M4是PMOS器件。采用沟道长度为100nm或更小的PMOS器件能够实现远大于100mV的电压摆幅。负载器件M3的沟道长度在制造工艺的误差限制之内等于负载器件M4的沟道长度。
可以预测,随着负载器件M3和M4的沟道长度被制作得更小,DIBL效应将会更加明显。因此,可以选择负载器件的沟道长度以得到需要的电压摆幅。
用于构成图3(c)中的电路开关的NMOS器件M1和M2被偏置在弱反型区。如果需要,它们可以具有小于100nm的沟道长度。然而,NMOS器件M1和M2的沟道长度并不关键,它们可以具有100nm或更大的沟道长度。器件M1的沟道长度在工艺允许的误差限制之内等于器件M2的沟道长度(这个电路是对称的,所以一条支路上的器件与另一条支路上对应的器件具有相同的特性。)
如图4所示,当本发明应用于数字电路,且其中的PMOS负载器件被包含数字电路的复制电路的偏置电路所偏置时,复制电路中的对应的PMOS器件同样也具有100nm或更小的沟道长度。复制电路中的PMOS器件具有与反相器电路中的PMOS器件M3和M4相等的沟道长度——偏置电路中的复制电路必须具有与反相器电路相同的特性。
在更复杂的数字电路中,偏置电路可以仅采用一个反相器单元,而不采用复杂电路的复制电路。
通过考虑图3(a)中的电路,可以估计图3(b)中的电路的噪声裕度。当NMOS器件M1和M2工作在弱反型区时,根据C.Mead在‘AnalogVLSI and Neural Systems’(Addison Wesley,1989)中的描述,可以得到如图6(a)所示的反相器输入-输出差分特性,即,
Vod=ΔVo tanh(Vid/2nUT)                   (4)
其中Vod=Vo1-Vo2和Vid=Vi1-Vi2分别是差分输出和输入电压。图6(b)表示了百分比噪声裕度nm(相对于标称差分逻辑摆幅2ΔVo)和ΔVo之间的关系。这些噪声裕度值是对图3(b)中的实际电路的噪声裕度值的过高估计。实际上,在这个电路中,NMOS器件具有有限的输出电阻,在整个逻辑摆幅中并不一直工作在饱和区。当IB中的绝大部分被转换到一条支路时,它们进入了线性区:NMOS源电压VS被偏置电路设置为VL,NMOS的漏电压由于负载而降低。
采用商用的90nm CMOS工艺制作了一个工作在亚VT区的反相器,它的输出电压为ΔVo=300mV(VDD=400mV)。反相器具有如图3(c)所示的通用形式,但是PMOS器件M3和M4中的每一个都具有100nm或更小的沟道长度,例如100nm或90nm。PMOS器件被偏置在弱反型区工作。NMOS器件M1和M2也被偏置在弱反型区工作。
使用Cadence Spectre 5.0.32和BSIM3v3模型对本发明的反相器进行了仿真。偏置电路决定了IDS-VDS曲线,其上的PMOS管的工作点由设置VRFP确定。设置PMOS负载器件的源-栅电压VGS和器件尺寸,使得在0<VSD<ΔVo的范围内,曲线斜率接近理论值R。图7(a)示出了沟道长度L=100nm的最小尺寸的PMOS器件在几个VGS值下仿真得到的IDS-VDS特性曲线,图7(b)示出了沟道长度L=100nm、几个不同沟道宽度的PMOS在给定的VGS电压下仿真得到的IDS-VDS特性曲线。根据本发明,采用IB=20nA,W/L=1μm/0.1μm,PMOS IDS-VDS曲线的斜率接近于15MΩ。
图8(a)和图8(b)示出了根据本发明采用沟道长度为100nm或更小的PMOS器件并将其偏置在弱反型区工作的MCML反相器的直流输入-输出特性。NMOS器件也被偏置在弱反型区工作。图8(a)示出了两个输出节点的电压Vo1和Vo2,图8(b)示出了差分输出电压Vod=Vo1-Vo2。图8(c)示出了仿真得到的差分增益|Ad|,可以看到其值大于4。电路的百分比噪声裕度nm是20%。估计噪声裕度(图6(b))是28%(在采用的工艺中n≈1.4)。
反相器的静态功耗是8nW。这不包括偏置电路的功耗——主要来自运算放大器——运算放大器可以在几个逻辑门中共用。
运算放大器的增益构成了反馈环路增益|Aloop|的主要部分,使VA跟随VL(图4)。偏置电路的小信号闭环增益Abias,等于:
A bias = Δ V A Δ V L = - A loop 1 - ( - A loop ) - - - ( 5 )
如果|Aloop|>>1,则Abias≈1,VA≈VL。这表明,为达到VA和VL之间1%的误差,|Aloop|必须大于100。因此,在本发明中,增益大于40dB的运算放大器确保了小于1mV的跟随误差。由于反馈定义了直流量,运算放大器能够设计为工作在弱反型区,并具有高增益和小带宽,因此具有非常低的功耗。另外,通过在运算放大器负端施加足够的电压,可以补偿运算放大器的失调。
本发明并不仅限于图3(c)中的差分反相器电路,本发明还可以应用在比图3(c)中的反相逻辑门更复杂的逻辑门电路结构。更复杂的数字电路的实现仍然是基于图3(c)中所示的差分方法,但是更复杂的数字电路在电路的支路上具有不同的开关组合。图3(c)中的差分反相器电路可以通过用其它开关或开关组合代替源耦合对而被改进成提供其它的逻辑功能,只要这些开关或开关组合对于任何数字输入组合,能够允许电流仅流过其中一条支路——这个开关或开关组合可以看作构成一个逻辑模块,电路的逻辑功能由这个逻辑模块的逻辑决定(其方式与图3(a)中电路的逻辑由连接在两个负载1、2和电流源之间的逻辑模块决定的方式相同)。
在图3(c)的电路中,电路支路中的负载器件是由PMOS器件实现的,用于选择其中一条支路的开关是由NMOS器件实现的。本发明并不局限于此,电路可以采用NMOS器件作为负载器件,PMOS器件作为开关实现。这时,图3(c)中的晶体管M3、M4,可以被沟道长度为100nm或更小的NMOS器件所代替,图3(c)中的晶体管M1、M2可以被PMOS器件(它们的沟道长度可以100nm以下或100nm以上)所代替。这些PMOS和NMOS器件将被偏置在弱反型区工作。
在一个集成电路中可以包含多个本发明所提出的数字电路。
本发明的数字电路可以被用作计算逻辑功能的方法。输出结果可以通过在本发明的数字电路的第一和第二金属氧化物半导体场效应晶体管的栅极上施加输入信号得到;例如,在图3(c)的数字电路中,通过在第一和第二NMOS器件M1、M2的栅极上施加输入信号来实现。
在以上所描述的实施例中,PMOS负载器件的衬底(或本体)被认为是连接到正电源电压VDD。由于负载器件的源极同样也连接到电源电压VDD,每个负载器件的衬底都与它的源极短接,源极-衬底之间的电压VSB为零。这是PMOS晶体管工作的常见方法,可以避免体效应引起的阈值电压调制。
本发明的另一个实施例采用器件衬底与它的漏极相连的负载器件,比如,衬底与它的漏极相连的PMOS负载器件——也就是,漏极-衬底电压VDB被设置为零。已发现这样可以扩展负载线性工作的范围:也就是,在保持线性负载工作的同时增大输出电压摆幅。这时也可以采用沟道长度大于100nm的负载器件,而同时保证负载的线性工作。
前面的公式(1)也可以表示如下:
I DS = I O exp ( V GS n U T ) [ 1 - exp ( - V DS U T ) ] - - - ( 6 )
其中,
I O = I S exp - ( V TO + ( n - 1 ) V SB n U T ) - - - ( 7 )
Is(特定电流)和VTO(VSB=0时的阈值电压)都是工艺常数。令VB=VD(也就是,将衬底-漏极短接)重写公式(6)得到:
I DS = I S exp ( V GS - V TO n U T ) exp ( - V DS n U T ) [ exp ( V DS U T - 1 ) ] - - - ( 8 )
图9(a)和图9(b)是采用两个PMOS器件作负载的电路图。两个负载器件的尺寸相等,但是图9(a)中的负载器件的VB=VDD(负载器件的衬底到漏极短接),图9(b)中的负载器件的VB=VD。图10示出了图9(a)和图9(b)中的PMOS器件的漏极-源极电流IDS与漏源电压VDS的关系曲线,其中,选择每个器件的栅极电压,使当VDS等于一个给定的电压摆幅值ΔV时,这两种负载器件具有相等的漏极-源极电流Imax。衬底-漏极短接器件和衬底-源极短接器件的VGS值之间的关系可以通过令公式(1)和公式(6)相等得到。在图10中实线给出了图9(a)中衬底-源极相连的负载器件的IDS-VDS特性,虚线给出了连接点(0,0)和六个ΔV值对应的(ΔV,Imax)的理想线性特性(直线),而点线给出了图9(b)中衬底-漏极相连的负载器件的IDS-VDS特性。
尽管图10表明图9(b)中的衬底-漏极连接的负载器件的IDS-VDS特性是非线性的,可以看出这个特性曲线与理想直线的偏移小于衬底-源极连接的PMOS负载器件。这表示在图11中,其中画出了对于图9(a)中的衬底-源极连接的负载器件的终点非线性与电压摆幅ΔV之间的关系(实线)和对于图9(b)中的衬底-漏极连接的负载器件的终点非线性与电压摆幅ΔV之间的关系(虚线)。在图11中,终点非线性定义为IDS-VDS曲线与理想直线间的最大偏移。图10和图11是理论曲线,它对于不受短沟道效应影响的工艺是成立的。原则上,图10和图11对所有微米,亚微米和深亚微米工艺(其中“深亚微米”包含了沟道长度小于约0.25μm)都是成立的。
采用于前述相似的方法,图12示出了不同n值下,图9(b)中的衬底-漏极连接的负载器件的噪声裕度nm与差分逻辑摆幅2ΔV0的关系。这个曲线是针对衬底-漏极相连的PMOS器件绘制的。图12又是一个对不受短沟道效应影响的工艺都成立的理论曲线,原则上它对所有的微米、亚微米和深亚微米工艺都成立。图3(c)的电路可以被替代的采用沟道长度大于100nm、工作在弱反型区的负载器件M3、M4实现,只要负载器件M3、M4是衬底-漏极相连的——如图12所示,只要负载器件是衬底-漏极相连的,负载器件原则上可以采用任何微米、亚微米和深亚微米工艺实现。尽管负载器件同样也可以采用沟道长度小于100nm的衬底-漏极相连的器件实现,但是这时,它们的特性可能与图10,11和12所示的不同,因为如前所述,图10、11和12并未考虑短沟道效应。

Claims (12)

1.一种数字电路,包括:第一支路,包括作为负载器件的第一金属氧化物半导体场效应晶体管;第二支路,包括作为负载器件的第二金属氧化物半导体场效应晶体管;和用来选择第一支路和第二支路之一的开关装置;其中第一晶体管和第二晶体管中的每一个都具有100纳米或更小的沟道长度,并且被偏置在弱反型区工作。
2.根据权利要求1所述的数字电路,其中每个负载器件的衬底都与它的漏极相连。
3.一种数字电路包括:第一支路,包括作为负载器件的第一金属氧化物半导体场效应晶体管;第二支路,包括作为负载器件的第二金属氧化物半导体场效应晶体管;和用来选择第一支路和第二支路之一的开关装置;其中每个负载器件的衬底都与它的漏极相连,并且被偏置在弱反型区工作。
4.根据权利要求1至3中的任何一项所述的数字电路,其中第一晶体管和第二晶体管中的每一个都具有小于100纳米的沟道长度。
5.根据权利要求1至3中的任何一项所述的数字电路,其中第一晶体管和第二晶体管中的每一个都是PMOS晶体管。
6.根据权利要求1至3中的任何一项所述的数字电路,其中第一晶体管和第二晶体管中的每一个都是NMOS晶体管。
7.根据权利要求1至3中的任何一项所述的数字电路,其中开关包括按照电流模式逻辑结构配置的第三金属氧化物半导体场效应晶体管和第四金属氧化物半导体场效应晶体管。
8.根据权利要求7所述的数字电路,其中第一晶体管和第二晶体管中的每一个都是PMOS晶体管,第三晶体管和第四晶体管中的每一个都是NMOS晶体管。
9.根据权利要求7所述的数字电路,其中第一晶体管和第二晶体管中的每一个都是NMOS晶体管,第三晶体管和第四晶体管的每一个都是PMOS晶体管。
10.根据权利要求1至3中任何一项所述的数字电路,还包括用于将第一晶体管和第二晶体管偏置在弱反型区工作的偏置电路。
11.一种集成电路,包括多个如权利要求1至3中的任何一项所定义的数字电路。
12.一种计算逻辑功能的方法,所述方法包括把输入信号施加在权利要求1至3中的任何一项所定义的数字电路中的第一金属氧化物半导体场效应晶体管和第二金属氧化物半导体场效应晶体管的栅极。
CN2006800429966A 2005-10-27 2006-10-27 电流模式逻辑数字电路 Expired - Fee Related CN101310441B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
GB0521915A GB2431785B (en) 2005-10-27 2005-10-27 Current mode logic digital circuits
GB0521915.9 2005-10-27
PCT/GB2006/050360 WO2007049080A1 (en) 2005-10-27 2006-10-27 Current mode logic digital circuits

Publications (2)

Publication Number Publication Date
CN101310441A CN101310441A (zh) 2008-11-19
CN101310441B true CN101310441B (zh) 2011-10-05

Family

ID=35515829

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2006800429966A Expired - Fee Related CN101310441B (zh) 2005-10-27 2006-10-27 电流模式逻辑数字电路

Country Status (5)

Country Link
US (1) US20090219054A1 (zh)
CN (1) CN101310441B (zh)
DE (1) DE112006002873B4 (zh)
GB (1) GB2431785B (zh)
WO (1) WO2007049080A1 (zh)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1981402B1 (en) 2006-02-06 2016-08-10 The Board Of Trustees Of The Leland Stanford Junior University Non-invasive cardiac monitor
KR20090069363A (ko) * 2007-12-26 2009-07-01 주식회사 동부하이텍 전류 모드 논리 회로 및 그 제어 장치
JP5559425B2 (ja) 2010-05-12 2014-07-23 イリズム・テクノロジーズ・インコーポレイテッド 長期粘着用の装置機構及び構成要素
US9118316B2 (en) 2012-03-26 2015-08-25 Semtech Corporation Low voltage multi-stage interleaver systems, apparatus and methods
KR20150111970A (ko) 2013-01-24 2015-10-06 아이리듬 테크놀로지스, 아이엔씨 생리학적 모니터링 기기
EP2983593B1 (en) 2013-04-08 2021-11-10 Irhythm Technologies, Inc. Skin abrader
CN103297036B (zh) * 2013-06-26 2015-12-02 北京大学 低功耗电流模式逻辑电路
KR102450536B1 (ko) 2014-10-31 2022-10-04 아이리듬 테크놀로지스, 아이엔씨 무선 생리학적 모니터링 기기 및 시스템
CN107872218B (zh) * 2016-09-22 2021-01-26 联发科技(新加坡)私人有限公司 电流模式逻辑电路
CN107425847B (zh) * 2017-07-17 2020-07-14 南京邮电大学 一种基于脉冲上升沿触发的电荷转移型模拟计数读出电路
US10256998B1 (en) * 2018-05-03 2019-04-09 Micron Technology, Inc. Reducing supply noise in current mode logic transmitters
CN110048709B (zh) * 2019-04-19 2023-05-26 海光信息技术股份有限公司 电流模式逻辑驱动电路
WO2021163331A1 (en) 2020-02-12 2021-08-19 Irhythm Technologies, Inc Non-invasive cardiac monitor and methods of using recorded cardiac data to infer a physiological characteristic of a patient
DE102020202354A1 (de) * 2020-02-24 2021-08-26 Dialog Semiconductor (Uk) Limited Einzel-lnduktor-Dual-Eingang-Abwärts-Wandler mit Rück-Verstärkungsfähigkeit
US11350864B2 (en) 2020-08-06 2022-06-07 Irhythm Technologies, Inc. Adhesive physiological monitoring device
WO2022032118A1 (en) 2020-08-06 2022-02-10 Irhythm Technologies, Inc. Electrical components for physiological monitoring device
CN113225068B (zh) * 2021-05-07 2023-05-26 芯思原微电子有限公司 一种cml结构的驱动电路和驱动方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1139317A (zh) * 1995-04-26 1997-01-01 松下电器产业株式会社 逻辑电路
US5654645A (en) * 1995-07-27 1997-08-05 Cypress Semiconductor Corp. Buffer with controlled hysteresis

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
BE396556A (zh) 1932-05-27
DE69407587T2 (de) * 1993-06-07 1998-07-23 Nat Semiconductor Corp Überspannungsschutz
US5440243A (en) * 1993-09-21 1995-08-08 Apple Computer, Inc. Apparatus and method for allowing a dynamic logic gate to operation statically using subthreshold conduction precharging
US6090153A (en) * 1997-12-05 2000-07-18 International Business Machines Corporation Multi-threshold-voltage differential cascode voltage switch (DCVS) circuits
US7119600B2 (en) * 2004-04-20 2006-10-10 Taiwan Semiconductor Manufacturing Co., Ltd. Wide common mode high-speed differential receiver using thin and thick gate oxide MOSFETS in deep-submicron technology
GB2416255A (en) * 2004-07-12 2006-01-18 Toumaz Technology Ltd CMOS current mode logic circuits using subthreshold conduction for low power operation

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1139317A (zh) * 1995-04-26 1997-01-01 松下电器产业株式会社 逻辑电路
US5654645A (en) * 1995-07-27 1997-08-05 Cypress Semiconductor Corp. Buffer with controlled hysteresis

Also Published As

Publication number Publication date
WO2007049080A1 (en) 2007-05-03
CN101310441A (zh) 2008-11-19
WO2007049080A9 (en) 2008-05-29
GB2431785A (en) 2007-05-02
GB0521915D0 (en) 2005-12-07
DE112006002873T5 (de) 2008-10-02
GB2431785B (en) 2008-05-07
US20090219054A1 (en) 2009-09-03
DE112006002873B4 (de) 2012-05-24

Similar Documents

Publication Publication Date Title
CN101310441B (zh) 电流模式逻辑数字电路
US10133550B2 (en) Ternary digit logic circuit
CN108140613B (zh) 过饱和电流场效应晶体管和跨阻抗mos装置
US4103190A (en) Complementary power saving comparator/inverter circuits
JP3868293B2 (ja) 半導体集積回路
US20020089364A1 (en) MOS latch with three stable operating points
US5384548A (en) Constant transconductance bias circuit and method
Nejati et al. 0.4 V ultra-low voltage differential CMOS Schmitt trigger
JPH02188024A (ja) レベルシフト回路
Aggarwal et al. A low voltage wide swing level shifted FVF based current mirror
US4633192A (en) Integrated circuit operating as a current-mirror type CMOS amplifier
Rajput et al. Advanced current mirrors for low voltage analog designs
US6815997B2 (en) Field effect transistor square multiplier
Cannillo et al. Nano-power subthreshold current-mode logic in sub-100 nm technologies
Saini et al. Design and Analysis of Nanoscale Double Gate MOSFET based current mirrors
US6400185B2 (en) Fixed transconductance bias apparatus
JP2550871B2 (ja) Cmos定電流源回路
US10122363B1 (en) Current source logic gate
JPS59191936A (ja) 高速論理回路
Gupta Low-voltage analog integrated circuit design
Rai et al. A robust design for ultra low power operation using dynamic threshold SCL logic
Kumar Low-voltage current-mode analog cells
Sharma et al. FinFET design considerations based on schmitt trigger with slew rate and gain–bandwidth product analysis
US9755645B1 (en) Current source logic gate
GB2416255A (en) CMOS current mode logic circuits using subthreshold conduction for low power operation

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20111005

Termination date: 20141027

EXPY Termination of patent right or utility model