CN101295113B - 液晶显示器 - Google Patents

液晶显示器 Download PDF

Info

Publication number
CN101295113B
CN101295113B CN2008100943344A CN200810094334A CN101295113B CN 101295113 B CN101295113 B CN 101295113B CN 2008100943344 A CN2008100943344 A CN 2008100943344A CN 200810094334 A CN200810094334 A CN 200810094334A CN 101295113 B CN101295113 B CN 101295113B
Authority
CN
China
Prior art keywords
pixel
voltage
data
pressure wire
public pressure
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN2008100943344A
Other languages
English (en)
Other versions
CN101295113A (zh
Inventor
金敏佑
金旻亨
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Mobile Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Mobile Display Co Ltd filed Critical Samsung Mobile Display Co Ltd
Publication of CN101295113A publication Critical patent/CN101295113A/zh
Application granted granted Critical
Publication of CN101295113B publication Critical patent/CN101295113B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

一种液晶显示器,包括在第一方向上延伸的数据线、在第二方向上在液晶显示器第一侧和第二侧之间延伸并与数据线交叉的栅极线、以及与数据线交叉并与栅极线平行的公共电压线。所述栅极线包括在第一侧附近连接到栅极驱动器的偶数栅极线和在第二侧附近连接到栅极驱动器的奇数栅极线。所述公共电压线包括在第二侧附近连接到公共电压源的偶数公共电压线和在第一侧附近连接到公共电压源的奇数公共电压线。

Description

液晶显示器
相关申请的交叉引用
本申请要求于2007年4月27日申请的韩国专利申请No.10-2007-0041270的优先权,其全部内容通过引用结合于此。
技术领域
本发明涉及一种液晶显示器。
背景技术
传统的液晶显示器通过使用电场控制液晶的光透射来描绘(portray)图像。为此,所述液晶显示器包括其中液晶元件按矩阵形式排列的液晶面板和用于驱动液晶显示面板的驱动电路。在如图1所示的液晶显示器100中,配备有薄膜晶体管(TFT)的液晶显示面板140用于驱动处于交叉部分的液晶元件CLC,其中连接到数据驱动器120的数据线Data[1]至Data[m]和连接到栅极驱动器110的栅极线Gate[1]至Gate[n]相互交叉。液晶显示面板还配备有存储电容Cst,用于维持液晶元件CLC的电压。液晶元件CLC通过以其液晶层(layer)中的电场改变液晶分子的排列来控制透射的或遮挡的光量。所述电场在数据电压从数据驱动器120提供给像素电极141且公共电压Vcom从公共电压源130提供时产生。
在液晶显示器100中,公共电压线在液晶显示面板中以短结构(shortstructure)形成。当公共电压被施加到公共电极142,且栅极电压被输入以将数据电压施加到像素电极141时,连接在公共电极142和像素电极141之间的存储电容Cst充入两者之间电压差所对应的电量。但是,当栅极电压从最左端的像素移到最右端的像素时,会发生延迟误差,于是,由于该延迟,在施加到左端像素电极的数据电压值和施加到右端像素电极的数据电压值之间发生误差。为了最小化该延迟误差,通过缩短公共电压线的两端,公共电压被施加到液晶显示器的两端。当前,延迟误差不会在第一个像素或最后一个像素发生。但是,延迟误差会在连接到中间列(central column)的像素中发生,即,数据线Data[m/2]。即使公共电压同时施加到公共电压线的两端,像素越接近液晶显示器的中间列,每个像素的电量就变得越不均匀。当图案改变时,由于电量的不均匀而产生余像(afterimage),同时由于不必要的电量而产生残留电压。
发明内容
本发明涉及一种液晶显示器。根据示例性实施例的一个方面,液晶显示器通过均匀地保持像素中的电量,可以防止或减少由于每个像素中不均匀的电量引起的余像现象的产生及残余电压。
在根据本发明的一个示例性实施例中,提供一种液晶显示器,包括在第一方向延伸的多条数据线、用于提供栅极电压的栅极驱动器、用于提供公共电压的公共电压源、在第二方向上在液晶显示器的第一侧和第二侧之间延伸并与数据线交叉的多条栅极线,栅极线包括偶数栅极线和奇数栅极线,偶数栅极线在第一侧附近位置连接到栅极驱动器,而奇数栅极线在第二侧附近位置连接到栅极驱动器,以及与数据线交叉并和栅极线平行的多条公共电压线,所述公共电压线包括偶数公共电压线和奇数公共电压线,奇数公共电压线在第一侧附近位置连接到公共电压,偶数公共电压线在第二侧附近位置连接到公共电压。
奇数栅极线可以被配置为将栅极电压从第二侧附近传输到第一侧,偶数栅极线可以被配置为将栅极电压从第一侧附近传输到第二侧。
奇数公共电压线可以被配置为将公共电压从第一侧附近传输到第二侧,偶数公共电压线可以被配置为将公共电压从第二侧附近传输到第一侧。
奇数栅极线可以被配置为将栅极电压从第一侧附近传输到第二侧,偶数栅极线可以被配置为将栅极电压从第二侧附近传输到第一侧。
奇数公共电压线可以被配置为将公共电压从第二侧附近传输到第一侧,偶数公共电压线可以被配置为将公共电压从第一侧附近传输到第二侧。
液晶显示器还可以包括多个像素,多个像素中的每一个连接到多条数据线的一条、多条栅极线中的一条和多条公共电压线中的一条,并被配置为接收数据电压、栅极电压和公共电压,以对其中的液晶元件进行操作。
多个像素中的每一个可以位于所述多条数据线中的一条垂直于所述多条栅极线中的一条和所述多条公共电压线中的一条的位置。
多个像素中的每一个可以包括连接在所述多条数据线中的一条和像素电极之间的薄膜晶体管、连接在像素电极和公共电极之间的液晶元件、以及连接在像素电极和公共电极之间的存储电容。
薄膜晶体管可以包括连接到所述多条栅极线中的一条的控制电极、连接到所述多条数据线中的一条的第一电极、以及连接到像素电极的第二电极。
当栅极电压被施加到控制电极时,薄膜晶体管可以被导通,以使数据电压施加到像素电极。
公共电极可以连接到所述多条公共电压线中的一条。
由偶数栅极线提供的栅极电压可以从第一侧附近施加到第二侧,由偶数公共电压线提供的公共电压可以从第二侧附近施加到第一侧,以互相补偿,从而在多个像素的每一个中的电量基本保持均匀。
由奇数栅极线提供的栅极电压可以从第二侧附近施加到第一侧,由奇数公共电压线提供的公共电压可以从第一侧附近施加到第二侧,以互相补偿,从而在多个像素的每一个中的电量基本保持均匀。
在位于第一侧附近且连接到偶数栅极线和偶数公共电压线的像素中,电量可以基本保持均衡,栅极电压补偿了施加到第一侧附近的像素的公共电压的延迟。
在位于第二侧附近且连接到偶数栅极线和偶数公共电压线的像素中,电量可以基本保持均匀,公共电压补偿了施加到第二侧附近的像素的栅极电压的延迟。
在位于第一侧附近且连接到奇数栅极线和奇数公共电压线的像素中,电量可以基本保持均匀,公共电压补偿了施加到第一侧附近的像素的栅极电压的延迟。
在位于第二侧附近且连接到奇数栅极线和奇数公共电压线的像素中,电量可以基本保持均匀,栅极电压补偿了施加到第二侧附近的像素的公共电压的延迟。
在根据本发明的另一个示例性实施例中,提供一种液晶显示器,包括在第一方向延伸的多条数据线、用于提供栅极电压的栅极驱动器、用于提供公共电压的公共电压源、在第二方向上在液晶显示器的第一侧和第二侧之间延伸并与数据线交叉的多条栅极线,栅极线包括偶数栅极线和奇数栅极线,偶数栅极线在第二侧附近位置连接到栅极驱动器,奇数栅极线在第一侧附近位置连接到栅极驱动器连接,与数据线交叉并和栅极线平行的多条公共电压线,公共电压线包括偶数公共电压线和奇数公共电压线,奇数公共电压线在第二侧附近位置连接到公共电压,偶数公共电压线在第一侧附近位置连接到公共电压,以及多个像素,多个像素中的每一个连接到多条数据线中一条、多条栅极线中的一条、以及多条公共电压线中的一条,并被配置为接收数据电压、栅极电压和公共电压,以对其中液晶元件进行操作。
由偶数栅极线提供的栅极电压可以被从第二侧附近施加向第一侧,由偶数公共电压线提供的公共电压可以被从第一侧附近施加向第二侧,以互相补偿,从而在多个像素的每一个中的电量基本保持均匀。
由奇数栅极线提供的栅极电压可以被从第一侧附近施加向第二侧,由奇数公共电压线提供的公共电压可以被从第二侧附近施加向第一侧被,以互相补偿,从而在多个像素的每一个中的电量基本保持均匀。
如上所述的根据本发明实施例的液晶显示器通过均匀地保持像素中的电量,可以防止或减少由于每个像素中的不均匀电量引起的余像现象的产生及残余电压。
附图说明
通过结合下面的附图对本发明进行详细描述,本发明的上述和其它方面、特征将变得更加清楚,附图中:
图1是说明传统液晶显示器的框图;
图2是说明根据本发明的一个实施例的液晶显示器的框图;
图3是以等效电路说明图2中液晶显示器的像素的电路图;
图4A是说明图2中液晶显示器中连接奇数像素的数据线和奇数像素的电量之间的关系的图。
图4B是说明图2中液晶显示器中连接偶数像素的数据线和偶数像素的电量之间的关系的图。
图5是说明根据本发明另一个实施例的液晶显示器的框图;
图6是以等效电路说明图5中液晶显示器的像素的电路图;以及
图7A是说明图5中液晶显示器中连接奇数像素的数据线和奇数像素的电量之间的关系的图。
图7B是说明图5中液晶显示器中连接偶数像素的数据线和偶数像素的电量之间的关系的图。
具体实施方式
在下文中,将参考附图对本发明的实施例进行更详细的说明,从而本领域技术人员可以方便地实现本发明的实施例。
在这里,在整个说明书中,相似的参考标号表示有类似组成结构和操作的部分。另外,当某个部分被描述为连接到其它部分,该部分可能被直接连接或可能经由其间的另外一个或多个部分而间接连接,同时可能包括物理连接和/或电连接(electrical coupling)。
参考图2,说明了根据本发明一个实施例的液晶显示器。
在图2中,液晶显示器100′包括栅极驱动器110′、数据驱动器120、公共电压源130′和液晶显示面板140′。
数据驱动器120通过多条数据线Data[1]、Data[2]、...、Data[m]向液晶显示面板140′提供数据电压。多条数据线Data[1]、Data[2]、...、Data[m]在液晶显示面板140′的第一方向延伸并连接到多个像素。图2中,第一方向是垂直方向。
栅极驱动器110′通过多条栅极线Gate[1]、Gate[2]、...、Gate[n]向液晶显示面板140′顺序提供栅极电压。多条栅极线Gate[1]、Gate[2]、...、Gate[n]在液晶显示面板140′的第二方向的第一侧(即,左侧)和第二侧(即,右侧)之间延伸,与多条数据线交叉并与多个像素连接。图2中,第二方向是水平方向。奇数栅极线被配置为从液晶显示面板靠近第m条数据线Data[m]的第二侧向液晶显示面板靠近第一条数据线Data[1]的第一侧传输栅极电压。偶数栅极线被配置为从液晶显示面板靠近第一条数据线Data[1]的第一侧向液晶显示面板靠近第m条数据线Data[m]的第二侧传输栅极电压。换句话说,奇数栅极线从连接到第m条数据线Data[m]的像素向连接到第一条数据线Data[1]的像素施加栅极电压,而偶数栅极线从连接到第一条数据线Data[1]的像素向连接到第m条数据线Data[m]的像素施加栅极电压。在连接到奇数栅极线的像素中,连接到第m条数据线Data[m]的像素被施加的栅极电压的延迟最短,而连接到第一条数据线Data[1]的像素被施加的栅极电压的延迟最长。在连接到偶数栅极线的像素中,连接到第一条数据线Data[1]的像素被施加的栅极电压的延迟最短,而连接到第m条数据线Data[m]的像素被施加的栅极电压的延迟最长。
公共电压源130′产生公共电压Vcom,该电压是对液晶显示单元进行操作时的参考电压,并且公共电压源130′通过公共电压线Vcom_OL(奇数公共电压线)和Vcom_EL(偶数公共电压线)提供公共电压。公共电压线Vcom_OL和Vcom_EL在液晶显示面板140′的第二方向延伸并连接到多个像素。奇数公共电压线Vcom_OL被配置为从液晶显示面板靠近第一条数据线Data[1]的第一侧向液晶显示面板靠近第m条数据线Data[m]的第二侧传输公共电压,而偶数公共电压线Vcom_EL被配置为从液晶显示面板靠近第m条数据线Data[m]的第二侧向液晶显示面板靠近第一条数据线Data[1]的第一侧传输公共电压。换句话说,奇数公共电压线Vcom_OL从连接到第一条数据线Data[1]的像素向连接到第m条数据线Data[m]的像素施加公共电压,而偶数公共电压线Vcom_EL从连接到第m条数据线Data[m]的像素向连接到第一条数据线Data[1]的像素施加公共电压。在连接到奇数公共电压线Vcom_OL的像素中,连接到第一条数据线Data[1]的像素被施加的公共电压的延迟最短,而连接到第m条数据线Data[m]的像素被施加的公共电压的延迟最长。在连接到偶数公共电压线Vcom_EL的像素中,连接到第一条数据线Data[1]的像素被施加的公共电压的延迟最长,而连接到第m条数据线Data[m]的像素被施加的公共电压的延迟最短。
液晶显示面板140′包括在第一方向上延伸的多条数据线Data[1]、Data[2]、...、Data[m],在第二方向上延伸的多条栅极线Gate[1]、Gate[2]、...、Gate[n]和公共电压线Vcom_OL、Vcom_EL,以及由多条栅极线Gate[1]、Gate[2]、...、Gate[n]、公共电压线Vcom_OL、Vcom_EL、以及多条数据线Data[1]、Data[2]、...、Data[m]所定义的像素P。
在这里,每个像素可以在一个由两条相邻的栅极线(或公共电压线)和两条相邻的数据线所定义的像素区域内形成。如上所述,栅极线Gate[1]、Gate[2]、...、Gate[n]可以由栅极驱动器110′提供栅极电压,数据线Data[1]、Data[2]、...、Data[m]可以由数据驱动器120提供数据电压,以及公共电压线Vcom_OL、Vcom_EL可以由公共电压驱动器130′提供公共电压。
参考图3,给出了以等效电路说明图2中液晶显示器的像素的电路图。
图3中液晶显示器上的多个像素中的每一个包括薄膜晶体管、液晶元件CLC和存储电容Cst
所述薄膜晶体管(在下文中,称之为“TFT”)包括栅极、第一电极和第二电极。栅极连接到多条栅极线Gate[1]、Gate[2]、...、Gate[n]中对应的一条栅极线,第一电极(漏极或源极)连接到多条数据线Data[1]、Data[2]、...、Data[m]中对应的一条数据线,而第二电极(源极或漏极)连接到像素电极141。当栅极电压的高电平被施加到栅极时,TFT被导通,以便从数据线Data[1]、Data[2]、...、Data[m]向像素电极141传输数据电压。
液晶元件CLC包括第一电极和第二电极。第一电极连接到像素电极141,而第二电极连接公共电极142。液晶元件CLC通过以其液晶层(layer)中的电场改变液晶分子的排列来控制透射的或遮挡的光量。所述电场在数据电压施加到像素电极141且公共电压Vcom由公共电压源130′施加时产生。
存储电容Cst包括第一电极和第二电极。第一电极连接到像素电极141,而第二电极连接到公共电极142。换句话说,存储电容Cst平行地连接到液晶元件CLC。当栅极电压的高电平施加到TFT的栅极时,TFT被导通。当TFT被导通时,数据电压被施加到像素电极141,并且存储电容Cst存储与像素电极141和公用电极142之间的电压差相等的电量。当TFT被截止时,先前存储在存储电容Cst中的电量被提供给像素电极141,由此维持液晶元件的操作。
参考图4A和4B,给出了说明在连接到图2中液晶显示器中的像素的数据线和像素中的电量之间的关系的图。
图4A是说明连接到奇数栅极线Gate[1]、Gate[3]、...、Gate[n-1]的奇数像素中的电量的图。这些像素连接到在第一方向上延伸的数据线Data[1]、Data[2]、...、Data[m]以及在第二方向上在液晶显示器的第一侧和第二侧之间延伸并与多条数据线交叉的奇数栅极线Gate[1]、Gate[3]、...、Gate[n-1]和奇数公共电压线Vcom_OL。这里,奇数栅极线从第二侧附近延伸到第一侧,而奇数公共电压线Vcom_OL从第一侧附近延伸到第二侧。
参考奇数像素中的电量,连接到第一条数据线Data[1]的像素被施加的栅极电压的延迟时间要长于连接到其它数据线Data[2]、Data[3]、...、Data[m]的像素被施加的栅极电压的延迟时间,而公共电压的延迟时间要短于连接到其它数据线Data[2]、Data[3]、...、Data[m]的像素被施加的公共电压的延迟时间。此外,连接到第m条数据线Data[m]的像素被施加的栅极电压的延迟时间要短于连接到其它数据线Data[1]、Data[2]、...、Data[m-1]的像素被施加的栅极电压的延迟时间,而公共电压的延迟时间要长于连接到其它数据线Data[1]、Data[2]、...、Data[m-1]的像素被施加的公共电压的延迟时间。
这里,连接到第一条数据线Data[1]的像素被施加的栅极电压的延迟时间和连接到第m条数据线Data[m]的像素被施加的栅极电压的延迟时间之间的差,与连接到第一条数据线Data[1]的像素被所施加的公共电压的延迟时间和连接到第m条数据线Data[m]的像素被施加的公共电压的延迟时间之间的差基本相同。换句话说,连接到第一条数据线Data[1]的像素被施加的栅极电压的延迟时间被公共电压的延迟时间补偿。类似地,连接到第m条数据线Data[m]的像素被施加的公共电压的延迟时间被栅极电压的延迟时间补偿,于是,每个像素具有基本相同的电量。因此,对每个连接到多条数据线中任一条的像素,栅极电压的延迟时间和公共电压的延迟时间互相补偿。像素具有基本相同的电量可以防止或减少由像素中的不均匀电量引起的余像现象及残余电压。在一个实施例中,由于公共电压线Vcom_OL和奇数栅极线Gate[1]、Gate[3]、...、Gate[n-1]在制作时使用具有相同延迟特征的相同金属线,因此与距离对应的延迟时间基本相同。
图4B是说明连接到偶数栅极线Gate[2]、Gate[4]、...、Gate[n]的偶数像素中的电量的图。这些像素连接到在第一方向上延伸的多条数据线、以及在第二方向上在液晶显示器的第一侧和第二侧之间延伸并与多条数据线交叉的偶数栅极线和偶数公共电压线Vcom_EL。这里,偶数栅极线从第一侧附近向第二侧延伸,而偶数公共电压线Vcom_EL从第二侧附近向第一侧延伸。
参考偶数像素中的电量,连接到第一条数据线Data[1]的像素被施加的栅极电压的延迟时间要短于连接到其它数据线Data[2]、Data[3]、...、Data[m]的像素被施加的栅极电压的延迟时间,而公共电压的延迟时间要长于连接到其它数据线Data[2]、Data[3]、...、Data[m]的像素被施加的公共电压的延迟时间。此外,连接到第m条数据线Data[m]的像素被施加的栅极电压的延迟时间要长于连接到其它数据线Data[1]、Data[2]、...、Data[m-1]的像素被施加的栅极电压的延迟时间,而公共电压的延迟时间要短于连接到其它数据线Data[1]、Data[2]、...、Data[m-1]的像素被施加的公共电压的延迟时间。
这里,连接到第一条数据线Data[1]的像素被施加的栅极电压的延迟时间和连接到第m条数据线Data[m]的像素被施加的栅极电压的延迟时间之间的差,与连接到第一条数据线Data[1]的像素被施加的公共电压的延迟时间和连接到第m条数据线Data[m]的像素被施加的公共电压的延迟时间之间的差基本相同。换句话说,连接到第一条数据线Data[1]的像素被施加的公共电压的延迟时间被栅极电压的延迟时间补偿。类似地,连接到第m条数据线Data[m]的像素被施加的栅极电压的延迟时间被公共电压的延迟时间补偿,于是,每个像素具有基本相同的电量。因此,对每个连接到多条数据线中任一条的像素,栅极电压的延迟时间和公共电压的延迟时间互相补偿。像素具有基本相同的电量可以防止或减少余像现象及由像素中的不均匀电量引起的残余电压。在一个实施例中,由于公共电压线Vcom_EL和偶数栅极线Gate[2]、Gate[4]、...、Gate[n]在制作时使用具有相同延迟特征的相同金属线,因此与距离对应的延迟时间基本相同。
参考图5,说明了根据本发明的另一个实施例的液晶显示器。
在图5中,液晶显示器100″包括栅极驱动器110″、数据驱动器120、公共电压源130″和液晶显示面板140″。
数据驱动器120通过多条数据线Data[1]、Data[2]、...、Data[m]向液晶显示面板140″提供数据电压。多条数据线Data[1]、Data[2]、...、Data[m]在液晶显示面板140″的第一方向延伸并连接到多个像素。图5中,第一方向是垂直方向。
栅极驱动器110″通过多条栅极线Gate[1]、Gate[2]、...、Gate[n]向液晶显示面板140″顺序提供栅极电压。多条栅极线Gate[1]、Gate[2]、...、Gate[n]在液晶显示面板140″的第二方向的第一侧(即,左侧)和第二侧(即,右侧)之间延伸,与多条数据线交叉,并连接到多个像素。图5中,第二方向是水平方向。
奇数栅极线被配置为从液晶显示面板靠近第一条数据线Data[1]的第一侧向液晶显示面板靠近第m条数据线Data[m]的第二侧传输栅极电压,而偶数栅极线被配置为从液晶显示面板靠近第m条数据线Data[m]的第二侧向液晶显示面板靠近第一条数据线Data[1]的第一侧传输栅极电压。换句话说,奇数栅极线因此从连接到第一条数据线Data[1]的像素向连接到第m条数据线Data[m]的像素施加栅极电压,而偶数栅极线从连接到第m条数据线Data[m]的像素向连接到第一条数据线Data[1]的像素施加栅极电压。在连接到奇数栅极线的像素中,连接到第一条数据线Data[1]的像素被施加的栅极电压的延迟最短,而连接到第m条数据线Data[m]的像素被施加的栅极电压的延迟最长。在连接到偶数栅极线的像素中,连接到第m条数据线Data[m]的像素被施加的栅极电压的延迟最短,而连接到第一条数据线Data[1]的像素被施加的栅极电压的延迟最长。
公共电压源130″产生公共电压Vcom,该电压是对液晶显示单元进行操作时的参考电压,并通过公共电压线Vcom_OL(奇数公共电压线)和Vcom_EL(偶数公共电压线)施加该公共电压。公共电压线Vcom_OL和Vcom_EL在液晶显示面板140″的第二方向延伸并连接到多个像素。
奇数公共电压线Vcom_OL被配置为从液晶显示面板靠近第m条数据线Data[m]的第二侧向液晶显示面板靠近第一条数据线Data[1]的第一侧传输公共电压。偶数公共电压线Vcom_EL被配置为从液晶显示面板靠近第一条数据线Data[1]的第一侧向液晶显示面板靠近第m条数据线Data[m]的第二侧传输公共电压。换句话说,奇数公共电压线Vcom_OL从连接到第m条数据线Data[m]的像素向连接到第一条数据线Data[1]的像素施加公共电压,而偶数公共电压线Vcom_EL从连接到第一条数据线Data[1]的像素向连接到第m条数据线Data[m]的像素施加公共电压。在连接到奇数公共电压线Vcom_OL的像素中,连接到第m条数据线Data[m]的像素被施加的公共电压的延迟最短,而连接到第一条数据线Data[1]的像素被施加的公共电压的延迟最长。在连接到偶数公共电压线Vcom_EL的像素中,连接到第m条数据线Data[m]的像素被施加的公共电压的延迟最长,而连接到第一条数据线Data[1的像素被施加的公共电压的延迟最短。
液晶显示面板140″包括在第一方向上延伸的多条数据线Data[1]、Data[2]、...、Data[m],在第二方向上延伸的多条栅极线Gate[1]、Gate[2]、...、Gate[n]和公共电压线Vcom_OL、Vcom_EL,以及由多条栅极线Gate[1]、Gate[2]、...、Gate[n]、公共电压线Vcom_OL、Vcom_EL以及多条数据线Data[1]、Data[2]、...、Data[m]所定义的像素P。
在这里,每个像素可能在一个由两条相邻的栅极线(或公共电压线)和两条相邻的数据线所定义的像素区域内形成。如上所述,栅极线Gate[1]、Gate[2]、...、Gate[n]可以由栅极驱动器110″提供栅极电压,数据线Data[1]、Data[2]、...、Data[m]可以由数据驱动器120提供数据电压,以及公共电压线Vcom_OL、Vcom_EL可以由公共电压驱动器130″提供公共电压。
参考图6,给出了以等效电路说明图5中液晶显示器的像素的电路图。
图6中液晶显示器上的多个像素中的每一个包括TFT、液晶元件CLC和存储电容Cst
所述TFT包括栅极、第一电极和第二电极。栅极连接到多条栅极线Gate[1]、Gate[2]、...、Gate[n]中对应的一条栅极线,第一电极(漏极或源极)连接到多条数据线Data[1]、Data[2]、...、Data[m]中对应的一条数据线,而第二电极(源极或漏极)连接到像素电极141。当栅极电压的高电平被施加到栅极时,TFT被导通以从数据线Data[1]、Data[2]、...、Data[m]向像素电极141传输数据电压。
液晶元件CLC包括第一电极和第二电极。第一电极电连接到像素电极141,而第二电极连接公共电极142。液晶元件CLC通过以其液晶层(layer)中的电场改变液晶分子的排列来控制透射的或遮挡的光量。所述电场在数据电压施加到像素电极141且公共电压Vcom由公共电压源130″提供时产生。存储电容Cst包括第一电极和第二电极。第一电极连接到像素电极141,而第二电极连接到公共电极142。换句话说,存储电容Cst平行地连接到液晶元件CLC。当栅极电压的高电平施加到TFT的栅极时,TFT被导通。当TFT被导通时,数据电压被施加到像素电极141,并且存储电容Cst存储与像素电极141和公共电极142之间的电压差相等的电量。当TFT被截止时,之前存储在存储电容Cst中的电量被提供给像素电极141,由此维持液晶元件的操作。
参考图7A和7B,给出了说明连接到图5中液晶显示器中的像素的数据线和像素中的电量之间的关系的图。
图7A是说明连接到奇数栅极线Gate[1]、Gate[3]、...、Gate[n-1]的奇数像素中的电量的图。这些像素连接到在第一方向上延伸的数据线Data[1]、Data[2]、...、Data[m]、以及在第二方向上在液晶显示器的第一侧和第二侧之间延伸并与多条数据线交叉的奇数栅极线Gate[1]、Gate[3]、...、Gate[n-1]和奇数公共电压线Vcom_OL。这里,奇数栅极线从第一侧附近向第二侧延伸,而奇数公共电压线Vcom_OL从第二侧附近向第一侧延伸。
参考奇数像素中的电量,连接到第一条数据线Data[1]的像素被施加的栅极电压的延迟时间要短于连接到其它数据线Data[2]、Data[3]、...、Data[m]的像素被施加的栅极电压的延迟时间,而公共电压的延迟时间要长于连接到其它数据线Data[2]、Data[3]、...、Data[m]的像素被施加的公共电压的延迟时间。此外,连接到第m条数据线Data[m]的像素被施加的栅极电压的延迟时间要长于连接到其它数据线Data[1]、Data[2]、...、Data[m-1]的像素被施加的栅极电压的延迟时间,而公共电压的延迟时间要短于连接到其它数据线Data[1]、Data[2]、...、Data[m-1]的像素被施加的公共电压的延迟时间。
这里,连接到第一条数据线Data[1]的像素被施加的栅极电压的延迟时间和连接到第m条数据线Data[m]的像素被施加的栅极电压的延迟时间之间的差,与连接到第一条数据线Data[1]的像素被施加的公共电压的延迟时间和连接到第m条数据线Data[m]的像素被施加的公共电压的延迟时间之间的差基本相同。换句话说,连接到第一条数据线Data[1]的像素被施加的栅极电压的延迟时间被公共电压的延迟时间补偿。类似地,连接到第m条数据线Data[m]的像素被施加的公共电压的延迟时间被栅极电压的延迟时间补偿,于是,每个像素具有基本相同的电量。因此,对每个连接到多条数据线中任一条相的像素,栅极电压的延迟时间和公共电压的延迟时间互相补偿。像素具有基本相同的电量可以防止或减少余像现象及由每个像素中的不均匀电量引起的残余电压。在一个实施例中,由于公共电压线Vcom_OL和奇数栅极线Gate[1]、Gate[3]、...、Gate[n-1]在制作时使用具有相同延迟特征的相同金属线,因此与距离对应的延迟时间基本相同。
图7B是说明连接到偶数栅极线Gate[2]、Gate[4]、...、Gate[n]的偶数像素中的电量的图。这些像素连接到在第一方向上延伸的多条数据线Data[1]、Data[2]、...、Data[m]、以及在第二方向上在液晶显示器的第一侧和第二侧之间延伸并与多条数据线交叉的偶数公共电压线Vcom_EL。这里,偶数栅极线从第二侧附近向第一侧延伸,而偶数公共电压线Vcom_EL从第二侧附近向第一侧延伸。
参考偶数像素中的电量,连接到第一条数据线Data[1]的像素被施加的栅极电压的延迟时间要长于连接到其它数据线Data[2]、Data[3]、...、Data[m]的像素被施加的栅极电压的延迟时间,而公共电压的延迟时间要短于连接到其它数据线Data[2]、Data[3]、...、Data[m]的像素被施加的公共电压的延迟时间。此外,连接到第m条数据线Data[m]的像素被施加的栅极电压的延迟时间要短于连接到其它数据线Data[1]、Data[2]、...、Data[m-1]的像素被施加的栅极电压的延迟时间,而公共电压的延迟时间要长于连接到其它数据线Data[1]、Data[2]、...、Data[m-1]的像素被施加的公共电压的延迟时间。
这里,连接到第一条数据线Data[1]的像素被施加的栅极电压的延迟时间和连接到第m条数据线Data[m]的像素被施加的栅极电压的延迟时间之间的差,与连接到第一条数据线Data[1]的像素被施加的公共电压的延迟时间和连接到第m条数据线Data[m]的像素被施加的公共电压的延迟时间之间的差基本相同。换句话说,连接到第一条数据线Data[1]的像素被施加的栅极电压的延迟时间被公共电压的延迟时间补偿。类似地,连接到第m条数据线Data[m]的像素被施加的公共电压的延迟时间被栅极电压的延迟时间补偿,于是,每个像素具有基本相同的电量。因此,对每个连接到多条数据线中任一条的像素,栅极电压的延迟时间和公共电压的延迟时间互相补偿。像素具有基本相同的电量可以防止或减少由每个像素中的不均匀电量引起的余像现象及残余电压。在一个实施例中,由于公共电压线Vcom_EL和偶数栅极线Gate[2]、Gate[4]、...、Gate[n]在制作时使用具有相同延迟特征的相同金属线,因此与距离对应的延迟时间基本相同。
如上所述,根据本发明的示例性实施例的液晶显示器通过在像素中均匀地维持电量,可以防止或减少由每个像素中的不均匀电量引起的余像现象及残余电压。
以上说明仅对应根据本发明示例性实施例的液晶显示器的示例性实施例,因而本发明不限于此。因此,本领域技术人员可以理解,在不背离本发明在权利要求书及其等价物中限定的原则和精神的范围内,可以对本示例性实施例进行修改。

Claims (13)

1.一种液晶显示器,包括:
多条数据线,在第一方向上延伸;
栅极驱动器,用于提供栅极电压;
公共电压源,用于提供公共电压;
多条栅极线,在第二方向上在液晶显示器的第一侧和第二侧之间延伸并与所述数据线交叉,所述栅极线包括偶数栅极线和奇数栅极线,所述偶数栅极线在第一侧附近位置连接到栅极驱动器,而所述奇数栅极线在第二侧附近位置连接到栅极驱动器;
多条公共电压线,与数据线交叉并与栅极线平行,所述公共电压线包括偶数公共电压线和奇数公共电压线,所述奇数公共电压线在第一侧附近位置连接到公共电压源,而所述偶数公共电压线在第二侧附近位置连接到公共电压源;以及
多个像素,所述多个像素的每一个连接到多条数据线中的一条、多条栅极线中的一条以及多条公共电压线中的一条,并被配置来接收数据电压、栅极电压和公共电压,以操作其中的液晶元件,并且连接到奇数栅极线的奇数像素连接到奇数公共电压线,连接到偶数栅极线的偶数像素连接到偶数公共电压线,
其中,由偶数栅极线提供的栅极电压被从第一侧附近施加向第二侧,而由奇数栅极线提供的栅极电压被从第二侧附近施加向第一侧,由偶数公共电压线提供的公共电压被从第二侧附近施加向第一侧,而由奇数公共电压线提供的公共电压被从第一侧附近施加向第二侧,从而互相补偿,以使得电量在多个像素的每一个中基本保持均匀。
2.如权利要求1所述的液晶显示器,其中所述奇数栅极线被配置为从第二侧附近向第一侧传输栅极电压,而所述偶数栅极线被配置为从第一侧附近向第二侧传输栅极电压。
3.如权利要求1所述的液晶显示器,其中所述奇数公共电压线被配置为从第一侧附近向第二侧传输公共电压,而所述偶数公共电压线被配置为从第二侧附近向第一侧传输公共电压。
4.如权利要求1所述的液晶显示器,其中所述多个像素中的每一个位于这样一个区域,即所述多条数据线之一垂直于所述多条栅极线之一和所述多条公共电压线之一的区域。
5.如权利要求1所述的液晶显示器,其中所述多个像素中的每一个包括:
薄膜晶体管,连接在所述多条数据线中的一条和像素电极之间;
液晶元件,连接在所述像素电极和公共电极之间;以及
存储电容,连接在所述像素电极和所述公共电极之间。
6.如权利要求5所述的液晶显示器,其中所述薄膜晶体管包括连接到所述多条栅极线中的一条的控制电极、连接到所述多条数据线中的一条的第一电极、以及连接到所述像素电极的第二电极。
7.如权利要求6所述的液晶显示器,其中所述薄膜晶体管在栅极电压被施加到控制电极时被导通,以便将数据电压施加到像素电极。
8.如权利要求5所述的液晶显示器,其中所述公共电极被连接到所述多条公共电压线中的一条。
9.如权利要求1所述的液晶显示器,其中在第一侧附近并连接到偶数栅极线和偶数公共电压线的像素中电量基本保持均匀,所述栅极电压补偿了提供给第一侧附近的像素的公共电压的延迟。
10.如权利要求9所述的液晶显示器,其中在第二侧附近并连接到偶数栅极线和偶数公共电压线的像素中电量基本保持均匀,所述公共电压补偿了提供给第二侧附近的像素的栅极电压的延迟。
11.如权利要求10所述的液晶显示器,其中在第一侧附近并连接到奇数栅极线和奇数公共电压线的像素中电量基本保持均匀,所述公共电压补偿了提供给第一侧附近的像素的栅极电压的延迟。
12.如权利要求11所述的液晶显示器,其中在第二侧附近并连接到奇数栅极线和奇数公共电压线的像素中电量基本保持均匀,所述栅极电压补偿了提供给第二侧附近的像素的公共电压的延迟。
13.一种液晶显示器,包括:
多条数据线,在第一方向上延伸;
栅极驱动器,用于提供栅极电压;
公共电压源,用于提供公共电压;
多条栅极线,在第二方向上在液晶显示器的第一侧和第二侧之间延伸并与数据线交叉,所述栅极线包括偶数栅极线和奇数栅极线,所述偶数栅极线在第二侧附近位置连接到栅极驱动器,而所述奇数栅极线在第一侧附近位置连接到栅极驱动器;
多条公共电压线,与数据线交叉并与栅极线平行,所述公共电压线包括偶数公共电压线和奇数公共电压线,所述奇数公共电压线在第二侧附近位置连接到公共电压源,而所述偶数公共电压线在第一侧附近位置连接到公共电压源;以及
多个像素,所述多个像素的每一个连接到多条数据线中的一条、多条栅极线中的一条以及多条公共电压线中的一条,并被配置来接收数据电压、栅极电压和公共电压,以操作其中的液晶元件,并且连接到奇数栅极线的奇数像素连接到奇数公共电压线,连接到偶数栅极线的偶数像素连接到偶数公共电压线,
其中,由偶数栅极线提供的栅极电压被从第二侧附近施加向第一侧,而由偶数公共电压线提供的公共电压被从第一侧附近施加向第二侧,由奇数栅极线提供的栅极电压被从第一侧附近施加向第二侧,而由奇数公共电压线提供的公共电压被从第二侧附近施加向第一侧,从而互相补偿,使得电量在多个像素的每一个中基本保持均匀。
CN2008100943344A 2007-04-27 2008-04-28 液晶显示器 Active CN101295113B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020070041270A KR100890308B1 (ko) 2007-04-27 2007-04-27 액정 표시 장치
KR41270/07 2007-04-27

Publications (2)

Publication Number Publication Date
CN101295113A CN101295113A (zh) 2008-10-29
CN101295113B true CN101295113B (zh) 2010-06-16

Family

ID=39535779

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008100943344A Active CN101295113B (zh) 2007-04-27 2008-04-28 液晶显示器

Country Status (6)

Country Link
US (1) US8994627B2 (zh)
EP (1) EP1986182B1 (zh)
JP (1) JP4932650B2 (zh)
KR (1) KR100890308B1 (zh)
CN (1) CN101295113B (zh)
DE (1) DE602008000227D1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103278951B (zh) 2012-07-24 2016-12-21 上海天马微电子有限公司 液晶显示装置及其驱动方法
KR20150060360A (ko) * 2013-11-26 2015-06-03 삼성디스플레이 주식회사 표시 장치
KR20150116068A (ko) 2014-04-04 2015-10-15 삼성디스플레이 주식회사 표시장치
CN109326257B (zh) * 2018-11-21 2021-01-26 合肥京东方光电科技有限公司 一种显示面板的驱动方法、显示驱动装置及显示装置
US11145269B2 (en) * 2019-08-02 2021-10-12 Sakai Display Products Corporation Display apparatus accurately reducing display non-uniformity
CN112489602B (zh) * 2019-09-11 2022-06-21 矽创电子股份有限公司 显示面板的驱动电路、显示面板的驱动方法与显示模块
CN114550665B (zh) * 2020-11-24 2023-09-15 京东方科技集团股份有限公司 液晶显示装置、其驱动系统及其驱动方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1130586C (zh) * 1995-02-01 2003-12-10 株式会社日立制作所 液晶显示板和液晶显示器

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04269789A (ja) * 1991-02-25 1992-09-25 Seiko Instr Inc 電気光学的表示装置
JP2780543B2 (ja) * 1991-11-06 1998-07-30 日本電気株式会社 液晶表示基板及び液晶表示装置
JP3338281B2 (ja) 1996-03-19 2002-10-28 株式会社東芝 液晶表示パネル
JP2001194685A (ja) 2000-01-06 2001-07-19 Hitachi Ltd 液晶表示装置
AU2001292234A1 (en) * 2000-09-26 2002-04-08 Matsushita Electric Industrial Co., Ltd. Display unit and drive system thereof and an information display unit
JP3917845B2 (ja) 2001-11-16 2007-05-23 シャープ株式会社 液晶表示装置
JP4152708B2 (ja) * 2002-09-25 2008-09-17 シャープ株式会社 アクティブマトリクス基板およびその製造方法並びに液晶表示装置
JP4074207B2 (ja) 2003-03-10 2008-04-09 株式会社 日立ディスプレイズ 液晶表示装置
KR100945581B1 (ko) 2003-06-23 2010-03-08 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
KR100652215B1 (ko) * 2003-06-27 2006-11-30 엘지.필립스 엘시디 주식회사 액정표시장치
JP2006171022A (ja) 2004-12-10 2006-06-29 Sharp Corp 表示装置およびその駆動方法
KR20070031620A (ko) * 2005-09-15 2007-03-20 삼성전자주식회사 액정 표시 장치
KR20070043314A (ko) * 2005-10-21 2007-04-25 삼성전자주식회사 액정 디스플레이 장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1130586C (zh) * 1995-02-01 2003-12-10 株式会社日立制作所 液晶显示板和液晶显示器

Also Published As

Publication number Publication date
EP1986182A1 (en) 2008-10-29
EP1986182B1 (en) 2009-10-21
JP2008276160A (ja) 2008-11-13
JP4932650B2 (ja) 2012-05-16
CN101295113A (zh) 2008-10-29
US20080266219A1 (en) 2008-10-30
KR100890308B1 (ko) 2009-03-26
KR20080096163A (ko) 2008-10-30
DE602008000227D1 (de) 2009-12-03
US8994627B2 (en) 2015-03-31

Similar Documents

Publication Publication Date Title
CN102054454B (zh) 液晶显示设备及其驱动方法
CN101295113B (zh) 液晶显示器
US8686979B2 (en) Display device having improved gate driver
JP4966341B2 (ja) 液晶ディスプレイ装置
CN100445855C (zh) 电位下降减少方法以及液晶显示器
US9019186B2 (en) Liquid crystal display device
CN100461255C (zh) 显示器件及其驱动方法
US8836903B2 (en) Liquid crystal display
CN104756177A (zh) 有源矩阵基板、显示面板以及具备该显示面板的显示装置
KR20080009897A (ko) 액정 표시 장치
KR20090095186A (ko) 고속 구동이 가능한 광시야각 액정 표시 장치
US9134582B2 (en) Array substrate, liquid crystal panel and liquid crystal display device
US10146074B2 (en) Liquid crystal device (LCD) and the manufacturing method thereof
JP2011100071A (ja) 液晶表示装置
WO2010109558A1 (ja) Tft基板及びこれを用いた液晶表示装置
WO2015186832A1 (ja) アクティブマトリクス基板及び表示パネル
CN105372890A (zh) 像素结构和液晶显示面板
US20120176354A1 (en) Substrate for liquid crystal display device, liquid crystal display device, and method for driving liquid crystal display device
JP4163611B2 (ja) 液晶表示装置
CN101556959A (zh) 阵列基板及液晶显示装置
US9601064B1 (en) Liquid crystal display with full driver redundancy scheme
US20090002584A1 (en) Active matrix substrate and liquid crystal display panel thereof
JP5250737B2 (ja) 液晶表示装置及びその駆動方法
KR20070060660A (ko) 액정 표시 장치
CN108320719B (zh) 像素充电方法、显示面板及显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20090109

Address after: Gyeonggi Do, South Korea

Applicant after: Samsung Mobile Display Co., Ltd.

Address before: Gyeonggi Do, South Korea

Applicant before: Samsung SDI Co., Ltd.

ASS Succession or assignment of patent right

Owner name: SAMSUNG MOBILE DISPLAY CO., LTD.

Free format text: FORMER OWNER: SAMSUNG SDI CO., LTD.

Effective date: 20090109

C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: SAMSUNG DISPLAY CO., LTD.

Free format text: FORMER OWNER: SAMSUNG MOBILE DISPLAY CO., LTD.

Effective date: 20121018

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20121018

Address after: Gyeonggi Do, South Korea

Patentee after: Samsung Display Co., Ltd.

Address before: Gyeonggi Do, South Korea

Patentee before: Samsung Mobile Display Co., Ltd.