CN101187766A - 显示面板 - Google Patents
显示面板 Download PDFInfo
- Publication number
- CN101187766A CN101187766A CNA2007101882470A CN200710188247A CN101187766A CN 101187766 A CN101187766 A CN 101187766A CN A2007101882470 A CNA2007101882470 A CN A2007101882470A CN 200710188247 A CN200710188247 A CN 200710188247A CN 101187766 A CN101187766 A CN 101187766A
- Authority
- CN
- China
- Prior art keywords
- film transistor
- electrode
- voltage
- pixel
- tft
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000003990 capacitor Substances 0.000 claims abstract description 69
- 239000004973 liquid crystal related substance Substances 0.000 claims abstract description 68
- 239000010409 thin film Substances 0.000 claims abstract description 57
- 230000008878 coupling Effects 0.000 claims abstract description 23
- 238000010168 coupling process Methods 0.000 claims abstract description 23
- 238000005859 coupling reaction Methods 0.000 claims abstract description 23
- 239000010408 film Substances 0.000 claims description 49
- 239000000758 substrate Substances 0.000 claims description 31
- 230000004044 response Effects 0.000 claims description 10
- 238000009413 insulation Methods 0.000 claims description 5
- 230000015572 biosynthetic process Effects 0.000 claims description 2
- 230000001052 transient effect Effects 0.000 claims 1
- 238000007599 discharging Methods 0.000 abstract 2
- 230000000007 visual effect Effects 0.000 description 7
- 239000002245 particle Substances 0.000 description 6
- 239000011159 matrix material Substances 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 230000005611 electricity Effects 0.000 description 4
- 239000004065 semiconductor Substances 0.000 description 4
- 229910021417 amorphous silicon Inorganic materials 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 2
- 238000007667 floating Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 230000005855 radiation Effects 0.000 description 2
- BLRPTPMANUNPDV-UHFFFAOYSA-N Silane Chemical compound [SiH4] BLRPTPMANUNPDV-UHFFFAOYSA-N 0.000 description 1
- 230000003321 amplification Effects 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 229910021332 silicide Inorganic materials 0.000 description 1
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 1
- 238000011282 treatment Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0443—Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0443—Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
- G09G2300/0447—Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations for multi-domain technique to improve the viewing angle in a liquid crystal display, such as multi-vertical alignment [MVA]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0251—Precharge or discharge of pixel before applying new pixel voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0209—Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/028—Improving the quality of display appearance by changing the viewing angle properties, e.g. widening the viewing angle, adapting the viewing angle to the view direction
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Theoretical Computer Science (AREA)
- Nonlinear Science (AREA)
- Computer Hardware Design (AREA)
- Liquid Crystal (AREA)
- Optics & Photonics (AREA)
- Mathematical Physics (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
在包括多个像素的显示面板中,每个像素包括:第一薄膜晶体管、第一液晶电容器和第二液晶电容器、耦合电容器、以及放电电路。所述第一液晶电容器通过所述第一薄膜晶体管连接到数据线。所述第二液晶电容器通过耦合电容器而并联地连接到第一液晶电容器。放电电路连接在耦合电容器和第二液晶电容器之间,并且其对存储在第二液晶电容器中的电荷进行放电。
Description
技术领域
本发明涉及显示面板。更具体地,本发明涉及可以能够有效地对存储在像素中的电荷进行放电的显示面板。
背景技术
通常,液晶显示器(LCD)包括LCD面板。LCD面板包括在其上形成薄膜晶体管的薄膜晶体管基底、在其上形成滤色器的滤色器基底、以及在薄膜晶体管基底和滤色器基底之间的液晶层。由于LCD面板不是自发射性的(self-emissive),它可包括排列在薄膜晶体管基底后面的背光单元,以便将光辐射到其中。根据液晶层的对准状态来调整从背光单元辐射的光的透射率。
LCD可以是薄的、重量轻的、并且消耗很少的功率,但是大的LCD难以制造,可以改善其对比率(contrast ratio),并且可以加宽其视角。
为了加宽LCD的视角,已经开发了图案化垂直对准(PVA:PatternedVertically Aligned)模式的LCD。根据该PVA LCD,在像素电极和公共电极二者中形成切割图案,并使用通过切割图案形成的边缘场(fringe field)来调整液晶微粒(molecule)的倾斜方向,从而改善视角。
在PVA LCD中,通过液晶微粒传输的光的相位延迟可取决于LCD的前面和侧面之间的视角而显著地改变。因此,低灰度级的亮度可以在LCD的侧面显著地增加,从而恶化了可见度(visibility)并降低了对比率。为了解决这个问题,已经开发了超PVA(SPVA)LCD。根据SPVA LCD,将像素电极划分为其上直接施加数据电压的第一部分以及相对于第一部分电浮置的第二部分。
当LCD面板关断时,通过栅极线将接地电压施加到其中。这样,接地电压也被施加到薄膜晶体管的栅极电极。在这个情况中,由于在薄膜晶体管中可以流动大约10pA到1nA的电流,所以可以通过数据线在几百毫秒中将存储在像素中的电荷放电到外部。
然而,由于在SPVA LCD中的像素电极的第二部分是电浮置的(即,第二部分与第一部分、薄膜晶体管、和数据线电隔离),所以不能适当地将在像素电极的第二部分中存储的电荷放电。
由于不能轻易地将这些电荷放电,所以可以将具有相同极性的电压同时施加到液晶上。这样,即使在LCD面板关断时,也可能在LCD面板上保留后像(after image),并且可以在LCD面板的操作期间发生闪烁。
发明内容
本发明提供了能够改善亮度和侧面可见度的显示面板。
本发明的附加特征将在接下来的描述中陈述,并且将部分地从所述描述中显现,或者可通过实践本发明而获知。
本发明公开一种显示面板,其包括:多条栅极线,用以接收具有栅极导通电压和栅极截止电压的栅极脉冲;多条数据线,与栅极线交叉并与其绝缘,所述数据线用以接收第一数据电压;以及多个像素,分别配置在通过栅极线和数据线定义的多个像素区域中。像素包括第一薄膜晶体管、第一液晶电容器、耦合电容器、第二液晶电容器和放电电路。所述第一薄膜晶体管连接到第n条栅极线和第m条数据线,用以响应于具有栅极导通电压的栅极脉冲而输出第一数据电压,其中n和m是自然数。第一液晶电容器连接到第一薄膜晶体管,用以充电作为主像素电压的第一数据电压,所述耦合电容器并联地连接到第一液晶电容器,用以接收第一数据电压,以及第二液晶电容器串联地连接到耦合电容器,用以充电作为子像素电压的第二数据电压。所述第二数据电压低于第一数据电压。所述放电电路,连接在耦合电容器和第二液晶电容器之间,用以形成存储在第二液晶电容器中的电荷的放电路径。
本发明还公开了一种显示面板,其包括:阵列基底,具有用以接收栅极脉冲的多条栅极线、与所述栅极线交叉并与其绝缘的多条数据线、以及分别配置在由所述栅极线和数据线定义的多个像素区域中的多个像素。所述栅极脉冲具有栅极导通电压和栅极截止电压,并且所述数据线接收第一数据电压。相对的基底在与所述阵列基底面对的同时与其耦接。所述相对的基底包括公共电极、以及插入在所述阵列基底和所述相对的基底之间的液晶层。像素包括:第一薄膜晶体管、主像素电极、子像素电极、和第二薄膜晶体管。第一薄膜晶体管连接到第n条栅极线和第m条数据线,用以响应于具有栅极导通电压的栅极脉冲而输出第一数据电压。主像素电极连接到第一薄膜晶体管的第一漏极电极,用以接收作为主像素电压的第一数据电压,以及子像素电极与所述主像素电极分隔开并与所述第一漏极电极部分重叠,用以接收比第一数据电压低的、作为子像素电压的第二数据电压。第二薄膜晶体管连接到所述子像素电极,用以形成子像素电极的电压的放电路径。
应该理解,前面的概括描述和接下来的详细描述二者都是示范性和说明性的,并意欲提供如权利要求所保护的本发明的进一步说明。
附图说明
附图图示了本发明的实施例,并与说明书一起用于说明本发明的原理,其中包括附图是为了提供本发明的进一步理解,且附图被合并并构成了本说明书的一部分。
图1是根据本发明的示范实施例、包括在显示面板中的第(n×m)像素的等效电路图;
图2和图3示出了图1的等效电路的波形的图;
图4示出了图1的像素的布局;
图5是沿图4的线I-I’的横截面视图;
图6是沿图4的线II-II’的横截面视图;
图7是沿图4的线III-III’的横截面视图;
图8是根据本发明的又一示范实施例、包括在显示面板中的第(n×m)像素的等效电路图;
图9示出了图8的像素的布局。
具体实施方式
下文中,将参考示出了本发明的实施例的附图来更全面地描述本发明。然而,本发明可以以许多不同的形式来实现,并不应该理解为限于这里陈述的实施例。而是,提供这些实施例,以便使本公开彻底,并且本公开将向本领域的技术人员全面地传达本发明的范围。在附图中,可以为了清楚而放大层和区域的尺寸和相对尺寸。在附图中,相同的附图标记指的是相同的元件。
将理解的是,当元件或层被称为是“在”另一个元件或层“上”或“连接到”另一个元件或层时,其可以直接地或间接地“在”其它元件或层“上”、或者直接地或间接地“连接到”其它元件或层。相反地,当元件被称为是“直接在”另一个元件或层“上”或“直接连接到”另一个元件或层时,没有居间元件或层存在。
图1是根据本发明的示范实施例、包括在显示面板中的第(n×m)像素的等效电路图,以及图2是示出了图1的等效电路的波形的图。
参考图1和图2,该第(n×m)像素包括第n条栅极线GLn、第m条数据线DLm、第一薄膜晶体管T1、以及放电电路DC。第一薄膜晶体管T1连接到第n条栅极线GLn和第m条数据线DLm。
具体地,第一薄膜晶体管T1的第一栅极电极GE1连接到第n条栅极线GLn,而其第一源极电极SE1连接到第m条数据线DLm。第一薄膜晶体管T1还包括第一漏极电极DE1。
当将栅极脉冲Gni施加到第n条栅极线GLn时,将数据电压Vd1施加到了第m条数据线DLm。栅极脉冲Gni包括被维持于第一时间间隔t1的栅极导通电压Von和被维持于第二时间间隔t2的栅极截止电压Voff。第二时间间隔t2跟随在第一时间间隔t1后。
在第一薄膜晶体管T1响应于栅极脉冲Gni而在第一时间间隔t1导通时,被施加到第一源极电极SE1的数据电压Vd1被输出到第一漏极电极DE1。
在第一时间间隔t1之后,第一薄膜晶体管T1响应于栅极脉冲Gni而在与第二时间间隔t2对应的栅极截止电压Voff的状态中截止。
放电电路DC连接到第(n-1)条栅极线GL(n-1)和第m条数据线DL(m)。
具体地,放电电路DC包括第二薄膜晶体管T2,其具有的第二栅极电极GE2连接到第(n-1)条栅极线GL(n-1),而第二源极电极SE2连接到第m条数据线DLm。第二薄膜晶体管T2还包括第二漏极电极DE2。
当栅极脉冲Gn-1i被施加到第(n-1)条栅极线GL(n-1)上时,数据电压Vd2被施加到第m条数据线DLm。栅极脉冲Gn-1i包括被维持于第三时间间隔t3的栅极导通电压Von和被维持于第四时间间隔t4的栅极截止电压Voff。第四时间间隔t4跟随在第三时间间隔t3后。
当第二薄膜晶体管T2响应于栅极脉冲G(n-1i)而在第三时间间隔t3导通时,被施加到第二源极电极SE2的数据电压Vd2被输出到第二漏极电极DE2。
在第三时间间隔t3之后,在第四时间间隔t4中第二薄膜晶体管T2截止。
第(n×m)像素还包括主像素MP、耦合电容器Ccp、和子像素SP。主像素MP通过第一薄膜晶体管T1的第一漏极电极DEl而并联地连接到耦合电容器Ccp,并且耦合电容器Ccp串联连接到子像素SP。
主像素MP包括第一液晶电容器Clc1和第一存储电容器Cst1,它们并联地连接到第一漏极电极DE1。
具体地,第一液晶电容器Clc1的第一端连接到第一薄膜晶体管T1的第一漏极电极DE1,而其第二端连接到施加了公共电压Vcom的公共电极。第一存储电容器Cst1的第一端连接到第一液晶电容器Clc1的第一端,而其第二端连接到公共电极。
耦合电容器Ccp连接在主像素MP和子像素SP之间。也就是说,耦合电容器Ccp的第一端连接到第一漏极电极DE1,而其第二端连接到子像素SP。
子像素SP包括第二液晶电容器Clc2和第二存储电容器Cst2,它们彼此并联地连接到耦合电容器Ccp的第二端。
具体地,第二液晶电容器Clc2的第一端连接到耦合电容器Ccp的第二端,而第二液晶电容器Clc2的第二端连接到公共电极。第二存储电容器Cst2的第一端连接到耦合电容器Ccp的第二端,而第二存储电容器Cst2的第二端连接到公共电极。此外,第二液晶电容器Clc2的第一端和第二存储电容器Cst2的第一端也连接到包括在放电电路DC中的第二薄膜晶体管T2的第二漏极电极DE2。
当将栅极导通电压Von施加到第n条栅极线GLn时,第一薄膜晶体管T1导通,使得施加到数据线DLm的数据电压Vd1被输出到第一漏极电极DE1。输出到第一漏极电极DE1的数据电压Vd1在主像素MP的第一液晶电容器Clc1和子像素SP的第二液晶电容器Clc2中充电。然而,在子像素SP的第二液晶电容器Clc2中充电的电压由于耦合电容器Ccp而小于在主像素MP的第一液晶电容器Clc1中充电的电压。
第二液晶电容器Clc2的液晶微粒由于在第一液晶电容器Clc1和第二液晶电容器Clc2中的充电的电压的差异,而被倾斜小于第一液晶电容器Clc1的液晶微粒。当组合传输通过主像素MP和子像素SP的光时,可以在不降低LCD前面的亮度的情况下改善侧面视角。
与图1的显示面板不同,在传统的显示面板中,由于处于栅极截止电压的状态中的栅极脉冲Gni被施加到第n条栅极线GLn,所以第一薄膜晶体管T1截止并用作电阻器。这样,第一液晶电容器Clc1可由于第一薄膜晶体管T1而通过第m条数据线DLm对外部放电。然而,由于通过耦合电容器Ccp而第二液晶电容器Clc2被浮置,所以第二液晶电容器Clc2可能没有对外部放电。
然而,根据图1的显示面板,第二液晶电容器Clc2的第一端连接到放电电路DC的第二薄膜晶体管T2,从而为第二液晶电容器Clc2提供了放电路径。
更具体地,当将处于栅极截止电压Voff状态中的栅极脉冲Gni施加到第n条栅极线GLn时,第一薄膜晶体管T1截止。在这个情况中,由于第(n-1)条栅极线GL(n-1)也维持在栅极截止电压Voff,所以在放电电路DC中的第二薄膜晶体管T2被截止。
因此,第二薄膜晶体管T2也用作将第二液晶电容器Clc2的第一端连接到第m条数据线DLm的电阻器。结果,第二液晶电容器Clc2也可由于第二薄膜晶体管T2而对外部放电。
当处于栅极导通电压Von状态的栅极脉冲G(n-1i)被施加到第(n-1)条栅极线GL(n-1)时,放电电路DC中的第二薄膜晶体管T2导通。因此,由于数据电压Vd2而在第二液晶电容器Clc2中预先充电预定量电荷。如果预先在第二液晶电容器Clc2中充电过多的电荷,则在短时间间隔t2可能不足以执行放电,该短时间间隔t2是维持第n条栅极线GLn的栅极截止电压Voff的期间。为了使可存储在第二液晶电容器Clc2中的电荷量最小化,可以调整尺寸,即第二薄膜晶体管T2的驱动性能。具体地,第二薄膜晶体管T2可以设计为具有为第一薄膜晶体管T1的尺寸的20%或更小的尺寸。例如,当晶体管的尺寸被定义为W/L(W和L分别表示沟道宽度和沟道长度)时,第二薄膜晶体管T2可被设计为具有第一薄膜晶体管T1的尺寸的20%或更小的尺寸。
图2和图3示出了根据本发明的示范性实施例的、包括在显示面板中的主像素MP和子像素SP的电压波形的图。图2示出了主像素电压Vmp和子像素电压Vsp在没有放电电路的第(n × m)像素的正常操作期间的波形。图2还示出了主像素电压Vmp’和子像素电压Vsp’在具有第二薄膜晶体管T2的放电电路的第(n×m)像素的正常操作期间的波形,其中第二薄膜晶体管T2的小大是第一薄膜晶体管T1的尺寸的20%或更小。图3示出了主像素电压Vmp和子像素电压Vsp在没有放电电路的第(n×m)像素的正常操作期间的波形。图3还示出了主像素电压Vmp’和子像素电压Vsp’在具有第二薄膜晶体管T2的放电电路的第(n×m)像素的正常操作期间的波形,其中第二薄膜晶体管T2的小大是第一薄膜晶体管T1的尺寸的20%或更小。
如图2所示,尽管每个像素具有包括第二薄膜晶体管T2的放电电路,在正常操作时没有问题出现。然而,当第二薄膜晶体管T2具有比第一薄膜晶体管T1的尺寸的20%更大的尺寸时,可以在子像素电压Vsp’和Vsp之间出现电压差,如图3所示。因此,如上所述,第二薄膜晶体管T2可设计为具有为第一薄膜晶体管T1的尺寸的20%或更小的尺寸。
图4是图1的第(n×m)像素的布局,图5是沿图4的线I-I’的横截面视图,图6是沿图4的线II-II’的横截面视图,以及图7是沿图4的线III-III’的横截面视图。
参考图4和图5,显示面板100包括阵列基底110、在面对阵列基底110的同时耦接到阵列基底110的相对的基底120、以及插入在阵列基底110和相对的基底120之间的液晶层130。
阵列基底110包括第一基础基底111,和形成在第一基础基底上的栅极线GLn、GLn-1、......以及数据线DLm、DLm+1、......。栅极线GLn、GLn-1、......在第一方向D1上延伸,而数据线DLm、DLm+1、......在第二方向D2上延伸,该第二方向D2实际上垂直于第一方向D1。此外,数据线DLm、DLm+1、......与栅极线GLn、GLn-1、......交叉,并与其绝缘,从而通过栅极线GLn、GLn-1、......和数据线DLm、DLm+1、......定义了多个像素区域。
在第一基础基底111上排列栅极绝缘层112、半导体岛(island)113、和欧姆触点岛114。
半导体岛113可以是氢化非晶硅或多晶硅,以及欧姆触点岛114可以是掺杂有高浓度杂质的非晶硅、多晶硅或硅化物。欧姆触点岛114成对地配置在半导体岛113上。
每个像素区域可包括第一薄膜晶体管T1、第二薄膜晶体管T2、主像素MP和子像素SP。
参考图5,第一薄膜晶体管T1连接到栅极线GLn和数据线DLm。第一薄膜晶体管T1的栅极电极GE从栅极线GLn分支,而其源极电极SE从数据线DLm分支。第一薄膜晶体管T1的第一漏极电极DE1连接到主像素MP。
第一薄膜晶体管T1响应于通过栅极线GLn施加的栅极脉冲,而向第一漏极电极DE1输出通过数据线DLm施加的数据电压。
主像素MP包括主像素电极MPE和主存储电极MSE,而子像素SP包括子像素电极SPE和子存储电极SSE。主像素电极MPE和子像素电极SPE具有彼此不同的尺寸。与数据线DLm平行的主像素电极MPE和子像素电极SPE的横侧可以在第一方向D1,即栅极线GLn的延伸方向上弯曲。
主像素电极MPE通过第一接触孔C1而连接到第一薄膜晶体管T1的第一漏极电极DE1,并且其接收数据电压。
子像素电极SPE与第一漏极电极DE1的延伸部分A重叠,以形成耦合电容器Ccp。
主像素电极MPE与子像素电极SPE分隔开。因此,主像素电极MPE在第一时间间隔t1期间电容性地耦接到子像素电极SPE(见图1),在第一时间间隔t1期间处于栅极导通电压Von状态的栅极脉冲Gni被施加到第一薄膜晶体管T1。在第一时间间隔t1之后,由于在第二时间间隔t2期间第一薄膜晶体管T1截止,所以主像素电极MPE与子像素电极SPE电绝缘。在本示范实施例中,在一个像素区域中位于主像素电极MPE和子像素电极SPE之间的区域对应于没有像素电极的区域,并将定义为第一开口(opening)O1。
主存储电极MSE和子存储电极SSE彼此整体地形成,并分别与主像素电极MPE和子像素电极SPE重叠。详细地说,主存储电极MSE在第一方向D1方向延伸,并与主像素电极MPE部分重叠。主像素电极MPE与主存储电极MSE部分地重叠,以形成第一存储电容器Cst1。
子存储电极SSE在插入主存储电极MSE的同时在第二方向D2上延伸,并部分地与子像素电极SPE重叠。子像素电极SPE与子存储电极SSE重叠,以形成第二存储电容器Cst2。公共电压Vcom被施加到主存储电极MSE和子存储电极SSE。
参考图4、图6和图7,第二薄膜晶体管T2连接到第(n-1)条栅极线GLn-1和第m条数据线DLm。
第二薄膜晶体管T2的栅极电极GE(n-1)从第(n-1)条栅极线GL(n-1)分支,而其源极电极SE(n-1)从数据线DLm分支。第二薄膜晶体管T2的第二漏极电极DE2与源极电极SE(n-1)分隔开预定的距离。此外,第二漏极电极DE2部分地延伸,以便通过第二接触孔C2连接到子像素电极SPE。因此,包括子像素电极SPE的第二液晶电容器Clc2连接到第二薄膜晶体管T2,从而为第二液晶电容器Clc2提供了放电路径。
第二薄膜晶体管T2共享连接到第(n-1)条栅极线GL(n-1)的第一薄膜晶体管T1的栅极电极GE(n-1)、以及源极电极SE(n-1)和半导体层113。因此,由于第二薄膜晶体管T2和第一薄膜晶体管T1实际上可以同时通过相同的处理来形成,所以不需要形成第二薄膜晶体管T2的附加处理。
参考图5,相对的基底120包括第二基础基底121、黑矩阵(black matrix)122、滤色器层123、和公共电极124。
黑矩阵122包括阻光(light blocking)材料,并形成在第二基础基底121上。在一个像素的非有效(non-effective)区域中形成黑矩阵122以便防止光泄漏。
滤色器层123包括红色、绿色、和蓝色滤色器,并形成在一个像素的有效区域中。
公共电极124形成在黑色矩阵122的整个区域以及滤色器层123之上。可以通过图案化处理而在公共电极124上形成多个第二开口O2。第二开口O2形成在与第一开口O1不同的位置上。此外,每个第一开口O1位于两个相邻的第二开口O2之间。
在一个像素区域中,第一开口O1和第二开口O2形成其中液晶微粒在不同的方向上对准的多个域(domain)。如上所述,液晶微粒在不同的域中在不同的方向上对准,从而减少了由于域之间的相互补偿效果导致的可见度根据视角的改变。因此,显示设备可具有更宽的视角。
图8是根据本发明的又一示范实施例、包括在显示面板中的第(n×m)像素的等效电路图,而图9是图8的像素的布局。
在图8和图9中,相同的附图标记指的是与图1和图4中相同的元件,并因此将省略相同元件的详细描述。
参考图8和图9,第(n×m)像素包括第n条栅极线GLn和第m条数据线DLm、第一薄膜晶体管T1、和放电电路DC。第一薄膜晶体管T1连接到第n条栅极线GLn和第m条数据线DLm。放电电路DC包括第二薄膜晶体管T2。
图8和图9的显示面板为第二液晶电容器Clc2提供了与在前实施例不同的放电路径。
详细地说,通过连接到第(n-1)条栅极线和第(m+1)条数据线的第二薄膜晶体管T2形成了第二液晶电容器Clc2的放电路径。也就是说,当第一薄膜晶体管T1响应于处于栅极截止电压Voff状态中的栅极脉冲Gni而截止时,通过第(m+1)条数据线开始在第二液晶电容器Clc2中存储的电荷的放电。
如上所述,在显示面板中形成电浮置的第二液晶电容器的放电路径,从而可以有效地对存储在第二液晶电容器中的电荷进行放电。
这样,显示面板可以防止由存储在第二液晶电容器中的电荷导致的显示屏幕上的后像,从而改善了显示面板的显示质量。
对于本领域的技术人员显然的是,可以在不脱离本发明的精神或范围的情况下,在本发明中进行各种修改和变化。因此,本发明意欲覆盖本发明的所述修改和变化,只要它们落入所附权利要求以及它们的等同物的范围内即可。
相关申请的交叉引用
本申请要求2006年11月23提交的韩国专利申请No.10-2006-116487的优先权权益,为了所有目的而通过参考将其合并于此,就像是在这里陈述一样。
Claims (18)
1.一种显示面板,包括:
多条栅极线,用以接收包括栅极导通电压和栅极截止电压的栅极脉冲;
多条数据线,与栅极线交叉并与其绝缘,所述数据线用以接收第一数据电压;以及
多个像素,分别配置在通过栅极线和数据线定义的多个像素区域中;
其中,像素包括:
第一薄膜晶体管,连接到第n条栅极线和第m条数据线,用以响应于具有栅极导通电压的栅极脉冲而输出第一数据电压,n和m是自然数;
第一液晶电容器,连接到第一薄膜晶体管,用以充电第一数据电压作为主像素电压;
耦合电容器,并联地连接到第一液晶电容器,用以接收第一数据电压;
第二液晶电容器,串联地连接到耦合电容器,用以充电第二数据电压作为子像素电压,所述第二数据电压低于第一数据电压;以及
放电电路,连接在耦合电容器和第二液晶电容器之间,用以形成存储在第二液晶电容器中的电荷的放电路径。
2.根据权利要求1的显示面板,其中所述放电电路包括第二薄膜晶体管。
3.根据权利要求2的显示面板,其中所述第一薄膜晶体管包括:
第一栅极电极,连接到第n条栅极线;
第一源极电极,连接到第m条数据线;以及
第一漏极电极,
其中,所述第二薄膜晶体管包括:
第二栅极电极,连接到第(n-1)条栅极线;
第二源极电极,连接到第m条数据线;以及
第二漏极电极,连接在耦合电容器和第二液晶电容器之间。
4.根据权利要求3的显示面板,其中所述放电路径包括第二薄膜晶体管和第m条数据线。
5.根据权利要求3的显示面板,其中当第一薄膜晶体管响应于具有栅极截止电压的栅极脉冲而截止时,开始存储在第二液晶电容器中的电荷的放电。
6.根据权利要求2的显示面板,其中所述第一薄膜晶体管包括:
第一栅极电极,连接到第n条栅极线;
第一源极电极,连接到第m条数据线;以及
第一漏极电极,
其中,所述第二薄膜晶体管包括:
第二栅极电极,连接到第(n-1)条栅极线;
第二源极电极,连接到第(m+1)条数据线;以及
第二漏极电极,连接在耦合电容器和第二液晶电容器之间。
7.根据权利要求6的显示面板,其中所述放电路径包括第二薄膜晶体管和第(m+1)条数据线。
8.根据权利要求2的显示面板,其中第二薄膜晶体管的W/L是第一薄膜晶体管的W/L的20%或更少,W是薄膜晶体管的沟道宽度,L是其沟道长度。
9.根据权利要求1的显示面板,其中所述像素还包括:
第一存储电容器,与第一液晶电容器并联地连接;以及
第二存储电容器,与第二液晶电容器并联地连接。
10.一种显示面板,包括:
阵列基底,包括用以接收栅极脉冲的多条栅极线、与所述栅极线交叉并与其绝缘的多条数据线、以及分别配置在由所述栅极线和数据线定义的多个像素区域中的多个像素,其中所述栅极脉冲包括栅极导通电压和栅极截止电压,并且所述数据线接收第一数据电压;
相对的基底,在面对所述阵列基底的同时与所述阵列基底耦接,所述相对的基底包括公共电极;以及
液晶层,插入在所述阵列基底和所述相对的基底之间,
其中像素包括:
第一薄膜晶体管,连接到第n条栅极线和第m条数据线,用以响应于具有栅极导通电压的栅极脉冲而输出第一数据电压;
主像素电极,连接到第一薄膜晶体管的第一漏极电极,用以接收作为主像素电压的第一数据电压;
子像素电极,与所述主像素电极分隔开并与所述第一漏极电极部分重叠,用以接收比第一数据电压低的、作为子像素电压的第二数据电压;以及
第二薄膜晶体管,连接到所述子像素电极,用以形成子像素电极的电压的放电路径。
11.根据权利要求10的显示面板,其中所述第一薄膜晶体管包括:
第一栅极电极,从第n条栅极线分支;以及
第一源极电极,配置在第一栅极电极上,并且所述第一源极电极从第m条数据线分支,
其中,所述第二薄膜晶体管包括:
第二栅极电极,从第(n-1)条栅极线分支;
第二源极电极,配置在第二栅极电极上,并且所述第二源极电极从第m条数据线分支;以及
第二漏极电极,与第二源极电极分隔开并连接到所述子像素电极。
12.根据权利要求11的显示面板,其中所述放电路径包括第二薄膜晶体管和第m条数据线。
13.根据权利要求10的显示面板,其中所述第一薄膜晶体管包括:
第一栅极电极,从第n条栅极线分支;以及
第一源极电极,配置在第一栅极电极上,所述第一源极电极从第m条数据线分支,
其中,所述第二薄膜晶体管包括:
第二栅极电极,从第(n-1)条栅极线分支;
第二源极电极,配置在第二栅极电极上,所述第二源极电极从第(m+1)条数据线分支;以及
第二漏极电极,与第二源极电极分隔开并连接到所述子像素电极。
14.根据权利要求13的显示面板,其中所述放电路径包括第二薄膜晶体管和第(m+1)条数据线。
15.根据权利要求10的显示面板,其中所述像素还包括:
主存储电极,与主像素电极的边沿部分地重叠;以及
子存储电极,与子像素电极的边沿部分地重叠。
16.根据权利要求15的显示面板,其中所述主存储电极与子存储电极整体形成。
17.根据权利要求10的显示面板,其中所述第一薄膜晶体管和第二薄膜晶体管基本上同时通过相同的处理来形成。
18.根据权利要求17的显示面板,其中第二薄膜晶体管的W/L是第一薄膜晶体管的W/L的20%或更少,W是薄膜晶体管的沟道宽度,L是薄膜晶体管的沟道长度。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR116487/06 | 2006-11-23 | ||
KR1020060116487A KR20080046873A (ko) | 2006-11-23 | 2006-11-23 | 표시패널 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN101187766A true CN101187766A (zh) | 2008-05-28 |
Family
ID=39480213
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNA2007101882470A Pending CN101187766A (zh) | 2006-11-23 | 2007-11-23 | 显示面板 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20080278424A1 (zh) |
JP (1) | JP2008129607A (zh) |
KR (1) | KR20080046873A (zh) |
CN (1) | CN101187766A (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102411241A (zh) * | 2011-11-23 | 2012-04-11 | 深圳市华星光电技术有限公司 | 液晶显示面板及液晶显示装置 |
CN106292083A (zh) * | 2015-06-29 | 2017-01-04 | 三星显示有限公司 | Lcd设备及其制造方法 |
CN108630157A (zh) * | 2017-03-16 | 2018-10-09 | 三星显示有限公司 | 显示装置以及驱动显示装置的方法 |
CN110310608A (zh) * | 2018-03-27 | 2019-10-08 | 京东方科技集团股份有限公司 | 液晶显示面板的控制电路、测试设备和测试方法 |
CN111292695A (zh) * | 2020-02-21 | 2020-06-16 | Tcl华星光电技术有限公司 | 一种goa电路和显示面板 |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5542297B2 (ja) | 2007-05-17 | 2014-07-09 | 株式会社半導体エネルギー研究所 | 液晶表示装置、表示モジュール及び電子機器 |
JP5542296B2 (ja) | 2007-05-17 | 2014-07-09 | 株式会社半導体エネルギー研究所 | 液晶表示装置、表示モジュール及び電子機器 |
US20110043498A1 (en) * | 2008-04-23 | 2011-02-24 | Toshihide Tsubata | Active matrix substrate, liquid crystal panel, liquid crystal display device, liquid crystal display unit, and television receiver |
KR101499843B1 (ko) * | 2008-07-04 | 2015-03-06 | 삼성디스플레이 주식회사 | 표시장치 |
CN101630491B (zh) * | 2008-07-17 | 2012-02-08 | 立景光电股份有限公司 | 显示面板的驱动系统及方法 |
CN101995708B (zh) * | 2009-08-19 | 2013-04-03 | 北京京东方光电科技有限公司 | Tft-lcd阵列基板及其制造方法 |
US20110043718A1 (en) * | 2009-08-20 | 2011-02-24 | Chin Yin-Shuan | Pixel Circuit Structure of Display |
WO2011074291A1 (ja) * | 2009-12-14 | 2011-06-23 | シャープ株式会社 | 画素回路、表示装置、および、表示装置の駆動方法 |
KR101659831B1 (ko) * | 2010-04-22 | 2016-09-27 | 삼성디스플레이 주식회사 | 액정표시장치, 이를 구동하는 방법 및 이의 제조 방법 |
KR101793176B1 (ko) | 2010-08-05 | 2017-11-03 | 삼성디스플레이 주식회사 | 표시 장치 |
WO2013018636A1 (ja) * | 2011-08-03 | 2013-02-07 | シャープ株式会社 | 表示装置およびその駆動方法 |
TWI460517B (zh) * | 2011-11-18 | 2014-11-11 | Au Optronics Corp | 顯示面板及其中畫素結構以及顯示面板中之驅動方法 |
CN107045240B (zh) * | 2017-06-07 | 2018-12-11 | 深圳市华星光电半导体显示技术有限公司 | 一种液晶显示面板及装置 |
CN109755258B (zh) * | 2017-11-08 | 2021-02-19 | 元太科技工业股份有限公司 | 画素阵列基板与显示装置 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100695297B1 (ko) * | 2000-06-13 | 2007-03-14 | 삼성전자주식회사 | 보상 필름을 이용한 광시야각 액정 표시 장치 |
-
2006
- 2006-11-23 KR KR1020060116487A patent/KR20080046873A/ko not_active Application Discontinuation
-
2007
- 2007-10-31 US US11/932,357 patent/US20080278424A1/en not_active Abandoned
- 2007-11-22 JP JP2007303647A patent/JP2008129607A/ja active Pending
- 2007-11-23 CN CNA2007101882470A patent/CN101187766A/zh active Pending
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102411241A (zh) * | 2011-11-23 | 2012-04-11 | 深圳市华星光电技术有限公司 | 液晶显示面板及液晶显示装置 |
CN106292083A (zh) * | 2015-06-29 | 2017-01-04 | 三星显示有限公司 | Lcd设备及其制造方法 |
CN108630157A (zh) * | 2017-03-16 | 2018-10-09 | 三星显示有限公司 | 显示装置以及驱动显示装置的方法 |
CN108630157B (zh) * | 2017-03-16 | 2021-02-26 | 三星显示有限公司 | 显示装置以及驱动显示装置的方法 |
CN110310608A (zh) * | 2018-03-27 | 2019-10-08 | 京东方科技集团股份有限公司 | 液晶显示面板的控制电路、测试设备和测试方法 |
CN111292695A (zh) * | 2020-02-21 | 2020-06-16 | Tcl华星光电技术有限公司 | 一种goa电路和显示面板 |
CN111292695B (zh) * | 2020-02-21 | 2021-03-16 | Tcl华星光电技术有限公司 | 一种goa电路和显示面板 |
Also Published As
Publication number | Publication date |
---|---|
US20080278424A1 (en) | 2008-11-13 |
KR20080046873A (ko) | 2008-05-28 |
JP2008129607A (ja) | 2008-06-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101187766A (zh) | 显示面板 | |
US10852612B2 (en) | Liquid crystal display device | |
US7830477B2 (en) | Liquid crystal display device | |
US9500922B2 (en) | Array substrate, liquid crystal display panel and display device | |
CN105093740B (zh) | 阵列基板、液晶显示面板及其液晶显示装置 | |
TWI383504B (zh) | 形成薄膜電晶體(tft)陣列面板的裝置及其方法 | |
US9366890B2 (en) | Liquid crystal display | |
US20070296881A1 (en) | Array substrate for liquid crystal display device | |
KR101383707B1 (ko) | 액정 표시 장치 | |
US20070273801A1 (en) | Liquid crystal display and fabricating method thereof | |
CN104749838B (zh) | 薄膜晶体管基板和使用该薄膜晶体管基板的液晶显示装置 | |
CN100362414C (zh) | 共平面开关模式液晶显示器件及其制造方法 | |
US9632376B2 (en) | Liquid crystal display device including switching element with floating terminal | |
CN104681567A (zh) | 具有金属氧化物半导体的薄膜晶体管基板及其制造方法 | |
CN103454820B (zh) | 液晶显示装置的阵列基板及包括基板的三维图像显示装置 | |
US20170097546A1 (en) | Liquid crystal display device | |
CN103439840A (zh) | 一种阵列基板、显示装置及阵列基板的制造方法 | |
CN105785683A (zh) | 像素结构及其阵列基板和液晶面板 | |
CN110346995A (zh) | 一种阵列基板 | |
US8144294B2 (en) | Liquid crystal display having a cutout in a pixel electrode and a cutout in a common electrode | |
US20080068527A1 (en) | Liquid crystal display | |
US9373647B2 (en) | Thin film transistor array panel and liquid crystal display including the same | |
CN108154863A (zh) | 像素驱动电路、像素驱动方法和液晶显示装置 | |
KR102296070B1 (ko) | 액정 표시 장치 | |
KR20150110961A (ko) | 액정 표시 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Open date: 20080528 |