CN101087139A - 可进行信号摆率修正的lvds驱动电路 - Google Patents

可进行信号摆率修正的lvds驱动电路 Download PDF

Info

Publication number
CN101087139A
CN101087139A CN 200710035328 CN200710035328A CN101087139A CN 101087139 A CN101087139 A CN 101087139A CN 200710035328 CN200710035328 CN 200710035328 CN 200710035328 A CN200710035328 A CN 200710035328A CN 101087139 A CN101087139 A CN 101087139A
Authority
CN
China
Prior art keywords
transistor
links
pmos transistor
pmos
drive circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN 200710035328
Other languages
English (en)
Other versions
CN100533980C (zh
Inventor
杨学军
王建军
李少青
张民选
陈吉华
赵振宇
陈怒兴
马剑武
邹金安
何小威
欧阳干
王洪海
刘征
唐世民
王东林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
National University of Defense Technology
Original Assignee
National University of Defense Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by National University of Defense Technology filed Critical National University of Defense Technology
Priority to CNB2007100353287A priority Critical patent/CN100533980C/zh
Publication of CN101087139A publication Critical patent/CN101087139A/zh
Application granted granted Critical
Publication of CN100533980C publication Critical patent/CN100533980C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Electronic Switches (AREA)
  • Amplifiers (AREA)

Abstract

本发明公开了一种可进行信号摆率修正的LVDS驱动电路,它包括由第五晶体管M7和第六晶体管M8组成的镜像电流源、由第一CMOS晶体管M1和第二CMOS晶体管M2组成的控制单元以及互补电流开关单元,所述互补电流开关单元包括第一晶体管M3、第二晶体管M4、第三晶体管M5、第四晶体管M6以及第一PMOS晶体管M9、第二PMOS晶体管M10、第三PMOS晶体管M11和第四PMOS晶体管M12,第一晶体管M3、第四晶体管M6的栅极相连并与正的输入端VinP相连,第二晶体管M4和第三晶体管M5相连并与负的输入端VinN相连,第一PMOS晶体管M9和第四PMOS晶体管M12的栅极相连并与VinN相连,第二PMOS晶体管M10和第三PMOS晶体管M11的栅极相连并与VinP相连。本发明能够使LVDS输出信号上升、下降摆率保持一致、从而提高驱动电路整体性能。

Description

可进行信号摆率修正的LVDS驱动电路
技术领域
本发明主要涉及到由CMOS晶体管构成的驱动电路领域,特指一种可进行信号摆率修正的LVDS驱动电路。
背景技术
现代社会信息交流量越来越大。如网络、通信、科学计算等均需要大量的数据进行传输,由于高速串行数据传输系统采用了源同步数据传输方式,而并行传输则因为高频下时钟抖动和偏斜所带来的设计挑战,阻碍了并行传输频率的进一步提高。所以两者相比,高速串行数据传输系统更适合于现代信息系统的需要。在各种串行接口中使用非常普遍的高速串行接口是LVDS(Low Voltage Differential Signaling),即低电压差分信号接口。
LVDS(低电压差分信号)是一个用于高速信号传输的国际通用接口标准,它同时具有高速度、低噪声、低功耗和低成本的突出优点。由于LVDS的众多优点,所以被广泛应用于当前高速串行传输系统中。
传统LVDS输出接口驱动电路如图1所示.NMOS晶体管M7和M8构成镜像电流源,而CMOS晶体管M1和M2则用来接收由共模反馈电路反馈回来的信号控制镜像电流源和电流开关电路的工作,并进而控制输出情况,M3、M4、M5、M6构成电流开关电路,其中,M3、M6的栅极相连并与正的输入端VinP相连,而M4、M5相连并与负的输入端VinN相连。该电路中的电流开关电路可以如图1一样用NMOS构成,也可以由PMOS管构成。
由这种传统电流开关结构构成的LVDS驱动器由于输出信号的负半周和正半周分别由输入信号的正、负端控制,即当输出信号outn处于正半周时,是由于输入信号的正端VinN使M4导通而致,而当输出信号outn处于负半周时,是由于输入信号的负端VinP使M6导通而致;对于输出信号outp的情况也是同样道理。这样,由于VinN和VinP在电路工作过程中的不完全对称使得该电路存在着上升、下降摆率不一致的问题。
发明内容
本发明要解决的问题就在于:针对现有技术存在的技术问题,本发明提供一种能够使LVDS输出信号上升、下降摆率保持一致、从而提高驱动电路整体性能的可进行信号摆率修正的LVDS驱动电路。
为解决上述技术问题,本发明提出的解决方案为:一种可进行信号摆率修正的LVDS驱动电路,其特征在于:它包括由第五晶体管M7和第六晶体管M8组成的镜像电流源、由第一CMOS晶体管M1和第二CMOS晶体管M2组成的控制单元以及互补电流开关单元;控制单元用来接收由共模反馈电路反馈回来的信号控制镜像电流源和互补电流开关单元的工作以及控制输出情况;所述互补电流开关单元包括第一晶体管M3、第二晶体管M4、第三晶体管M5、第四晶体管M6以及第一PMOS晶体管M9、第二PMOS晶体管M10、第三PMOS晶体管M11和第四PMOS晶体管M12,第一晶体管M3、第四晶体管M6的栅极相连并与正的输入端VinP相连,第二晶体管M4和第三晶体管M5相连并与负的输入端VinN相连,第一PMOS晶体管M9和第四PMOS晶体管M12的栅极相连并与VinN相连,第二PMOS晶体管M10和第三PMOS晶体管M11的栅极相连并与VinP相连,此外,第一晶体管M3漏极和第一PMOS晶体管M9的漏极相连,其源极也连接在一起,这样,M3和M9便构成了互补的电流开关结构,同理,M4和M10,M5和M11,M6和M12也都连接成互补电流开关的形式。
与现有技术相比,本发明的优点就在于:1、结构简单。本发明只是在原有技术的基础上增加了四个晶体管,所以,本发明的结构仍然是相当简单。2、性能优良。本发明在原有的NMOS电流开关结构或者PMOS电流开关结构的基础上,结合两者的特点使用互补电流开关使得信号摆率的对称性大幅提高。3、使用方便。本发明的电路结构简单,可移植性强,凡是对电流开关的输出信号摆率要求比较高的场合均可应用。
附图说明
图1是采用传统电流开关的LVDS驱动器结构示意图;
图2是本发明中LVDS驱动器框架结构示意图;
图3是本发明中采用互补电流开关的LVDS驱动器电路示意图;
图4是采用互补电流开关的LVDS驱动器电路和传统电流开关的LVDS驱动器结构的模拟波形对比示意图。
具体实施方式
以下将结合附图和具体实施例对本发明做进一步详细说明。
如图2和图3所示,本发明的可进行信号摆率修正的LVDS驱动电路包括由第五晶体管M7和第六晶体管M8组成的镜像电流源、由第一CMOS晶体管M1和第二CMOS晶体管M2组成的控制单元以及互补电流开关单元,控制单元用来接收由共模反馈电路反馈回来的信号控制镜像电流源和互补电流开关单元的工作以及控制输出情况,互补电流开关单元包括第一晶体管M3、第二晶体管M4、第三晶体管M5、第四晶体管M6以及第一PMOS晶体管M9、第二PMOS晶体管M10、第三PMOS晶体管M11和第四PMOS晶体管M12;其中,第一晶体管M3、第四晶体管M6的栅极相连并与正的输入端VinP相连,而第二晶体管M4和第三晶体管M5相连并与负的输入端VinN相连,第一PMOS晶体管M9和第四PMOS晶体管M12的栅极相连并与VinN相连,第二PMOS晶体管M10和第三PMOS晶体管M11的栅极相连并与VinP相连。上述第一晶体管M3、第二晶体管M4、第三晶体管M5、第四晶体管M6需要采用NMOS管。由于这样的连接关系,使得VinN和VinP总是连着一对互补电流开关的两个输入端,并且对于输出信号而言,不论其处于正半周还是负半周,总是由VinN和VinP同时控制互补电流开关的导通状态的,也就是说,由始至终,VinN和VinP都是同时工作的,所以,本发明中的电路结构避免了由VinN和VinP分别控制输出信号正、负半周而带了的输出信号上升、下降摆率不一致的问题。如图4所示,将本发明和传统电流开关的LVDS驱动器结构的模拟波形进行对比,采用传统电流开关的LVDS驱动器结构的模拟波形中上升和下降的摆率之比为0.24∶0.17,即约为3∶2,而采用互补电流开关的LVDS驱动器结构的模拟波形中上升和下降的摆率之比为0.20∶0.21,可以看成此时的上升和下降摆率基本一致。

Claims (2)

1、一种可进行信号摆率修正的LVDS驱动电路,其特征在于:它包括由第五晶体管M7和第六晶体管M8组成的镜像电流源、由第一CMOS晶体管M1和第二CMOS晶体管M2组成的控制单元以及互补电流开关单元,控制单元用来接收由共模反馈电路反馈回来的信号控制镜像电流源和互补电流开关单元的工作以及控制输出情况,所述互补电流开关单元包括第一晶体管M3、第二晶体管M4、第三晶体管M5、第四晶体管M6以及第一PMOS晶体管M9、第二PMOS晶体管M10、第三PMOS晶体管M11和第四PMOS晶体管M12,第一晶体管M3、第四晶体管M6的栅极相连并与正的输入端VinP相连,第二晶体管M4和第三晶体管M5相连并与负的输入端VinN相连,第一PMOS晶体管M9和第四PMOS晶体管M12的栅极相连并与VinN相连,第二PMOS晶体管M10和第三PMOS晶体管M11的栅极相连并与VinP相连。
2、根据权利要求1所述的可进行信号摆率修正的LVDS驱动电路,其特征在于:所述第一晶体管M3、第二晶体管M4、第三晶体管M5、第四晶体管M6可以采用NMOS管或者PMOS管。
CNB2007100353287A 2007-07-10 2007-07-10 可进行信号摆率修正的低电压差分驱动电路 Expired - Fee Related CN100533980C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2007100353287A CN100533980C (zh) 2007-07-10 2007-07-10 可进行信号摆率修正的低电压差分驱动电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2007100353287A CN100533980C (zh) 2007-07-10 2007-07-10 可进行信号摆率修正的低电压差分驱动电路

Publications (2)

Publication Number Publication Date
CN101087139A true CN101087139A (zh) 2007-12-12
CN100533980C CN100533980C (zh) 2009-08-26

Family

ID=38937944

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2007100353287A Expired - Fee Related CN100533980C (zh) 2007-07-10 2007-07-10 可进行信号摆率修正的低电压差分驱动电路

Country Status (1)

Country Link
CN (1) CN100533980C (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102457455A (zh) * 2010-10-26 2012-05-16 珠海全志科技股份有限公司 低压差分信号发送器
CN103166628A (zh) * 2013-04-03 2013-06-19 中国科学院微电子研究所 一种降低lvds驱动器输出驱动模块的输入负载的电路结构
CN105743486A (zh) * 2014-12-30 2016-07-06 联发科技股份有限公司 驱动电路及驱动电路的控制方法
CN102186130B (zh) * 2011-02-23 2017-07-07 启攀微电子(上海)有限公司 一种摆率控制驱动电路

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102457455A (zh) * 2010-10-26 2012-05-16 珠海全志科技股份有限公司 低压差分信号发送器
CN102457455B (zh) * 2010-10-26 2014-10-15 珠海全志科技股份有限公司 低压差分信号发送器
CN102186130B (zh) * 2011-02-23 2017-07-07 启攀微电子(上海)有限公司 一种摆率控制驱动电路
CN103166628A (zh) * 2013-04-03 2013-06-19 中国科学院微电子研究所 一种降低lvds驱动器输出驱动模块的输入负载的电路结构
CN103166628B (zh) * 2013-04-03 2016-01-20 中国科学院微电子研究所 一种降低lvds驱动器输出驱动模块的输入负载的电路结构
CN105743486A (zh) * 2014-12-30 2016-07-06 联发科技股份有限公司 驱动电路及驱动电路的控制方法
CN105743486B (zh) * 2014-12-30 2018-12-07 联发科技股份有限公司 驱动电路及驱动电路的控制方法

Also Published As

Publication number Publication date
CN100533980C (zh) 2009-08-26

Similar Documents

Publication Publication Date Title
CN104135272B (zh) 节省功耗的预加重lvds驱动电路
CN103166627B (zh) 一种带有共模反馈的低电压差分信号驱动器
CN100533980C (zh) 可进行信号摆率修正的低电压差分驱动电路
CN104124943B (zh) 触发器
TW201236371A (en) Low voltage differential signal driving circuit and digital signal transmitter
CN102323848A (zh) 利用斩波技术消除失调影响的带隙基准电路
CN101562449B (zh) 一种基于mos电流模逻辑的高速电流开关驱动器
CN102916704A (zh) 高速电流模式逻辑到互补金属氧化物半导体信号转换电路
CN104283546A (zh) 一种低压差分信号驱动器
CN101630955A (zh) 带加速管的高性能电平转换电路
CN100550629C (zh) 一种全差分BiCMOS比较器
CN101043211B (zh) 互补信号生成电路
CN101867363B (zh) 具有稳定差分共模电压的lvds驱动电路
CN101369804B (zh) 消除反馈共模信号的装置和方法
CN201414124Y (zh) 用于低速光耦隔离型rs485通讯提速电路
CN102239637B (zh) 在cml信号逻辑系列之间转换的系统和方法
CN101777906B (zh) 推挽放大器的电平转换电路
CN103166628B (zh) 一种降低lvds驱动器输出驱动模块的输入负载的电路结构
CN100530966C (zh) 低电压差分讯号(lvds)的接收器
CN102215034B (zh) 触发器
CN107046420A (zh) Sr锁存电路、集成电路以及串行器解串器
CN201590808U (zh) 推挽放大器的电平转换电路
CN101515800A (zh) 一种cmos到cml的低抖动转换电路
CN201509190U (zh) 推挽输出级驱动电路
CN102109869B (zh) 驱动电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20090826

Termination date: 20120710