CN101064191A - 闪存装置和闪存的访问方法 - Google Patents

闪存装置和闪存的访问方法 Download PDF

Info

Publication number
CN101064191A
CN101064191A CNA2007100904044A CN200710090404A CN101064191A CN 101064191 A CN101064191 A CN 101064191A CN A2007100904044 A CNA2007100904044 A CN A2007100904044A CN 200710090404 A CN200710090404 A CN 200710090404A CN 101064191 A CN101064191 A CN 101064191A
Authority
CN
China
Prior art keywords
flash memory
data
request
piece
port
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2007100904044A
Other languages
English (en)
Other versions
CN100585740C (zh
Inventor
后田薰
吉本正和
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of CN101064191A publication Critical patent/CN101064191A/zh
Application granted granted Critical
Publication of CN100585740C publication Critical patent/CN100585740C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures

Abstract

本发明公开了一种闪存装置,用于经由多个端口将具有多种类型数据的数据集合存储在闪存中并且从该闪存再现所述数据集合。所述闪存装置包括多个访问请求单元和访问控制器,所述多个访问请求单元被配置为用于当所存储的经由与所述访问请求单元一一对应的端口输入的根据类型分类的数据达到与所述闪存的一个块有关的量时,请求通过在数据类型的基础上用所述闪存的页单元排列一个块的数据的写位置来将所述数据写入所述闪存的一个块中,所述访问控制器被配置为用于基于各个访问请求单元所发出的请求,在每个端口所分配的时间间隔期间将数据写入闪存中。

Description

闪存装置和闪存的访问方法
技术领域
本发明涉及用于经由多个端口存储数据并再现数据的闪存装置,更具体地说,涉及在具有多种类型数据的数据集合被经由各个端口存储或再现的情况中,具有用于访问闪存的方法中的特征的闪存装置。
背景技术
作为多个外部装置将数据存储在单个存储装置中并且从单个存储装置再现数据的系统,一般使用这样一种系统,其中存储装置具有被分配以各个时隙(即单个存储装置从端口接收访问的时间框)的多个端口,多个外部装置经由这些端口访问单个存储装置。
例如在电视广播领域,日本公布未审查申请H11-234625(0013至0019段,图1和图5)和日本公布未审查申请H11-308558(0022至0025段,图1和图2)公开了一种用作存储装置的AV(音频视频)服务器,其包括大容量的HDD(硬盘驱动器)作为存储介质,并且还包括多个端口,时隙被分配给这些端口以便存储、再现、编辑、发送视频数据、音频数据等等。
发明内容
上述专利文献中所描述的AV服务器包括HDD作为存储介质;然而,为便于维护,闪存应该是预期的存储介质。
闪存通常包括用作独立于闪存主体的子存储器的写缓冲器以防止由频繁地写入同一存储单元所引起的损害,并且要写的数据被写入到写缓冲器中而不是被写入到闪存主体中。写入到写缓冲器中的数据然后被写入到闪存主体中。将闪存主体的一块数据写入到闪存主体之后,写缓冲器被释放。
因此,在包括闪存作为存储介质的闪存装置设有数据经由其而被写入闪存中的多个端口的情况中,可能在闪存的配置中出现特有的缺点。
图1和图2示出了在具有诸如视频数据、4通道音频数据、代理数据(用于视频编辑的低比特率视频数据)和实时数据(例如,示出时间码或记录位置的信息)的多种类型要素的片段被经由多个端口写入到闪存的情况中,预期的写方法的各个示例。
在这些方法中的图1所示的方法中,各个端口具有单独的指针,并且从各个端口所输入的片段根据各个要素而被写入到分开的写缓冲器(未示出)中。当与闪存主体21的一页有关的要素被写入到写缓冲器中时,与一页有关的要素被写入到各端口的分开的块21a中,其中所述闪存主体21的一页是小于闪存主体21的块21a之一的单元。具体地说,要素在页单元的基础上被写入到闪存主体21中,同时被写入到用于各个端口的闪存主体21中的分开的块21a中。
图1A示出了来自第一端口的片段P1-#1至P1-#3(“P”之后的号码表示端口号,“#”之后的号码示出片段号)和表示来自第二端口的片段的P2-#1被写入到分开的块21a中(片段P2-#1和P1-#3当前正在被输入并且被写入到分开的块21a中)的情况。在图的上面部分中,给出了作为示例的片段P1-#1,示出了其中诸如视频数据“V”、4通道音频数据“A1至A4”、代理数据“P”和实时元数据“RTM”之类的各个要素在页单元的基础上被写入的状态(在图1和图2中示出了与一个块有关的较少的页数;然而,实际的页数一般可以多于图1和图2所示的页数)。
这种写方法具有优点,可以在删除一个片段之后获得一定量的自由空间,因为要素被写入用于各个端口的分开的块21a中。图1C示出了图1A中所写的片段P1-#2被删除了的情况。
然而,在这种写方法中,由于每个端口使用一个写缓冲器,因此如果写缓冲器的数目假定为N,则写缓冲器的数量在片段被从N+1个端口同时输入时可能是不够的。例如,如果N等于3,片段在图1A的情况下开始从第三端口输入,因此对于第三端口来说没有写缓冲器是可用的。
在这样的情况中,为了确保用于第N+1个端口的写缓冲器,在将已经写入到写缓冲器的任何一个中的数据复制到另一位置之后,通过允许第N+1个端口使用刚才如图1B所示那样被使用过的写缓冲器,来自第N+1个端口的片段(图中的来自第三端口的片段P3-#1)也可以被写入到另一个块21a中。
此外,在这种写方法中,由于与一页有关的要素被从写缓冲器写入到闪存主体21中,因此未被写入到闪存主体21中的要素在写缓冲器未被释放的情况下保持在写缓冲器的不连续地址区域中。在这样的情况中,如果新要素被覆写到写缓冲器中,则新要素仅在写入到写缓冲器中的要素已被复制到了另一位置之后被覆写。
这些复制处理被称为“垃圾处理”。根据图1中的写方法,对闪存的写速率由于执行垃圾处理而猛烈降低。
另一方面,在图2的方法中,使用单个指针,从每个端口所输入的片段被要素而写入到一个写缓冲器(图中未示出)中。然后,当与一页有关的要素被写入到写缓冲器中时,与一页有关的要素被顺序地写入到闪存主体21的同一个块21a中直到块的末端,并且为下一个块21a重复相同的操作。具体地说,要素在页单元的基础上被写入到闪存主体21中,并且来自每个端口的片段被交错(interleave)并且被写入到同一个块21a中。
图2A示出了与图1B所示的片段相同的片段P1-#1至P2-#3和P3-#1被交错并且被写入到同一个块21a中的情况。
在这种写方法中,可以使用一个写缓冲器而不管端口的数目是多少。在将数据写入直到每个块21a的末端意味着与一个块有关的数据被写入到闪存主体21之后,写缓冲器可以被释放。因此,不执行垃圾处理,从而不产生如图1的方法中所示的写速率上的恶化。
然而,在这种写方法中,由于来自每个端口的片段在删除一个片段时被交错并且被写入到同一个块21a中,因此可以在页单元的基础上打碎(fragment)自由空间。图2B示出了图2A中所写的片段P1-#2被删除的情况(对应于图1中的方法中的图1C的情况)。
在控制闪存中的片段的文件编排系统中删除片段之后打碎自由空间的情况中,由于最小的控制单元(束(cluster))可以被缩小为指示“页”的小尺寸,因此控制可能是复杂的。此外,当重新使用自由空间时,碎片整理可能是必要的。
在图1和图2所示的方法中,因为写速率由于执行垃圾处理而降低;或者自由空间在删除数据之后可能被打碎,因此诸如碎片整理之类的处理可能是必要的。因此,在所述方法的任一个中,数据可能不能被高效地写入到闪存中。
考虑到上述描述,根据本发明的一个实施例,在诸如上述片段之类的具有多种类型数据的数据集合被经由多个端口写入到闪存中的情况中,提供了一种用于通过控制垃圾处理不被执行并且在删除了数据集合之后捕获一定量的自由空间,从而防止在将数据集合写入闪存时写速率降低的方法。
根据本发明的一个实施例,提供了一种闪存装置,用于经由多个端口将具有多种类型数据的数据集合存储在闪存中并且从该闪存再现所述数据集合。所述闪存装置包括多个访问请求单元和访问控制器,所述多个访问请求单元被配置为当所存储的经由与所述访问请求单元一一对应的端口输入的根据类型分类的数据达到与所述闪存的一个块有关的量时,请求通过在数据类型的基础上用所述闪存的页单元排列一个块的数据的写位置来将所述数据写入所述闪存的一个块中,所述访问控制器被配置为用于基于各个访问请求单元所发出的请求,在每个端口所分配的时间间隔期间将数据写入闪存中。
在所述闪存装置中,经由多个端口所输入的数据由与各个端口一一对应的访问请求单元根据类型分类并存储。当所存储的数据达到与闪存的一个块有关的量时,访问请求单元请求通过在数据类型基础上用闪存的页单元排列一个块数据的写位置来将数据写入闪存的一个块中。
访问控制器基于各个访问请求单元所发出的请求,在每个端口所分配的时间间隔期间,通过在数据类型基础上用闪存的页单元排列一个块数据的写位置而请求将数据写入闪存的一个块中。
因此,在所述闪存装置中,通过在数据类型基础上用闪存的页单元排列数据的写位置而将每个端口的数据写入到闪存的一个块中。换句话说,数据在被写入到闪存中时被根据数据类型按页排列并且根据各个端口按块排列。
如前所述,闪存一般具有数据被经过写缓冲器写入到闪存主体中的配置。在数据的一个块被写入到了闪存主体之后,缓冲器被释放。然而,在闪存装置中,数据经过写缓冲器被用一个块单元写入到闪存主体中。因此,写缓冲器在来自一个端口的数据被访问控制器写入到闪存中时被释放。
因此,由于写缓冲器在来自一个端口的数据被写入到闪存中时被释放(可以在来自下一端口的数据在时间间隔处理期间被写时使用写缓冲器),因此足够数目的写缓冲器是可用的,而不管端口的数目有多少。
因此,由于防止执行垃圾处理(写缓冲器内的数据复制处理)而不释放写缓冲器,因此可以防止闪存中写速率的降低。
此外,由于用块单元写每个端口的数据集合,因此在一个数据集合被删除时可以获得该块单元的一定量的自由空间。
因此,在控制闪存内的片段的文件编排系统中,最小的控制单元(束)的尺寸可以被增加到块,并且诸如碎片整理之类的处理在重新使用自由空间时不是必要的。
此外,由于用页单元排列根据类型分类的数据的写位置,因此在再现数据时,可以在页单元的基础上从闪存中根据类型读出数据。然而,由于在用闪存中的页读取数据时读速率不恶化,因此可以防止写速率的降低。此外,当数据集合中的两种或更多种类型的数据被组合地再现时,可以从闪存中的数据集合中在页单元的基础上分别读出必要类型的数据。因此,通过减少读出不必要和不使用的数据可以实现最大读速率。
随后,根据本发明的一个实施例,提供了一种用于经由多个端口访问闪存的方法,对闪存的访问是为了存储和再现包括多种类型数据的数据集合。该方法包括当所存储的经由与访问请求单元一一对应的端口输入的根据类型分类的数据达到与所述闪存的一个块有关的量时,请求通过在所述闪存中在数据类型的基础上用页单元排列一个块的数据的写位置来将所述数据写入所述闪存的一个块中的第一步骤;以及基于所述第一步骤所发出的所述请求,在每个端口所分配的时间间隔期间将数据写入所述闪存中的第二步骤。
此外,当在从闪存读取各个类型的数据时防止读速率降低时,或者当数据集合中的两种或更多种类型的数据被组合地再现时,可以从闪存中的数据集合中在页单元的基础上分别读出必要类型的数据。因此,通过减少读出不必要和不使用的数据可以实现最大读速率。
根据本发明的一个实施例,在具有多种类型数据的数据集合被经由多个端口写入到闪存中的情况中,提供了一种通过控制垃圾处理不被执行并且在删除了数据集合之后捕获一定量的自由空间,防止在将数据集合写入闪存时写速率降低的方法。
此外,当防止读速率降低时,或者当从闪存中读取各个类型的数据,或者数据集合中的两种或更多种类型的数据被组合地再现时,可以从闪存中的数据集合中在页单元的基础上分别读出必要类型的数据。因此,通过减少读出不必要和不使用的数据可以实现最大读速率。
附图说明
图1示出了根据现有技术将数据经由多个端口写入闪存的方法的一个示例;
图2示出了根据现有技术将数据经由多个端口写入闪存的方法的一个示例;
图3是示出应用本发明的一个实施例的其的闪存装置的整体配置的框图;
图4是示出图3中的缓冲器部分的配置示例的框图;
图5示出了一种根据本发明一实施例的将数据写入闪存的方法;
图6是示出了在未执行垃圾处理的情况中对闪存的写和读速率的曲线图;
图7是示出了在执行了垃圾处理的情况中对闪存的写速率的曲线图;以及
图8是示出了利用AV拆分编辑的EDL再现的示意图。
具体实施方式
下面参考附图描述本发明的实施例。图3是示出根据本发明一实施例的闪存装置的整体配置的框图。闪存装置包括闪存1、隙访问控制器2、N个缓冲器部分3(1)至3(n)和N个端口输入/输出处理器4(1)至4(n)。
闪存1被配置为使得数据通过写缓冲器被写入到闪存主体中,一旦一个块数据被写入到了闪存主体中,写缓冲器就被释放。
隙访问控制器2通过为端口-1至端口-n中的每个端口分配时隙来控制经由闪存装置所提供的多个端口端口-1至端口-n对闪存1的访问。
缓冲器部分3(1)至3(n)和端口输入/输出处理器4(1)至4(n)在一一对应的基础上分别对应于端口端口-1至端口-n。端口输入/输出处理器4(1)至4(n)实现用于将经由各个端口端口-1至端口-n所输入的数据转换为具有适于闪存存储格式的数据的信号处理(例如压缩),并且实现用于将经由各个缓冲器部分3(1)至3(n)所发送的数据转换为适于经由各个端口端口-1至端口-n而进行输出的信号的信号处理(例如展开压缩数据)。
在经由从端口端口-1至端口-n中选择的端口-i来存储数据的情况中,经由端口-i所输入的数据被暂时经过端口输入/输出处理器4(i)存储在缓冲器部分3(i)中。存储在缓冲器部分3(i)中的数据被隙访问控制器2在分配给端口-i的时隙中从缓冲器部分3(i)中读出,然后数据被隙访问控制器2写入到闪存1中。
此外,在经由端口-j再现数据的情况中,数据在由隙访问控制器2分配给端口-j的时隙期间被隙访问控制器2从闪存1读出,然后数据被暂时存储在缓冲器部分3(j)中。存储在缓冲器部分3(j)中的数据然后被从缓冲器部分3(j)中读出,然后数据通过端口输入/输出处理器4(j)的处理而被从端口-j输出。
图4是示出各个缓冲器部分3的配置示例的框图。配置示例表示包括视频数据、4通道音频数据、代理数据(具有用于编辑视频的低比特率的视频数据)和实时元数据(例如指示时间码或记录位置的信息)在内的七种类型要素的片段被经由各个端口端口-1至端口-n而分别存储和再现。
缓冲器部分3包括缓冲管理器11;用于积累各种要素的缓冲存储器,包括视频缓冲存储器12、ch1音频缓冲存储器13、ch2音频缓冲存储器14、ch3音频缓冲存储器15、ch4音频缓冲存储器16、代理数据缓冲存储器17和实时元数据缓冲存储器18;作为端口输入/输出处理器4与缓冲器部分3(图3)之间接口的输入/输出处理器接口19;以及作为隙访问控制器2与缓冲器部分3(图3)之间接口的隙访问控制器接口20。
在片段从端口端口-1至端口-n之一被存储时,从该端口输入的片段经由对应于该端口的端口输入/输出处理器4而被处理,然后被发送到缓冲器部分3。片段被输入/输出处理器接口19分类成各个类型的要素,包括视频数据、4通道音频数据、代理数据和实时元数据,分类后的数据被分别存储到视频缓冲存储器12、ch1音频缓冲存储器13、ch2音频缓冲存储器14、ch3音频缓冲存储器15、ch4音频缓冲存储器16、代理数据缓冲存储器17和实时元数据缓冲存储器18中。
此外,指示各个类型的多少要素被存储在各个缓冲存储器12至18中的信息被从输入/输出处理器接口19发送到缓冲管理器11。
缓冲管理器11基于来自输入/输出处理器接口19的信息,通过将存储在缓冲存储器12至18中要素的当前量转换为闪存1的页数而计算由Nvideo、Naudio1、Naudio2、Naudio3、Naudio4、Nproxy和Nrtm所表示的值。然后周期性地估算转换所得值的和是否达到了满足下式的值:
Nvideo+Naudio1+Naudio2+Naudio3+Naudio4+Nproxy+Nrtm≥Nblock…(1)
在该式中,Nblock表示闪存1(图3)的每个块的页数。
当由上述式所示出的条件被满足时,缓冲管理器11将要素的传输请求输出到隙访问控制器接口20。此外,即使上式的条件不满足,缓冲管理器11仍然在片段的末端将要素的传输请求输出到隙访问控制器接口20。
隙访问控制器接口20基于传输请求从各个缓冲存储器12至18读出要素。然后隙访问控制器接口20请求隙访问控制器2(图3)通过在闪存页单元的基础上排列根据类型分类的要素的写位置,将所读出的要素写入到闪存1(图3)的一个块中。注意到隙访问控制器接口20请求隙访问控制器2通过为在片段末端未能到达一个块的部分分配“全H”,捕获所读出的要素并将其写入闪存的一个块中。
返回参考图3,隙访问控制器2基于来自各个缓冲器部分3(1)至3(n)中的隙访问控制器接口20的请求,通过在闪存中在要素类型的基础上用页单元排列要素的写位置,以将时隙分配给各个端口端口-1至端口-n的定时,将从各个缓冲器部分3(1)至3(n)发送的要素写入到闪存1的一个块中。
图5A示出了上述这样一种状态,其中来自端口端口-1至端口-n的片段被写入到闪存1中。与指示从端口-1所发送的第一片段的P1-#1的第一半的一个块有关的要素被写入到闪存1的写缓冲器(未示出)中,从写缓冲器写入到闪存主体1a的一个块1b(图中的顶部块)中,随后写缓冲器被释放。
如图中的上面部分所示,P1-#1表示具有比一个块可以容纳的量大并且比两个块可以容纳的量小的数据量的片段。然而,通过为未能达到与一个块有关的量的部分分配“全H”,P1-#1其余的要素也被作为与一个块有关的数据写入到写缓冲器中,从写缓冲器写入到闪存主体1a的一个块1b(图中从顶部数的第二个块),随后写缓冲器被释放。
如图中的上面部分所示,通过在闪存中在要素类型的基础上用页单元排列要素的写位置,指示构成P1-#1的视频数据V、4通道音频数据(A1至A4)、代理数据P和实时元数据RTM的各个要素被写入到闪存1的一个块中。注意到为了图示的方便,在图5中示出了与一个块有关的较少的页数;然而,实际的页数一般可以多于图5所示的页数。
同样,当通过在要素类型的基础上用页单元排列要素的写位置,指示来自端口-1的第二和第三片段的片段P1-#2和P1-#3的要素、指示来自端口-2的第一片段的P2-#1的要素和指示来自端口-3的第一片段的P3-#1的要素被通过写缓冲器分别写入到了闪存的一个块中时,写缓冲器被释放。
如图5A所示,当在页单元的基础上排列根据类型分类的要素的写位置时,经由各个端口利用闪存主体的块单元来写分类要素。具体地说,在将要素写入到闪存的过程中,要素的类型被按页排列,用于要素的端口被按块排列。
因此,由于写缓冲器在片段被从一个端口读出时被释放,所以写缓冲器可以总是可用,而不管端口的数目是多少。注意到当通过时间间隔处理用时隙写从下一端口所发送的数据时,可以使用写缓冲器。
因此,可以防止由于写缓冲器忙而执行的垃圾处理(在写缓冲器中所执行的数据复制处理)。
图6的曲线图示出了在不执行垃圾处理的情况下闪存的写速率和读速率(传输速率)与同时进行写或读所使用的尺寸(访问尺寸)之间的关系。另外,图7的曲线图示出了在执行垃圾处理的情况下闪存的写速率和读速率与同时进行写或读所使用的尺寸(访问尺寸)之间的关系。
从图6与图7之间的比较可以清楚,对闪存的写速率由于进行垃圾处理而猛烈降低;然而,在当前的闪存装置中不执行垃圾处理。因此,可以防止由于执行垃圾处理而引起的写速率的降低,因而可以以高速率将片段写入到闪存1中。
如图6所示,与在块单元的基础上写数据的情况相比,在页单元的基础上写数据的情况下写速率降低。然而,由于数据在块单元的基础上被写入到闪存1中,因此可以防止写速率的降低。
另外,由于在对应于每个端口的块单元基础上写片段,因此当一个片段被删除了时,块单元可以获得一定量的自由空间。图5B示出了图5A中所写的片段P1-#2被删除的情况。
因此,在控制闪存1中的片段的文件编排系统中,最小的控制单元(束)的尺寸可以被增大到块,并且诸如碎片整理之类的处理在重新使用自由空间时不是必要的。
随后,通过参考图3和图4而执行处理,通过该处理,从各个端口端口-1至端口-n再现片段。在从一个端口再现片段的情况中,对应于该端口的缓冲器部分3内的缓冲管理器11(图4)基于各个缓冲存储器12至18中的自由空间,将对应于每种类型要素的以页单元为基础的必要数据量通知隙访问控制器接口20。隙访问控制器接口20基于该信息,请求隙访问控制器2读取各个要素。
基于来自各个缓冲器部分3(1)至3(n)内的隙访问控制器接口20的请求,隙访问控制器2在将时隙分配给各个端口端口-1至端口-n期间,从闪存1在页单元的基础上读取各个类型的要素,然后所读出的要素被发送到缓冲器部分3(1)至3(n)内的隙访问控制器接口20。
在缓冲器部分3中,从隙访问控制器2所发送的各个类型的要素被存储在各个缓冲存储器12至18中,并且被输入/输出处理器接口19从缓冲存储器12至18中读出。然后所读出的各个类型的要素被集成为一个片段,然后该片段被发送到相应的端口输入/输出处理器4。然后该片段通过端口输入/输出处理器4的处理而被从相应的端口输出。
因此,由于在存储片段时在要素类型的基础上执行了页排列,所以在再现该要素时从闪存1在页单元的基础上读出每种类型的要素。然而,如图6所示,在闪存中,与在块单元的基础上读出数据的情况相比,尽管是在页单元的基础上读出数据的,但是读速率几乎不降低。因此,可以以高的读速率从闪存1中读出片段。
此外,当结合内部的两个或更多个片段而再现两种或更多种类型的要素时,可以在页单元的基础上从闪存1种选择性地读出片段内部的必要类型的要素。因此,较少量的不使用和不必要要素被读取,从而能够最大化读速率。
图8示出了再现数据的这样一种方法的示例,其中两个或更多个片段内的各个要素在用于线上编辑的EDL(编辑决定表)被从闪存装置再现(称为“具有AV拆分编辑的EDL再现”,意味着从分开的片段中再现视频数据和音频数据)时被组合并再现。例如,在由圈出的虚线所示的定时处,下面四个片段内的要素被组合地再现;即片段包括编号为一的片段或片段#1(省略端口号)内的实时元数据(RTM);片段#2(片段号为第二)内的视频数据;片段#3(片段号为第三)内的ch1音频数据;片段#3内的ch2音频数据;片段#4(片段号为第四)内的ch3音频数据;片段#5(片段号为第五)内的ch4音频数据;以及片段#2内的代理数据。
在执行具有AV拆分编辑的EDL再现的情况中,通过从闪存1在页单元的基础上读取要素而读取较少量的不使用和不必要要素,从而最大化读速率(例如,在由图8中的圈出的虚线所示的定时之后,当用于再现视频数据的片段被从片段#2切换到片段#3时,从片段#2读取的视频数据仍被继续读出)。
如上所述,描述了一个示例,其中包括视频数据、4通道音频数据、代理数据和实时数据在内的七种要素的片段被经由多个端口分别存储在闪存中或者从闪存再现。然而,本发明的一个实施例也可以应用于片段除了那些经过多个端口而被分别存储在闪存中或者从闪存再现的要素外还包括两种或更多种类型的要素的情况,也可以应用于除了使用或编辑的片段之外还包括多种类型数据的集合数据被经由多个端口分别存储在闪存中或者从闪存再现的情况。
本领域技术人员应该了解到可以取决于涉及要求和其他因素而出现各种修改、组合、子组合和变更,只要它们在所附权利要求书或其等同物的范围内。
本发明包含涉及2006年4月6日在日本专利局提交的日本专利申请JP 2006-105711的主题,该专利申请的全部内容通过引用而被合并于此。

Claims (7)

1.一种闪存装置,用于经由多个端口将具有多种类型数据的数据集合存储在闪存中和从该闪存再现所述数据集合,所述闪存装置包括:
多个访问请求装置,用于当所存储的经由与所述访问请求装置一一对应的端口输入的根据类型分类的数据达到与所述闪存的一个块有关的量时,请求通过在数据类型的基础上用所述闪存的页单元排列一个块的数据的写位置来将所述数据写入所述闪存的一个块中;以及
访问控制装置,用于基于所述各个访问请求装置所发出的所述请求,在每个端口所分配的时间间隔期间将所述数据写入所述闪存中。
2.如权利要求1所述的闪存装置,其中:
所述访问请求装置用于在经由相应端口再现所述数据集合时,请求从所述闪存在数据类型的基础上用页单元读取数据;并且
所述访问控制装置用于基于所述各个访问请求装置所发出的请求,在每个端口所分配的时间间隔期间将数据写入所述闪存并且/或者从所述闪存读取数据。
3.如权利要求1所述的闪存装置,其中所述访问请求装置包括:
为每种类型数据提供的多个缓冲存储器;
输出装置,用于在将存储在所述缓冲存储器中的数据量转换为所述闪存的页数并且总页数达到与所述闪存的一个块有关的页时输出传输数据的请求;以及
请求装置,用于请求所述访问控制装置通过在所述闪存中在数据类型的基础上用页单元排列所述一个块的数据的写位置,从而基于所述传输请求将存储在所述缓冲存储器中的数据写入所述闪存的一个块中。
4.如权利要求1所述的闪存装置,其中:
所述访问请求装置用于在所存储的数据在所述数据集合的末端未能达到与所述闪存的一个块有关的量时,请求捕获所述数据并将其写入所述闪存的一个块中。
5.如权利要求1所述的闪存装置,其中:
所述数据集合包括视频数据和音频数据。
6.一种用于经由多个端口访问闪存以便存储和再现具有多种类型数据的数据集合的方法,该方法包括:
当所存储的经由与访问请求装置一一对应的端口输入的根据类型分类的数据达到与所述闪存的一个块有关的量时,请求通过在所述闪存中在数据类型的基础上用页单元排列一个块的数据的写位置来将所述数据写入所述闪存的一个块中的第一步骤;以及
基于所述第一步骤所发出的所述请求,在每个端口所分配的时间间隔期间将数据写入所述闪存中的第二步骤。
7.一种闪存装置,用于经由多个端口将具有多种类型数据的数据集合存储在闪存中和从该闪存再现所述数据集合,所述闪存装置包括:
多个访问请求单元,被配置为当所存储的经由与所述访问请求单元一一对应的端口输入的根据类型分类的数据达到与所述闪存的一个块有关的量时,请求通过在所述闪存中在数据类型的基础上用页单元排列一个块的数据的写位置来将所述数据写入所述闪存的一个块中;以及
访问控制器,被配置为用于基于所述各个访问请求单元所发出的所述请求,在每个端口所分配的时间间隔期间将所述数据写入所述闪存中。
CN200710090404A 2006-04-06 2007-04-06 闪存装置和闪存的访问方法 Expired - Fee Related CN100585740C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2006105711A JP4135747B2 (ja) 2006-04-06 2006-04-06 データ処理装置及びフラッシュメモリへのアクセス方法
JP2006105711 2006-04-06

Publications (2)

Publication Number Publication Date
CN101064191A true CN101064191A (zh) 2007-10-31
CN100585740C CN100585740C (zh) 2010-01-27

Family

ID=38649654

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200710090404A Expired - Fee Related CN100585740C (zh) 2006-04-06 2007-04-06 闪存装置和闪存的访问方法

Country Status (5)

Country Link
US (1) US7917687B2 (zh)
JP (1) JP4135747B2 (zh)
KR (1) KR20070100151A (zh)
CN (1) CN100585740C (zh)
TW (1) TWI381272B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102147771A (zh) * 2011-04-08 2011-08-10 深圳市江波龙电子有限公司 查找闪存设备中固件程序存放位置的方法

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010108385A (ja) * 2008-10-31 2010-05-13 Hitachi Ulsi Systems Co Ltd 記憶装置
US8782325B1 (en) * 2009-02-09 2014-07-15 Marvell International Ltd. Data type based alignment of data written to non-volatile memory
US8205037B2 (en) * 2009-04-08 2012-06-19 Google Inc. Data storage device capable of recognizing and controlling multiple types of memory chips operating at different voltages
US8447918B2 (en) 2009-04-08 2013-05-21 Google Inc. Garbage collection for failure prediction and repartitioning
US20100262979A1 (en) * 2009-04-08 2010-10-14 Google Inc. Circular command queues for communication between a host and a data storage device
US20100287217A1 (en) * 2009-04-08 2010-11-11 Google Inc. Host control of background garbage collection in a data storage device
JP4818404B2 (ja) * 2009-06-26 2011-11-16 株式会社東芝 素材サーバおよび素材蓄積方法
JP5488020B2 (ja) * 2010-02-10 2014-05-14 ソニー株式会社 記録装置、撮像記録装置、記録方法及びプログラム
JP5488019B2 (ja) * 2010-02-10 2014-05-14 ソニー株式会社 記録装置、撮像記録装置、記録方法及びプログラム
JP5248576B2 (ja) 2010-11-16 2013-07-31 株式会社東芝 ビデオサーバ及び映像データ伝送方法
JP6201242B2 (ja) * 2012-03-16 2017-09-27 マーベル ワールド トレード リミテッド Nandフラッシュメモリにおけるデータの効率的な記憶を可能にするアーキテクチャ
US9798695B2 (en) * 2012-08-07 2017-10-24 Nokia Technologies Oy Access control for wireless memory
US9223698B2 (en) * 2013-01-15 2015-12-29 Kaminario Technologies Ltd. SSD-block aligned writes
JP6494275B2 (ja) * 2014-12-24 2019-04-03 キヤノン株式会社 記録装置及び記録装置の制御方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11234625A (ja) 1998-02-17 1999-08-27 Sony Corp 画像再生方法及び装置
JP4131032B2 (ja) 1998-04-23 2008-08-13 ソニー株式会社 データ再生装置及び方法
JP3640802B2 (ja) * 1998-06-08 2005-04-20 富士通株式会社 データバックアップ方式
JP2000194683A (ja) 1998-12-28 2000-07-14 Nec Kofu Ltd 共有メモリの調停回路およびその調停方法
JP2005084907A (ja) * 2003-09-08 2005-03-31 Sony Corp メモリ帯域制御装置
JP2005092630A (ja) 2003-09-18 2005-04-07 Sony Corp メモリ制御装置及び制御方法
US20060098945A1 (en) * 2004-11-08 2006-05-11 Samsung Electronics Co., Ltd. Method for storing audio data of audio and video (AV) device
US7409489B2 (en) * 2005-08-03 2008-08-05 Sandisk Corporation Scheduling of reclaim operations in non-volatile memory

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102147771A (zh) * 2011-04-08 2011-08-10 深圳市江波龙电子有限公司 查找闪存设备中固件程序存放位置的方法
CN102147771B (zh) * 2011-04-08 2013-04-10 深圳市江波龙电子有限公司 查找闪存设备中固件程序存放位置的方法

Also Published As

Publication number Publication date
US20070255890A1 (en) 2007-11-01
US7917687B2 (en) 2011-03-29
JP2007280068A (ja) 2007-10-25
TW200805059A (en) 2008-01-16
JP4135747B2 (ja) 2008-08-20
CN100585740C (zh) 2010-01-27
TWI381272B (zh) 2013-01-01
KR20070100151A (ko) 2007-10-10

Similar Documents

Publication Publication Date Title
CN101064191A (zh) 闪存装置和闪存的访问方法
TWI457937B (zh) 固態磁碟驅動和管理記憶體裝置之方法
US8332573B2 (en) Method and apparatus for performing address mapping in virtual file system of storage unit having a plurality of non-volatile data storage media
US7526600B2 (en) Data management device and method for flash memory
US20130132655A1 (en) Reducing write amplification in a cache with flash memory used as a write cache
CN101032085A (zh) 数据交织装置
US20120110239A1 (en) Causing Related Data to be Written Together to Non-Volatile, Solid State Memory
CN1218237C (zh) 用于访问存储介质上的数据块的系统和方法
CN1320461C (zh) 记录设备和方法
KR101543246B1 (ko) 데이터 저장 장치의 동작 방법 및 이에 따른 데이터 저장 장치
CN1129903C (zh) 记录再生装置
CN1236386C (zh) 存储器件及存储控制方法
CN1732535A (zh) 记录方法和记录装置
US20100332733A1 (en) Material server and method of storing material
KR101123335B1 (ko) 해시 인덱스 구성 방법과 그 장치, 및 상기 장치를 구비하는 데이터 저장 장치, 및 상기 방법을 구현하는 프로그램이 기록된 기록매체
CN1795442A (zh) 用于在主存储器和存储装置之间传送数据的方法和设备
CN1975935A (zh) 外部存储性能测试方法和装置
JP5318076B2 (ja) 複数のアクセスコマンドを並行して実行するメモリ装置及び同装置におけるメモリアクセス方法
US9798470B2 (en) Memory system for storing and processing translation information
CN1272207A (zh) 在/从盘形记录载体上记录/再现和/或编辑实时信息
CN1685435A (zh) 回放装置与方法、记录介质以及程序
KR20230075334A (ko) 키-값 데이터 저장 디바이스를 위한 ecc 패리티 바이어싱
CN1967505A (zh) 信息处理装置、图像摄取装置、信息处理方法及计算机程序
JP4211563B2 (ja) 再生記録装置
US20200019340A1 (en) Reducing multi-stream data write collision in solid-state data storage devices

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100127

Termination date: 20150406

EXPY Termination of patent right or utility model