CN100435554C - 图像信号处理的相位增强导致减弱的相位回复方法及电路 - Google Patents

图像信号处理的相位增强导致减弱的相位回复方法及电路 Download PDF

Info

Publication number
CN100435554C
CN100435554C CNB031429823A CN03142982A CN100435554C CN 100435554 C CN100435554 C CN 100435554C CN B031429823 A CNB031429823 A CN B031429823A CN 03142982 A CN03142982 A CN 03142982A CN 100435554 C CN100435554 C CN 100435554C
Authority
CN
China
Prior art keywords
pulse
sampling
sampling pulse
sync
picture signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB031429823A
Other languages
English (en)
Other versions
CN1567980A (zh
Inventor
王明弘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Etron Technology Inc
Original Assignee
Etron Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Etron Technology Inc filed Critical Etron Technology Inc
Priority to CNB031429823A priority Critical patent/CN100435554C/zh
Publication of CN1567980A publication Critical patent/CN1567980A/zh
Application granted granted Critical
Publication of CN100435554C publication Critical patent/CN100435554C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Abstract

一种用于具备同步信号SYNC脉冲的图像信号A(t)的最佳相位平移抽样脉冲的产生方法及电路,其方法包括:产生一抽样脉冲,其第一个抽样缘将与Sync_int的脉冲后缘同步,其中,该抽样脉冲的周期为被切割成M段的该SYNC脉冲;累积一抽样脉冲周期个数N始自该Sync_int脉冲后缘,终至该A(t)数值在抽样脉冲抽样值超过一特定数值;在该抽样脉冲与该Sync_int脉冲被一再地相位平移后,直到始自该Sync_int脉冲后缘,终至该A(t)数值在抽样脉冲抽样值超过一特定数值的区间被抽样脉冲累计计数的周期个数成为N-1的当下,则系统得到该抽样脉冲的最差相位;从该抽样脉冲的相位再加一位移值,而产生一最佳相位抽样脉冲以抽样该A(t)。

Description

图像信号处理的相位增强导致减弱的相位回复方法及电路
技术领域
本发明是关于一种用于图像信号处理的方法,特别是关于一种相位回复的方法及电路,于抽样具备同步信号脉冲的同步图像信号时,用以产生适当相位偏移抽样脉冲。
背景技术
传统上,阴极射线管(CRT)监视器主宰了桌上型计算机监视器的领域。然而,随着携带式电脑及手持式智能型装置普遍的使用,平面式面板及LCD显示器的使用也不断成长。近来,平面式面板显示器在桌上型电脑市场上的占有率愈来愈高。其重量轻,体积小的特性普遍受到设计者及使用者的喜爱。
基本上,阴极射线管(CRT)监视器是透过VGA的方法达到显示的效果,其中,显示区域被切割成包含水平线及垂直线的像素(pixels)序列。举例来说,显示区域被切割成480条水平线,每一水平线包含640个部份或像素(pixels)。当显示一图像(image)时,图像光束(image bean)先由屏幕的一角落开始扫瞄一水平线。扫瞄该水平线完毕后,图像光束便垂直定位,并开始扫瞄另一水平线。如此重复不断,直到整个屏幕的图像(image)更新为止。此种图像显示方式以每秒(second)重复多次的方式以确保图像(image)的品质及正确的显像时间。
由于VGA图像显示方法已十分成熟,故其与数字,平面式面板显示器的相容性变成十分重要。要促进数字显示与VGA驱动方式及图像显示卡的使用,一个基本的问题需要克服。每一图像像素(pixels)的红、绿、蓝元素的信号为模拟,而这些模拟信号必须转换为数字信号以驱动平面式面板显示器上的数字像素。因此,图像信号由模拟转换为数字的过程是必须且重要的。
请先参考图1,图1为先前技术中图像信号处理的流程图。在电路10中,一类此图像信号输入A(t)被抽样(sample)及保持(hold)。举例来说,类此图像信号输入A(t)可能为一来自一个人电脑上VGA显示卡的彩色信号。抽样(sample)及保持(hold)电路10主要的目的为于一由抽样(sample)脉冲clk_s控制的固定时间中,进行类此图像信号A(t)的抽样(sample)。A(t)的抽样(sample)数值可被表示为Si,其中Si为clk_s循环i中的数值。当抽样(sample)数值Si产生后,该数值将由一类此/数位转换器转(ADC)换为一数字信号。
请再参考图2,图2显示两个时序图以表示在抽样过程中一潜在的问题。图2也显示了类此图像信号A(t)及抽样(sample)脉冲clk_s。类此图像信号A(t)11有两种状态,一为像素数值状态18及转换状态22。每一像素数值状态18代表屏幕上一单一位置。类此图像信号A(t)由一像素数值状态18转换为一像素数值状态18以使一整体图像线条循序地传送。传送时间22代表类此图像信号A(t)11处于一错误状态的时间。
根据以上的描述,类此图像信号A(t)11于一由抽样脉冲clk_s12及clk_s13所控制的时点上被抽样。本例中,抽样点为clk_s的上升边缘14。在第一对类此图像信号A(t)11及clk_s12中,抽样脉冲的上升边缘与图像信号A(t)的传送相位同步。因此,抽样资料S2将被严重扭曲。故,从图像资料的角度来看,抽样脉冲clk_s将被视为处于错误相位中。
在第二对类此图像信号A(t)11及clk_s13中,抽样脉冲相位将移动至一正确的位置中。clk_s的上升边缘将发生于图像信号A(t)的正确像素资料相位上。因此,抽样图像信号Si应为正确。从图像资料的角度来看,抽样脉冲的相位安排对于建立一正确的抽样资料流Si而言实为一重要的因素,特别是对于数字显示中正确图像的从再生。这种相位的调整一般称为相位复原(Phase Recovery).
请再参考图3,图3显示先前技术中相位复原的方法。此种方法称为能量累积相位复原法。此种方法于一连串不同的脉冲相位安排上控制图像抽样Si的能量累积。能量累积最高的相位将被决定为正确的抽样相位。
请再参考图4,图4为能量累积方法的时序图。首先请先注意同步信号SYNC 50。同步信号SYNC 50为一由VGA驱动电路输出的标准信号。SYNC的脉冲产生于图像信号A(t)52所构成的图像资料的每一条水平线上。SYNC的脉冲是用来同步及标示下一条资料水平线。更明确的说,SYNC脉冲的最后部份60说明另一条资料水平线的像素,于等待一段时间后,在时间点A(t)上将被传送出去。于本例中,介于SYNC脉冲50的最后部份60及第一个被传送的像素的A(t)时序点之间的等待时间,一般被称为BACKPORCH(后沿)时间。BACKPORCH(后沿)时间决定了一个有效的图像信号A(t)抽样可以开始前,抽样电路逻辑必须等待的时间。不幸的是,图像处理电路逻辑却无法由VGA驱动程序明确知道确实的BACKPORCH(后沿)时间。
图中显示了几个不同的抽样脉冲包括clk_s0 54,clk_s1 56,and clk_sk 58。每一个抽样脉冲代表了不同的抽样相位可被用来抽样图像信号A(t) 52。请再参考图3,于能量累积方法中,于步骤30中,相位被启始时为零(由clk_s0代表)。接着,该零相位将被用来抽样图像信号。请再参考图四,图中A(t)52于上升缘64被clk_s0抽样。请再参考图三,于步骤34中,当VGA系统被设定显示m个像素时,第一次抽样至第m次抽样的抽样资料流Si5的能量(与(si)2成比例)将被储存及累积。接着,抽样脉冲的相位将转移(步骤38)。如果,最后的转移相位k未于步骤42中完成,则处理程序将重复。待所有的相位能量被累积完成后,最大相位平移将被决定(步骤46)。
图3及图4中的传统能量累积相位复原法存在着一些问题。第一,当使用一大型的显示矩阵时,SYNC时段(SYNC脉冲间的时间)将变的十分大,故需要使用一复杂的累积电路才能处理大量的抽样数S1。第二,如果图像信号A(t)的电压变化太小(或甚至没有),则该方法便无法使用。举例来说,一个全部是蓝色的图像,其图像信号几乎是没有任何变化的常数DC,故此种方法便无法区分出最大能量的状态。第三,如果系统中出现大量基本杂讯,则该杂讯便会与抽样信号S1一同被累积处理,故杂讯往往导致错误的相位被抽样挑选。
先前技术中提到许多图像信号处理的方法及电路,美国专利6,108,043揭露一处理具备不同区间的SYNC信号的电路。美国专利6,144,413揭露图像信号抽样的方法及装置,该方法可侦测出被抽样的过滤SYNC信号的差异以决定最佳的抽样相位。美国专利6,233,020则提到用于图像信号处理的锁相回路。
发明内容
本发明的第一目的,即是在提供一种有效且可行的方法及电路,该方法及电路用于产生一种用于具备同步信号SYNC脉冲的图像信号A(t)的最佳相位平移抽样脉冲。
本发明的另一目的,是在提供一种方法及电路,该方法及电路不需要使用累积功能。
本发明的另一目的,是在提供一种方法及电路,该方法及电路可有效的处理图像信号,包括DC等级的信号如蓝色屏幕。
本发明的另一目的,是在提供一种方法及电路,该方法及电路可有效的呈现基本杂讯。
本发明的另一目的,是在提供一种方法及电路,该方法及电路可适当的处理具有SYNC参考信号的图像信号。
本发明的另一目的,是在提供一种方法及电路,该方法及电路可找出正确的最佳抽样相位。
本发明的另一目的,是在提供一种方法及电路,该方法及电路可与信号跳动消除方法兼容。
为达以上的目的,本发明提供一种用于具备同步信号SYNC脉冲的图像信号A(t)的最佳相位平移抽样脉冲的产生方法,其包括:
步骤a:产生一抽样脉冲,其第一个抽样缘将与Sync_int的脉冲后缘同步,其中,该抽样脉冲的周期为被切割成M段的该SYNC脉冲每段的时间;
步骤b:从该Sync_int脉冲后缘,到该A(t)数值在抽样脉冲抽样值超过一特定数值之间,累积一抽样脉冲周期个数N;
步骤c:在该抽样脉冲与该Sync_int脉冲被一再地相位平移后,直到始自该Sync_int脉冲后缘,终至该A(t)数值在抽样脉冲抽样值超过一特定数值的区间被抽样脉冲累计计数的周期个数成为N-1时出现第一次超过一最小数值,则得到该抽样脉冲的最差相位;
步骤d:从该抽样脉冲的最差相位再加一位移值,而产生一最佳相位抽样脉冲以抽样该A(t)。
同时,本发明也包括一种用于具备同步信号SYNC脉冲的图像信号A(t)的最佳相位平移抽样脉冲的抽样脉冲电路,该电路包括:
一装置用以产生一抽样脉冲,其第一个抽样缘将与Sync_int的脉冲后缘同步,其中,该抽样脉冲的周期为被切割成M段的该SYNC脉冲每段的时间;
一装置用以从该Sync_int脉冲后缘,到该A(t)数值在抽样脉冲抽样值超过一特定数值之间,累积一抽样脉冲周期个数N;
一装置用以在该抽样脉冲与该Sync_int脉冲被一再地相位平移后,直到始自该Sync_int脉冲后缘,终至该A(t)数值在抽样脉冲抽样值超过一特定数值的区间被抽样脉冲累计计数的周期个数成为N-1时出现第一次超过一最小数值,则得到该抽样脉冲的最差相位;
一装置用以从该抽样脉冲的最差相位再加一位移值,而产生一最佳相位抽样脉冲以抽样该A(t)。
至于本发明的详细构造、应用原理、作用与功效,则参照下列依附图所作的说明即可得到完全的了解:
附图说明
图1是先前技术中用于图像信号抽样的抽样及保持电路逻辑的架构示意图;
图2是先前技术中图像信号抽样过程中错误脉冲相位及正确脉冲相位的示意图;
图3及图4为先前技术中使用能量累积相位复原方法的示意图;
图5为使用本发明相位复原方法的最佳实施例的示意图;
图6及图7为本发明相位复原方法时序状态的示意图;
图8为本发明相位复原方法电路逻辑的最佳实施例的示意图。
附图标记说明:10抽样与保持;11图像信号A(t);12抽样脉冲;13抽样脉冲;14上升边缘;18像素数值状态;22像素转换状态;30、34、38、42、46-步骤;50同步信号;52图像信号;54、56、58抽样脉冲;60-SYNC脉冲的最后部份;64、66、68-上升缘;100、104、108、112-步骤;120、128、136、144-SYNC脉冲信号;124图像信号A(t);132、140、148-抽样脉冲;150、154、162、164-SYNC脉冲信号后缘;180、184、190-SYNC脉冲信号;188、194抽样脉冲;196、198脉冲区段;220锁相回路电路(PLL);230相位内插电路;240抽样与保持;250信号跳动消除电路。
具体实施方式
本发明在于提供一种方法及装置,用以产生具备同步信号SYNC脉冲的图像信号A(t)的最佳相位平移抽样脉冲。很明显地,熟悉此技术的人可做修饰或变更,然任何不脱离本发明较佳实施例精神所为的等效修饰或变更,仍应包含在本发明申请专利范围中。
请参考图5,图5为使用本发明相位复原方法之一最佳实施例的示意图。此种方法称为相位增加导致backporch(后沿)降低(PIBD)的相位回复方法,或称为PIBD相位回复法。该方法的关键,于抽样图像资料时找寻最差状况相位平移,之后将一固定位移值加于该最差状况相位平移以产生一最佳抽样时点。
图5的最佳实施例说明了本发明一些重要的特征,并在图6及图7的时序图中有进一步说明。该方法包括,于步骤100,产生一抽样脉冲,其第一个抽样缘将与Sync_int的脉冲后缘同步,其中,该抽样脉冲的周期为被切割成M段的该SYNC脉冲。请参考图6,SYNC脉冲信号120决定SYNC框架以于图像信号A(t)124上形成图像资料的一单独线条。该信号处理步骤最重要的概念在于产生一与SYNC脉冲信号后缘150同步的抽样脉冲clk_s。另外,脉冲时段(Tclk)必须等于被切割成m段(m为每一条图像线水平像素的个数)的SYNC时段(Tsync)。产生抽样脉冲clk_s最佳的方法使用一锁相回路电路(PLL)。
另外一重要但不是必要的步骤是,于产生抽样脉冲步骤之前(步骤100),可插入一信号跳动消除步骤。请参考图7,图中SYNC脉冲信号180呈现剧烈跳动现象,其中,脉冲缘196已移动而无法与抽样脉冲同步一致。这样可导致错误Si的读入并使效率变差。一信号跳动消除电路可用来消除此信号跳动并产生一无信号跳动的脉冲信号SYNC0 184。该无信号跳动的脉冲信号SYNC0将保持该脉冲信号SYNC的正确缘位置198。脉冲信号SYNC0将在剩余的信号处理过程中及同步抽样脉冲clk0 188的产生过程中被用来当作一SYNC脉冲参考信号。注意,从后缘的时点到SYNC0的后缘便是SYNC框架,SYNC框架中的抽样脉冲clk0包含m个循环。
本发明最重要的特征便是可以产生一相位平移的抽样脉冲clk0 188及脉冲信号sync0 189。相位平移的抽样脉冲clk0 194及脉冲信号sync0 190是透过一分离且可调整的相位平移总和自非相位平移的抽样脉冲clk0中位移值而得。透过选择正确的相位平移总和,本发明的方法可选择最差抽样状态及最佳抽样状态。
请参考图5,于相位平移0,SYNC脉冲的后缘中的抽样脉冲循环N的次数将被计算直到该抽样脉冲的该第一抽样缘的该A(t)数值超过一最小数值(步骤104)。请再参考图6,特别留意PHASE 0,sync_int 128的后缘154与clk_s 158的0脉冲循环的上升缘同步。注意,相位0的位移为一分离且非零的相位平移总和。事实上,相位0的位移时间可能为0秒。
介于SYNC 120后缘150及图像输入信号A(t)124的第一次有效传送之间,由VGA系统所产生的等待时间称为BACKPORCH(后沿)。于PHASE 0的例子中,BACKPORCH(后沿)可被视为自相位平移sync_int直到A(t)的传送超过一最小电压。本发明的方法计算clk_s脉冲循环的次数直到该传送产生并赋予一数值N。于PHASE 0的例子中,该传送发生于N脉冲循环之中,且BACKPORCH(后沿)的长度为N脉冲循环。
请再参考图5,抽样脉冲及SYNC脉冲为相位平移直到抽样脉冲第一个抽样缘的A(t)数值于脉冲循环N-1中第一次超过一最小数值(步骤108)。此步骤建立了一个抽样脉冲clk_s的最差相位平移。请再参考图6,请留意PHASE i,相位平移i+Δt(其中,Δt→0)将抽样脉冲clk_s移动至于N-1脉冲循环中A(t)第一次传送的时点上。本例中,BACKPORCH(后沿)的长度为N-1脉冲循环。
请留意,sync_int及clk_s的相位平移是发生于一极短且独立的时间中。举例来说,发生于0.4毫秒中。因此,由于相位平移的增加可导致BACKPORCH(后沿)时间的减少,故介于N脉冲循环及N-1脉冲循环中的传送时点可被找到。于PHASE i例子中,关键传送点的BACKPORCH(后沿)的长度为N-1脉冲循环,且,sync_int 136及clk_s 140被phase i转移相位。
PHASE i例子于本发明中十分重要,因其定义了最差抽样时点,A(t)抽样的最差时点在传送之时。但由于该最差抽样时点可被定义及由锁相回路锁定,故其可被用来当作决定A(t)抽样最佳时点(最差抽样时点的位移)的参考点。
最后,请再参考图5,抽样发生于最差抽样时点的一位移上以产生一较佳的相位平移抽样脉冲(步骤112)。由于图像信号的第一传送位置已被决定且对应于N及N-1脉冲循环的界线,故,用以进行A(t)的实际抽样的最适当的相位平移(Toptimum)可被定义为最差相位平移(Td)加上一位移并且表示为脉冲时段(Tclk)的一部份,其公式如下:
Toptimum=Td+C+Tclk
其中,C可为介于0及1的任何数值。于一理想的例子中,最佳位移可为C=1/2。然而,假如每一资料的传送时间被考虑进来时,C的数值可介于2/3至3/4之间。
本发明的方法包含几点优点,第一,最适当的抽样相位(Toptimum)于精准的独立相位平移步骤中被定义。第二,不需使用常见的技术中复杂的能量累积方法。第三,因其技术的关键在于A(t)第一次的传送而非累积整个讯号串流Si的能量,本方法不受限于图像讯号特性。因此,本方法可适用于全蓝色屏幕的状况,且可应用于任何包含SYNC参考信号的图像讯号。
请参考图8,图中说明一用于抽样包含同步SYNC脉冲的同步图像讯号A(t)的适当化相位平移抽样脉冲电路。该电路可使用前述讨论过的PIBD方法,该电路包括一装置用以产生一抽样脉冲220。抽样脉冲clk0的第一个抽样缘与sync0脉冲的后缘同步。其中,该抽样脉冲的时段包括被切割成M段的该SYNC脉冲。产生抽样脉冲的最佳装置包含一锁相回路电路(PLL)220。锁相回路电路(PLL)220处理SYNC信号的输入,另,无信号跳动的sync0及一除法器M也被输入以产生脉冲输出clk0,其中,clk0的一时段等于一被切割成M段的sync0时段,其中clk0的第一个抽样缘与sync0脉冲的后缘同步。
由上所述,一信号跳动消除电路250可用来消除SYNC脉冲信号的信号跳动。此电路对于本发明并不十分重要,但在应用上却可提供极大的改善。其次,一相位内插电路230可用来累积该抽样脉冲周期个数N始自该SYNC脉冲后缘,终至该A(t)数值在抽样脉冲抽样值超过一特定数值;该相位内插电路230也可用以在该抽样脉冲与该SYNC脉冲被一再地相位平移后,直到始自该SYNC脉冲后缘,终至该A(t)数值在抽样脉冲抽样值超过一特定数值的区间被抽样脉冲累计计数的周期个数成为N-1,则系统得到该抽样脉冲的最差相位;以及一装置240用以从该抽样脉冲的相位再加一位移值,而产生一最佳相位抽样脉冲以抽样该A(t)。该相位内插电路230可产生一最差相位平移脉冲clk_s。该最差相位平移脉冲clk_s与一OFFSET连接以使图像讯号A(t)的抽样时间自最差相位被位移至一较佳抽样时间。
综上所述,本发明的一种用于具备同步信号SYNC脉冲的图像信号A(t)的最佳相位平移抽样脉冲的产生方法及装置,于图像信号处理上提供了另一种可实施的选择。
但是以上所述,仅为本发明的一较佳实施例而已,并非用来限定本发明实施的范围。即凡本发明申请专利范围所作的均等变化与修饰,皆为本发明专利范围所含盖。

Claims (17)

1.一种用于具备同步信号SYNC脉冲的图像信号A(t)的最佳相位平移抽样脉冲的产生方法,其特征在于:其包括:
步骤a:产生一抽样脉冲,其第一个抽样缘将与Sync_int的脉冲后缘同步,其中,该抽样脉冲的周期为被切割成M段的该SYNC脉冲每段的时间;
步骤b:从该Sync_int脉冲后缘,到该A(t)数值在抽样脉冲抽样值超过一特定数值之间,累积一抽样脉冲周期个数N;
步骤c:在该抽样脉冲与该Sync_int脉冲被一再地相位平移后,直到始自该Sync_int脉冲后缘,终至该A(t)数值在抽样脉冲抽样值超过一特定数值的区间被抽样脉冲累计计数的周期个数成为N-1时出现第一次超过一最小数值,则得到该抽样脉冲的最差相位;
步骤d:从该抽样脉冲的最差相位再加一位移值,而产生一最佳相位抽样脉冲以抽样该A(t)。
2.如权利要求1所述的用于具备同步信号SYNC脉冲的图像信号A(t)的最佳相位平移抽样脉冲的产生方法,其特征在于:在步骤a之前,还包括一消除所述SYNC脉冲中信号跳动的步骤。
3.如权利要求1所述的用于具备同步信号SYNC脉冲的图像信号A(t)的最佳相位平移抽样脉冲的产生方法,其特征在于:该SYNC脉冲包括一水平同步脉冲,另,M则为位于数字显示的水平线上的像素个数。
4.如权利要求1所述的用于具备同步信号SYNC脉冲的图像信号A(t)的最佳相位平移抽样脉冲的产生方法,其特征在于:该位移值包括该抽样脉冲1/2的脉冲周期。
5.如权利要求1所述的用于具备同步信号SYNC脉冲的图像信号A(t)的最佳相位平移抽样脉冲的产生方法,其特征在于:该位移值包括该抽样脉冲3/4的脉冲周期。
6.如权利要求1所述的用于具备同步信号SYNC脉冲的图像信号A(t)的最佳相位平移抽样脉冲的产生方法,其特征在于:该同步图像信号A(t)包括一VGA格式的图像信号。
7.如权利要求1所述的用于具备同步信号SYNC脉冲的图像信号A(t)的最佳相位平移抽样脉冲的产生方法,其特征在于:该抽样脉冲的第一抽样缘由其上升缘(rising edge)所构成。
8.如权利要求1所述的用于具备同步信号SYNC脉冲的图像信号A(t)的最佳相位平移抽样脉冲的产生方法,其特征在于:该位移值包含该抽样脉冲的一部份。
9.一种用于具备同步信号SYNC脉冲的图像信号A(t)的最佳相位平移抽样脉冲的抽样脉冲电路,其特征在于:该电路包括:
一装置用以产生一抽样脉冲,其第一个抽样缘将与Sync_int的脉冲后缘同步,其中,该抽样脉冲的周期为被切割成M段的该SYNC脉冲每段的时间;
一装置用以从该Sync_int脉冲后缘,到该A(t)数值在抽样脉冲抽样值超过一特定数值之间,累积一抽样脉冲周期个数N;
一装置用以在该抽样脉冲与该Sync_int脉冲被一再地相位平移后,直到始自该Sync_int脉冲后缘,终至该A(t)数值在抽样脉冲抽样值超过一特定数值的区间被抽样脉冲累计计数的周期个数成为N-1时出现第一次超过一最小数值,则得到该抽样脉冲的最差相位;
一装置用以从该抽样脉冲的最差相位再加一位移值,而产生一最佳相位抽样脉冲以抽样该A(t)。
10.如权利要求9所述的一种用于具备同步信号SYNC脉冲的图像信号A(t)的最佳相位平移抽样脉冲的抽样脉冲电路,其特征在于:更包括一装置用以消除该SYNC脉冲中的信号跳动。
11.如权利要求9所述的一种用于具备同步信号SYNC脉冲的图像信号A(t)的最佳相位平移抽样脉冲的抽样脉冲电路,其特征在于:所述的装置用以产生一抽样脉冲,其第一个抽样缘将与Sync_int的脉冲后缘同步,还包括一锁相回路。
12.如权利要求9所述的一种用于具备同步信号SYNC脉冲的图像信号A(t)的最佳相位平移抽样脉冲的抽样脉冲电路,其特征在于:SYNC脉冲包括一水平同步脉冲,另,M则为位于数字显示的水平线上的像素个数。
13.如权利要求9所述的一种用于具备同步信号SYNC脉冲的图像信号A(t)的最佳相位平移抽样脉冲的抽样脉冲电路,其特征在于:该位移值包括该抽样脉冲1/2的周期。
14.如权利要求9所述的一种用于具备同步信号SYNC脉冲的图像信号A(t)的最佳相位平移抽样脉冲的抽样脉冲电路,其特征在于:该位移值包括该抽样脉冲3/4的周期。
15.如权利要求9所述的一种用于具备同步信号SYNC脉冲的图像信号A(t)的最佳相位平移抽样脉冲的抽样脉冲电路,其特征在于:该位移值包括该抽样时段的部份周期,该部份的数值可从0至1。
16.如权利要求9所述的一种用于具备同步信号SYNC脉冲的图像信号A(t)的最佳相位平移抽样脉冲的抽样脉冲电路,其特征在于:该同步图像信号A(t)包括一VGA格式的图像信号。
17.如权利要求9所述的一种用于具备同步信号SYNC脉冲的图像信号A(t)的最佳相位平移抽样脉冲的抽样脉冲电路,其特征在于:该抽样脉冲的一抽样缘由其上升缘所构成。
CNB031429823A 2003-06-13 2003-06-13 图像信号处理的相位增强导致减弱的相位回复方法及电路 Expired - Fee Related CN100435554C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB031429823A CN100435554C (zh) 2003-06-13 2003-06-13 图像信号处理的相位增强导致减弱的相位回复方法及电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB031429823A CN100435554C (zh) 2003-06-13 2003-06-13 图像信号处理的相位增强导致减弱的相位回复方法及电路

Publications (2)

Publication Number Publication Date
CN1567980A CN1567980A (zh) 2005-01-19
CN100435554C true CN100435554C (zh) 2008-11-19

Family

ID=34471230

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB031429823A Expired - Fee Related CN100435554C (zh) 2003-06-13 2003-06-13 图像信号处理的相位增强导致减弱的相位回复方法及电路

Country Status (1)

Country Link
CN (1) CN100435554C (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1207850A (zh) * 1996-01-16 1999-02-10 麦克罗维西恩公司 用于改善视频信号的色同步信号修改的效果的方法和设备
JP2000305536A (ja) * 1999-02-19 2000-11-02 Matsushita Electric Ind Co Ltd 映像信号処理装置
CN1345435A (zh) * 1999-03-26 2002-04-17 富士通西门子电脑股份有限公司 平面图像屏幕上相位平衡的方法和装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1207850A (zh) * 1996-01-16 1999-02-10 麦克罗维西恩公司 用于改善视频信号的色同步信号修改的效果的方法和设备
JP2000305536A (ja) * 1999-02-19 2000-11-02 Matsushita Electric Ind Co Ltd 映像信号処理装置
CN1345435A (zh) * 1999-03-26 2002-04-17 富士通西门子电脑股份有限公司 平面图像屏幕上相位平衡的方法和装置

Also Published As

Publication number Publication date
CN1567980A (zh) 2005-01-19

Similar Documents

Publication Publication Date Title
EP1873742B1 (en) Image display apparatus and method of adjusting clock phase
US6633288B2 (en) Pixel clock PLL frequency and phase optimization in sampling of video signals for high quality image display
US5912711A (en) Apparatus for converting and scaling non-interlaced VGA signal to interlaced TV signal
EP0157701A2 (en) Phase synchronization circuit
KR100330029B1 (ko) 표준신호 처리장치
JP4445122B2 (ja) 2タップ/3タップフリッカフィルタリングのためのシステム及び方法
JPH11161220A (ja) デジタル表示装置
CN100435554C (zh) 图像信号处理的相位增强导致减弱的相位回复方法及电路
US20080002065A1 (en) Image processing circuit, image processing system and method therefor
US6856358B1 (en) Phase-increase induced backporch decrease (PIBD) phase recovery method for video signal processing
KR100227425B1 (ko) 1픽셀 오차를 제거한 이중화면 표시장치
JPH0546134A (ja) 映像表示装置
KR100266164B1 (ko) 분할된 화면 동기 구현 방법 및 장치(Method for Emboding Sync of Divided Picture and Apparatus thereof)
JP3338198B2 (ja) 液晶表示装置
JP3642953B2 (ja) ヘッド分離型ccdカメラの同期調整方法
JPS62175073A (ja) テレビジヨン信号のフレ−ム検出回路
KR100721805B1 (ko) 수평 afc 회로
KR100874644B1 (ko) 데이터 전송장치 및 방법
JP2002006823A (ja) ディスプレイ装置
JP2713063B2 (ja) デジタル画像生成装置
KR100196845B1 (ko) 컴퓨터와텔레비젼의영상신호인터페이스장치
JPH03136094A (ja) Crt画面の他の2次元画面への変換装置
JPH08140019A (ja) 画像表示装置
JPH1049103A (ja) 表示制御装置
JPH051671B2 (zh)

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20081119

Termination date: 20180613

CF01 Termination of patent right due to non-payment of annual fee