CN100428324C - 显示设备及其驱动方法 - Google Patents

显示设备及其驱动方法 Download PDF

Info

Publication number
CN100428324C
CN100428324C CNB2004800213943A CN200480021394A CN100428324C CN 100428324 C CN100428324 C CN 100428324C CN B2004800213943 A CNB2004800213943 A CN B2004800213943A CN 200480021394 A CN200480021394 A CN 200480021394A CN 100428324 C CN100428324 C CN 100428324C
Authority
CN
China
Prior art keywords
pulse
time clock
pixel
clock
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB2004800213943A
Other languages
English (en)
Other versions
CN1830015A (zh
Inventor
小林宽
原野环
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of CN1830015A publication Critical patent/CN1830015A/zh
Application granted granted Critical
Publication of CN100428324C publication Critical patent/CN100428324C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

提供了一种即使同时采样数增加时也能够抑制图像质量变差的显示设备及其驱动方法,所述图像质量的变差是由采样脉冲延迟或圆脉冲(round pulse)导致的,或者是由信号线和公共线/扫描线之间的耦合导致的。

Description

显示设备及其驱动方法
技术领域
本发明涉及一种显示设备及驱动该显示设备的方法。具体而言,本发明涉及一种使用点连续驱动模式的有源(active)矩阵显示设备和用于驱动该有源矩阵显示设备的方法。
背景技术
在包括像素阵列单元的有源矩阵设备中,其中,包括电光元素的像素以大量行和列的矩阵排列,并且关于像素排列而对每行接有扫描线,对每列接有信号线,垂直驱动电路被配置为在逐行的基础上在像素阵列单元中选择每个像素,并且水平驱动电路被配置为向由垂直驱动电路选择的行中的每个像素写入视频信号,点连续驱动模式是这样的方法:依次采样例如在一个水平扫描周期内被连续输入的模拟视频信号,并且将所采样的视频信号写入像素阵列单元中相应的信号线。
对于使用点连续驱动模式的有源矩阵显示设备,特别地,当在水平方向上的像素数目因为显示设备实现更高的分辨率而增加时,关于在有限的水平有效周期内的所有像素,为由一个系统输入的连续采样的视频信号保持足够的时间的采样周期是困难的。因此,为了保持足够时间的采样周期,已经使用了m点同时(simultaneous)采样驱动模式,其中,视频信号被并行输入到m个系统中(其中,m是等于或大于2的整数),并且,利用被用作单元的水平方向的m个像素(点),提供了m个采样开关,并由一个采样脉冲同时驱动,以连续执行在m个像素的单元中的写入(例如,参见日本未审查专利申请公报第2003-066914号,具体而言,第11段和图16)。
因为在图像显示设备中的图像质量和分辨率增强了,例如,在投影液晶显示设备(LCD投影设备)中,存在对于量子扩展图形阵列(quantum extendedgraphics array,QXGA)的需要的增长,其是支持大约300万(2048(H)×1536(V)像素)像素的图形显示标准。
投影LCD设备是使用液晶面板(液晶光阀)作为光切换元件的显示器,并且通过使用投影光系统在屏幕上投影对于液晶光阀(light valve)的图像的放大图像。
在这样的投影LCD设备中,在当前使用的图形显示标准的扩展图形阵列(XGA)被使用的情况下,用作液晶光阀的有源矩阵LCD设备使用12点同时采样驱动模式(m=12),当前使用的图形显示标准支持1024(H)×768(V)。在使用支持QXGA显示标准的情况下,因为在QXGA中的像素数目比在XGA中的大4倍,所以不可避免地增加了同时采样数m。典型地,将QXGA中的同时采样点的数目设置为比在XGA中的大4倍,按原样像素数目的情况,因此,使用48点同时采样驱动模式。
然而,如果同时采样数m增加,就出现了有待解决的问题,即,用于驱动对视频信号进行采样并将其写入信号线的水平开关的采样脉冲的波形过于圆(round),这是由瞬时阻抗和电容负载导致的。在采样脉冲及其波形圆的这样的延迟是导致重影(ghost)的因素。下面描述重影的原因。在图10中示意性地示出了当包含视频信号中的黑电平的峰值被写入第N级(stage)(第N列)中的像素列时发生重影的原因。
在最初的点上,即,在迟滞(aging)之前,其被执行以通过经过设备的电流通路稳定操作,在采样脉冲中不发生延迟,使得视频信号的黑电平可以被第N级中的采样脉冲精确采样。因此,不出现前向重影。与此相反,在迟滞之后,在采样脉冲中发生延迟,使得在某些情况下黑电平的峰值被先前级(第N-1级)的驱动脉冲部分采样。如果是这样,则存在前向(front)重影。
特别地,如果液晶面板用了很长时间,则由于被放置在电路系统中来通过采样脉冲的晶体管的热载压力(hot carrier press)的存在,阈值电压Vth被升高。结果,采样脉冲在后向上被及时取代,并因此存在前向重影。具体而言,当薄膜晶体管(TFT)被用作晶体管时,由热载压力导致的采样脉冲中的延迟宽度大约是30毫微秒。
对于有源矩阵LCD设备,在使用1H倒置驱动方法的情况下,所述方法每1H(H是水平扫描周期)倒置要被写入每个像素的视频信号的极性,因为在信号线和公共线之间的寄生电容的耦合或者是在信号线和扫描线之间的寄生电容的耦合,所以在信号线上的视频信号跳到公共线或扫描线。这增加了在公共线和扫描线的电势的变化量。因此,如图11所示,明显地存在水平串扰(A)和窗口带(B),因此,严重降低图像质量。图11解释了当黑电平被写入信号线时。由信号线的电势变化、通过耦合而跳到公共线或扫描线而引起的现象。
本发明意在于解决上述问题。本发明的目的是提供一种显示设备及驱动该显示设备的方法,即适当同时采样数m增加时,所述显示设备也能抑制由于在采样脉冲的传输延迟或其波形圆而导致的图像质量的下降,并能抑制由于在信号线和公共线以及在信号线和扫描线之间的耦合导致的图像质量的下降。
发明内容
为实现上述目的,根据本发明,显示设备包括:像素阵列单元,其包括以阵列排列的像素和对应于像素矩阵中的像素的每个垂直列而排列的信号线;时钟产生装置,用于产生指示水平扫描的起始的水平起始脉冲,第一时钟脉冲被用作水平扫描的基准,第二时钟脉冲具有n个相位,并与第一时钟脉冲同步,其中,n是等于或大于3的整数;移位寄存器,其包括级联的移位寄存器级,用于与第一时钟脉冲同步依次移动水平起始脉冲,该移位寄存器被配置为从移位寄存器级连续输出移动脉冲;第一开关组,其被配置为响应从移位寄存器连续输出的移动脉冲,通过提取第二时钟脉冲而连续产生采样脉冲;以及第二开关组,其被配置为响应由第一开关组产生的采样脉冲而连续采样输入的视频信号,并将该视频信号提供给像素阵列单元中的信号线,其中,所述起始脉冲具有包括所述第一时钟脉冲的多个脉冲宽度的脉冲宽度。
在上述结构中,当水平起始脉冲被提供给移位寄存器时,移位寄存器然后与第一时钟脉冲同步而依次移动水平起始脉冲,连续从移动级输出移动脉冲,并将它们提供给在第一开关组中的开关。在第一开关组中的开关响应来自移位寄存器的移动脉冲而提取第二时钟脉冲。因为水平起始脉冲具有包括第一时钟脉冲的多个脉冲宽度的脉冲宽度,所以用于提取每个第二时钟脉冲的每个移动脉冲的宽度根据水平起始脉冲的脉冲宽度而增加。因此,可以在第二时钟脉冲和移动脉冲之间的相位关系中得到较大的容限。结果,即使在第二时钟脉冲中发生延迟或波形圆,也不存在由该延迟或波形圆而导致的在所提取的第二时钟脉冲的脉冲宽度的降低和改变,并且当其脉冲宽度是恒量时,提取该第二时钟脉冲。所提取的时钟脉冲被提供给在第二开关组中的每个开关,作为采样脉冲。
根据本发明,水平起始脉冲具有包括第一时钟脉冲的多个脉冲宽度的脉冲宽度,并且在第二时钟脉冲和移动脉冲之间的相位关系中的容限较大,所以,即使在第二时钟脉冲中发生延迟或波形圆,也能够产生与第二时钟脉冲的脉冲宽度相等的、具有恒量脉冲宽度的采样脉冲。结果,能够可靠地防止垂直条纹或其它图像缺陷的出现,从而改善图像质量。
附图说明
图1示意性地示出了根据本发明实施例的显示设备的基本结构的框图。
图2是示出了水平驱动电路的具体结构的框图。
图3是示出了在水平起始脉冲HST、水平时钟脉冲HCK和HCKX、四相时钟脉冲DCK1到DCK4、移动脉冲1到6以及采样脉冲SP1到SP6中的时序关系的时序图。
图4是用于解释当没有重影存在时发生的操作的时序图。
图5是用于解释当重影存在时发生的操作的时序图。
图6是用于解释当没有垂直条纹存在时发生的操作的时序图。
图7是用于解释当垂直条纹存在时发生的操作的时序图。
图8是用于解释在参照示例中的操作的时序图。
图9是示出了根据本发明的实施例的显示设备的示例的电路图。
图10是用于解释传统技术中有待解决的问题的第一示例。
图11是用于解释传统技术中有待解决的问题的第二示例。
具体实施方式
下面将参照附图描述本发明的实施例。
图1是示意性地示出根据本发明的实施例的显示设备的基本结构的框图,更具体地说,示出了使用点序列驱动模式的有源矩阵显示设备。在图1中,像素阵列单元11、垂直驱动电路12L和12R、水平驱动电路13、采样开关组14以及作为显示设备的基本元件的其它等被集成在显示面板10上。所述显示设备具有其中垂直驱动电路12L和12R被分别放置在像素阵列单元11的左侧和右侧的结构。然而,显示设备可以具有垂直驱动电路仅被放置在像素阵列单元11的一侧的结构。除了上述的元件,为了改善图像质量,在必要时,以像素阵列单元11被放置在水平驱动电路13和预充电电路15之间的这种方式,在视频信号被写入之前执行预充电的预充电电路15可以被提供在水平驱动电路13的相对的侧面。
像素阵列单元11包括以矩阵二维排列的大量像素16,并且对于大量像素16的排列,连接信号线17,使其沿着像素的排列对应于每一列,连接扫描线(门线)18,使其沿着像素的排列对应于每一行。换句话说,像素阵列单元11具有其中像素16被排列在以矩阵排列的信号线17和扫描线18的交叉初的结构。根据该实施例的显示设备包括支持QXGA图形显示标准(2048(H)×1536(V))的像素的数目。
例如,每个垂直驱动电路12L和12R包括移位寄存器,其中,排列了用于依次移动信号的级联的移位寄存器级(移动级),并且所述移位寄存器被配置为对连接到移位寄存器级的输出末端的扫描线18连续提供扫描脉冲,并且从而在逐行的基础上、在被连接到提供扫描脉冲的一个的扫描线18之一的一行中选择像素16。水平驱动电路13在由放置到显示面板10的外部的定时产生器(定时产生电路(TG))20产生的各种定时脉冲的基础上进行操作,连续产生采样脉冲,并且依次驱动采样开关组14中的开关HSW。后面将描述水平驱动电路13的具体结构。
在采样开关组14中的开关HSW与从水平驱动电路13中连续输出的采样脉冲同步地依次对通过被分为至少两个系统(视频线集19A和19B)的视频线而从外部输入的视频信号进行采样,并将视频信号提供给像素阵列单元11中的信号线17,从而将视频信号写入被垂直驱动电路12L和12R选择的行中的相应的像素16。
具体而言,采样开关组14中的开关HSW被分为两个子组,包括:不相邻的采样开关的第一子组和与第一子组中的采样开关邻接排列的采样开关的第二子组。在该实施例中,开关HSW被分为两个子组。然而,开关HSW可以被分为三个或更多的子组。
类似于该实施例,在开关HSW被分为两个子组的情况下,在采样开关组14中的开关HSW的排列中,奇数的采样开关属于第一子组(奇数子组),而偶数的采样开关属于第二子组(偶数子组)。在奇数子组中的采样开关被连接到第一系统视频线集19A,在偶数子组中的采样开关被连接到第二系统视频线集19B。
根据该实施例的显示设备包括支持QXGA标准的像素数目。例如,因为QXGA标准的像素的数目比XGA标准的像素的数目大4倍,所以,按原样像素数目的情况,同时采样数m被设置为比XGA标准的大4倍,,并且使用48点(24点+24点)同时采样驱动模式。具体而言,每个第一系统视频线集19A和第二系统视频线集19B包括24条视频线。通过总共48条视频线的视频线集19A和19B提供的视频信号在被分为两个24点系统(24点+24点同时采样)之后被同时采样,然后被写入矩阵中的像素16。
更具体地说,在采样开关组14中,奇数子组具有24个采样开关HSW,其同时采样经过包括24个视频线的视频线集19A而提供的24个视频信号SIG1到SIG24,并将视频信号提供给由24条线组成的相应的信号线17。偶数子组具有24个采样开关HSW,其同时采样经过包括24条视频线的视频线集19A而提供的24个视频信号SIG25到SIG48,并与在奇数子组中的开关HSW的采样操作并行地将视频信号提供给由24条线组成的相应的信号线17。
图2是示出在图1所示的水平驱动电路13的具体构造的框图。由被布置在显示面板10的外部的定时产生器20产生的各种定时脉冲被适当地提供给水平驱动电路13。定时产生器20产生各种定时脉冲:用于指示水平扫描的起始的水平起始脉冲HST;用作对于水平扫描的基础并具有相反相位的水平时钟脉冲HCK和HCKX;具有n个相位的时钟脉冲DCK,例如,具有4个相位的DCK1到DCK4,并且与水平时钟脉冲HCK和HCKX同步(其中,n是等于或大于3的整数);等等。在图3中示出了水平起始脉冲HST、水平时钟脉冲HCK和HCKX以及4相时钟脉冲DCK1到DCK4之间的时序关系。
从图3的图表中显而易见,每个水平时钟脉冲HCK和HCKX是具有50%占空比的脉冲信号。对于水平时钟脉冲HCK和HCKX,水平起始脉冲HST具有包括水平时钟脉冲HCK的多个脉冲宽度的脉冲宽度,在该实施例中,是两个脉冲宽度。每个时钟脉冲DCK1到DCK4具有两倍于每个水平时钟脉冲HCK和HCKX的脉冲间隔,并具有比每个水平时钟脉冲HCK和HCKX大的脉冲宽度(例如,比每个水平时钟脉冲HCK和HCKX大1.5倍)。时钟脉冲DCK1到DCK4彼此具有90°的相位差。
水平驱动电路13包括移位(shift)寄存器21和提取开关组22。移位寄存器21与水平时钟脉冲HCK和HCKX同步移位(移动(transfer))水平起始脉冲HST,并从移位寄存器级(S/R)连续输出移动脉冲1、2、3、4、5、6…。因为在根据该实施例的显示设备中使用了24点+24点同时采样驱动模式,所以通过将水平时钟脉冲HCK和HCKX的脉冲间隔设置在当使用48点同时采样驱动模式时定义的半个时钟间隔上,而以双倍速度驱动移位寄存器21。
从移位寄存器21连续输出的移动脉冲1、2、3、4、5、6…被提供给提取开关组22中的提取开关CKSW。与采样开关组14类似,在提取开关组22中的提取开关CKSW被分为不相邻的提取开关的第一子组、与第一子组中的提取开关邻接排列的提取开关的第二子组、与第二子组中的提取开关邻接排列的提取开关的第三子组、以及与第三子组中的提取开关邻接排列的提取开关的第四子组。
在第一子组中的提取开关输入时钟脉冲DCK2,在第二子组中的提取开关输入时钟脉冲DCK3,在第三子组中的提取开关输入时钟脉冲DCK4,在第四子组中的提取开关输入时钟脉冲DCK1。因此,当提供从移位寄存器21连续输出的移动脉冲1、2、3、4、5、6…时,然后,在提取开关组22中的提取开关CKSW响应移动脉冲1、2、3、4、5、6…而依次提取时钟脉冲DCK2、DCK3、DCK4和DCK1。该提取操作允许所提取的脉冲具有比每个水平时钟脉冲HCK和HCKX的脉冲宽度大的脉冲宽度。
所提取的脉冲被提供给采样开关组14中的采样开关HSW作为采样脉冲SP1、SP2、SP3、SP4、SP5、SP6…。具体而言,奇数的采样脉冲SP1、SP3、SP5…被提供给属于奇数子组(奇数级)的采样开关HSW,而偶数的采样脉冲SP2、SP4、SP6…被提供给属于偶数子组(偶数级)的采样开关HSW。
换句话说,从水平驱动电路13中连续输出的采样脉冲SP1、SP2、SP3、SP4、SP5、SP6…被依次分配给奇数子组中的采样开关HSW和偶数子组中的采样开关。在图3中示出了在4相时钟脉冲DCK1、DCK2、DCK3和DCK4、移动脉冲1、2、3、4、5和6、以及采样脉冲SP1、SP2、SP3、SP4、SP5和SP6中的时序关系。
因此,采样脉冲SP1、SP2、SP3、SP4、SP5、SP6…被依次分配给奇数子组合偶数子组,并且每个采样脉冲具有比水平时钟脉冲HCK和HCKX的脉冲宽度大的脉冲宽度,使得在奇数脉冲串中的相邻采样脉冲的波形不彼此交叠(非交叠),并且在偶数脉冲串中的相邻采样脉冲的波形不彼此交叠,如图3的时序图而显而易见的。
对于使用点序列驱动模式的有源矩阵显示设备,重影或垂直条纹的存在被认为是降低图像质量的一个因素。重影是由于在采样脉冲的输出时序中的改变或延迟而对相邻级中要被采样的视频信号进行不正确的采样导致的图像缺陷。为了抑制重影的发生,尽可能地增加相邻采样脉冲之间的距离(非交叠时间周期)是有效的。然而,由于增加了非交叠时间周期,因此就降低了每个采样脉冲的脉冲宽度。
另一方面,垂直条纹是由于每个采样脉冲的宽度的改变而对信号线的视频信号采样不充分或不完全采样引起的相邻列中的像素之间发生的显示密度的错误导致的。为了抑制垂直条纹的发生,最好,尽可能地增加采样脉冲的脉冲宽度。然而,因为对于每一行的采样周期限于一个水平有效周期之内,所以,如果增加采样脉冲的脉冲宽度,则因此就降低了非交叠时间周期。
换句话说,在抑制重影的发生中,对于相邻级的采样脉冲之间的大的交叠时间周期是有效的,然而在抑制垂直条纹的发生中,大的采样脉冲的脉冲宽度是有效的。然而,如从上面的描述显而易见的,对于重影的有效测量和对于垂直条纹的有效测量是彼此对立的,因此,二者交替使用。
与此相反,对于根据本实施例的显示设备,视频信号被分为两个系统,依据这样的划分,采样脉冲被依次分配为奇数子组和偶数子组,并且被提取为具有比每个水平时钟脉冲HCK和HCKX的脉冲宽度大的脉冲宽度的脉冲。因此,相邻的采样脉冲彼此交叠,在奇数级中的采样脉冲不交叠,在偶数级中的采样脉冲不交叠,并且能通过使用这些采样脉冲而驱动在采样开关组14中的采样开关HSW。结果,能够防止重影的出现。
将进一步参照图4描述根据本发明的防止重影出现的操作。这里,作为实例,描述黑线将被写入奇数级(奇数像素列)中的像素的情况。在这种情况下,视频信号展示出如图4所示的波形。奇数级3中的采样脉冲被产生,以对应于视频信号的波峰部分。如图4所示,采样脉冲的相位随时间而变化,并且采样脉冲被迟滞而延迟,其是以通过电流流经产品而稳定的操作。结果,视频信号被采样的时间被移位。然而,在奇数级3中的采样脉冲能够对视频信号的波峰采样,除非延迟特别大。因此,单个黑线在像素阵列单元11的对应于奇数级3的像素列中被延迟。
另一方面,因为黑线不被写入偶数级的像素中,所以被提供给偶数级(偶数像素列)的视频信号不包括波峰部分。因此,视频信号的波形是平坦的,使得对应于背景颜色(在该实施例中,为白色)。用偶数级2和4中的采样脉冲对该平坦的视频信号连续采样。虽然在偶数级2中的采样脉冲被由迟滞导致的延迟改变,但是因为视频信号不包括与黑线对应的波峰,所以不存在重影。如果在偶数级和奇数级中的视频线彼此不独立,则作为由迟滞导致的偶数级2中的采样脉冲的延迟的结果,要被写入奇数级3的视频信号的波峰被不正确地采样,如图5所示,因此,存在前向重影。
对于垂直条纹,因为在根据本实施例的显示设备中使用其中相邻级的采样脉冲彼此交叠的驱动模式,如图6所示,所以在保持先前级的操作之前,开始写当前级中的信号线的电势。因此,避免了垂直条纹。如果使用其中相邻级的采样脉冲彼此不交叠的驱动模式,如图7所示,则因为在相邻信号线17-n和17-n+1之间存在耦合量,所以保持在先前级中的电势被当前级升高,因此导致垂直条纹。
具体地,在根据本实施例的显示设备中,水平起始脉冲HST具有包括水平时钟脉冲HCK的多个脉冲宽度的脉冲宽度(在本实施例中,2个脉冲宽度),并且由提取开关22提取的时钟脉冲DCK具有3个或更多的相位(在本实施例中,4个相位)。因此,用于提取每个时钟脉冲DCK的移动脉冲的脉冲宽度依据水平起始脉冲HST的脉冲宽度而被增加。结果,即使当所提取的时钟脉冲DCK的脉冲宽度大于每个水平时钟脉冲HCK和HCKX的脉冲宽度时,也能在时钟脉冲DCK和用于提取时钟脉冲DCK的移动脉冲之间的相位关系中获得大的容限α1和α2。结果,视频信号能够被可靠地采样,而不受时钟脉冲DCK的相移的影响。
换句话说,在TFT被用作电路系统中的晶体管的情况下,其中时钟脉冲DCK经过它,即使包括延迟和波形圆的有些较大的相移发生在时钟脉冲DCK内,因为在时钟脉冲DCK的之前和之后存在大的容限α1和α2,所以时钟脉冲DCK一直位于移动脉冲的脉冲宽度之内。结果,在没有被处理就已被提取之后,时钟脉冲DCK可被用作采样脉冲。因此,能够产生脉冲宽度等于时钟脉冲DCK的脉冲宽度,即,大于每个水平时钟脉冲HCK和HCKX的脉冲宽度的采样脉冲。
如先前所述,在抑制垂直条纹的发生方面,将采样脉冲的脉冲宽度设置得尽可能的大能够可靠地防止垂直条纹的出现。结果,即使在时钟脉冲DCK中发生相移,也能够不受相移的影响而产生具有与时钟脉冲DCK的脉冲宽度相等的恒量脉冲宽度的采样脉冲。因此,每个采样脉冲的脉冲宽度的宽大允许所希望的电势被可靠地写入信号线17中,并且脉冲宽度的恒定可靠地防止了垂直条纹的出现。
(参考示例)
在图8中示出了作为参考示例的下列情况下的时序关系,即,水平起始脉冲HST具有包括水平时钟脉冲HCK的脉冲宽度的脉冲宽度,以及时钟脉冲DCK具有两个相位。在该情况下,根据水平起始脉冲HST的脉冲宽度,用于提取每个时钟脉冲DCK的每个移动脉冲的脉冲宽度较小,因此,在所提取的时钟脉冲DCK和提取它的移动脉冲之间的相位关系中的容限α必然很小。
在时钟脉冲DCK和移动脉冲之间的脉处宽度中的差不足的情况下,如果在时钟脉冲DCK中发生大于容限α的相移,则时钟脉冲DCK偏离移动脉冲的脉冲宽度。结果,每个采样脉冲的脉冲宽度小于时钟脉冲DCK的脉冲宽度,并且脉冲宽度随相移的量而不同。在极端情况下,相邻采样脉冲被结合为双峰脉冲。结果,采样脉冲的脉冲宽度的偏小禁止所希望的电势被写入信号线17,并且脉冲宽度的变化导致垂直条纹。另外,双峰脉冲禁止图像被正常显示。
本实施例依据设备支持QXGA显示标准的情况,并且被描述用作是执行24点+24点同时采样的情况的示例,其中被分为两个24点系统之后同时采样视频信号。然而,本发明不限于支持QXGA显示标准的设备。此外,可以使用利用一个系统代替两个系统的同时采样(对于QXGA显示标准,48点同时采样)。在使用一个系统的同时采样的情况下,有必要将时钟脉冲DCK的脉冲宽度设置为小于每个水平时钟脉冲HCK和HCKX的脉冲宽度。
(示例)
图9是示出根据本实施例的显示设备的具体例子的电路图。在图9中,与图1中相似的元件被标上了相同的附图标记。
根据该示例的显示设备是使用点序列驱动模式并使用LCD单元作为像素16内的显示元素(电光元素)的有源矩阵LCD设备。这里,为了附图简单的目的,示出了4×4像素矩阵作为例子。对于LCD设备,图1中所示的显示面板10是LCD面板,其中,完整形成彼此相对预定间隙的两个透明基底,在所述基底中填充满液晶物质。例如,两个透明基底包括:作为TFT基底的第一玻璃(glass)基底,其中充当像素晶体管的TFT被排列,并且为相对基底而排列的第二玻璃基底,使得面对TFT基底。
在图9中,在4×4矩阵中的像素16包括像素晶体管的相应的薄膜晶体管TFT、其像素电极单独与薄膜晶体管TFT的漏极连接的相应的液晶单元LC、以及其第一电极与薄膜晶体管TFT的漏极连接的存储电容Cs。这里,液晶单元LC意味着在像素电极和面对像素电极的相对的电极之间存在的液晶电容。
对于像素16,接有信号线17-1到17-4,以便其沿着像素的排列对应于每列,并且接有扫描线18-1到18-4,以便其沿着像素的排列对应于每行。在薄膜晶体管TFT的源极(或漏极)被单独连接到相应的信号线17-1到17-4。薄膜晶体管TFT的栅极被单独地连接到扫描线18-1到18-4。液晶单元LC的相对电极和存储电容Cs的第二电极被连接到在像素中公共的公共线23。预定直流电压被施加到公共线23作为公共电压Vcom。
如上所述,像素阵列单元11包括:像素16,以矩阵排列;信号线17-1到17-4,以其对应于每列排列;以及扫描线18-1到18-4,以其对应于每行排列。在该像素阵列单元11中,扫描线18-1到18-4的两端都与例如排列在像素阵列单元11的左侧和右侧的垂直驱动电路12L和12R中的移位寄存器级的输出端连接。
在根据上述示例的使用点序列驱动模式的有源矩阵LCD设备中,在像素阵列单元11中的外围驱动电路,即,垂直驱动电路12L和12R、水平驱动电路13、采样开关组14和其他电路,与根据图1和2中所示的实施例的显示设备中的电路基本一样。结果,根据该示例的LCD设备能够获得如在根据实施例的显示设备的情况下的操作效果。
此外,根据按照本示例的LCD设备,在设备支持QXGA显示标准的情况下,使用其中被分为两个24点系统之后对视频信号进行同时采样的24点+24点同时采样,代替利用一个系统的48点同时采样,因为在信号线17和公共线23之间的偶合或者在信号线17和扫描线18之间的偶合造成的跳入公共线23或扫描线18的视频信号的量能够被降低到大约一半,并且由该跳入现象引起的公共线23或扫描线18的电势的变化量能够被降低到大约一半。结果,也能够得到抑制水平串扰和窗口带(window band)的发生的操作效果。
产业实用性
在本发明中根据该示例的使用点序列驱动模式的有源矩阵LCD设备适于用作例如投影LCD设备(LCD投影设备)中的LCD光阀。

Claims (10)

1.一种显示设备,包括:
像素阵列单元,其包括以阵列排列的像素和对应于像素矩阵中的像素的每个垂直列而排列的信号线;
时钟产生装置,用于产生指示水平扫描的起始的水平起始脉冲,第一时钟脉冲被用作水平扫描的基准,第二时钟脉冲具有n个相位,并与第一时钟脉冲同步,其中,n是等于或大于3的整数;
移位寄存器,其包括级联的移位寄存器级,用于与第一时钟脉冲同步依次移动水平起始脉冲,该移位寄存器被配置为从移位寄存器级连续输出移动脉冲;
第一开关组,其被配置为响应从移位寄存器连续输出的移动脉冲,通过提取第二时钟脉冲而连续产生采样脉冲;以及
第二开关组,其被配置为响应由第一开关组产生的采样脉冲而连续采样输入的视频信号,并将该视频信号提供给像素阵列单元中的信号线,
其中,所述起始脉冲具有包括所述第一时钟脉冲的多个脉冲宽度的脉冲宽度。
2.根据权利要求1所述的显示设备,其中,第二时钟脉冲的脉冲间隔是第一时钟脉冲的脉冲间隔的2倍。
3.根据权利要求2所述的显示设备,其中,每个第二时钟脉冲的脉冲宽度大于每个第一时钟脉冲的脉冲宽度。
4.根据权利要求1所述的显示设备,其中,第二开关组被分为至少两个子组,所述两个子组包括不相邻的第二开关的第一子组和与第一子组中的第二开关邻接排列的第二开关的第二子组,视频信号被分为至少两个系统,然后被提供给至少两个第二开关子组,并且
由第一开关组产生的采样脉冲被划分并被提供给第二开关组中的至少两个开关子组。
5.根据权利要求4所述的显示设备,其中,第二时钟脉冲的脉冲间隔是第一时钟脉冲的脉冲间隔的2倍。
6.根据权利要求5所述的显示设备,其中,每个第二时钟脉冲的脉冲宽度大于每个第一时钟脉冲的脉冲宽度。
7.根据权利要求1所述的显示设备,其中,该像素包括电光元素,该电光元素是液晶单元。
8.一种用于驱动显示设备的方法,该显示设备包括:
像素阵列单元,包括以矩阵排列的像素和对应于像素矩阵中的像素的每个垂直列而排列的信号线;
时钟产生装置,用于产生指示水平扫描的起始的水平起始脉冲,第一时钟脉冲被用作水平扫描的基准,第二时钟脉冲具有n个相位,并与第一时钟脉冲同步,其中,n是等于或大于3的整数;
移位寄存器,包括级联的移位寄存器级,用于与第一时钟脉冲同步依次移动水平起始脉冲,该移位寄存器被配置为从移位寄存器级连续输出移动脉冲;
第一开关组,被配置为响应从移位寄存器连续输出的移动脉冲,通过提取第二时钟脉冲而连续产生采样脉冲;以及
第二开关组,被配置为响应由第一开关组产生的采样脉冲而连续采样输入的视频信号,并将该视频信号提供给像素阵列单元中的信号线,
其中,所述起始脉冲具有包括所述第一时钟脉冲的多个脉冲宽度的脉冲宽度。
9.根据权利要求8所述的驱动显示设备的方法,其中,第二时钟脉冲的脉冲间隔是第一时钟脉冲的脉冲间隔的2倍。
10.根据权利要求9所述的驱动显示设备的方法,其中,每个第二时钟脉冲的脉冲宽度大于每个第一时钟脉冲的脉冲宽度。
CNB2004800213943A 2003-08-04 2004-07-14 显示设备及其驱动方法 Expired - Fee Related CN100428324C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003285621A JP4089546B2 (ja) 2003-08-04 2003-08-04 表示装置およびその駆動方法
JP285621/2003 2003-08-04

Publications (2)

Publication Number Publication Date
CN1830015A CN1830015A (zh) 2006-09-06
CN100428324C true CN100428324C (zh) 2008-10-22

Family

ID=34113889

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004800213943A Expired - Fee Related CN100428324C (zh) 2003-08-04 2004-07-14 显示设备及其驱动方法

Country Status (8)

Country Link
US (1) US7304630B2 (zh)
EP (1) EP1653436B1 (zh)
JP (1) JP4089546B2 (zh)
KR (1) KR101051605B1 (zh)
CN (1) CN100428324C (zh)
DE (1) DE602004022830D1 (zh)
TW (1) TW200521933A (zh)
WO (1) WO2005013252A1 (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005208448A (ja) * 2004-01-26 2005-08-04 Sony Corp 表示装置および表示装置の駆動方法
JP3872085B2 (ja) * 2005-06-14 2007-01-24 シャープ株式会社 表示装置の駆動回路、パルス生成方法および表示装置
TWI291237B (en) * 2005-10-07 2007-12-11 Integrated Digital Technologie Photo detector array
KR20070052051A (ko) * 2005-11-16 2007-05-21 삼성전자주식회사 액정 표시 장치의 구동 장치 및 이를 포함하는 액정 표시장치
KR101533221B1 (ko) 2006-10-13 2015-07-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액티브 매트릭스형 표시장치
KR100855989B1 (ko) * 2007-03-20 2008-09-02 삼성전자주식회사 셀프 마스킹 기능을 이용한 액정 패널의 구동 방법, 이를구현하는 마스킹 회로 및 비대칭 래치들
JP4595008B2 (ja) * 2008-08-12 2010-12-08 ティーピーオー ディスプレイズ コーポレイション 表示装置、電子装置、電子システム
KR101512336B1 (ko) * 2008-12-29 2015-04-15 삼성디스플레이 주식회사 게이트 구동회로 및 이를 구비한 표시 장치
KR101721611B1 (ko) 2013-04-30 2017-03-30 엘지디스플레이 주식회사 터치 패널 표시장치, 데이터 드라이버 및 터치 패널 표시장치의 구동방법
KR102096343B1 (ko) 2013-08-05 2020-04-03 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
CN105096790B (zh) * 2014-04-24 2018-10-09 敦泰电子有限公司 驱动电路、驱动方法、显示装置和电子设备
CN111583852B (zh) * 2020-06-30 2022-09-09 上海天马微电子有限公司 发光面板、发光面板的控制方法以及显示装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03214873A (ja) * 1990-01-19 1991-09-20 Nec Corp 液晶表示装置
JPH1165536A (ja) * 1997-08-18 1999-03-09 Seiko Epson Corp 画像表示装置、画像表示方法及びそれを用いた電子機器並びに投写型表示装置
JP2000267616A (ja) * 1999-03-19 2000-09-29 Sony Corp 液晶表示装置およびその駆動方法
WO2001097205A1 (fr) * 2000-06-14 2001-12-20 Sony Corporation Dispositif d'affichage et procede de commande de ce dispositif et dispositif d'affichage a projection
WO2003034393A1 (fr) * 2001-10-17 2003-04-24 Sony Corporation Appareil d'affichage
WO2003034395A1 (fr) * 2001-10-17 2003-04-24 Sony Corporation Appareil d'affichage
CN1422420A (zh) * 2000-12-06 2003-06-04 索尼公司 显示装置定时信号产生电路和包括该定时信号产生电路的显示装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6437766B1 (en) 1998-03-30 2002-08-20 Sharp Kabushiki Kaisha LCD driving circuitry with reduced number of control signals
JP3846057B2 (ja) * 1998-09-03 2006-11-15 セイコーエプソン株式会社 電気光学装置の駆動回路及び電気光学装置並びに電子機器
TW582005B (en) * 2001-05-29 2004-04-01 Semiconductor Energy Lab Pulse output circuit, shift register, and display device
JP3633528B2 (ja) * 2001-08-24 2005-03-30 ソニー株式会社 表示装置
JP3890949B2 (ja) * 2001-10-17 2007-03-07 ソニー株式会社 表示装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03214873A (ja) * 1990-01-19 1991-09-20 Nec Corp 液晶表示装置
JPH1165536A (ja) * 1997-08-18 1999-03-09 Seiko Epson Corp 画像表示装置、画像表示方法及びそれを用いた電子機器並びに投写型表示装置
JP2000267616A (ja) * 1999-03-19 2000-09-29 Sony Corp 液晶表示装置およびその駆動方法
WO2001097205A1 (fr) * 2000-06-14 2001-12-20 Sony Corporation Dispositif d'affichage et procede de commande de ce dispositif et dispositif d'affichage a projection
CN1422420A (zh) * 2000-12-06 2003-06-04 索尼公司 显示装置定时信号产生电路和包括该定时信号产生电路的显示装置
WO2003034393A1 (fr) * 2001-10-17 2003-04-24 Sony Corporation Appareil d'affichage
WO2003034395A1 (fr) * 2001-10-17 2003-04-24 Sony Corporation Appareil d'affichage

Also Published As

Publication number Publication date
TWI296792B (zh) 2008-05-11
DE602004022830D1 (de) 2009-10-08
EP1653436B1 (en) 2009-08-26
EP1653436A1 (en) 2006-05-03
KR20060055532A (ko) 2006-05-23
EP1653436A4 (en) 2008-07-02
KR101051605B1 (ko) 2011-07-22
JP2005055632A (ja) 2005-03-03
CN1830015A (zh) 2006-09-06
TW200521933A (en) 2005-07-01
US20060232543A1 (en) 2006-10-19
US7304630B2 (en) 2007-12-04
WO2005013252A1 (ja) 2005-02-10
JP4089546B2 (ja) 2008-05-28

Similar Documents

Publication Publication Date Title
US5648793A (en) Driving system for active matrix liquid crystal display
US7126574B2 (en) Liquid crystal display apparatus, its driving method and liquid crystal display system
CN100447852C (zh) 液晶显示器件及其驱动方法
US7218309B2 (en) Display apparatus including plural pixel simultaneous sampling method and wiring method
EP0863498B1 (en) Data signal line structure in an active matrix liquid crystal display
CN100511403C (zh) 液晶显示器及其驱动方法
CN100428324C (zh) 显示设备及其驱动方法
CN1328615C (zh) 液晶显示设备及驱动lcd板的方法
JPH07113819B2 (ja) 表示装置及びその駆動法
CN109491158A (zh) 一种显示面板及显示装置
CN100468508C (zh) 驱动面内切换型液晶显示器件的公共电压驱动电路和方法
CN1272655C (zh) 显示装置
US20030038795A1 (en) Display apparatus
CN102214428B (zh) 栅极驱动电路及其驱动方法
US7956840B2 (en) Electro-optical device, driving method, and electronic apparatus
EP0662678B1 (en) Display driving apparatus for presenting same display on a plurality of scan lines
JP4007239B2 (ja) 表示装置
JP2911089B2 (ja) 液晶表示装置の列電極駆動回路
US7148872B2 (en) Display apparatus for sequential pixel sampling including attenuated capacitive coupling between signal lines
KR100559224B1 (ko) 액정 표시 장치의 비순차 스캐닝 구동 방법
CN105390104A (zh) 液晶显示装置、扫描驱动器以及驱动显示方法
JPH0990411A (ja) アクティブマトリクス表示装置
KR100627995B1 (ko) 상이한 비디오 표준들로부터의 비디오 신호들을 표시하도록 적용된 매트릭스 디스플레이 장치
CN100524401C (zh) 电光装置及其驱动方法、电压监视方法以及电子设备
JPH1031201A (ja) 液晶表示装置およびその駆動方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20081022

Termination date: 20130714