BR9915032A - Sistema e método para reduzir a necessidade de memória de deintercalador através de alocação de chunks - Google Patents

Sistema e método para reduzir a necessidade de memória de deintercalador através de alocação de chunks

Info

Publication number
BR9915032A
BR9915032A BR9915032-8A BR9915032A BR9915032A BR 9915032 A BR9915032 A BR 9915032A BR 9915032 A BR9915032 A BR 9915032A BR 9915032 A BR9915032 A BR 9915032A
Authority
BR
Brazil
Prior art keywords
symbols
reduce
chunks
need
deinterleaver memory
Prior art date
Application number
BR9915032-8A
Other languages
English (en)
Inventor
David Hansquine
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of BR9915032A publication Critical patent/BR9915032A/pt

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2782Interleaver implementations, which reduce the amount of required interleaving memory
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2782Interleaver implementations, which reduce the amount of required interleaving memory
    • H03M13/2785Interleaver using in-place interleaving, i.e. writing to and reading from the memory is performed at the same memory location

Landscapes

  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Error Detection And Correction (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Abstract

Patente de Invenção: "UM SISTEMA E MéTODO PARA REDUZIR A NECESSIDADE DE MEMóRIA DE DEINTERCALADOR ATRAVéS DE ALOCAçãO DE CHUNKS. Um sistema e método de comunicação de voz e dados para receber símbolos para uma pluralidade de canais em "chunks" ou partições incluídas no interior de buffers ou acumuladores, cada parcela retendo símbolos para apenas um canal correspondente dentre a pluralidade de canais. A medida que são recebidos e decodificados quadros completos, as "chunks" retendo os símbolos, que estão decodificados, são liberadas para serem usadas para a recepção de símbolos recém chegados incluídos em quadros recém recebidos.
BR9915032-8A 1998-11-05 1999-11-05 Sistema e método para reduzir a necessidade de memória de deintercalador através de alocação de chunks BR9915032A (pt)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US09/187,686 US6278715B1 (en) 1998-11-05 1998-11-05 System and method for reducing deinterleaver memory requirements through chunk allocation
PCT/US1999/026182 WO2000027036A2 (en) 1998-11-05 1999-11-05 A system and method for reducing deinterleaver memory requirements through chunk allocation

Publications (1)

Publication Number Publication Date
BR9915032A true BR9915032A (pt) 2002-01-02

Family

ID=22690036

Family Applications (1)

Application Number Title Priority Date Filing Date
BR9915032-8A BR9915032A (pt) 1998-11-05 1999-11-05 Sistema e método para reduzir a necessidade de memória de deintercalador através de alocação de chunks

Country Status (10)

Country Link
US (1) US6278715B1 (pt)
EP (1) EP1127412A2 (pt)
JP (2) JP2002529952A (pt)
KR (1) KR100680454B1 (pt)
CN (1) CN1168222C (pt)
AU (1) AU759528B2 (pt)
BR (1) BR9915032A (pt)
CA (1) CA2349456A1 (pt)
HK (1) HK1043886B (pt)
WO (1) WO2000027036A2 (pt)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6526495B1 (en) * 2000-03-22 2003-02-25 Cypress Semiconductor Corp. Multiport FIFO with programmable width and depth
US7512764B2 (en) * 2001-08-24 2009-03-31 Tian Holdings, Llc Method for allocating a memory of a de-interleaving unit
KR100447175B1 (ko) * 2001-12-03 2004-09-04 엘지전자 주식회사 터보 디코딩 방법 및 이를 위한 장치
KR100439029B1 (ko) * 2002-01-04 2004-07-03 삼성전자주식회사 씨디엠에이 통신시스템의 병렬 디인터리버 및 그를 구비한수신기
US20040028066A1 (en) * 2002-08-06 2004-02-12 Chris Quanbeck Receiver architectures with dynamic symbol memory allocation and methods therefor
US11259037B2 (en) * 2017-12-06 2022-02-22 V-Nova International Limited Method and apparatus for decoding a received set of encoded data

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0634306B2 (ja) * 1983-04-15 1994-05-02 ソニー株式会社 インタ−リ−ブ回路
JP3242750B2 (ja) * 1993-05-19 2001-12-25 三菱電機株式会社 信号変換装置および通信システム
CA2124709C (en) * 1993-08-24 1998-06-09 Lee-Fang Wei Reduced speed equalizer
JP3415693B2 (ja) 1993-12-23 2003-06-09 ノキア モービル フォーンズ リミテッド インターリーブプロセス
WO1995018561A2 (en) * 1993-12-30 1995-07-13 Philips Electronics Nv Automatic segmentation and skinline detection in digital mammograms
US5537420A (en) 1994-05-04 1996-07-16 General Instrument Corporation Of Delaware Convolutional interleaver with reduced memory requirements and address generator therefor
US5519734A (en) * 1994-08-15 1996-05-21 Lsi Logic Corporation Synchronization arrangement for decoder-de-interleaver
US5659580A (en) 1994-11-29 1997-08-19 Lucent Technologies Inc. Data interleaver for use with mobile communication systems and having a contiguous counter and an address twister
US5710783A (en) * 1995-06-07 1998-01-20 Luthi; Daniel A. Optimization of synchronization control in concatenated decoders
US5784392A (en) * 1995-06-26 1998-07-21 Nokia Mobile Phones Ltd. Viterbi decoder with l=2 best decoding paths
JPH09102748A (ja) * 1995-10-04 1997-04-15 Matsushita Electric Ind Co Ltd インターリーブ回路
US6012159A (en) * 1996-01-17 2000-01-04 Kencast, Inc. Method and system for error-free data transfer
JPH10209884A (ja) * 1997-01-21 1998-08-07 Matsushita Electric Ind Co Ltd インターリーブ回路、及びデインターリーブ回路
US6094465A (en) * 1997-03-21 2000-07-25 Qualcomm Incorporated Method and apparatus for performing decoding of CRC outer concatenated codes
US6088387A (en) * 1997-12-31 2000-07-11 At&T Corp. Multi-channel parallel/serial concatenated convolutional codes and trellis coded modulation encoder/decoder
JP3359291B2 (ja) * 1998-07-17 2002-12-24 株式会社ケンウッド デインターリーブ回路
JP4045664B2 (ja) * 1998-08-28 2008-02-13 ソニー株式会社 データ並び換え装置とその方法および受信装置
US6120626A (en) * 1998-10-23 2000-09-19 Autoliv Asp Inc. Dispensing fibrous cellulose material
KR100681373B1 (ko) * 2004-11-15 2007-02-15 이근주 휴대용단말기의 회동개폐장치
KR100715432B1 (ko) * 2005-11-22 2007-05-09 한국과학기술원 항공기용 와이어 절단장치

Also Published As

Publication number Publication date
AU759528B2 (en) 2003-04-17
KR100680454B1 (ko) 2007-02-08
JP2002529952A (ja) 2002-09-10
WO2000027036A2 (en) 2000-05-11
CA2349456A1 (en) 2000-05-11
CN1168222C (zh) 2004-09-22
EP1127412A2 (en) 2001-08-29
JP2011010311A (ja) 2011-01-13
WO2000027036A3 (en) 2000-08-10
HK1043886B (zh) 2005-05-20
HK1043886A1 (en) 2002-09-27
WO2000027036A9 (en) 2000-09-28
KR20010080951A (ko) 2001-08-25
AU2021900A (en) 2000-05-22
CN1348630A (zh) 2002-05-08
US6278715B1 (en) 2001-08-21

Similar Documents

Publication Publication Date Title
MXPA02012327A (es) Sistema de telecomunicacion vsb.
BR0105351A (pt) Método de transmissão de um sub-pacote em um sistema de transmissão de pacote codificador em canal paralelo
BR0114099A (pt) Métodos e equipamentos para alocação de potência a canais de estações base
BRPI0411173A (pt) método de entrega mole e mais mole em redes de múltiplo acesso por divisão de códigos duplex por divisão de tempo (tdd-cdma)
BR0114492A (pt) Método e sistema para facilitar a alocação de recurso de enlace ascendente para a estação móvel
GB2370479B (en) A method of processing data packets
FI982417A0 (fi) Menetelmä kantajien ominaisuuksien ohjaukseen
BRPI0511735A (pt) codificação e modulação para serviços de broadcast e multicast em um sistema de comunicação sem fio
AR025136A1 (es) Metodo y sistema para desasignar un canal de trafico de paquetes y sistema para desasignar al menos un canal de trafico de paquetes al cual tienen accesoreservado una pluralidad de estaciones moviles
ID27858A (id) Aparatus dan metode pemultiplekan dan pengkodean saluran dalam sistem komunikasi cdma
BR9812317A (pt) Estrutura de canal para sistemas de comunicação
BR9908449A (pt) Processo para acessar e prover acesso a um pacote de canais
BR0009755A (pt) Métodos para controlar acerto de taxa entre canais diferentes usados para dispensar serviços por um terminal móvel, e para equilibrar uma pluralidade de taxas de bit de uma pluralidade de canais de transporte a uma taxa de bit de um canal de transporte composto, e sistema de comunicações para conjugar uma pluralidade de taxas de bit de uma pluralidade de canais de transporte a uma taxa de bit de um canal fìsico
ES2112965T3 (es) Transmision de datos en un sistema de telefono celular.
BR9713836A (pt) Circuito de comunicação para a transmissão e recepção, respectivamente, de uma pluralidade de segmentos de sinal de controle entre sistemas de comunicação, sistema de telecomunicações, processo de avanço de um sinal de controle de um primeiro sistema de comunicação para um segundo sistema de comunicação.
TW200711353A (en) Data transmission with efficient slot and block formats in a wireless communications system
BRPI0412095A (pt) método e sistema de rádio pacote móvel para tarifar uma conexão streaming
DE602005018999D1 (de) Paketmultiplexen von mehrkanaligen Audiodaten
BR0109872A (pt) Um método para codificação em um sistema de telecomunicações
BRPI0416958A (pt) gereciamento de canal de código em um sistema de comunicações sem fio
BR9915032A (pt) Sistema e método para reduzir a necessidade de memória de deintercalador através de alocação de chunks
ATE345628T1 (de) Blinde ratendetektion in einem multiplexübertragungssystem
BR9912994A (pt) Método, sistema de comunicação, estação móvel e elemento de rede para transmitir informação de ruìdo de fundo na transmissão de dados nos quadros de dados
EP1073239A3 (en) Communications channel synchronous micro-cell system for integrating circuit and packet data transmissions
BRPI0417777A (pt) método para operar uma rede de comunicação, e, rede de comunicação

Legal Events

Date Code Title Description
B06A Notification to applicant to reply to the report for non-patentability or inadequacy of the application [chapter 6.1 patent gazette]
B11B Dismissal acc. art. 36, par 1 of ipl - no reply within 90 days to fullfil the necessary requirements