BE1000171A6 - Unite de verification de sequence pour un circuit de remise en sequence duplex a multiplexage dans le temps. - Google Patents

Unite de verification de sequence pour un circuit de remise en sequence duplex a multiplexage dans le temps. Download PDF

Info

Publication number
BE1000171A6
BE1000171A6 BE8701216A BE8701216A BE1000171A6 BE 1000171 A6 BE1000171 A6 BE 1000171A6 BE 8701216 A BE8701216 A BE 8701216A BE 8701216 A BE8701216 A BE 8701216A BE 1000171 A6 BE1000171 A6 BE 1000171A6
Authority
BE
Belgium
Prior art keywords
sequencing
sequence
signal
digital control
error
Prior art date
Application number
BE8701216A
Other languages
English (en)
Inventor
E Renner Robert
Original Assignee
Gte Comm Systems Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Gte Comm Systems Corp filed Critical Gte Comm Systems Corp
Application granted granted Critical
Publication of BE1000171A6 publication Critical patent/BE1000171A6/fr

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/06Time-space-time switching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/14Monitoring arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Des systèmes de commutation sont raccordés par des champs de mesure de données numériques. Un circuit de synchronisation comprend des machines d'état à multiplexage dans le temps qui surveillent des signaux d'alarme de mise en séquence.

Description


   <Desc/Clms Page number 1> 
 



  Unite de vérification de séquence pour un circuit de remise en séquence duplex    à, multiplexage   dans le temps. 



  Fondement de l'Invention
La présente invention concerne des systemes de transmission numériques et, plus particulierement, le maintien d'une mise en séquence correcte entre des exemplaires multiples d'un équipement à champs de   me sure numériques à   multiplexage dans le temps. 



   Les systèmes modernes de   telecommuniea-   tions transmettent rapidement d'importantes quantités de données entre des systèmes. On utilise des champs de mesure numériques pour raccorder ces systèmes et pour transmettre ces données. Le   Systeme   de commutation comporte habituellement un certain nombre de champs de mesure numériques, chacun d'eux transmettant des données & grande vitesse entre des systèmes de commutation. 



   Pour des raisons d'ordre public, ces systèmes de commutation doivent etre hautement fiables. Afin d'obtenir cette fiabilité, ces systèmes sont souvent mis en oeuvre avec un équipement redondant. Ce schema redondant est une façon de conférer, au système, une insensibilité aux défaillances. En d'autres mots, si une partie du système vient   ä   défaillir, une seconde partie de ce système exécute exactement le meme processus. Ce systeme fonctionne correctement, mais dans un mode simplex. 

 <Desc/Clms Page number 2> 

 



   L'équipement redondant fonctionne spéci- fiquement dans un mode synchrone, empêchant ainsi le temps de panne total du système suite au passage d'un exemplaire de   l'equipement   à l'autre. On prevoit également un moyen de détection de défaillances si les deux exemplaires diffèrent l'un de l'autre. 



   Dans les brevets des Etats-Unis   d'Amerique     n   4. 531. 210 et 4. 507. 780, on décrit des unites de contrôle à champs de mesure numériques duplex pour un système de ce type. Ce système est le   Systeme   GTD-5 EAX fabriqué par "GTE Communication Systems Corporation", à savoir la Demanderesse de la présente demande. Ces brevets révèlent des unités de contrôle numériques en duplex fonctionnant en synchronisme. Toutefois, ces unites de contrôle numériques desservent un certain nombre de champs de mesure numériques et, par conséquent, elles nécessitent une opération de multiplexage. 



  En raison des données transmises ä grande vitesse et de la nature de l'analyse, les temps de propagation des signaux à travers des circuits semblables peuvent varier. En d'autres mots,   ä   un moment particulier, un exemplaire d'un circuit peut apercevoir un bit de mise en sequence positionné, tandis que l'autre exemplaire en duplex. de. ce circuit ne peut apercevoir le bit de mise. en sequence correspondant. positionne.

   En conséquence, il est difficile de maintenir une synchronisation dans des opérations de remise en sequence multip-   plexees.   Depuis que l'on a   découver. t que la   mise en sequence appropriée était un processus   d'expéri-   mentation systématique, la localisation rapide de bits de mise en sequence et de synchronisation facilitera le maintien de la synchronisation de l'équipement à champs de me sure numériques duplex. 

 <Desc/Clms Page number 3> 

 



   En conséquence, un objet de la présente invention est de fournir une unité en vue de maintenir une mise en séquence correcte entre des exemplaires multiples   d'un equipement a champs de   mesure numeriques ä multiplexage dans le temps. 



  SOMMAIRE DE L'INVENTION
Un système de télécommunication est raccordé   ä   d'autres systèmes de télécommunications par plusieurs champs de mesure numériques. Un de ces systèmes de télécommunications comporte une paire duplex d'unités de contr8le numériques fonctionnant en synchronisme. Une de ces unités de contrôle numériques intervient pour analyser les différents champs de mesure numériques pour une synchronisation de mise en séquence adéquate en tant qu'unite opérante, tandis que l'autre unité de contre numérique de la paire intervient pour analyser les différents champs de mesure numériques pour une synchronisation de mise en séquence adequate, en tant qu'unite de reserve. 



  Chacune des unités de contrôle numériques comprend une unité de synchronisation de mise en séquence,
Chaque unite de synchronisation de mise en sequence comporte un circuit d'horloge qui intervient pour fournir des signaux périodiques de tranches de temps. Chaque unité de synchronisation de mise en séquènce comportait également un circuit de minutage, une machine    d' état et   un circuit de vérification d'erreurs. 



   Le circuit de minutage est raccordé au circuit d'horloge. Le circuit de minutage intervient en réponse aux signaux de traches de temps du circuit d'horloge pour émettre un signal de comptage ayant une fréquence   prédéterminée,  
La machine d'état est raccordée ä l'autre 

 <Desc/Clms Page number 4> 

 exemplaire de l'unité de contrôle numérique de la paire duplex. La machine d'état est raccordée   ä   l'exemplaire de l'unité de contrôle numérique renfermant la machine d'état. La machine   d'état   est également raccordée au circuit de minutage. 



  La machine   d'état   intervient en réponse à des signaux d'alarme de mise en séquence de chacune des unites de conrôle numériques pour émettre deux signaux   d'état.   Ces signaux d'étant ont une première et une seconde valeur, respectivement, et ils correspondent ä un état HOLD END (Fin Maintien). 



   Chaque unité de contrôle numérique fournit ä la fois une adresse de vérification de mise en sequence et une adresse d'alarme de mise en sequence. L'adresse de verification de mise en séquence indique l'identité du champ de mesure numérique en cours d'examen pour une mise en séquence adequate. L'adresse d'alarme de mise en séquence indique l'identité du champ de mesure numérique qui est hors de la mise en séquence adequate. 



   Le circuit de verification d'erreur est raccordé à la machine d'état et à l'unite de contrôle numérique correspondante. En réponse à une condition d'égalité de l'adresse de vérification de mise en séquence avec l'adresse d'alarme de. mise en sequence, ainsi qu'en réponse aux signaux d'état représentant l'état HOLD END, le circuit de vérification d'erreur modifie les conditions requises de la vérification d'erreur de la valeur de terreurs de mise en séquence dans les 5 bits précédents de mise en séquence à la valeur de 1 erreur de mise en sequence dans le 1 bit de mise en séquence   precedent.   

 <Desc/Clms Page number 5> 

 
 EMI5.1 
 



  DES DESSINS La figure l est un schema 
BREVE'DESCRIPTIONsystème de commutation illustrant l'interconnexion de champs de mesure numériques avec le système de commutation via des unités de contr81e numéri- ques ; la figure 2 est une structure de bits et de séquences de transmission Tl pour les champs de mesure numériques illustres en figure   1 ;   la figure 3 est un schema bloc d'une partie de l'unite de contrôle numérique assurant la conversion   serie/parallele des données   de champs de mesure numériques et tamponnant les données   jusqu'ä   8 champs de mesure numériques la figure 4 est un diagramme   schismatique   illustrant les principes novateurs de la présente invention ; la figure 5 est un diagramme d'état illustrant le fonctionnement du circuit de remise en séquence. 



   DESCRIPTION DE LA FORME DE REALISATION PREFEREE
En figure   1,   on représente un réseau de commutation numérique temps-espace-temps con-   jointement   avec l'unite de contrôle commune cor- respondante. Comme le montre cette figure, des postes d'abonnés téléphoniques tels que les postes d'abonnés   l   et 2, sont raccordés à l'unité de ligne analogique 13.

   L'unité de ligne analogique
13 est raccordée aux deux exemplaires de l'unité de   controle   analogique 14 et   14'.   Des minuteries de départ 20 et   20'sont raccordées à 1a   paire en duplex d'unités de commutateurs d'espace 30 et 30', lesquels sont, à leur tour, raccordés aux minuteries de terminaison 21 et   211.   Les unités de minuteries et de   controle   21 et 211 

 <Desc/Clms Page number 6> 

 
 EMI6.1 
 sont raccordées aux unites de controle 14 et 14'et, finalement, aux postes d'abonnes téléphoniques et 2 via le circuit de ligne analogique 13. 



  Les unites de contr61e 15 et 151 de mesure au réseau de commutation. L'équipement champs de mesure numérique peut entre en utilisant un de mesure numérique Tl habituellement disponible dans le commerce, tel que le 9004 fabrique Transmission Systems Inc. De 1a une unit6 analogique 16 raccorde des circuits interurbains au réseau de commutation numerique via des unités de contre analogiques 17 et 17'. 



  Un processeur périphérique CPU 70 contre le de commutation numérique et des unites de contr81e et analogiques. L'unite de ligne analogique 13 et une paire en duplex d'unites de contr81e analogiques 14 et 14'sont connectée directement aux postes phoniques. Une paire double d'unites de controle numérique 15 et 15'contrôle les données PCM entrantes provenant des champs de me De la meme analogique 16 et une paire en duplex d'unites de contr8le analogiques 17 et 171 des circuits interurbains. Les unites de controle et sont chacune en double pour raisons La nature dun de transmission de données de champs de mesure numériques Tl et sa structure sont représentée en figure 2. 



  Chaque échantillon vocal est constitué de huit 

 <Desc/Clms Page number 7> 

 bits, PCMO-PCM7. PCMO   es. t   un bit de signe. Les bits PCMI-PCM7 indiquent 1'amplitude de l'échantillon voca1. Le bit PCM1 peut également etre utilisé pour transmettre des indications d'alarme. Le bit PCM7 est utilise pour transmettre des informa- tions de supervision au cours des séquences 6 et 12. 



   Vingt-quatre échantillons vocaux sont organisés ensemble avec un bit S pour former une sequence. Chaque échantillon vocal de la séquence est associé ä un canal de voix (ou de données). Les canaux sont numérotés de 0 ä 23. 



   Le bit S est doté d'une configuration périodique qui, lorsqu'elle est détectée, est utilisée pour 
 EMI7.1 
 identifier le début de chaque séquence de données. 



  Douze séquences de données sont organisées pour former une "superséquence". Au cours des séquences 6 et 12 de la superséquence, le bit PCM7 est utilise pour transmettre des informations de supervision associées ä chacun des 24 canaux. 



  La configuration périodique des données transmises par le bit S lui permet également d'identifier 
 EMI7.2 
 les sequences individuelles faisant partie d'une 
La configuration que comporte le bit S, est la suivante (le premier bit est associé    ä   la séquence 0)   : \1100011011100".   On peut constater qu'au cours des séquences impaires, le bit S forme une configuration alternée    de"l" et de"Ö",     soit 11101010".   Cette configuration alternée est appelée "configuration TS" et elle est utilisée pour identifier la position de départ des séquences. 



  Au cours des   sequences   paires, le bit S a la configuration "001110", dans laquelle le premier "l"indique le début de la séquence 6. Cette 

 <Desc/Clms Page number 8> 

 
 EMI8.1 
 configuration est appelee"configuration elle est utilisée pour identifier la position & 
Chaque fois qu'apparaît un bit TS, un détecteur de sequences le compare avec la valeur qu'il escompte apercevoir (des "1" au cours des   se-   quences 1, 5 et 9; des "0" au cours des sequences 3, 7 et 11).    ri-le bit   TS est en discordance avec la valeur   esccmp-   tEe, il est considéré come une. erreur. Si deux erreurs apparaissent au cours de cinq examens consécutifs quelconques de bits TS pour un champ de mesure numérique (support T), on considère alors que le champ de mesure numérique est hors séquence. 



  Alors intervient un état d'alarme. En fin de compte. une tentative sera entreprise pour remettre ce support T en séquence. 



   L'examen de bits FS est un   procédé   analogue ä celui des bits TS. 



   Lorsqu'on tente d'effectuer une remise en séquence pour un champ de mesure numérique, le détecteur de séquence examine chaque position de bit pour une période de 16 séquences. Si n'importe quelle position de bit a été logiquement introduite au cours de sequences alternées, on supposera alors que cette position de bit est la position de bit correcte de mise en séquence, tandis que le contenu d'un vecteur d'écriture sera remis ä jour pour refléter la. nouvelle posi- 
 EMI8.2 
 tion de   bit : S.Si la configuration TS correctement   alignée, mais si la configuration FS est en erreur, le détecteur de séquence incrémentera un vecteur d'écriture de quatre positions de séquence.

   Tel sera le cas chaque fois que la configuration FS est en erreur jusqu'ä ce que, finalement, le 

 <Desc/Clms Page number 9> 

 vecteur d'écriture soit correctement aligne avec la configuration FS entrante. 



   La figure 3 représente une partie du circuit intervenant dans chacune des unités de contrôle numériques 15 et 15'. Chaque unité de contrôle numérique contrôle jusqu'à 8 champs de mesure numériques. Des unités de contrôle numériques 15 et   15'du   type représenté en figure 1 sont des unités de contrôle numériques en duplex. 



  Ceci signifiejque chaque unité de contrôle numérique 15 et 15'intervient pour la transmission de données entre le système de commutation et les mêmes 8 champs de mesure numériques. De plus, les unités de contrôle numériques 15 et 15' fonctionnent en synchronisme. En d'autres mots, elles jouent le même rôle au meme moment afin de former ainsi un système insensible aux défaillances. Ce système permet qu'une défaillance se produise dans une des unités de contr81e numériques 15 ou 15'et il permet également, au système de commutation, de fonctionner à 1'intervention de l'autre unité de la paire en duplex. 



   On représente le raccordement de 8 
 EMI9.1 
 champs de mesure numériques à une unite de con- tr8le numérique telle que 15 ou 15'. Comme   le   montre cette figure, les champs de mesure numériques 1   ä   4 sont raccordés au circuit   QSIC-1   (circuit d'interface de champs de mesure quadräti-   ques).   Cette figure montre également que les champs de mesure numériques 5 à 8 sont raccordés 
 EMI9.2 
 . de mesure ques 1 à 4    et. 5 à'8   sont également raccordés aux circuits QSIC-1' et QSIC-2' respectivement. Ces circuits'QSIC et les connexions ne sont pas représentés en figure 3.. Chaque circuit.

   QSIC 

 <Desc/Clms Page number 10> 

 assure la conversion   serie/parallele   ou vice versa des champs de    mesure numériques et il   positionne une signalisation (signal tampon complet) lorsque 8 bits de données ont été recueillis pour un champ de mesure numérique particulier. Chaque circuit QSIC assure ces fonctions pour les quatre champs de mesure numériques auxquels il est raccordé. 



   Les circuits QSIC-1 et QSIC-2 sont raccordés au LCFD (compensateur de ligne et   deter-   teur de mise en séquence). Le LCFD analyse chacune des 8 signalisations représentant les 8 champs de   me sure numériques à   une vitesse deux föls plus rapide que la vitesse de transmission des données d'un champ de mesure numérique. Les données d'un champ de mesure numérique particulier sont relevées lorsque la signalisation est positionnée. 



  Lorsqu'un exemplaire des LCFD en duplex aperçoit la signalisation pour les   donnees positionnees   pour un champ de mesure numérique particulier, l'autre exemplaire ne peut apercevoir a ce moment exact   la     signalisation positionnee. Toutefois,   cet exemplaire du LCFD dolt apercevoir la signali- 
 EMI10.1 
 sation Bien que en positionnee sur son analyse sulvante.analyse en raison des retards de propagation des signaux   ä   travers   differents cirouits logiques.   



  En conséquence, afin d'assurer la synchronisation pour des opérations de remise en séquence entre 
 EMI10.2 
 les dante, de manière numeriques en duplex 15 et 15', on prévoit . synchronisation 4. 



  4 b 8 

 <Desc/Clms Page number 11> 

 
Chaque exemplaire du LCFD (Line Compensator and Frame Detection Circuit = circuit compensateur de ligne et détecteur de séquence) comprend un circuit du type représente en figure 4. Le   Signal-MFALFOUND   (My Frame Alarm Found = mon signal d'alarme de séquence trouvé) est transmis du circuit de vérification de séquence de l'exemplaire correspondant. à la mémoire morte program- 
 EMI11.1 
 mable 101 ä 32 x 8 bits. Un signal emis par l'autre exemplaire du circuit de verification de séquence est transmis via la   ligne-HFALFOUND   (His Frame Alarm Found = son signal d'alarme de séquence trouve)   à 1a mémoire   morte programmable 101. 



   Six lignes de sortie de données raccordent la mémoire morte programmable 101   ä   la bascule HEX (=   hexadecimale)   106. Un signal d'horloge transmis sur la ligne CLOCK (= horloge) est également introduit dans la, bascule HEX 106. Deux sorties de la bascule HEX 106 sont réinjectées comme   entrees   dans la mémoire morte programmable 101. Une des sorties de la bascule HEX 106 est raccordée au compteur à 4 bits 111 via la ligne DLYCTEN (Delay Counter Enable: compteur de retard validé). La bascule HEX 106 est également raccordée au compteur à 4 bits 111 via la ligne DLYCTCLR (Delay Counter Clear = compteur de retard remis à    zéro).   



   L'horloge -est également raccordée aux compteurs à 4 bits 111 et 125 via la ligne CLOCK. 



  La sortie de report du compteur ä 4 bits 111 est raccordée   ä   une entrée du compteur à 4 bits 125. Deux des sorties du compteur   ä   4 bits 125 sont raccordées ä une porte ET 127. La sortie de la   porte ET 127 est raccordée comme entrée à la   mémoire morte programmable 101. En conséquence, le contenu de la mémoire morte programmable 101 

 <Desc/Clms Page number 12> 

 est lu en fonction du signal -MFALFOUND et du signal -HFALFOUND et d'autres entrées pour chaque champ de   mesure numerique. En d'autres   mots, la mémoire morte programmable 101 est une machine   d'étant     ä   multiplexage dans le temps. 



   Une autre sortie de la bascule HEX 106 est le signal de validation du compteur d'analyse (SCANCTEN). Ce Signal valide l'opération d'analyse pour que la mise en séquence adéquate de chaque champ de mesure numérique soit arrêtée ou entamée. 



  La bascule HEX 106 est raccordée au compteur de tranches de temps via la ligne SCANCTEN. Une autre sortie de la bascule HEX 106 est le signal de validation du comparateur, qui est transmis sur la ligne CMPEN au circuit de mise en séquence. 



   Les portes 116 et 126 interviennent pour la remise   ä   zero du compteur d'analyse. 



  Le signal de validation du compteur d'analyse est raccorde ä la combinaison de la porte ET-NI 116 via la ligne SCANCTEN. L'horloge est raccordée à la bascule bistable J-K 126 via la   ligne-6 MSCLK   signal d'horloge de 6 millisecondes). Cette   l ne met   un signal    d'horloge de   6 millisecondes   à l'entrée   de la bascule bistable J-K   126.   La bascule bistable J-K 126 est utilisee pour engendrer une impulsion étroite de 50% du signal de 6 milisecondes, La'sortie de la bascule bistable J-K 126 est raccordée ä une    entree de la porte   ET-NI 116. La sortie de la porte ET-NI 116 est le signal de remise ä zéro du compteur    d'analyse,   ce signal étant raccordé au circuit du compteur de tranches de temps via la ligne correspondante. 



   Le compteur de tranches de temps et le circuit de vérification sont raccordes au comparateur de grandeurs à 4 bits 128. Les signaux 

 <Desc/Clms Page number 13> 

 d'adresse d'alarme de mise en sequence (FALADDRA, FALADDRB et   FALADDRC)   raccordent le compteur de tranches de temps au comparateur 128. Les lignes d'adresse de verification de séquence   (FRCHKADDA,   FRCHKADDB et   FRCHKADDC)   raccordent le circuit de vérification de mise en séquence au comparateur 128. Le signal de sortie EQ de grandeur de 4 bits émis vers le comparateur 128 est engendré pour assurer l'égalisation de l'adresse de vérification    e, séquence   et l'adresse d'alarme de fréquence.

   La ligne EQ est raccordée entre le comparateur 128 et le   selecteur   de données ä 8 bits 133.   D'autres entrees   dans   leselecteurdedonnées   à 8 bits 133 sont les signaux de contrôle d'état Yl et Y2. Le signal Yl est le bit de poids faible de l'adresse d'état, tandis que le signal Y2 est le bit de poids fort de   l'adressa d'état.   Le tableau ci-après donne les valeurs des signaux Yl et Y2. 
 EMI13.1 
 



  TABLEAU 
 EMI13.2 
 
<tb> 
<tb> Etat <SEP> Y2 <SEP> Y1
<tb> Idle <SEP> (Inactivité) <SEP> 0 <SEP> 0 <SEP> 
<tb> Hold <SEP> Start <SEP> 0 <SEP> 1 <SEP> 
<tb> (= <SEP> Début <SEP> Maintien)
<tb> Go <SEP> (= <SEP> Feu <SEP> vert) <SEP> 1 <SEP> 1
<tb> Hold <SEP> End <SEP> 1 <SEP> 0
<tb> (= <SEP> Fin <SEP> Maintien)
<tb> 
   D'autres entrees   dans le sélecteur de données   val   8 bits 133 sont le signal d'erreur 2/5 et le Signal d'erreur 1/1. Le Signal d'erreur 2/5 indique que 2 erreurs ont   Eté   reçues dans les 5 derniers bits de mise en séquence. Le signal d'erreur 1/1 indique que 1 erreur a ete reçue dans le 1 dernier bit de mise en séquence. 



  La sortie du   selecteur   de données ä 8 bits est 

 <Desc/Clms Page number 14> 

 le Signal ERROR (Erreur) indiquant qu'une erreur a été détectée et que la remise en séquence doit avoir lieu. La ligne ERROR est raccordée au circuit de vérification de mise en sequence. 



   Le circuit détecteur de séquences duplex est   contrôlé   par une machine d'état située dans chaque exemplaire des LCFD. Cette machine d'étant est constituée de la mémoire morte programmable 101, de la bascule HEX 106, des compteurs à 4 bits 111 et 125, ainsi que de la porte ET 127. 



  Cette machine d'état fonctionne pour garantir que les deux exemplaires du LCFD fonctionnent en synchronisation pour la remise en séquence de chacun des champs de mesure numériques. 



    Ce circuit verifie les signaux hors sequence emis par son propre exemplaire, au meme    titre que l'autre exemplaire de chacun des champs 
 EMI14.1 
 de mesure pour l'exemplaire illustre en figure 4 est signal-MFALFOUND. l'autre exemplaire En se refermant ä la figure 5,    numeriques. Le Signal hors sequenced'etat   est normalement dans l'état IDLE. Le circuit du compteur   d'analyse (non représenté) compte   et. engendre une adresse de tranche de temps qui 
 EMI14.2 
 est epourexaminer est utiliste pour examiner un registre d ' alarme de séquences pour chaque exemplaire dU circuitX Ce registre d'alarme de séquence contient une indication hors séquence pour chacun des champs de mesure numériques.

   L'état hors séquence    est'0   surveillé pour chacun des champs de mesure numéri- 
 EMI14.3 
 ques, un ä la fois et sur 1a base d'un délaid'attente. 



   Lorsqu'un   etat   d'alarme de mise en sequence est détecté dans l'un ou l'autre exemplaire, 

 <Desc/Clms Page number 15> 

 le circuit d'analyse est arrêté    & l'intervention   d'un signal émis sur la ligne SCANCTEN.   L'analyseur.'   est arrêté sur le champ de mesure numérique particulier pour lequel on a détecté l'état hors séquence, Lorsque l'analyseur est   arrenté,   si les indicateurs d'alarme. ; respectifs des deux exemplaires (-MFALFOUND et -HFALFOUND) sont positionnés,, les deux exemplaires du circuit entrent dans l'étant GO (Feu vert). Ensuite l'opération de remise en séquence commence. Cette caractéristique est indiquée en figure 5 par la transition de   l'état   IDLE   ä   l'état GO, comme l'indique le parcours (MF et HF). 



   Le signal -MFAALFOUND et le signal - HFALFOUND seront appelés ci-après MF et HF respectivement. Toutefois, si les deux exemplaires de ce circuit ne sont pas exactement synchronisés, un des signaux d'alarme sera positionné et il n'en sera pas de même pour l'autre. Dans ces conditions, la transition est établie de l'étant IDLE   à l'état   HOLD START (Début Maintien) comme indique par le parcours (MF ou HF, mais non les deux, OU exclusif logique). S'il n'existe aucune défaillance de circuit, les deux exemplaires de l'indication hors séquence concorderont en définitve. En d'autres mots, le signal MF et le signal. 



  HF seront tous deux positionnes. En conséquence, la mémoire morte programmable 101 sera lue et la machine d'état passera de l'état HOLD START ä l'état GO au début de l'opération de remise en séquence. Cette transition est établie via le parcours (MF et HF). 



   11 est ä noter que ce parcours raccordant   l'etat   HOLD START et l'état GO englobe également, comme condition de transition, la condition OU 

 <Desc/Clms Page number 16> 

 logique de (MF et un comptage égal   ä     192).   En d'autres mots, des que le compteur constitue des compteurs à 4 bits 111 et 125 et de la porte ET 127 a compté 192 tranches de temps et dès que le signal MF est positionne (sans tenir compte du fait que le signal HF soit jamais positionne), la transition sera établie de l'étant HOLD START à l'état GO dans lequel la remise en séquence aura lieu. 



   Lorsque le compteur de 192 tranches de temps expire, l'exemplaire du circuit dont l'indicateur d'alarme est positionné, entrera dans   l'état   GO, tandis. que l'exemplaire dans lequel l'indicateur d'alarme n'est   pa. s positionne,   
 EMI16.1 
 procédera ä la transition de l'état HOLD START ä l'étant HOLD END (Fin Maintien) via le parcours (-MF et le comptage égal ä 192). 



  Lorsque l'exemplaire de ce circuit, qui a été remis en sequence, met un terme ä   l'opera-   tion, une transition sera établie de l'étant GO 
 EMI16.2 
 ä l'étant HOLD END via le parcours (-MF). Ce parcours indique que la remise en séquence a   été   effectuée et que l'alarme de mise en séquence aperçue par cet exemplaire du circult sera remise ä zéro. 



  En conséquence, en definitive, les deux exemplaires de ce circuit entreront dans l'étant HOLD END pour le champ de mesure nùmérique particulier devant 
 EMI16.3 
 être remis en 
Lorsque la machine d'état sort de    l'état.   



  IDLE ou de   l'étant   HOLD START, la minuterie    constituée'.   des compteurs à 4 bits 111 et 125 est relancée. 



  Le temps de propagation ä travers l'état GO est inférieur ä 1/2 du délai d'attente total. En   conséquence.   les deux exemplaires du circuit sont dans l'étant HOLD END et la minuterie constituée 

 <Desc/Clms Page number 17> 

 des compteurs à 4 bits 111 et 125 doit être à peu près 1/2 complet dans son comptage jusqu'à
192. Lorsque la minuterie expire, la transition sera établie de l'étant HOLD END à l'étant IDLE via le parcours (CT egal 192), indiquant ainsi que les deux exemplaires sont ä présent en synchro- nisation et que le champ de me sure numérique en question a   ete   remis en sequence.

   L'état HOLD END permet également, aux deux exemplaires, de rester synchronisés même si les deux operations de remise en séquence nécessitent des temps   legèrement   différents pour aboutir ä leur terme suite & des décalages de minutage. 



   Le comparateur 128 compare la valeur en cours de l'adresse d'alarme de sequence, laquelle indique l'identité de l'adresse actuelle du champ de mesure numérique qui est hors sequence, avec l'adresse de vérification de séquence. L'adresse de vérification de sequence est l'adresse du champ de mesure numérique dont-l'examen de mise en séquence correcte est en cours. Lorsque ces deux adresses sont égales, un signal est émirs sur la ligne EQ, indiquant ainsi que le   mgmecchamp   de mesure   numéral-   que vérifié est celui qui est ä ce moment hors séquence. Ce signal EQ est introduit dans le   selecteur   de données 133. 



   Normalement, le   selecteur   de données 133 intervient pour transmettre directement le , signal ERROR 2/5 ä la sortie. ERROR. Le signal ERROR 2/5 indiquera une erreur (alarme de mise en sequence) si au moins deux des cinq derniers bits TS ou FS ont été détectés comme étant en erreur. Normalement, le circuit de verification fonctionne dans ce mode. 



   Un champ de mesure numérique qui est 

 <Desc/Clms Page number 18> 

 en cours de remise en sequence restera environ 3,5 millisecondes dans l'état GO. Lorsque la transition est établie de l'état GO ä l'étant HOLD 
 EMI18.1 
 END, le signal Y2 sera égal à 1 et le signal Y1 sera égal ä O. En conséquence, tandis que la machine d'état est dans l'étant HOLD END et que l'adresse de verification de séquence est égale à l'adresse d'alarme de mise en séquence, le signal ERROR 1/1 sera déclenché jusqu'au signal de sortie ERROR. Le signal ERROR 1/1 indiquera une erreur si au moins un des derniers (le dernier) bits FS ou TS a été détecte comme étant en erreur. 



  Etant donné que le temps total s'écoulant dans   l'etat   HOLD END est à peu près egal à 4,5 millisecondes, la condition plus rigoureuse que constitue la détection d'une erreur parmi   l'un ou l'autre   bit FS ou TS, aura pour effet de positionner immédiatement le signal d'alarme en sequence. Une erreur détectée lors de la vérification d'une erreur sur une indique que le bit FS ou TS sélectionné par l'operation de remise en séquence a été sélectionné en erreur,
Ce système empêche une mise en séquence intempestive due ä un bit FS ou TS incorrectement sélectionné au cours de l'état GO (processus de remise en sequence) ou suite à un bruit engendré au hasard. La vérification d'une erreur sur une est effectuée uniquement au cours   de.     l'état   HOLD END.

   Des que la transition est établie de l'etat HOLD END    à. l'état   IDLE, la vérification de deux erreurs sur cinq est.. ä nouveau reprise. De la sorte, une vérification double est assurée. La verification de deux erreurs sur cinq est constamment effectuée au cours de l'état IDLE. Dès qu'une opération de remise en sequence a été effectuée 

 <Desc/Clms Page number 19> 

 
 EMI19.1 
 par la transition à GO, l'étant HOLD END appliquera les criteres plus rigoureux de la vérification d'une erreur sur une pour les bits TS ou FS. Une erreur quelconque dans les bits TS ou FS ä ce moment aura pour effet de positionner l'alarme de séquence pour ce champ de mesure numérique, provoquant ainsi une autre transition   ä   l'état GO. 



   Bien que la forme de réalisation préférée de l'invention ait été illustrée et décrite en détail, l'homme de   metier   comprendra   baisement   que différentes modifications peuvent y etre apportées sans se départir de l'esprit de   l'inven-   tion ou du cadre des revendications ci-après.

Claims (14)

  1. REVENDICATIONS 1. Plusieurs champs de mesure numeriques raccordant un système de télécommunication à un autre, le système de télécommunication mentionné en premier lieu comprenant une paire en duplex d'unités de controle numériques fonctionnant en synchronisme, une de ces unités de contrôle numériques fonctionnant pour analyser le groupe de champs de mesure numériques pour la synchronisation de mise en sequence correcte, en tant qu'unité opérante, tandis qu'une autre unité de contrôle numérique fonctionne pour ana- lyser ce groupe de champs de mesure numériques pour la syn- chronisation de mise en séquence correcte, .
    en tant qu'mité de réserve, chaque unité de contrôle numérique comportant une unite de verification de sequence pour un essai de détermina- tion d'erreur comprenant : une horloge intervenant pour émettre des signaux periodiques de tranches de temps ;
    une minuterie raccordée à cette horloge, cette minuterie fonctionnant en-réponse ä ces signaux de tranches de temps pour émettre un signal de comptage à une fréquence prédéterminée : et une machine d'état raccordée au second exemplaire de l'unité de contrôle numérique, au EMI20.1 -le premier exemplaire de cette unité de controle numérique et à cette'minuterie, cette machine d'état intervenant en réponse à un signal d'alarme de mise en séquence d'une première valeur de la première unite de controle numérique et en repense à un signal d'alarme de mise en séquence d'une première valeur de lä. seconde unité de contrôle numérique pour émettre un premier signal d'état d'une première valeur et un second signal d'état d'une seconde valeur,
    correspondant ä un etat <Desc/Clms Page number 21> HOLD END (Fin Maintien) ; chaque unite de contre numérique intervenant pour fournir une adresse de vérification de mise en séquence, indiquant une identité d'un champ de mesure numérique en cours d'examen pour une mise en séquence correcte, et intervenant pour fournir une adresse d'alarme de mise en séquence indiquant l'identit d'un champ de mesure numérique qui est hors de la mise en sequence correcte ;
    et un moyen de vérification d'erreur raccordé à 1a machine d'état et à laopremière unité de contr81e numérique, ce moyen de verification d'erreur intervenant en réponse au premier et au second signal d'tat de la première et de la seconde valeur, respectivement, et intervenant également en réponse ä une condition d'égalité de l'adresse de vérification de mise en sequence avec l'adresse d'alarme de mise en séquence pour faire passer le processus d'essai de determination d'erreur d'un premier essai à un second essai.
  2. 2. Unité de verification de séquence selon la revendication 1, le moyen de vérification d'erreur comprenant un comparateur raccorde à la première unité de contrôle numérique et intervenant en réponse ä l'adresse de vérification de mise en séquence et à l'adresse d'alarme de mise'en séquence pour émettre un signal égal d'une première valeur pour cette condition d'égalité de l'adresse de vérification de mise en sequence et de l'adresse d'alarme de mise en séquence.
  3. 3. Unité de vérification de sequence selon la revendication 2, le comparateur étant un comparateur de grandeurs à 4 bits.
  4. 4. Unite de vérification de séquence selon la revendication 2, le moyen de vérification <Desc/Clms Page number 22> d'erreur comportant,. enloutre, un sélecteur raccordé à la machine d'état, au comparateur et à la premier unité de contrôle numérique, ce sélecteur intervenant en réponse à ce signal egal d'une première valeur et en réponse au premier et au second signal d'état, correspondant à l'état HOLD END, afin d'émettre un signal d'erreur pour une erreur de bit de mise en sequence détectée parmi un bit de mise en sequence soumis ä l'essai.
  5. 5. Unit6 de verification de sequence selon la revendication 4, le selecteur étant un EMI22.1 sélecteur de données à 8 bits.
  6. 6. Unité de vérification de sequence selon la revendication 4, le sélecteur intervenant, en outre, en réponse au premier et au second signal d'étant d'une première valeur, correspondant à un etat IDLE (= inactivité) pour émettre le signal d'erreur en réponse à deux erreurs de bits de mise en sequence détectées parmi cinq bits précédents de mise en sequence soumis à l'essai.
  7. 7. Unité de vérification de sequence selon la revendication 1, la machine d'état compre- nant une mémoire raccordée à chacune des unités de contrôle numériques de la paire duplex en vue de recevoir les signaux d'alarme de mise en EMI22.2 sequence, cette mémoire fournissant plusieurs e sorties de données.
  8. 8. Unité de vérification de séquence selon, la revendication 7, la machine d'etat compre- nant, en outre, une bascule raccordée ä la moire via chacune des sorties de données, oette bascule étant, en outre, raccordée aux entrées de la mémoire dans un système à réinjection, tandis qu'elle est raccordée ä l'horloge en vue de recevoir les signaux de tranches de temps. <Desc/Clms Page number 23>
  9. 9. Unité de verification de séquence selon la revendication 8, la minuterie comprenant : un premier compteur raccorde a l'horloge EMI23.1 et la bascule ; àunsecondcompteurraccordéàl'horloge, à la bascule et au premier compteur ; et un moyen de déclenchement raccordé entre le second compteur et la mémoire.
  10. 10. Unite de verification de séquence selon la revendication 9, le premier compteur étanteun compteur binaire à 4 bits.
  11. 11. Unité de vérification de séquence EMI23.2 selon la revendication 9, le second compteur étant un compteur binaire à 4 bits.
  12. 12. Unité de vérification de séquence selon la revendication 9, le moyen de déclenchement étant une porte ET.
  13. 13. Unité de vérification de sequence selon la revendication 7, la mémoire étant une mémoire morte programmable à 32 x 8 bits.
  14. 14. Unité de verification de séquence selon la revendication 8. la bascule étant une bascule HEX (= hexadécimale).
BE8701216A 1986-10-30 1987-10-26 Unite de verification de sequence pour un circuit de remise en sequence duplex a multiplexage dans le temps. BE1000171A6 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US06/925,044 US4740961A (en) 1986-10-30 1986-10-30 Frame checking arrangement for duplex time multiplexed reframing circuitry

Publications (1)

Publication Number Publication Date
BE1000171A6 true BE1000171A6 (fr) 1988-07-05

Family

ID=25451119

Family Applications (1)

Application Number Title Priority Date Filing Date
BE8701216A BE1000171A6 (fr) 1986-10-30 1987-10-26 Unite de verification de sequence pour un circuit de remise en sequence duplex a multiplexage dans le temps.

Country Status (4)

Country Link
US (1) US4740961A (fr)
BE (1) BE1000171A6 (fr)
CA (1) CA1282882C (fr)
IT (1) IT1222916B (fr)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0174596B1 (ko) * 1995-05-10 1999-04-01 김광호 교환시스템의 망동기제어를 위한 클럭수신회로
US5822328A (en) * 1996-05-15 1998-10-13 International Business Machines Corporation Frame synchronization mechanism for digital simultaneous voice/data modems
US6246736B1 (en) 1998-08-19 2001-06-12 Nortel Networks Limited Digital signal framing systems and methods
DE19961139B4 (de) * 1999-12-17 2004-09-30 Siemens Ag TSSI-Überwachungsvorrichtung sowie dazugehöriges Verfahren
US8415978B2 (en) * 2008-12-29 2013-04-09 Stmicroelectronics S.R.L. State machine for generating a pulse width modulation (PWM) waveform

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3452159A (en) * 1965-12-29 1969-06-24 Automatic Elect Lab Call-for-service circuits of communication switching marker
NL166591C (nl) * 1971-05-18 1981-08-17 Philips Nv Foutencorrigerend datatransmissiestelsel.
US4030069A (en) * 1975-01-30 1977-06-14 Trw Inc. Redundant message metering network
US4310901A (en) * 1979-06-11 1982-01-12 Electronic Memories & Magnetics Corporation Address mapping for memory
US4413335A (en) * 1981-11-27 1983-11-01 Gte Automatic Electric Labs Inc. Fault recovery apparatus for a PCM switching network
US4534027A (en) * 1983-06-22 1985-08-06 Gte Automatic Electric Incorporated Duplex digital span conversion circuit arrangement
US4516245A (en) * 1983-06-22 1985-05-07 Gte Automatic Electric Inc. Digital span transmission circuit
US4514844A (en) * 1983-06-22 1985-04-30 Gte Automatic Electric Inc. Duplex digital span transmission circuit arrangement
US4504947A (en) * 1983-06-22 1985-03-12 Gte Automatic Electric Incorporated PCM Supervision data reformatting circuit
US4598268A (en) * 1983-06-22 1986-07-01 Gte Automatic Electric Inc. Digital span conversion circuit
US4543651A (en) * 1983-09-12 1985-09-24 At&T Bell Laboratories Duplicated time division switching system
US4552997A (en) * 1983-12-28 1985-11-12 Gte Automatic Electric Incorporated Arrangement for loop analysis testing for a digital switching system
US4592044A (en) * 1984-05-22 1986-05-27 At&T Information Systems Inc. Apparatus and method for checking time slot integrity of a switching system

Also Published As

Publication number Publication date
IT8722287A0 (it) 1987-10-15
CA1282882C (fr) 1991-04-09
US4740961A (en) 1988-04-26
IT1222916B (it) 1990-09-12

Similar Documents

Publication Publication Date Title
US5408461A (en) Path route test apparatus for use in an ATM transmission system
EP0057628B1 (fr) Système de commutation numérique à division du temps de canaux en mode-circuit et en mode-paquet
FR2472234A1 (fr) Protocoles de communication geres par les modules de communication utilises dans un systeme de traitement de donnees reparti
KR100279207B1 (ko) 통신제어유닛및메세지전송방법
EP0120495B1 (fr) Dispositif d&#39;échange de messages codés entre stations
FR2463560A1 (fr) Reseau commute de central de telecommunication identifiant les defaillances
BE1000171A6 (fr) Unite de verification de sequence pour un circuit de remise en sequence duplex a multiplexage dans le temps.
EP0102434A1 (fr) Dispositif pour signaler à l&#39;unité de commande centrale d&#39;un équipement de traitement de données, les erreurs se produisant dans les adaptateurs
FR2463552A1 (fr) Central de telecommunication a circuit de controle d&#39;alarme
EP0064923B1 (fr) Système de mise en phase de trains numériques et son application à la commutation desdits trains
EP0115894B1 (fr) Système de télécommunication en boucle à multiplex temporel comportant une première et une deuxième lignes de transmission
FR2593340A1 (fr) Procede et equipements de multiplexage et demultiplexage pour mesurer la qualite et localiser des defauts dans des voies numeriques multiplexees
US5619532A (en) Digital communication system
BE1000172A6 (fr) Unite de synchronisation de mise en sequence pour circuit de remise en sequence duplex a multiplexage dans le temps.
EP0146868B1 (fr) Dispositif de terminaux sémaphores pour le système de signalisation no. 7
JPS60260291A (ja) タイムスロツト完全性回路
BE1000170A6 (fr) Unite de synchronisation pour un circuit d&#39;analyse de donnees a multiplexage dans le temps.
EP1209850A1 (fr) Système et procédé de synchronisation des éléments de réseau
US5761242A (en) System for the measurement of sonet network synchronization quality
FR2691029A1 (fr) Procédé d&#39;analyse à distance de données d&#39;un protocole, terminal d&#39;abonné spécialisé et dispositif d&#39;analyse distant correspondant.
JPH02177643A (ja) 超動信号検出装置
JPH11177636A (ja) 中央タイミングユニットを交換網を介して外部リンクに合わせて同期する装置および方法
BE1000190A6 (fr) Circuit de synchronisation pour equipements a champs de mesure numeriques duplex.
US4975594A (en) Frequency detector circuit
JPH11177635A (ja) 外部システムにタイミングを提供する装置および方法

Legal Events

Date Code Title Description
RE Patent lapsed

Owner name: GTE COMMUNICATION SYSTEMS CORP.

Effective date: 19901031