WO2023008453A1 - 酸化物結晶、結晶性酸化物膜、結晶性積層構造体および半導体装置 - Google Patents

酸化物結晶、結晶性酸化物膜、結晶性積層構造体および半導体装置 Download PDF

Info

Publication number
WO2023008453A1
WO2023008453A1 PCT/JP2022/028851 JP2022028851W WO2023008453A1 WO 2023008453 A1 WO2023008453 A1 WO 2023008453A1 JP 2022028851 W JP2022028851 W JP 2022028851W WO 2023008453 A1 WO2023008453 A1 WO 2023008453A1
Authority
WO
WIPO (PCT)
Prior art keywords
crystalline
crystal
oxide
oxide film
film
Prior art date
Application number
PCT/JP2022/028851
Other languages
English (en)
French (fr)
Inventor
健太郎 金子
倫史 高根
俊実 人羅
Original Assignee
株式会社Flosfia
国立大学法人京都大学
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社Flosfia, 国立大学法人京都大学 filed Critical 株式会社Flosfia
Priority to CN202280053299.XA priority Critical patent/CN117751457A/zh
Publication of WO2023008453A1 publication Critical patent/WO2023008453A1/ja
Priority to US18/425,914 priority patent/US20240170542A1/en

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • C30B25/14Feed and outlet means for the gases; Modifying the flow of the reactive gases
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/16Oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02565Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02631Physical deposition at reduced pressure, e.g. MBE, sputtering, evaporation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/24Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/47Schottky barrier electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66083Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66848Unipolar field-effect transistors with a Schottky gate, i.e. MESFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/80Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
    • H01L29/812Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with a Schottky gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/868PIN diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/872Schottky diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/26Materials of the light emitting region

Definitions

  • the present invention relates to an oxide crystal, a crystalline oxide film, a crystalline laminated structure useful for semiconductor devices, and a semiconductor device using the oxide crystal.
  • Germanium oxide has attracted attention as a wide bandgap semiconductor useful for power devices and the like. Germanium oxide is said to have a bandgap of 4.44 eV to 4.68 eV (Non-Patent Document 1), and according to first-principles calculations, the hole mobility is 27 cm 2 /Vs (direction perpendicular to the c-axis) or It is estimated to be 29 cm 2 /Vs (Non-Patent Document 2), and realization of pn homozygosity is also expected.
  • Non-Patent Document 4 discloses forming a (Sn,Ge)O 2 film with a rutile structure on a (001) TiO 2 substrate using a hybrid MBE method. In this way, germanium oxide having a rutile structure can be combined with Sn, Si, or the like to form a mixed crystal, which can be regarded as one material system.
  • the atomic ratio of germanium in the metal in the film exceeds 0.5, the crystallinity is lost and the film becomes amorphous. Therefore, an oxide crystal (crystalline oxide film) containing germanium oxide having crystal quality applicable to semiconductor devices has been eagerly awaited.
  • One of the objects of the present invention is to provide an oxide crystal with a rutile structure, which has good orientation and is mainly composed of germanium. Further, the present invention provides a crystalline laminated structure comprising a crystal substrate having a tetragonal crystal structure and a crystalline oxide film laminated on the crystal substrate and containing germanium oxide having good crystallinity as a main component. One of the purposes is to provide the body. Another object of the present invention is to provide a crystalline oxide film containing germanium oxide and having good surface smoothness.
  • an oxide crystal containing an oxide with a rutile structure can be obtained by producing germanium oxide under specific conditions using a mist CVD method. , oriented in a direction perpendicular or parallel to the c-axis, and succeeded in creating an oxide crystal in which the atomic ratio of germanium in the metal element in the oxide crystal is greater than 0.5 for the first time in the world.
  • the present inventors produced germanium oxide on a tetragonal crystal substrate under specific conditions using the mist CVD method, thereby obtaining a crystal substrate and a crystalline oxide laminated on the crystal substrate.
  • the crystal substrate has a tetragonal crystal structure
  • the atomic ratio of germanium in the metal elements in the crystalline oxide film is 0.5.
  • the present invention relates to the following inventions.
  • An oxide crystal containing an oxide having a rutile structure, which is oriented in a crystal axis direction perpendicular or parallel to the c-axis, and in which the atomic ratio of germanium in the metal elements in the oxide crystal is An oxide crystal characterized by being greater than 0.5.
  • [4] The oxide crystal according to any one of [1] to [3], which is in the form of a film.
  • [5] The oxide crystal according to [4] above, which has a film thickness of 100 nm or more.
  • [6] The oxide crystal according to [4] or [5] above, which has a surface roughness (RMS) of 10 nm or less.
  • RMS surface roughness
  • [7] The oxide crystal according to any one of [1] to [5], which has a bandgap of 4.0 eV or more.
  • a semiconductor device comprising at least an oxide semiconductor layer and an electrode, wherein the oxide conductor layer contains the oxide crystal according to any one of [1] to [7] as a main component.
  • a semiconductor device characterized by: [9] A crystalline oxide film containing an oxide of germanium, having a film thickness of 100 nm or more and a surface roughness (RMS) of 10 nm or less. [10] The crystalline oxide film according to [9] above, which has a thickness of 200 nm or more. [11] The crystalline oxide film according to the above [9] or [10], which has a tetragonal crystal structure. [12] The crystalline oxide film according to any one of [9] to [11], which is a uniaxially oriented film. [13] The crystalline oxide film according to any one of [9] to [12], which has a half width of 1000 arcsec or less in X-ray diffraction measurement.
  • a semiconductor device characterized by: [17] A crystalline laminated structure comprising at least a crystalline substrate and a crystalline oxide film laminated on the crystalline substrate, wherein the crystalline substrate has a tetragonal crystal structure, and the A crystalline laminated structure, wherein the atomic ratio of germanium in metal elements in a crystalline oxide film is greater than 0.5. [18] The crystalline multilayer structure according to [17], wherein the crystalline oxide film has a tetragonal crystal structure. [19] The crystalline multilayer structure according to [17] or [18], wherein the crystalline oxide film has a thickness of 100 nm or more.
  • RMS surface roughness
  • a raw material solution containing germanium is atomized or formed into droplets, a carrier gas is supplied to the obtained atomized droplets, and the atomized droplets are transformed into crystals having a tetragonal crystal structure by the carrier gas.
  • a method for producing a crystalline laminated structure characterized in that the atomized liquid droplets are transported onto a substrate, and then the atomized liquid droplets are thermally reacted on the crystal substrate.
  • the rutile structure oxide crystal of the present invention has excellent orientation. Also, the crystalline laminated structure of the present invention has a crystalline oxide film containing germanium oxide having excellent crystallinity as a main component on a crystal substrate having a tetragonal crystal structure. Also, the crystalline oxide film containing the germanium oxide of the present invention has good surface smoothness.
  • FIG. 1 is a schematic configuration diagram of a film forming apparatus preferably used in an embodiment of the present invention
  • FIG. It is a figure which shows the measurement result of XRD (X-ray-diffraction apparatus) in an Example. It is a figure which shows the measurement result of XRD (X-ray-diffraction apparatus) in an Example.
  • SBD Schottky barrier diode
  • 1 is a diagram schematically showing a preferred example of a junction barrier Schottky diode (JBS); FIG.
  • JBS junction barrier Schottky diode
  • FIG. 1 is a diagram schematically showing a preferred example of a metal oxide semiconductor field effect transistor (MOSFET);
  • FIG. 1 is a diagram schematically showing a preferred example of a metal oxide semiconductor field effect transistor (MOSFET);
  • FIG. 1 is a diagram schematically showing a preferred example of an insulated gate bipolar transistor (IGBT);
  • IGBT insulated gate bipolar transistor
  • FIG. 1 It is a figure which shows typically a suitable example of a light emitting element (LED).
  • 1 is a block configuration diagram showing an example of a control system employing a semiconductor device according to an embodiment of the invention;
  • FIG. 1 is a circuit diagram showing an example of a control system employing a semiconductor device according to an embodiment of the invention;
  • FIG. 1 is a block configuration diagram showing an example of a control system employing a semiconductor device according to an embodiment of the invention
  • FIG. 1 is a circuit diagram showing an example of a control system employing a semiconductor device according to an embodiment of the invention
  • FIG. 1 is a diagram schematically showing a preferred example of a high electron mobility transistor (HEMT)
  • FIG. 1 is a diagram schematically showing a preferred example of a gas sensor
  • FIG. It is a figure which shows typically a suitable example of a photoelectric conversion element.
  • It is a figure which shows a suitable example of a light receiving element typically.
  • It is a figure which shows a suitable example of a photoelectrode typically.
  • It is a figure which shows the XRD measurement result in an Example
  • 1 is a diagram schematically showing a crystalline laminated structure according to an embodiment of the present invention
  • An oxide crystal in one embodiment of the present invention is an oxide crystal containing an oxide having a rutile structure, is oriented in a crystal axis direction perpendicular or parallel to the c-axis, and contains metal in the oxide crystal. It is characterized in that the atomic ratio of germanium in the element is greater than 0.5.
  • the oxide crystal may be a single crystal or a polycrystal. In an embodiment of the present invention, the oxide crystal is preferably a single crystal.
  • the "c-axis" refers to an axis perpendicular to the (001) plane in the tetragonal system.
  • a crystal axis direction perpendicular to the c-axis includes a crystal axis substantially perpendicular to the c-axis (within ⁇ 10% in the direction perpendicular to the c-axis).
  • the “crystal axis direction parallel to the c-axis” includes crystal axis directions substantially parallel to the c-axis (within ⁇ 10% of the direction parallel to the c-axis).
  • the oxide crystals are preferably oriented in a crystal axis direction parallel to the c-axis, preferably in the c-axis direction.
  • the term “orientated” means, for example, a state in which crystal planes represented by (001) planes are aligned in a specific direction.
  • the orientation state can be confirmed by X-ray diffraction. More specifically, for example, when the oxide crystal is oriented in the (001) plane, the integrated intensity ratio between the peak derived from the (001) plane and the peak derived from the other crystal plane is randomly When compared with the integrated intensity ratio of the peak derived from the (001) plane of the same oriented crystal and the peak derived from other crystal planes, it can be determined that the (001) plane is oriented. can.
  • the rocking curve half width of X-ray diffraction measurement in the direction of the oriented crystal axis is preferably 1000 arcsec or less, more preferably 600 arcsec or less.
  • the shape of the oxide crystal is not particularly limited as long as it does not hinder the object of the present invention.
  • the oxide crystal may be film-like, plate-like, or sheet-like. In the embodiment of the present invention, it is preferable that the oxide crystal is in the form of a film because it can be applied more preferably to a semiconductor device.
  • the thickness of the oxide crystal in the form of a film is not particularly limited. In an embodiment of the present invention, the film thickness is preferably 100 nm or more, more preferably 200 nm or more. Further, when the oxide crystal is in the form of a film, the surface roughness (RMS) of the oxide crystal is preferably 10 nm or less, more preferably 1 nm or less.
  • the surface roughness (RMS) is a value calculated based on JIS B0601 using surface shape measurement results for a 10 ⁇ m square region with an atomic force microscope (AFM).
  • the oxide crystal preferably contains germanium oxide with a rutile structure. In an embodiment of the present invention, it is more preferable to contain the oxide of germanium as a main component.
  • the “main component” means that the content of germanium oxide (germanium oxide) in the oxide crystal is 50% or more in terms of the composition ratio of the oxide crystal. In an embodiment of the present invention, the content of germanium oxide in the oxide crystal is preferably 70% or more, more preferably 90% or more, in terms of composition ratio in the oxide crystal.
  • the germanium oxide is not particularly limited as long as it is a compound of oxygen and germanium. Also, the oxide crystal may contain a metal other than germanium.
  • the other metals include periodic table group 14 metals (tin, silicon, etc.) other than germanium.
  • the atomic ratio of germanium in the metal elements in the oxide crystal is not particularly limited as long as it is greater than 0.5. In an embodiment of the present invention, the atomic ratio of germanium in the metal elements in the oxide semiconductor is preferably 0.7 or more, more preferably 0.9 or more.
  • the oxide crystal contains germanium and a Group 14 metal of the periodic table other than germanium (such as tin or silicon), the oxide crystal is r-(Ge x Sn 1-x )O 2 . is preferred.
  • the semiconductor characteristics of the oxide crystal can be improved, and for example, an oxide crystal having a carrier density of 1.0 ⁇ 10 18 /cm 3 or more can be obtained.
  • the ratio (x) of germanium in the oxide crystal is not particularly limited as long as it is greater than 0.5.
  • the Ge ratio (x) is preferably 0.52 or more, more preferably 0.87 or more.
  • the oxide crystal also contains a dopant.
  • the dopant is not particularly limited as long as it does not interfere with the object of the present invention.
  • the dopant may be an n-type dopant or a p-type dopant.
  • the n-type dopant include antimony (Sb), arsenic (As), bismuth (Bi), and fluorine (F).
  • the n-type dopant is preferably antimony (Sb).
  • the p-type dopant include aluminum (Al), gallium (Ga), indium (In), and the like.
  • the content of the dopant in the oxide semiconductor is not particularly limited as long as the object of the present invention is not hindered.
  • the content of the dopant in the oxide semiconductor may be, for example, approximately 1 ⁇ 10 16 /cm 3 to 1 ⁇ 10 22 /cm 3 . may be contained at a high concentration of about 1 ⁇ 10 20 /cm 3 or higher.
  • a crystalline laminated structure comprises at least a crystalline substrate 61 and a crystalline oxide film 62 laminated on the crystalline substrate.
  • the crystal substrate 61 has a tetragonal crystal structure
  • the atomic ratio of germanium in the metal elements in the crystalline oxide film 62 is greater than 0.5.
  • the crystalline oxide film is not particularly limited as long as the atomic ratio of germanium in the metal element in the film is greater than 0.5.
  • the crystal structure of the crystalline oxide film is also not particularly limited. Examples of the crystal structure of the crystalline oxide film include a hexagonal structure and a tetragonal structure.
  • the crystal structure of the crystalline oxide film is preferably a tetragonal structure, more preferably a rutile structure.
  • the crystalline oxide film may consist of a single crystal, or may consist of a polycrystal. In an embodiment of the present invention, the crystalline oxide film is preferably single crystal.
  • the crystalline oxide film is preferably a uniaxially oriented film, and more preferably oriented in a crystal axis direction perpendicular or parallel to the c-axis.
  • the "c-axis” refers to an axis perpendicular to the (001) plane in the tetragonal system.
  • a crystal axis direction perpendicular to the c-axis includes a crystal axis substantially perpendicular to the c-axis (within ⁇ 10% in the direction perpendicular to the c-axis).
  • the “crystal axis direction parallel to the c-axis” includes crystal axis directions substantially parallel to the c-axis (within ⁇ 10% of the direction parallel to the c-axis).
  • the crystalline oxide film is preferably oriented in a crystal axis direction parallel to the c-axis, preferably in the c-axis direction.
  • the term “orientated” means, for example, a state in which crystal planes represented by (001) planes are aligned in a specific direction. The orientation state can be confirmed by X-ray diffraction.
  • the rocking curve half width of X-ray diffraction measurement in the direction of the oriented crystal axis is preferably 1000 arcsec or less, more preferably 600 arcsec or less.
  • the thickness of the crystalline oxide film is not particularly limited. In an embodiment of the present invention, the film thickness is preferably 100 nm or more, more preferably 200 nm or more. In an embodiment of the present invention, the crystalline oxide film preferably has a surface roughness (RMS) of 10 nm or less, more preferably 1 nm or less.
  • RMS surface roughness
  • the surface roughness (RMS) is a value calculated based on JIS B0601 using surface shape measurement results for a 10 ⁇ m square region with an atomic force microscope (AFM).
  • the crystalline oxide film preferably contains a germanium oxide having a rutile structure. In an embodiment of the present invention, it is more preferable to contain the oxide of germanium as a main component.
  • the term “main component” means that the content of germanium oxide (germanium oxide) in the crystalline oxide film is 50% or more in terms of composition ratio in the crystalline oxide film. say.
  • the content of germanium oxide in the crystalline oxide film is preferably 70% or more, more preferably 90% or more, in terms of composition ratio in the crystalline oxide film. is more preferred.
  • the germanium oxide is not particularly limited as long as it is a compound of oxygen and germanium.
  • the crystalline oxide film may contain a metal other than germanium.
  • the other metals include periodic table group 14 metals (tin, silicon, etc.) other than germanium.
  • the atomic ratio of germanium in the metal elements in the crystalline oxide film is not particularly limited as long as it is greater than 0.5. In an embodiment of the present invention, the atomic ratio of germanium in the metal elements in the crystalline oxide film is preferably 0.7 or more, more preferably 0.9 or more. Note that when the crystalline oxide film contains germanium and a Group 14 metal of the periodic table other than germanium (such as tin or silicon), the crystalline oxide film contains r-(Ge x Sn 1-x )O Two membranes are preferred. By forming a mixed crystal in this way , the semiconductor characteristics of the crystalline oxide film can be improved. An oxide film can be obtained.
  • the ratio (x) of germanium in the film in this case is not particularly limited as long as it is greater than 0.5.
  • the ratio (x) of Ge in the r-(Ge x Sn 1-x )O 2 film is preferably 0.52 or more, more preferably 0.87 or more.
  • the crystalline oxide film preferably contains a dopant.
  • the dopant is not particularly limited as long as it does not interfere with the object of the present invention.
  • the dopant may be an n-type dopant or a p-type dopant.
  • Examples of the n-type dopant include antimony (Sb), arsenic (As), bismuth (Bi), and fluorine (F).
  • the n-type dopant is preferably antimony (Sb).
  • the p-type dopant include aluminum (Al), gallium (Ga), indium (In), and the like.
  • the content of the dopant in the oxide semiconductor is not particularly limited as long as the object of the present invention is not hindered.
  • the content of the dopant in the oxide semiconductor may be, for example, approximately 1 ⁇ 10 16 /cm 3 to 1 ⁇ 10 22 /cm 3 . may be contained at a high concentration of about 1 ⁇ 10 20 /cm 3 or higher.
  • the crystal substrate is not particularly limited as long as it does not interfere with the object of the present invention, and may be a known substrate. It may be an insulator substrate, a conductive substrate, or a semiconductor substrate. A single crystal substrate or a polycrystalline substrate may be used.
  • the crystal substrate may be a substrate having a metal film on its surface. When the crystal substrate is a conductive substrate, a vertical device can be produced without removing the substrate.
  • the crystal structure of the crystal substrate is also not particularly limited as long as it does not hinder the object of the present invention. Examples of the crystal structure of the crystal substrate include a hexagonal crystal structure and a tetragonal crystal structure.
  • Crystal substrates having a corundum structure include, for example, sapphire substrates (R-plane sapphire substrates, etc.). Crystal substrates having a tetragonal structure include, for example, SrTiO3 substrates , TiO2 substrates, MgF2 substrates, and the like. In an embodiment of the present invention, the crystal substrate preferably has a tetragonal crystal structure, preferably a rutile structure. Crystal substrates having a rutile structure include, for example, rutile titanium oxide (r-TiO 2 ) substrates. The r-TiO 2 substrate is also preferably a conductive substrate containing dopants such as Nb. The crystal substrate may have an off angle. Further, in the embodiment of the present invention, it is also preferable to use a Ge substrate as the crystal substrate.
  • a crystalline oxide film in one embodiment of the present invention is a crystalline oxide film containing an oxide of germanium, has a thickness of 100 nm or more, and a surface roughness (RMS) of 10 nm or less.
  • the crystalline oxide film may consist of a single crystal, or may consist of a polycrystal. In an embodiment of the present invention, the crystalline oxide film is preferably single crystal.
  • the crystal structure of the crystalline oxide film is also not particularly limited. Examples of the crystal structure of the crystalline oxide film include a hexagonal structure and a tetragonal structure. In an embodiment of the present invention, the crystal structure of the crystalline oxide film is preferably a tetragonal structure, more preferably a rutile structure.
  • the crystalline oxide film is preferably a uniaxially oriented film, and more preferably oriented in a crystal axis direction perpendicular or parallel to the c-axis.
  • the "c-axis” refers to an axis perpendicular to the (001) plane in the tetragonal system.
  • a crystal axis direction perpendicular to the c-axis includes a crystal axis substantially perpendicular to the c-axis (within ⁇ 10% in the direction perpendicular to the c-axis).
  • the “crystal axis direction parallel to the c-axis” includes crystal axis directions substantially parallel to the c-axis (within ⁇ 10% of the direction parallel to the c-axis).
  • the oxide crystals are preferably oriented in a crystal axis direction parallel to the c-axis, preferably in the c-axis direction.
  • the term “orientated” means, for example, a state in which crystal planes represented by (001) planes are aligned in a specific direction. The orientation state can be confirmed by X-ray diffraction.
  • the rocking curve half width of X-ray diffraction measurement in the direction of the oriented crystal axis is preferably 1000 arcsec or less, more preferably 600 arcsec or less.
  • the thickness of the crystalline oxide film is not particularly limited as long as it is 100 nm or more. In an embodiment of the present invention, it is more preferable that the film thickness is 200 nm or more.
  • the surface roughness (RMS) of the crystalline oxide film is not particularly limited as long as it is 10 nm or less, but in the embodiment of the present invention, it is preferably 1 nm or less.
  • the surface roughness (RMS) is a value calculated based on JIS B0601 using surface shape measurement results for a 10 ⁇ m square region with an atomic force microscope (AFM).
  • the crystalline oxide film preferably contains germanium oxide with a rutile structure. In an embodiment of the present invention, it is more preferable to contain the oxide of germanium as a main component.
  • the term “main component” means that the content of germanium oxide (germanium oxide) in the crystalline oxide film is 50% or more in terms of composition ratio in the crystalline oxide film. say.
  • the content of germanium oxide in the crystalline oxide film is preferably 70% or more, more preferably 90% or more, in terms of composition ratio in the crystalline oxide film. is more preferred.
  • the germanium oxide is not particularly limited as long as it is a compound of oxygen and germanium. Also, the oxide crystal may contain a metal other than germanium.
  • the other metals include periodic table group 14 metals (tin, silicon, etc.) other than germanium.
  • the atomic ratio of germanium in the metal elements in the oxide crystal is not particularly limited as long as it is greater than 0.5.
  • the atomic ratio of germanium in the metal elements in the oxide semiconductor is preferably 0.7 or more, more preferably 0.9 or more.
  • the oxide crystal, the crystalline acid-oxide film and/or the crystalline multilayer structure can be obtained, for example, by the following suitable film formation method. or "crystalline oxide film”) is also novel and useful, and is included as one aspect of the present invention.
  • a raw material solution containing germanium is atomized or dropletized (atomization step), a carrier gas is supplied to the obtained atomized droplets, and the The method is characterized in that the atomized droplets are transported onto a crystal substrate having a tetragonal crystal structure (transporting step), and then the atomized droplets are thermally reacted on the crystal substrate (film forming step).
  • the base is not particularly limited as long as it can support the oxide semiconductor.
  • the material of the substrate is also not particularly limited as long as it does not interfere with the object of the present invention, and may be a known substrate.
  • the substrate may be made of an organic compound, or may be made of an inorganic compound.
  • the shape of the substrate is also not particularly limited as long as it does not hinder the object of the present invention. Examples of the shape of the substrate include plate shapes such as flat plates and discs, fibrous shapes, rod shapes, columnar shapes, prismatic shapes, cylindrical shapes, spiral shapes, spherical shapes, and ring shapes.
  • the substrate is preferably a substrate, more preferably a crystalline substrate.
  • the thickness of the substrate is not particularly limited.
  • the crystal substrate is not particularly limited as long as it does not interfere with the object of the present invention, and may be a known substrate. It may be an insulator substrate, a conductive substrate, or a semiconductor substrate. A single crystal substrate or a polycrystalline substrate may be used.
  • the crystal substrate may be a substrate having a metal film on its surface. When the crystal substrate is a conductive substrate, a vertical device can be produced without removing the substrate.
  • the crystal structure of the crystal substrate is also not particularly limited as long as it does not hinder the object of the present invention. Examples of the crystal structure of the crystal substrate include a hexagonal crystal structure and a tetragonal crystal structure.
  • Crystal substrates having a corundum structure include, for example, sapphire substrates (R-plane sapphire substrates, etc.). Crystal substrates having a tetragonal structure include, for example, SrTiO3 substrates , TiO2 substrates, MgF2 substrates, and the like. In an embodiment of the present invention, the crystal substrate preferably has a tetragonal crystal structure, preferably a rutile structure. Crystal substrates having a rutile structure include, for example, rutile titanium oxide (r-TiO 2 ) substrates. The r-TiO 2 substrate is also preferably a conductive substrate containing dopants such as Nb. The crystal substrate may have an off angle. Further, in the embodiment of the present invention, it is also preferable to use a Ge substrate as the crystal substrate.
  • the atomization step atomizes the raw material solution.
  • the atomization means is not particularly limited as long as it can atomize the raw material solution, and may be any known means.
  • atomization means using ultrasonic waves is preferred.
  • the mist obtained using ultrasonic waves has an initial velocity of zero and is preferable because it floats in the air. Since there is no damage due to collision energy, it is very suitable.
  • the droplet size of the mist is not particularly limited, and may be about several millimeters, preferably 50 ⁇ m or less, more preferably 100 nm to 10 ⁇ m.
  • the raw material solution is not particularly limited as long as it contains a dopant element and germanium and contains more germanium than the dopant element.
  • the raw material solution may contain an inorganic material, or may contain an organic material.
  • the raw material solution preferably contains germanium in the form of an organic germanium compound.
  • the organogermanium compound preferably has a carboxy group.
  • the mixing ratio of germanium (for example, the organic germanium compound, etc.) in the raw material solution is not particularly limited, but is preferably 0.0001 mol/L to 20 mol/L, and 0.001 mol/L to 0.001 mol/L, based on the total raw material solution. 1.0 mol/L is more preferred.
  • the raw material solution may contain other metals than germanium (for example, tin or silicon).
  • the raw material solution may contain a dopant element.
  • the dopant element include antimony (Sb), arsenic (As), bismuth (Bi), fluorine (F), aluminum (Al), gallium (Ga) and indium (In).
  • the dopant element is antimony (Sb).
  • the dopant element may be contained in the raw material solution in the form of an inorganic compound, or may be contained in the raw material solution in the form of an organic compound.
  • the solvent of the raw material solution is not particularly limited, and may be an inorganic solvent such as water, an organic solvent such as alcohol, or a mixed solution of an inorganic solvent and an organic solvent.
  • the solvent preferably contains water, and is preferably a mixed solvent of water and acid. More specific examples of the water include pure water, ultrapure water, tap water, well water, mineral spring water, mineral water, hot spring water, spring water, fresh water, and seawater. Ultrapure water is preferred.
  • organic acids such as acetic acid, propionic acid, butanoic acid; boron trifluoride, boron trifluoride etherate, boron trichloride, boron tribromide, trifluoroacetic acid , trifluoromethanesulfonic acid, p-toluenesulfonic acid, and the like.
  • Additives such as hydrohalic acid and an oxidizing agent may be mixed in the raw material solution.
  • the hydrohalic acid include hydrobromic acid, hydrochloric acid, and hydroiodic acid.
  • the oxidizing agent include hydrogen peroxide (H 2 O 2 ), sodium peroxide (Na 2 O 2 ), barium peroxide (BaO 2 ), benzoyl peroxide (C 6 H 5 CO) 2 O 2 and the like. , hypochlorous acid (HClO), perchloric acid, nitric acid, ozone water, and organic peroxides such as peracetic acid and nitrobenzene.
  • a carrier gas is supplied to the atomized droplets (hereinafter also simply referred to as "mist") obtained in the atomizing step, and the mist is transported to the substrate by the carrier gas.
  • the type of carrier gas is not particularly limited as long as it does not interfere with the object of the present invention, and examples thereof include oxygen, ozone, inert gases such as nitrogen and argon, and reducing gases such as hydrogen gas and forming gas. In the present invention, it is preferred to use oxygen as the carrier gas.
  • the carrier gas using oxygen include air, oxygen gas, ozone gas and the like, and oxygen gas and/or ozone gas are particularly preferred.
  • the carrier gas may be supplied at two or more locations instead of at one location.
  • the carrier gas may be supplied at two or more locations instead of at one location.
  • the flow rate of the carrier gas is not particularly limited, it is preferably 0.01 to 20 L/min, more preferably 1 to 10 L/min.
  • the flow rate of diluent gas is preferably 0.001 to 2 L/min, more preferably 0.1 to 1 L/min.
  • the atomized droplets are thermally reacted on the substrate to form a film on part or all of the surface of the substrate.
  • the thermal reaction is not particularly limited as long as it is a thermal reaction in which a film is formed from the mist, and the mist reacts with heat. .
  • the thermal reaction is usually carried out at a temperature higher than the evaporation temperature of the solvent, preferably at a temperature not too high. In the present invention, the thermal reaction is preferably carried out at a temperature of 700°C to 800°C.
  • the thermal reaction may be carried out under vacuum, under a non-oxygen atmosphere, under a reducing gas atmosphere, or under an oxidizing atmosphere, as long as the object of the present invention is not hindered. It may be carried out under reduced pressure or under reduced pressure, but in the present invention, it is preferably carried out under an oxidizing atmosphere, preferably under atmospheric pressure, and under an oxidizing atmosphere and atmospheric pressure. is more preferably performed in Note that the “oxidizing atmosphere” is not particularly limited as long as it is an atmosphere in which the oxide semiconductor can be formed by the thermal reaction. For example, an oxygen-containing carrier gas or a mist of a raw material solution containing an oxidizing agent is used to create an oxidizing atmosphere. Also, the film thickness can be set by adjusting the film forming time.
  • a film may be formed on the substrate as it is, but a layer different from the oxide semiconductor (for example, an n-type semiconductor layer, an n + type semiconductor layer, an n ⁇ type semiconductor layer, etc.) may be formed on the substrate.
  • a semiconductor layer, etc.), an insulator layer (including a semi-insulator layer), and other layers such as a buffer layer may be laminated, and then the film may be formed on the substrate via the other layers.
  • a buffer layer can be preferably used in order to reduce the lattice constant difference between the crystal substrate and the oxide crystal.
  • Examples of materials constituting the buffer layer include SnO 2 , TiO 2 , VO 2 , MnO 2 , RuO 2 , CsO 2 , IrO 2 , GeO 2 , CuO 2 , PbO 2 , AgO 2 , CrO 2 , SiO 2 and Mixed crystals of these and the like are included.
  • the oxide crystal obtained as described above is useful for a semiconductor device, particularly a power device, and is a semiconductor device comprising at least an oxide semiconductor layer and an electrode, wherein the oxide semiconductor layer is formed by the oxidation process. It is suitably used as a semiconductor device containing a crystal as a main component.
  • the “main component” means that the content of the oxide crystal in the oxide semiconductor layer is 50% or more in composition ratio.
  • the content of the oxide crystals in the oxide semiconductor layer is preferably 70% or more, more preferably 90% or more, in terms of composition ratio.
  • the oxide crystal can be suitably used for a photoelectric conversion element, a gas sensor, a photoelectrode, a memory, etc., in addition to the above.
  • the oxide crystal may be used in a semiconductor device as the oxide crystal after removing the crystal substrate, if desired, or may be used as a semiconductor device as a crystalline laminated structure with the crystal substrate. You may use it for a device.
  • the crystal substrate is a conductive substrate
  • the crystalline laminated structure can be suitably applied to a semiconductor device (vertical device).
  • the semiconductor device may be either a horizontal element (horizontal device) in which electrodes are formed on one side of a semiconductor layer or a vertical element (vertical device) in which electrodes are formed on both front and back sides of a semiconductor layer. is preferably used, but in the embodiment of the present invention, it is particularly preferably used for a vertical device.
  • Suitable examples of the semiconductor device include Schottky barrier diodes (SBD), junction barrier Schottky diodes (JBS), metal semiconductor field effect transistors (MESFET), high electron mobility transistors (HEMT), and metal oxide films.
  • SBD Schottky barrier diodes
  • JBS junction barrier Schottky diodes
  • MESFET metal semiconductor field effect transistors
  • HEMT high electron mobility transistors
  • MOSFETs Semiconductor field effect transistors
  • SITs static induction transistors
  • JFETs junction field effect transistors
  • IGBTs insulated gate bipolar transistors
  • LEDs light emitting diodes
  • n-type semiconductor layer n+ type semiconductor, n ⁇ semiconductor layer, etc.
  • FIG. 6 shows an example of a Schottky barrier diode (SBD) according to an embodiment of the invention.
  • the SBD of FIG. 6 includes an n ⁇ type semiconductor layer 101a, an n+ type semiconductor layer 101b, a Schottky electrode 105a and an ohmic electrode 105b.
  • the materials of the Schottky electrode and the ohmic electrode may be known electrode materials.
  • the electrode materials include Al, Mo, Co, Zr, Sn, Nb, Fe, Cr, Ta, Ti, Au, Metals such as Pt, V, Mn, Ni, Cu, Hf, W, Ir, Zn, In, Pd, Nd or Ag or alloys thereof, tin oxide, zinc oxide, rhenium oxide, indium oxide, indium tin oxide (ITO ), metal oxide conductive films such as indium zinc oxide (IZO), organic conductive compounds such as polyaniline, polythiophene or polypyrrole, or mixtures and laminates thereof.
  • the Schottky electrode and the ohmic electrode can be formed by known means such as vacuum deposition or sputtering. More specifically, for example, when a Schottky electrode is formed using two kinds of metals, a first metal and a second metal, a layer made of the first metal and a layer made of the second metal are formed. This can be done by stacking layers and patterning the layer made of the first metal and the layer made of the second metal using a photolithography technique.
  • the depletion layer (not shown) spreads in the n-type semiconductor layer 101a, resulting in a high withstand voltage SBD. Further, when a forward bias is applied, electrons flow from the ohmic electrode 105b to the Schottky electrode 105a.
  • the SBD using the above semiconductor structure is excellent for high withstand voltage and large current, has a high switching speed, and is excellent in withstand voltage and reliability.
  • FIG. 7 shows a junction barrier Schottky diode (JBS) which is one of the preferred embodiments of the present invention.
  • the semiconductor device of FIG. 7 includes an n+ type semiconductor layer 4, an n ⁇ type semiconductor layer 3 laminated on the n type semiconductor layer, and a semiconductor device provided on the n ⁇ type semiconductor layer and on the i type semiconductor layer. and a p-type semiconductor layer 1 provided between the Schottky electrode 2 and the n ⁇ -type semiconductor layer 3 . Note that the p-type semiconductor layer 1 is embedded in the n ⁇ -type semiconductor layer 3 .
  • the p-type semiconductor layers are preferably provided at regular intervals, and the p-type semiconductor layers are provided between both ends of the Schottky electrode and the n-type semiconductor layer. is more preferable.
  • the JBS is configured to have excellent thermal stability and adhesion, to further reduce leakage current, and to have excellent semiconductor characteristics such as breakdown voltage.
  • the semiconductor device of FIG. 7 has an ohmic electrode 5 on the n + -type semiconductor layer 4 .
  • each layer of the semiconductor device in FIG. 7 is not particularly limited as long as it does not interfere with the object of the present invention, and may be known means. For example, after forming a film by a vacuum vapor deposition method, a CVD method, a sputtering method, various coating techniques, or the like, a means for patterning by a photolithography method, or a means for directly patterning using a printing technique or the like can be used.
  • FIG. 8 shows an example in which the semiconductor device of the present invention is a MOSFET.
  • the MOSFET in FIG. 8 is a trench MOSFET, and includes an n ⁇ type semiconductor layer 131a, n+ type semiconductor layers 131b and 131c, a gate insulating film 134, a gate electrode 135a, a source electrode 135b and a drain electrode 135c.
  • n ⁇ type semiconductor layer 131a and the n+ type semiconductor layer 131c a plurality of trench grooves having a depth that penetrates the n+ type semiconductor layer 131c and reaches halfway through the n ⁇ type semiconductor layer 131a are formed. ing.
  • a gate electrode 135a is embedded in the trench through a gate insulating film 134 having a thickness of, for example, 10 nm to 1 ⁇ m.
  • the n-type A channel layer is formed on the side surface of the semiconductor layer 131a, and electrons are injected into the n-type semiconductor layer 131a and turned on.
  • the voltage of the gate electrode is set to 0 V, no channel layer is formed and the n ⁇ type semiconductor layer 131a is filled with a depletion layer, resulting in turn-off.
  • FIG. 16 shows an example of a high electron mobility transistor (HEMT) according to an embodiment of the invention.
  • the HEMT of FIG. 16 includes a wide bandgap n-type semiconductor layer 121a, a narrow bandgap n-type semiconductor layer 121b, an n + -type semiconductor layer 121c, a semi-insulator layer 124, a buffer layer 128, a gate electrode 125a, a source electrode 125b and It has a drain electrode 125c.
  • the embodiment of the present invention is not limited to this, and a p-type semiconductor may be used. Examples using a p-type semiconductor are shown in FIGS. 9-11 and 17-20. These semiconductor devices can be manufactured in the same manner as the above example.
  • the p-type semiconductor is preferably made of the same material as the n-type semiconductor and contains a p-type dopant.
  • FIG. 9 shows an n ⁇ type semiconductor layer 131a, a first n+ type semiconductor layer 131b, a second n+ type semiconductor layer 131c, a p type semiconductor layer 132, a p+ type semiconductor layer 132a, a gate insulating film 134, a gate electrode 135a,
  • MOSFET metal oxide semiconductor field effect transistor
  • FIG. 9 shows an n ⁇ type semiconductor layer 131a, a first n+ type semiconductor layer 131b, a second n+ type semiconductor layer 131c, a p type semiconductor layer 132, a p+ type semiconductor layer 132a, a gate insulating film 134, a gate electrode 135a,
  • MOSFET metal oxide semiconductor field effect transistor
  • the p + -type semiconductor layer 132 a may be a p-type semiconductor layer or may be the same as the p-type semiconductor layer 132 .
  • FIG. 10 shows an insulator comprising an n-type semiconductor layer 151, an n ⁇ type semiconductor layer 151a, an n+ type semiconductor layer 151b, a p type semiconductor layer 152, a gate insulating film 154, a gate electrode 155a, an emitter electrode 155b and a collector electrode 155c.
  • IGBT gated bipolar transistor
  • FIG. 11 shows an example in which the semiconductor device according to the embodiment of the present invention is a light emitting diode (LED).
  • the semiconductor light emitting device of FIG. 11 has an n-type semiconductor layer 161 on a second electrode 165b, and a light emitting layer 163 is laminated on the n-type semiconductor layer 161.
  • a p-type semiconductor layer 162 is laminated on the light emitting layer 163 .
  • a translucent electrode 167 that transmits light generated by the light-emitting layer 163 is provided on the p-type semiconductor layer 162 , and a first electrode 165 a is laminated on the translucent electrode 167 .
  • the semiconductor light emitting device of FIG. 8 may be covered with a protective layer except for the electrode portion.
  • Examples of materials for the translucent electrode include conductive materials of oxides containing indium (In) or titanium (Ti). More specific examples include In 2 O 3 , ZnO, SnO 2 , Ga 2 O 3 , TiO 2 , CeO 2 , mixed crystals of two or more of these, or doped materials thereof.
  • a translucent electrode can be formed by providing these materials by known means such as sputtering. Moreover, after forming the translucent electrode, thermal annealing may be performed for the purpose of making the translucent electrode transparent.
  • the first electrode 165a is the positive electrode and the second electrode 165b is the negative electrode, and current flows through the p-type semiconductor layer 162, the light emitting layer 163 and the n-type semiconductor layer 161 through both.
  • the light emitting layer 163 emits light.
  • Materials for the first electrode 165a and the second electrode 165b include, for example, Al, Mo, Co, Zr, Sn, Nb, Fe, Cr, Ta, Ti, Au, Pt, V, Mn, Ni, Cu, metals such as Hf, W, Ir, Zn, In, Pd, Nd, or Ag, or alloys thereof; metal oxides such as tin oxide, zinc oxide, indium oxide, indium tin oxide (ITO), and indium zinc oxide (IZO); Conductive films, organic conductive compounds such as polyaniline, polythiophene or polypyrrole, or mixtures thereof.
  • the electrode formation method is not particularly limited, and includes wet methods such as printing, spraying, and coating, physical methods such as vacuum deposition, sputtering, and ion plating, CVD, and plasma CVD. It can be formed on the substrate according to a method appropriately selected from chemical methods such as , etc. in consideration of suitability with the material.
  • FIG. 17 shows an example of a gas sensor according to an embodiment of the invention.
  • the gas sensor of FIG. 17 comprises a first layer 11, a second layer 12, a first electrode 13 and a second electrode .
  • the first layer and the second layer may be n-type semiconductor layers or p-type semiconductor layers.
  • the work function of the second layer is smaller than the work function of the first layer. It is preferable that the second layer and the first electrode form a Schottky junction. Schottky junction is preferably formed between the first layer and the second electrode.
  • Materials for the first and second electrodes are not particularly limited. Examples of materials for the first and second electrodes include gold, silver, and platinum.
  • FIG. 18 shows an example of a photoelectric conversion element according to an embodiment of the invention.
  • a conductive film 51 functioning as a lower electrode, an electron blocking layer 56a, a photoelectric conversion layer 52, and a transparent conductive film 55 functioning as an upper electrode are laminated in this order.
  • the photoelectric conversion element of FIG. 18B has a structure in which an electron blocking layer 56a, a photoelectric conversion layer 52, a hole blocking layer 56b, and an upper electrode 55 are laminated in this order on a lower electrode 51.
  • FIG. The stacking order of the electron blocking layer 56(a), the photoelectric conversion layer 52 and the hole blocking layer 16b in FIG.
  • the oxide crystal of the present invention may be used, for example, in the photoelectric conversion layer 52, the electron blocking layer 56a, the hole blocking layer 56b, or the like.
  • light is preferably incident on the photoelectric conversion layer 52 via the upper electrode 55 .
  • Such a photoelectric conversion element can be suitably applied to optical sensors and imaging devices.
  • FIG. 19 shows an example of a light receiving element according to an embodiment of the invention.
  • 19 includes a lower electrode 40, a high concentration n-type layer 41, a low concentration n-type layer 42, a high concentration p-type layer 43, a Schottky electrode 44, an upper electrode 45, and a specific region .
  • Materials for the lower electrode 40, the Schottky electrode 44 and the upper electrode 45 may be known electrode materials (eg, Au, Ni, Pb, Rh, Co, Re, Te, Ir, Pt, Se, etc.).
  • the specific region 46 is, for example, a high-concentration n-type region.
  • the oxide crystal can be suitably used for the high-concentration n-type layer 41, the low-concentration n-type layer 42, the high-concentration p-type layer 43, the specific region 46, and the like.
  • eye-safe band light is incident through the window of the upper electrode 45, and when the light is absorbed by free electrons in the Schottky electrode 44, electrons are emitted toward the low-concentration n-type layer 42.
  • the emitted electrons can be accelerated in a high electric field region near the tip of the specific region 46 .
  • FIG. 20 shows an example of a photoelectrode according to an embodiment of the invention.
  • the photoelectrode in FIG. 20 includes a substrate 31 , a conductor layer (electron conduction layer) 32 provided on the substrate 31 , and a photocatalyst layer (light absorption layer) 33 provided on the conductor layer 32 .
  • the substrate 31 for example, a glass substrate, a sapphire substrate, or the like can be used.
  • the above-described crystal substrate or the like may be used as the substrate 31 .
  • the thickness of the conductor layer 32 is not particularly limited, it is preferably 10 nm to 150 nm.
  • the thickness of the photocatalyst layer 33 is not particularly limited, it is preferably 100 nm or more. Further, when the photocatalyst layer 33 is made of an n-type semiconductor, the energy difference between the vacuum level and the Fermi level of the conductor layer 32 is smaller than the energy difference between the vacuum level and the Fermi level of the photocatalyst layer 33.
  • the combination of materials for the photocatalyst layer 33 and the conductor layer 32 are determined so that the Further, when the photocatalyst layer 33 is made of a p-type semiconductor, the energy difference between the vacuum level and the Fermi level of the conductor layer 32 is larger than the energy difference between the vacuum level and the Fermi level of the photocatalyst layer 33. It is preferable to determine the combination of materials for the photocatalyst layer 33 and the conductor layer 32 so that In embodiments of the present invention, the oxide crystal can be suitably used for the conductor layer 32 and/or the photocatalyst layer 31 .
  • the photoelectrode of FIG. 20 is suitable for use in, for example, a photoelectrochemical cell.
  • the crystalline oxide film, the crystalline acid-oxide film and/or the crystalline laminated structure or the semiconductor device of the present invention described above is applied to a power conversion device such as an inverter or a converter in order to exhibit the functions described above. be able to. More specifically, it can be applied as diodes built into inverters and converters, switching elements such as thyristors, power transistors, IGBTs (Insulated Gate Bipolar Transistors), MOSFETs (Metal-Oxide-Semiconductor Field Effect Transistors), and the like. can.
  • FIG. 12 is a block configuration diagram showing an example of a control system using a semiconductor device according to an embodiment of the present invention
  • FIG. 13 is a circuit diagram of the same control system, which is particularly suitable for mounting on an electric vehicle. control system.
  • the control system 500 has a battery (power supply) 501, a boost converter 502, a step-down converter 503, an inverter 504, a motor (driven object) 505, and a drive control section 506, which are mounted on an electric vehicle.
  • the battery 501 is composed of a storage battery such as a nickel-metal hydride battery or a lithium-ion battery, and stores electric power by charging at a power supply station or regenerative energy during deceleration, and is necessary for the operation of the running system and electrical system of the electric vehicle. DC voltage can be output.
  • the boost converter 502 is, for example, a voltage conversion device equipped with a chopper circuit, and boosts the DC voltage of, for example, 200 V supplied from the battery 501 to, for example, 650 V by the switching operation of the chopper circuit, and outputs it to a running system such as a motor. be able to.
  • the step-down converter 503 is also a voltage converter equipped with a chopper circuit. It can be output to the electrical system including
  • the inverter 504 converts the DC voltage supplied from the boost converter 502 into a three-phase AC voltage by switching operation, and outputs the three-phase AC voltage to the motor 505 .
  • a motor 505 is a three-phase AC motor that constitutes the driving system of the electric vehicle, and is rotationally driven by the three-phase AC voltage output from the inverter 504. The rotational driving force is transmitted to the wheels of the electric vehicle via a transmission or the like (not shown). to
  • various sensors are used to measure actual values such as the number of revolutions and torque of the wheels and the amount of depression of the accelerator pedal (acceleration amount) from the running electric vehicle. is entered.
  • the output voltage value of inverter 504 is also input to drive control section 506 .
  • the drive control unit 506 has the function of a controller equipped with a calculation unit such as a CPU (Central Processing Unit) and a data storage unit such as a memory. By outputting it as a feedback signal, the switching operation of the switching element is controlled.
  • the AC voltage applied to the motor 505 by the inverter 504 is corrected instantaneously, so that the operation control of the electric vehicle can be accurately executed, and safe and comfortable operation of the electric vehicle is realized. It is also possible to control the output voltage to the inverter 504 by giving the feedback signal from the drive control unit 506 to the boost converter 502 .
  • FIG. 13 shows a circuit configuration excluding the step-down converter 503 in FIG. 12, that is, only a configuration for driving the motor 505.
  • the semiconductor device of the present invention is employed as a Schottky barrier diode in a boost converter 502 and an inverter 504 for switching control.
  • Boost converter 502 is incorporated in a chopper circuit to perform chopper control
  • inverter 504 is incorporated in a switching circuit including IGBTs to perform switching control.
  • An inductor (such as a coil) is interposed in the output of the battery 501 to stabilize the current. It is stabilizing the voltage.
  • the driving control unit 506 is provided with an operation unit 507 consisting of a CPU (Central Processing Unit) and a storage unit 508 consisting of a non-volatile memory.
  • a signal input to the drive control unit 506 is supplied to the calculation unit 507, and a feedback signal for each semiconductor element is generated by performing necessary calculations.
  • the storage unit 508 temporarily holds the calculation result by the calculation unit 507, accumulates physical constants and functions required for drive control in the form of a table, and outputs them to the calculation unit 507 as appropriate.
  • the calculation unit 507 and the storage unit 508 can employ known configurations, and their processing capabilities can be arbitrarily selected.
  • diodes and switching elements such as thyristors, power transistors, IGBTs, MOSFETs, etc. are used for the switching operations of the boost converter 502, the step-down converter 503, and the inverter 504. .
  • semiconductor device or the like according to the present invention, extremely good switching characteristics can be expected, and further miniaturization and cost reduction of the control system 500 can be realized. That is, each of the boost converter 502, the step-down converter 503, and the inverter 504 can expect the effects of the present invention. The effect of the present invention can be expected in any of the above.
  • control system 500 described above can apply the semiconductor device of the present invention not only to the control system of an electric vehicle, but also to a control system for various purposes such as stepping up or stepping down power from a DC power supply or converting power from DC to AC. can be applied to It is also possible to use a power source such as a solar cell as the battery.
  • FIG. 14 is a block configuration diagram showing another example of a control system employing a semiconductor device according to an embodiment of the present invention
  • FIG. 15 is a circuit diagram of the same control system, showing infrastructure equipment that operates on power from an AC power supply. This control system is suitable for installation in home appliances, etc.
  • a control system 600 receives power supplied from an external, for example, a three-phase AC power source (power source) 601, and includes an AC/DC converter 602, an inverter 604, a motor (to be driven) 605, It has a drive control unit 606, which can be mounted on various devices (described later).
  • the three-phase AC power supply 601 is, for example, a power generation facility of an electric power company (a thermal power plant, a hydroelectric power plant, a geothermal power plant, a nuclear power plant, etc.), and its output is stepped down via a substation and supplied as an AC voltage. be.
  • the AC/DC converter 602 is a voltage conversion device that converts AC voltage into DC voltage, and converts AC voltage of 100V or 200V supplied from the three-phase AC power supply 601 into a predetermined DC voltage. Specifically, the voltage is converted into a generally used desired DC voltage such as 3.3V, 5V, or 12V. When the object to be driven is a motor, conversion to 12V is performed.
  • a single-phase AC power supply may be used instead of the three-phase AC power supply. In that case, the same system configuration can be achieved by using a single-phase input AC/DC converter.
  • the inverter 604 converts the DC voltage supplied from the AC/DC converter 602 into a three-phase AC voltage by switching operation, and outputs the three-phase AC voltage to the motor 605 .
  • the form of the motor 604 differs depending on the object to be controlled. When the object to be controlled is a train, the motor 604 drives the wheels. It is a three-phase AC motor, and is rotationally driven by a three-phase AC voltage output from an inverter 604, and transmits its rotational driving force to a drive target (not shown).
  • the control system 600 does not require the inverter 604, and as shown in FIG. 14, the DC voltage is supplied from the AC/DC converter 602 to the driven object.
  • a personal computer is supplied with a DC voltage of 3.3V
  • an LED lighting device is supplied with a DC voltage of 5V.
  • various sensors are used to measure actual values such as the rotation speed and torque of the driven object, or the temperature and flow rate of the surrounding environment of the driven object, and these measurement signals are input to the drive control unit 606.
  • the output voltage value of inverter 604 is also input to drive control section 606 .
  • drive control section 606 gives a feedback signal to inverter 604 to control the switching operation of the switching element.
  • the AC voltage applied to the motor 605 by the inverter 604 is corrected instantaneously, so that the operation control of the object to be driven can be accurately executed, and the object to be driven can be operated stably.
  • FIG. 15 shows the circuit configuration of FIG.
  • the semiconductor device of the present invention is employed as a Schottky barrier diode in an AC/DC converter 602 and an inverter 604 for switching control.
  • the AC/DC converter 602 uses, for example, a Schottky barrier diode circuit configured in a bridge shape, and performs DC conversion by converting and rectifying the negative voltage component of the input voltage into a positive voltage.
  • the inverter 604 is incorporated in the switching circuit in the IGBT to perform switching control.
  • An inductor (such as a coil) is interposed between the three-phase AC power supply 601 and the AC/DC converter 602 to stabilize the current. etc.) to stabilize the voltage.
  • the drive control unit 606 is provided with a calculation unit 607 made up of a CPU and a storage unit 608 made up of a non-volatile memory.
  • a signal input to the drive control unit 606 is supplied to the calculation unit 607, and a feedback signal for each semiconductor element is generated by performing necessary calculations.
  • the storage unit 608 also temporarily stores the results of calculations by the calculation unit 607, accumulates physical constants and functions necessary for drive control in the form of a table, and outputs them to the calculation unit 607 as appropriate.
  • the calculation unit 607 and the storage unit 608 can employ known configurations, and their processing capabilities can be arbitrarily selected.
  • the rectifying operation and switching operation of the AC/DC converter 602 and the inverter 604 are performed by diodes, switching elements such as thyristors and power transistors. , IGBT, MOSFET, etc. are used. Furthermore, by applying the semiconductor film and the semiconductor device according to the present invention, extremely good switching characteristics can be expected, and further miniaturization and cost reduction of the control system 600 can be realized. That is, the AC/DC converter 602 and the inverter 604 can each be expected to have the effect of the present invention. can be expected.
  • FIGS. 14 and 15 exemplify the motor 605 as an object to be driven
  • the object to be driven is not necessarily limited to those that operate mechanically, and can be applied to many devices that require AC voltage.
  • the control system 600 as long as the drive object is driven by inputting power from an AC power supply, it can be applied to infrastructure equipment (for example, power equipment such as buildings and factories, communication equipment, traffic control equipment, water and sewage treatment Equipment, system equipment, labor-saving equipment, trains, etc.) and home appliances (e.g., refrigerators, washing machines, personal computers, LED lighting equipment, video equipment, audio equipment, etc.). can.
  • infrastructure equipment for example, power equipment such as buildings and factories, communication equipment, traffic control equipment, water and sewage treatment Equipment, system equipment, labor-saving equipment, trains, etc.
  • home appliances e.g., refrigerators, washing machines, personal computers, LED lighting equipment, video equipment, audio equipment, etc.
  • the mist CVD apparatus 19 includes a susceptor 21 on which a substrate 20 is placed, carrier gas supply means 22a for supplying carrier gas, and a flow control valve 23a for adjusting the flow rate of the carrier gas sent out from the carrier gas supply means 22a. , a carrier gas (dilution) supply means 22b for supplying a carrier gas (dilution), a flow control valve 23b for adjusting the flow rate of the carrier gas sent from the carrier gas (dilution) supply means 22b, and a raw material solution 24a.
  • the susceptor 21 is made of quartz, and the surface on which the substrate 20 is placed is inclined from the horizontal plane.
  • the raw material solution 24a is atomized to form a mist (atomized droplets) 24b.
  • the mist 24b is introduced into the film formation chamber 30 through the supply pipe 27 by the carrier gas, and the mist undergoes a thermal reaction on the substrate 20 at 750° C. under atmospheric pressure, and is deposited on the substrate 20.
  • a GeO 2 film was deposited.
  • the thickness of the resulting GeO2 film was 843 nm.
  • the film forming rate was 2.5 ⁇ m/hour.
  • Example 2 The concentration of bis[2-carboxyethylgermanium (IV)] sesquioxide (C 6 H 10 Ge 2 O 7 ) in the raw material solution was set to 0.001 M (mol/L), and the film forming temperature was set to 725°C.
  • a GeO 2 film was formed in the same manner as in Example 1 except for the above. The thickness of the resulting GeO 2 film was 200 nm.
  • the obtained GeO 2 film was identified using an X-ray diffractometer. XRD results are shown in FIG. Also, the rocking curve half width at the 002 diffraction peak was 560 arcsec. Note that FIG. 3(a) shows the result of the 2 ⁇ / ⁇ scan, and FIG. 3(b) shows the result of the ⁇ scan. Further, when the film surface was observed using an atomic force microscope (AFM), as shown in FIG. 5, the surface roughness (RMS) was 0.138 nm, indicating excellent surface smoothness.
  • AFM atomic force microscope
  • Example 3 bis[2-carboxyethylgermanium(IV)]sesquioxide (C 6 H 10 Ge 2 O 7 ) (0.001 M) and tin chloride dihydrate (0.0005 M) were used as the raw material solution.
  • a film was formed in the same manner as in Example 2, except that a solution obtained by adding 10% by volume of hydrochloric acid (sHCl) to the aqueous solution was used. The obtained film was identified using an X- ray diffractometer . ) was the O2 film. Incidentally, the film thickness was 208 nm. XRD results are shown in FIG. The rocking curve half width at the 002 diffraction peak was 113 arcsec.
  • the carrier type was "n” and the carrier density was 8.40 ⁇ 10 19 /cm 3 .
  • the bandgap determined by spectroscopic ellipsometry was 4.02 eV.
  • Example 4 In Example 4, the concentration of bis[2-carboxyethylgermanium(IV)]sesquioxide (C 6 H 10 Ge 2 O 7 ) in the raw material solution was set to 0.01 M, and the concentration of tin chloride dihydrate A film was formed in the same manner as in Example 3, except that the was set to 0.0025M. The obtained film was identified using an X- ray diffractometer . ) was the O2 film. Incidentally, the film thickness was 150 nm. XRD results are shown in FIG. Moreover, the bandgap determined by spectroscopic ellipsometry was 4.44 eV.
  • Example 5 In Example 5, the concentration of bis[2-carboxyethylgermanium(IV)]sesquioxide (C 6 H 10 Ge 2 O 7 ) in the raw material solution was 0.005 M, and the concentration of tin chloride dihydrate was A film was formed in the same manner as in Example 3, except that the was set to 0.0025M. The obtained film was identified using an X- ray diffractometer . ) was the O2 film. Incidentally, the film thickness was 365 nm. XRD results are shown in FIG.
  • the oxide crystal, crystalline oxide film, or crystalline laminated structure of the present invention can be used in various fields such as semiconductors (e.g., compound semiconductor electronic devices), electronic parts/electrical equipment parts, optical/electrophotographic equipment, and industrial materials. It is particularly useful for semiconductor devices and their members.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)

Abstract

良好な配向性を有し、ゲルマニウムを主成分とするルチル型構造の酸化物結晶を提供する。特定の条件下でミストCVD法を用いてルチル型構造の酸化チタン基板上に酸化ゲルマニウムを成膜することにより、ルチル型構造の酸化物を含有する酸化物結晶であって、c軸と垂直または平行な結晶軸方向に配向しており、前記酸化物結晶中の金属元素中におけるゲルマニウムの原子比が0.5よりも大きい酸化物結晶を得る。

Description

酸化物結晶、結晶性酸化物膜、結晶性積層構造体および半導体装置
 本発明は、半導体装置に有用な酸化物結晶、結晶性酸化物膜、結晶性積層構造体および該酸化物結晶を用いた半導体装置に関する。
 パワーデバイス等に有用なワイドバンドギャップ半導体として、酸化ゲルマニウムが注目されている。酸化ゲルマニウムはバンドギャップが4.44eV~4.68eVといわれており(非特許文献1)、また、第1原理計算によればホール移動度が27cm/Vs(c軸と垂直な方向)または29cm/Vsと推定されており(非特許文献2)、pnホモ接合の実現も期待されている。
 上記のような計算による推定ではなく、実際に酸化ゲルマニウムを作製することも検討されており、非特許文献3には、MBE法を用いて、R面サファイア基板上に(Sn,Ge)Oバッファ層を介して酸化ゲルマニウムを成膜することが開示されている。また、非特許文献4には、ハイブリットMBE法を用いて(001)TiO基板上にルチル型構造の(Sn,Ge)O膜を形成することが開示されている。このように、ルチル型構造の酸化ゲルマニウムは、SnやSi等と組合せて混晶を構成し、一つの材料系としてとらえることも可能である。しかしながら、非特許文献4に記載の方法では、膜中の金属中のゲルマニウムの原子比が0.5を超えると、結晶性が失われてアモルファス化してしまう問題があった。そのため、半導体装置に適用可能な結晶品質を有するゲルマニウム酸化物を含有する酸化物結晶(結晶性酸化物膜)が待ち望まれていた。
STAPELBROEK, M.; EVANS, B. D. Exciton structure in the uv-absorption edge of tetragonal GeO2. Solid State Communications, 1978, 25.11: 959-962. BUSHICK, Kyle, et al. Electron and hole mobility of rutile GeO2 from first principles: An ultrawide-bandgap semiconductor for power electronics. Applied Physics Letters, 2020, 117.18: 182104. CHAE, Sieun, et al. Epitaxial stabilization of rutile germanium oxide thin film by molecular beam epitaxy. Applied Physics Letters, 2020, 117.7: 072105. LIU, Fengdeng, et al. Hybrid Molecular Beam Epitaxy of Ge-based Oxides. Bulletin of the American Physical Society, 2021.
 本発明は、良好な配向性を有し、ゲルマニウムを主成分とするルチル型構造の酸化物結晶を提供することを目的の1つとする。また、本発明は、正方晶構造を有する結晶基板上と、該結晶基板上に積層され、良好な結晶性を有するゲルマニウム酸化物を主成分とする結晶性酸化物膜とを備える結晶性積層構造体を提供することを目的の1つとする。また、本発明は、良好な表面平滑性を有する、ゲルマニウム酸化物を含有する結晶性酸化物膜を提供することを目的の一つとする。
 本発明者らは、上記目的を達成すべく鋭意検討した結果、ミストCVD法を用いて特定の条件下で酸化ゲルマニウムを作製することにより、ルチル構造の酸化物を含有する酸化物結晶であって、c軸と垂直または平行な方向に配向しており、前記酸化物結晶中の金属元素中におけるゲルマニウムの原子比が0.5よりも大きい酸化物結晶の創製に世界で初めて成功した。また、本発明者らは、ミストCVD法を用いて特定の条件下で正方晶の結晶基板上に酸化ゲルマニウムを作製することにより、結晶基板と、該結晶基板上に積層されている結晶性酸化物膜とを少なくとも備える結晶性積層構造体であって、前記結晶基板が正方晶の結晶構造を有しており、前記結晶性酸化物膜中の金属元素中におけるゲルマニウムの原子比が0.5よりも大きい結晶性積層構造体の創製に世界で初めて成功した。また、このような酸化物結晶が、上記した従来の問題を解決できるものであることを見出した。
 また、本発明者らは、上記知見を得た後、さらに検討を重ねて本発明を完成させるに至った。
 すなわち、本発明は、以下の発明に関する。
[1] ルチル型構造の酸化物を含有する酸化物結晶であって、c軸と垂直または平行な結晶軸方向に配向しており、前記酸化物結晶中の金属元素中におけるゲルマニウムの原子比が0.5よりも大きいことを特徴とする酸化物結晶。
[2] c軸と平行な結晶軸方向に配向している前記[1]記載の酸化物結晶。
[3] 前記の配向している結晶軸方向におけるX線回折測定のロッキングカーブ半値幅が1000arcsec以下である前記[1]または[2]に記載の酸化物結晶。
[4] 膜状である前記[1]~[3]のいずれかに記載の酸化物結晶。
[5] 膜厚が100nm以上である前記[4]記載の酸化物結晶。
[6] 表面粗さ(RMS)が10nm以下である前記[4]または[5]に記載の酸化物結晶。
[7] バンドギャップが4.0eV以上である前記[1]~[5]のいずれかに記載の酸化物結晶。
[8] 酸化物半導体層と電極とを少なくとも備える半導体装置であって、前記酸化物導体層が、前記[1]~[7]のいずれかに記載の酸化物結晶を主成分として含むことを特徴とする半導体装置。
[9] ゲルマニウムの酸化物を含有する結晶性酸化物膜であって、膜厚が100nm以上であり、表面粗さ(RMS)が10nm以下であることを特徴とする結晶性酸化物膜。
[10] 膜厚が200nm以上である前記[9]記載の結晶性酸化物膜。
[11] 正方晶の結晶構造を有している前記[9]または[10]に記載の結晶性酸化物膜。
[12] 一軸配向膜である前記[9]~[11]のいずれかに記載の結晶性酸化物膜。
[13] X線回折測定の半値幅が1000arcsec以下である前記[9]~[12]のいずれかに記載の結晶性酸化物膜。
[14] 前記結晶性酸化物膜中の金属元素中のゲルマニウムの原子比が0.5より大きい前記[9]~[13]のいずれかに記載の結晶性酸化物膜。
[15] バンドギャップが4.0eV以上である前記[9]~[14]のいずれかに記載の結晶性酸化物膜。
[16] 結晶性酸化物膜と電極とを少なくとも備える半導体装置であって、前記結晶性酸化物膜が、前記[9]~[15]のいずれかに記載の結晶性酸化物膜であることを特徴とする半導体装置。
[17] 結晶基板と、該結晶基板上に積層されている結晶性酸化物膜とを少なくとも備える結晶性積層構造体であって、前記結晶基板が正方晶の結晶構造を有しており、前記結晶性酸化物膜中の金属元素中におけるゲルマニウムの原子比が0.5よりも大きいことを特徴とする結晶性積層構造体。
[18] 前記結晶性酸化物膜が、正方晶の結晶構造を有している前記[17]記載の結晶性積層構造体。
[19] 前記結晶性酸化物膜の膜厚が100nm以上である前記[17]または[18]に記載の結晶性積層構造体。
[20] 前記結晶性酸化物膜の表面粗さ(RMS)が10nm以下である前記[17]~[19]のいずれかに記載の結晶性積層構造体。
[21] 前記結晶性酸化物膜が、一軸配向膜である前記[17]~[20]のいずれかに記載の結晶性積層構造体。
[22] 前記結晶性酸化物膜のX線回折測定法のロッキングカーブ半値幅が1000arcsec以下である前記[17]~[21]のいずれかに記載の結晶性積層構造体。
[23] 前記結晶基板が導電性基板である前記[17]~[22]のいずれかに記載の結晶性積層構造体。
[24] 前記[8]、[16]および[23]のいずれかに記載の半導体装置を用いた電力変換装置。
[25] 前記[8]、[16]および[23]のいずれかに記載の半導体装置を用いた制御システム。
[26] ゲルマニウムを含有する原料溶液を霧化または液滴化し、得られた霧化液滴にキャリアガスを供給し、該キャリアガスでもって前記霧化液滴を正方晶の結晶構造を有する結晶基板上まで搬送し、ついで、前記結晶基板上で前記霧化液滴を熱反応させることを特徴とする結晶性積層構造体の製造方法。
 本発明のルチル型構造の酸化物結晶は、配向性に優れている。また、本発明の結晶性積層構造体は、正方晶構造を有する結晶基板上に、結晶性に優れたゲルマニウム酸化物を主成分とする結晶性酸化物膜を有している。また、本発明のゲルマニウム酸化物を含有する結晶性酸化物膜は、良好な表面平滑性を有する。
本発明の実施態様で好適に用いられる成膜装置の概略構成図である。 実施例におけるXRD(X線回折装置)の測定結果を示す図である。 実施例におけるXRD(X線回折装置)の測定結果を示す図である。 実施例におけるAFM(原子間力顕微鏡)表面観察結果を示す図である。 実施例におけるAFM(原子間力顕微鏡)表面観察結果を示す図である。 ショットキーバリアダイオード(SBD)の好適な一例を模式的に示す図である。 ジャンクションバリアショットキーダイオード(JBS)の好適な一例を模式的に示す図である。 金属酸化膜半導体電界効果トランジスタ(MOSFET)の好適な一例を模式的に示す図である。 金属酸化膜半導体電界効果トランジスタ(MOSFET)の好適な一例を模式的に示す図である。 絶縁ゲート型バイポーラトランジスタ(IGBT)の好適な一例を模式的に示す図である。 発光素子(LED)の好適な一例を模式的に示す図である。 本発明の実施態様にかかる半導体装置を採用した制御システムの一例を示すブロック構成図である。 本発明の実施態様にかかる半導体装置を採用した制御システムの一例を示す回路図である。 本発明の実施態様にかかる半導体装置を採用した制御システムの一例を示すブロック構成図である。 本発明の実施態様にかかる半導体装置を採用した制御システムの一例を示す回路図である。 高電子移動度トランジスタ(HEMT)の好適な一例を模式的に示す図である。 ガスセンサーの好適な一例を模式的に示す図である。 光電変換素子の好適な一例を模式的に示す図である。 受光素子の好適な一例を模式的に示す図である。 光電極の好適な一例を模式的に示す図である。 実施例におけるXRD測定結果を示す図である。 本発明の実施態様にかかる結晶性積層構造体を模式的に示す図である。
 本発明の一態様における酸化物結晶は、ルチル型構造の酸化物を含有する酸化物結晶であって、c軸と垂直または平行な結晶軸方向に配向しており、前記酸化物結晶中の金属元素中におけるゲルマニウムの原子比が0.5よりも大きいことを特長とする。前記酸化物結晶は、単結晶であってもよいし、多結晶であってもよい。本発明の実施態様においては、前記酸化物結晶は、単結晶であるのが好ましい。ここで、「c軸」とは、正方晶表示で(001)面に垂直な軸をいう。また、「c軸と垂直な結晶軸方向」は、c軸と略垂直(c軸と垂直な方向±10%以内)の結晶軸も含む。「c軸と平行な結晶軸方向」は、c軸と略平行(c軸と平行な方向±10%以内)の結晶軸方向も含む。本発明においては、前記酸化物結晶が、c軸と平行な結晶軸方向に配向しているのが好ましく、c軸方向に配向しているのが好ましい。なお、「配向している」とは、例えば(001)面で表される結晶面が特定の方向にそろっている状態を意味する。配向状態は、X線回折により確認することができる。より具体的には、例えば、前記酸化物結晶が(001)面に配向している場合、(001)面に由来するピークとその他の結晶面に由来するピークとの積分強度比が、ランダムに配向した同一結晶の(001)面に由来するピークとその他の結晶面に由来するピークとの積分強度比と比較して、大きい場合に、(001)面に配向していると判断することができる。また、本発明の実施態様においては、前記の配向している結晶軸方向におけるX線回折測定のロッキングカーブ半値幅が、1000arcsec以下であるのが好ましく、600arcsec以下であるのがより好ましい。
 また、前記酸化物結晶の形状は、本発明の目的を阻害しない限り、特に限定されない。前記酸化物結晶は、膜状であってもよいし、板状であってもよいし、シート状であってもよい。本発明の実施態様においては、前記酸化物結晶が膜状であるのが、半導体装置により好適に適用可能となるので、好ましい。前記酸化物結晶が膜状である場合の膜厚は、特に限定されない。本発明の実施態様においては、前記膜厚が100nm以上であるのが好ましく、200nm以上であるのがより好ましい。また、前記酸化物結晶が膜状である場合、前記酸化物結晶の表面粗さ(RMS)が10nm以下であるのが好ましく、1nm以下であるのがより好ましい。このような好ましい膜厚または表面粗さとすることにより、前記酸化物結晶を半導体装置に適用した際により優れた耐圧性等の電気特性を前記半導体装置に付与することができる。なお、表面粗さ(RMS)は、原子間力顕微鏡(AFM)による10μm角の領域についての表面形状測定結果を用い、JIS B0601に基づき算出して得た値をいう。
 本発明の実施態様においては、前記酸化物結晶が、ルチル型構造のゲルマニウムの酸化物を含有するのが好ましい。本発明の実施態様においては、前記ゲルマニウムの酸化物を主成分として含むのがより好ましい。なお、ここで「主成分」とは、前記酸化物結晶におけるゲルマニウムの酸化物(酸化ゲルマニウム)の含有量が、前記酸化物結晶の組成比で50%以上であることをいう。本発明の実施態様においては、前記酸化物結晶中のゲルマニウムの酸化物の含有量が、前記酸化物結晶中の組成比で70%以上であるのが好ましく、90%以上であるのがより好ましい。前記ゲルマニウムの酸化物は、酸素とゲルマニウムの化合物であれば、特に限定されない。また、前記酸化物結晶は、ゲルマニウム以外の他の金属を含んでいてもよい。前記他の金属としては、例えば、ゲルマニウム以外の周期律表第14族金属(スズまたはケイ素等)が挙げられる。前記酸化物結晶中の金属元素中のゲルマニウムの原子比は、0.5より大きければ、特に限定されない。本発明の実施態様においては、前記酸化物半導体中の金属元素中のゲルマニウムの原子比が、0.7以上であるのが好ましく、0.9以上であるのがより好ましい。なお、前記酸化物結晶がゲルマニウムとゲルマニウム以外の周期律表第14族金属(スズまたはケイ素等)を含む場合、前記酸化物結晶は、r-(GeSn1-x)Oであるのが好ましい。このようにして混晶とすることにより、前記酸化物結晶の半導体特性をより良好なものとすることができ、例えば、キャリア密度が1.0×1018/cm以上の酸化物結晶を得ることができる。この場合の前記酸化物結晶中のゲルマニウムの比率(x)は、0.5より大きければ特に限定されない。本発明の実施態様においては、のGeの比率(x)が0.52以上であるのが好ましく、0.87以上であるのも好ましい。ゲルマニウムの原子比をこのような好ましい範囲とすることにより、より高いバンドギャップ(例えば4.0eV以上、好ましくは4.4eV以上)を有する酸化物結晶を実現することができる。
 前記酸化物結晶は、ドーパントを含むのも好ましい。前記ドーパントは、本発明の目的を阻害しない限り、特に限定されない。前記ドーパントは、n型ドーパントであってもよいし、p型ドーパントであってもよい。前記n型ドーパントとしては、例えば、アンチモン(Sb)、ヒ素(As)、ビスマス(Bi)またはフッ素(F)等が挙げられる。本発明の実施態様においては、前記n型ドーパントが、アンチモン(Sb)であるのが好ましい。前記p型ドーパントとしては、例えば、アルミニウム(Al)、ガリウム(Ga)またはインジウム(In)等が挙げられる。前記酸化物半導体中の前記ドーパントの含有量は、本発明の目的を阻害しない限り、特に限定されない。前記酸化物半導体中の前記ドーパントの含有量は、具体的には、例えば、約1×1016/cm~1×1022/cmであってもよいし、本発明によれば、ドーパントを約1×1020/cm以上の高濃度で含有させてもよい。
 本発明の一態様における結晶性積層構造体は、図22に示されるように、結晶基板61と、該結晶基板上に積層されている結晶性酸化物膜62とを少なくとも備える結晶性積層構造体60であって、前記結晶基板61が正方晶の結晶構造を有しており、前記結晶性酸化物膜62中の金属元素中におけるゲルマニウムの原子比が0.5より大きいことを特長とする。前記結晶性酸化物膜は、膜中の金属元素中のゲルマニウムの原子比が0.5より大きいものであれば、特に限定されない。前記結晶性酸化物膜の結晶構造も、特に限定されない。前記結晶性酸化物膜の結晶構造としては、例えば、六方晶構造または正方晶構造等が挙げられる。本発明の実施態様においては、前記結晶性酸化物膜の結晶構造が、正方晶構造であるのが好ましく、ルチル型構造であるのがより好ましい。前記結晶性酸化物膜は、単結晶からなるものであってもよいし、多結晶からなるものであってもよい。本発明の実施態様においては、前記結晶性酸化物膜は、単結晶であるのが好ましい。
 また、本発明の実施態様においては、前記結晶性酸化物膜が一軸配向膜であるのも好ましく、c軸に垂直または平行な結晶軸方向に配向しているのがより好ましい。ここで、「c軸」とは、正方晶表示で(001)面に垂直な軸をいう。また、「c軸と垂直な結晶軸方向」は、c軸と略垂直(c軸と垂直な方向±10%以内)の結晶軸も含む。「c軸と平行な結晶軸方向」は、c軸と略平行(c軸と平行な方向±10%以内)の結晶軸方向も含む。本発明においては、前記結晶性酸化物膜が、c軸と平行な結晶軸方向に配向しているのが好ましく、c軸方向に配向しているのが好ましい。なお、「配向している」とは、例えば(001)面で表される結晶面が特定の方向にそろっている状態を意味する。配向状態は、X線回折により確認することができる。より具体的には、例えば、前記酸化物結晶が(001)面に配向している場合、(001)面に由来するピークとその他の結晶面に由来するピークとの積分強度比が、ランダムに配向した同一結晶の(001)面に由来するピークとその他の結晶面に由来するピークとの積分強度比と比較して、大きい場合に、(001)面に配向していると判断することができる。また、本発明の実施態様においては、前記の配向している結晶軸方向におけるX線回折測定のロッキングカーブ半値幅が、1000arcsec以下であるのが好ましく、600arcsec以下であるのがより好ましい。
 前記結晶性酸化物膜の膜厚は、特に限定されない。本発明の実施態様においては、前記膜厚が100nm以上であるのが好ましく、200nm以上であるのがより好ましい。また、本発明の実施態様においては、前記結晶性酸化物膜の表面粗さ(RMS)が10nm以下であるのが好ましく、1nm以下であるのがより好ましい。このような好ましい膜厚または表面粗さとすることにより、前記結晶性酸化物膜を半導体装置に適用した際により優れた耐圧性等の電気特性を前記半導体装置に付与することができる。なお、表面粗さ(RMS)は、原子間力顕微鏡(AFM)による10μm角の領域についての表面形状測定結果を用い、JIS B0601に基づき算出して得た値をいう。
 本発明の実施態様においては、前記結晶性酸化物膜が、ルチル型構造のゲルマニウムの酸化物を含有するのが好ましい。本発明の実施態様においては、前記ゲルマニウムの酸化物を主成分として含むのがより好ましい。なお、ここで「主成分」とは、前記結晶性酸化物膜中におけるゲルマニウムの酸化物(酸化ゲルマニウム)の含有量が、前記結晶性酸化物膜中の組成比で50%以上であることをいう。本発明の実施態様においては、前記結晶性酸化物膜中のゲルマニウムの酸化物の含有量が、前記結晶性酸化物膜中の組成比で70%以上であるのが好ましく、90%以上であるのがより好ましい。前記ゲルマニウムの酸化物は、酸素とゲルマニウムの化合物であれば、特に限定されない。また、前記結晶性酸化物膜は、ゲルマニウム以外の他の金属を含んでいてもよい。前記他の金属としては、例えば、ゲルマニウム以外の周期律表第14族金属(スズまたはケイ素等)が挙げられる。前記結晶性酸化物膜中の金属元素中のゲルマニウムの原子比は、0.5より大きければ、特に限定されない。本発明の実施態様においては、前記結晶性酸化物膜中の金属元素中のゲルマニウムの原子比が、0.7以上であるのが好ましく、0.9以上であるのがより好ましい。なお、前記結晶性酸化物膜がゲルマニウムとゲルマニウム以外の周期律表第14族金属(スズまたはケイ素等)を含む場合、前記結晶性酸化物膜は、r-(GeSn1-x)O膜であるのが好ましい。このようにして混晶とすることにより、前記結晶性酸化物膜の半導体特性をより良好なものとすることができ、例えば、キャリア密度が1.0×1018/cm以上の前記結晶性酸化物膜を得ることができる。この場合の膜中のゲルマニウムの比率(x)は、0.5より大きければ特に限定されない。本発明の実施態様においては、r-(GeSn1-x)O膜中のGeの比率(x)が0.52以上であるのが好ましく、0.87以上であるのも好ましい。ゲルマニウムの原子比をこのような好ましい範囲とすることにより、より高いバンドギャップ(例えば4.0eV以上、好ましくは4.4eV以上)を有する結晶性酸化物膜を実現することができる。
 前記結晶性酸化物膜は、ドーパントを含むのも好ましい。前記ドーパントは、本発明の目的を阻害しない限り、特に限定されない。前記ドーパントは、n型ドーパントであってもよいし、p型ドーパントであってもよい。前記n型ドーパントとしては、例えば、アンチモン(Sb)、ヒ素(As)、ビスマス(Bi)またはフッ素(F)等が挙げられる。本発明の実施態様においては、前記n型ドーパントが、アンチモン(Sb)であるのが好ましい。前記p型ドーパントとしては、例えば、アルミニウム(Al)、ガリウム(Ga)またはインジウム(In)等が挙げられる。前記酸化物半導体中の前記ドーパントの含有量は、本発明の目的を阻害しない限り、特に限定されない。前記酸化物半導体中の前記ドーパントの含有量は、具体的には、例えば、約1×1016/cm~1×1022/cmであってもよいし、本発明によれば、ドーパントを約1×1020/cm以上の高濃度で含有させてもよい。
(結晶基板)
 前記結晶基板は、本発明の目的を阻害しない限り特に限定されず、公知の基板であってよい。絶縁体基板であってもよいし、導電性基板であってもよいし、半導体基板であってもよい。単結晶基板であってもよいし、多結晶基板であってもよい。前記結晶基板が、表面に金属膜を有する基板であってもよい。なお、前記結晶基板が導電性基板である場合には、基板を除去することなく縦型デバイスを作製することができる。前記結晶基板の結晶構造も、本発明の目的を阻害しない限り、特に限定されない。前記結晶基板の結晶構造としては、例えば、六方晶構造、正方晶構造等が挙げられる。コランダム構造を有する結晶基板としては、例えばサファイア基板(R面サファイア基板等)等が挙げられる。正方晶構造を有する結晶基板としては、例えばSrTiO基板、TiO基板、MgF基板等が挙げられる。本発明の実施態様においては、前記結晶基板が正方晶構造を有するのが好ましく、ルチル型構造を有するのが好ましい。ルチル型構造を有する結晶基板としては、例えば、ルチル型の酸化チタン(r-TiO)基板等が挙げられる。r-TiO基板は、例えばNb等のドーパントを含む導電性基板であるのも好ましい。なお、前記結晶基板はオフ角を有していてもよい。また、本発明の実施態様においては、前記結晶基板としてGe基板を用いるのも好ましい。
 本発明の一態様における結晶性酸化物膜は、ゲルマニウムの酸化物を含有する結晶性酸化物膜であって、膜厚が100nm以上であり、表面粗さ(RMS)が10nm以下であることを特長とする。前記結晶性酸化物膜は、単結晶からなるものであってもよいし、多結晶からなるものであってもよい。本発明の実施態様においては、前記結晶性酸化物膜は、単結晶であるのが好ましい。前記結晶性酸化物膜の結晶構造も、特に限定されない。前記結晶性酸化物膜の結晶構造としては、例えば、六方晶構造または正方晶構造等が挙げられる。本発明の実施態様においては、前記結晶性酸化物膜の結晶構造が、正方晶構造であるのが好ましく、ルチル型構造であるのがより好ましい。また、本発明の実施態様においては、前記結晶性酸化物膜が、一軸配向膜であるのも好ましく、c軸に垂直または平行な結晶軸方向に配向しているのがより好ましい。ここで、「c軸」とは、正方晶表示で(001)面に垂直な軸をいう。また、「c軸と垂直な結晶軸方向」は、c軸と略垂直(c軸と垂直な方向±10%以内)の結晶軸も含む。「c軸と平行な結晶軸方向」は、c軸と略平行(c軸と平行な方向±10%以内)の結晶軸方向も含む。本発明においては、前記酸化物結晶が、c軸と平行な結晶軸方向に配向しているのが好ましく、c軸方向に配向しているのが好ましい。なお、「配向している」とは、例えば(001)面で表される結晶面が特定の方向にそろっている状態を意味する。配向状態は、X線回折により確認することができる。より具体的には、例えば、前記酸化物結晶が(001)面に配向している場合、(001)面に由来するピークとその他の結晶面に由来するピークとの積分強度比が、ランダムに配向した同一結晶の(001)面に由来するピークとその他の結晶面に由来するピークとの積分強度比と比較して、大きい場合に、(001)面に配向していると判断することができる。また、本発明の実施態様においては、前記の配向している結晶軸方向におけるX線回折測定のロッキングカーブ半値幅が、1000arcsec以下であるのが好ましく、600arcsec以下であるのがより好ましい。
 前記結晶性酸化物膜の膜厚は、100nm以上であれば、特に限定されない。本発明の実施態様においては、前記膜厚が200nm以上であるのがより好ましい。また、前記結晶性酸化物膜の表面粗さ(RMS)、も、10nm以下であれば特に限定されないが、本発明の実施態様においては、1nm以下であるのが好ましい。このような好ましい膜厚または表面粗さとすることにより、前記酸化物結晶を半導体装置に適用した際により優れた耐圧性等の電気特性を前記半導体装置に付与することができる。なお、表面粗さ(RMS)は、原子間力顕微鏡(AFM)による10μm角の領域についての表面形状測定結果を用い、JIS B0601に基づき算出して得た値をいう。
 本発明の実施態様においては、前記結晶性酸化物膜が、ルチル型構造のゲルマニウムの酸化物を含有するのが好ましい。本発明の実施態様においては、前記ゲルマニウムの酸化物を主成分として含むのがより好ましい。なお、ここで「主成分」とは、前記結晶性酸化物膜中におけるゲルマニウムの酸化物(酸化ゲルマニウム)の含有量が、前記結晶性酸化物膜中の組成比で50%以上であることをいう。本発明の実施態様においては、前記結晶性酸化物膜中のゲルマニウムの酸化物の含有量が、前記結晶性酸化物膜中の組成比で70%以上であるのが好ましく、90%以上であるのがより好ましい。前記ゲルマニウムの酸化物は、酸素とゲルマニウムの化合物であれば、特に限定されない。また、前記酸化物結晶は、ゲルマニウム以外の他の金属を含んでいてもよい。前記他の金属としては、例えば、ゲルマニウム以外の周期律表第14族金属(スズまたはケイ素等)が挙げられる。前記酸化物結晶中の金属元素中のゲルマニウムの原子比は、0.5より大きければ、特に限定されない。本発明の実施態様においては、前記酸化物半導体中の金属元素中のゲルマニウムの原子比が、0.7以上であるのが好ましく、0.9以上であるのがより好ましい。ゲルマニウムの原子比をこのような好ましい範囲とすることにより、より高いバンドギャップ(例えば4.0eV以上、より好ましくは4.4eV以上)を有する結晶性酸化物膜を実現することができる。
 前記酸化物結晶、前記結晶性酸酸化物膜および/または結晶性積層構造体は、例えば次の好適な成膜方法により得ることができるが、このような酸化物結晶(以下、「酸化物半導体」または「結晶性酸化物膜」ともいう。)の製造方法も新規且つ有用であり、本発明の1つとして包含される。
 本発明の酸化物半導体の製造方法は、ゲルマニウムを含有する原料溶液を霧化または液滴化し(霧化工程)、得られた霧化液滴にキャリアガスを供給し、該キャリアガスでもって前記霧化液滴を正方晶の結晶構造を有する結晶基板上まで搬送し(搬送工程)、ついで、前記結晶基板上で前記霧化液滴を熱反応させる(製膜工程)ことを特長とする。
<基体>
 前記基体は、前記酸化物半導体を支持できるものであれば、特に限定されない。前記基体の材料も、本発明の目的を阻害しない限り、特に限定されず、公知の基体であってよい。前記基体は、有機化合物からなるものであってもよいし、無機化合物からなるものであってもよい。前記基体の形状も本発明の目的を阻害しない限り、特に限定されない。前記基体の形状としては、例えば、平板や円板等の板状、繊維状、棒状、円柱状、角柱状、筒状、螺旋状、球状、リング状などが挙げられるが、本発明においては、前記基体が基板であるのが好ましく、結晶基板であるのがより好ましい。前記基板の厚さは、特に限定されない。
<結晶基板>
 前記結晶基板は、本発明の目的を阻害しない限り特に限定されず、公知の基板であってよい。絶縁体基板であってもよいし、導電性基板であってもよいし、半導体基板であってもよい。単結晶基板であってもよいし、多結晶基板であってもよい。前記結晶基板が、表面に金属膜を有する基板であってもよい。なお、前記結晶基板が導電性基板である場合には、基板を除去することなく縦型デバイスを作製することができる。前記結晶基板の結晶構造も、本発明の目的を阻害しない限り、特に限定されない。前記結晶基板の結晶構造としては、例えば、六方晶構造、正方晶構造等が挙げられる。コランダム構造を有する結晶基板としては、例えばサファイア基板(R面サファイア基板等)等が挙げられる。正方晶構造を有する結晶基板としては、例えばSrTiO基板、TiO基板、MgF基板等が挙げられる。本発明の実施態様においては、前記結晶基板が正方晶構造を有するのが好ましく、ルチル型構造を有するのが好ましい。ルチル型構造を有する結晶基板としては、例えば、ルチル型の酸化チタン(r-TiO)基板等が挙げられる。r-TiO基板は、例えばNb等のドーパントを含む導電性基板であるのも好ましい。なお、前記結晶基板はオフ角を有していてもよい。また、本発明の実施態様においては、前記結晶基板としてGe基板を用いるのも好ましい。
(霧化工程)
 霧化工程は、前記原料溶液を霧化する。霧化手段は、前記原料溶液を霧化できさえすれば特に限定されず、公知の手段であってよいが、本発明においては、超音波を用いる霧化手段が好ましい。超音波を用いて得られたミストは、初速度がゼロであり、空中に浮遊するので好ましく、例えば、スプレーのように吹き付けるのではなく、空間に浮遊してガスとして搬送することが可能なミストであるので衝突エネルギーによる損傷がないため、非常に好適である。ミストの液滴のサイズは、特に限定されず、数mm程度であってもよいが、好ましくは50μm以下であり、より好ましくは100nm~10μmである。
(原料溶液)
 前記原料溶液は、ドーパント元素およびゲルマニウムを含有し、前記ドーパント元素よりもゲルマニウムの含有量が多いものであれば、特に限定されない。前記原料溶液は無機材料を含んでいてもよいし、有機材料を含んでいてもよい。本発明の実施態様においては、前記原料溶液が、ゲルマニウムを有機ゲルマニウム化合物の形態で含有するのが好ましい。また、本発明の実施態様においては、前記有機ゲルマニウム化合物が、カルボキシ基を有するのが好ましい。前記原料溶液中のゲルマニウム(例えば、前記有機ゲルマニウム化合物等)の配合割合は、特に限定されないが、原料溶液全体に対して、0.0001mol/L~20mol/Lが好ましく、0.001mol/L~1.0mol/Lであるのがより好ましい。なお、前記原料溶液はゲルマニウム以外の他の金属(例えば、スズまたはケイ素等)を含んでいてもよい。
 前記原料溶液は、ドーパント元素を含んでいてもよい。前記ドーパント元素としては、例えば、アンチモン(Sb)、ヒ素(As)、ビスマス(Bi)、フッ素(F)、アルミニウム(Al)、ガリウム(Ga)またはインジウム(In)等が挙げられる。本発明の実施態様においては、前記ドーパント元素がアンチモン(Sb)であるのが好ましい。なお、前記ドーパント元素は、無機化合物の形態で前記原料溶液中に含まれていてもよいし、有機化合物の形態で前記原料溶液中に含まれていてもよい。
 前記原料溶液の溶媒は、特に限定されず、水等の無機溶媒であってもよいし、アルコール等の有機溶媒であってもよいし、無機溶媒と有機溶媒の混合溶液であってもよい。本発明においては、前記溶媒が水を含むのが好ましく、水と酸の混合溶媒であるのも好ましい。前記水としては、より具体的には、例えば、純水、超純水、水道水、井戸水、鉱泉水、鉱水、温泉水、湧水、淡水、海水などが挙げられるが、本発明においては、超純水が好ましい。また、前記酸としては、より具体的には、例えば、酢酸、プロピオン酸、ブタン酸等の有機酸;三フッ化ホウ素、三フッ化ホウ素エーテラート、三塩化ホウ素、三臭化ホウ素、トリフルオロ酢酸、トリフルオロメタンスルホン酸、p-トルエンスルホン酸などが挙げられる。
 また、前記原料溶液には、ハロゲン化水素酸や酸化剤等の添加剤を混合してもよい。前記ハロゲン化水素酸としては、例えば、臭化水素酸、塩酸、ヨウ化水素酸などが挙げられる。前記酸化剤としては、例えば、過酸化水素(H)、過酸化ナトリウム(Na)、過酸化バリウム(BaO)、過酸化ベンゾイル(CCO)等の過酸化物、次亜塩素酸(HClO)、過塩素酸、硝酸、オゾン水、過酢酸やニトロベンゼン等の有機過酸化物などが挙げられる。
(搬送工程)
 搬送工程では、前記霧化工程で得られた霧化液滴(以下、単に「ミスト」ともいう。)にキャリアガスを供給し、該キャリアガスによって前記ミストを基体へ搬送する。キャリアガスの種類としては、本発明の目的を阻害しない限り特に限定されず、例えば、酸素、オゾン、窒素やアルゴン等の不活性ガス、または水素ガスやフォーミングガス等の還元ガスなどが挙げられるが、本発明においては、キャリアガスとして酸素を用いるのが好ましい。酸素が用いられているキャリアガスとしては、例えば空気、酸素ガス、オゾンガス等が挙げられるが、とりわけ酸素ガス及び/又はオゾンガスが好ましい。また、キャリアガスの種類は1種類であってよいが、2種類以上であってもよく、キャリアガス濃度を変化させた希釈ガス(例えば10倍希釈ガス等)などを、第2のキャリアガスとしてさらに用いてもよい。また、キャリアガスの供給箇所も1箇所だけでなく、2箇所以上あってもよい。本発明においては、霧化室、供給管及び製膜室を用いる場合には、前記霧化室及び前記供給管にそれぞれキャリアガスの供給箇所を設けるのが好ましく、前記霧化室にはキャリアガスの供給箇所を設け、前記供給管には希釈ガスの供給箇所を設けるのがより好ましい。また、キャリアガスの流量は、特に限定されないが、0.01~20L/分であるのが好ましく、1~10L/分であるのがより好ましい。希釈ガスの場合には、希釈ガスの流量が、0.001~2L/分であるのが好ましく、0.1~1L/分であるのがより好ましい。
(製膜工程)
 製膜工程では、前記霧化液滴を前記基体上で熱反応させて、前記基体表面の一部または全部に製膜する。前記熱反応は、前記ミストから膜が形成される熱反応であれば特に限定されず、熱でもって前記ミストが反応すればそれでよく、反応条件等も本発明の目的を阻害しない限り特に限定されない。本工程においては、前記熱反応を、通常、溶媒の蒸発温度以上の温度で行うが、あまり高すぎない温度以下が好ましい。本発明においては、前記熱反応を、700℃~800℃の温度で行うのが好ましい。また、熱反応は、本発明の目的を阻害しない限り、真空下、非酸素雰囲気下、還元ガス雰囲気下および酸化雰囲気下のいずれの雰囲気下で行われてもよく、また、大気圧下、加圧下および減圧下のいずれの条件下で行われてもよいが、本発明においては、酸化雰囲気下で行われるのが好ましく、大気圧下で行われるのも好ましく、酸化雰囲気下でかつ大気圧下で行われるのがより好ましい。なお、「酸化雰囲気」は、前記酸化物半導体が前記熱反応により形成できる雰囲気であれば特に限定されない。例えば、酸素を含むキャリアガスを用いたり、酸化剤を含む原料溶液からなるミストを用いたりして酸化雰囲気とすること等が挙げられる。また、膜厚は、製膜時間を調整することにより、設定することができる。
本発明の実施態様においては、前記基体上にそのまま製膜してもよいが、前記基体上に、前記酸化物半導体とは異なる層(例えば、n型半導体層、n+型半導体層、n-型半導体層等)や絶縁体層(半絶縁体層も含む)、バッファ層等の他の層を積層したのち、前記基体上に前記他の層を介して製膜してもよい。特に、前記結晶基板と前記酸化物結晶との格子定数差を緩和するために、バッファ層を好適に用いることができる。前記バッファ層の構成材料としては、例えば、SnO、TiO、VO,MnO、RuO、CsO、IrO、GeO、CuO、PbO、AgO、CrO、SiOおよびこれらの混晶等が挙げられる。
 上記のようにして得られる前記酸化物結晶は、半導体装置、特にパワーデバイスに有用であり、酸化物半導体層と、電極とを少なくとも備える半導体装置であって、前記酸化物半導体層が、前記酸化物結晶を主成分として含む半導体装置として好適に用いられる。ここで、「主成分」とは、前記酸化物半導体層中の前記酸化物結晶の含有量が、組成比で50%以上であることをいう。本発明の実施態様においては、前記酸化物半導体層中の前記酸化物結晶の含有量が組成比で70%以上であるのが好ましく、90%以上であるのがより好ましい。前記酸化物結晶を用いて形成される半導体装置としては、MISやHEMT等のトランジスタやTFT、半導体‐金属接合を利用したショットキーバリアダイオード、JBS、他のP層と組み合わせたPN又はPINダイオード、受発光素子などが挙げられる。なお、本発明においては、上記した以外にも、前記酸化物結晶を光電変換素子、ガスセンサー、光電極、メモリー等に好適に用いることができる。本発明の実施態様においては、前記酸化物結晶を、所望により前記結晶基板を除去して、前記酸化物結晶として半導体装置に用いてもよいし、前記結晶基板との結晶性積層構造体として半導体装置に用いてもよい。特に前記結晶基板が導電性基板である場合には、前記結晶性積層構造体として好適に半導体装置(縦型デバイス)に適用することができる。
 また、前記半導体装置は、電極が半導体層の片面側に形成された横型の素子(横型デバイス)と、半導体層の表裏両面側にそれぞれ電極を有する縦型の素子(縦型デバイス)のいずれにも好適に用いられるが、本発明の実施態様においては、中でも、縦型デバイスに用いることが好ましい。前記半導体装置の好適な例としては、例えば、ショットキーバリアダイオード(SBD)、ジャンクションバリアショットキーダイオード(JBS)、金属半導体電界効果トランジスタ(MESFET)、高電子移動度トランジスタ(HEMT)、金属酸化膜半導体電界効果トランジスタ(MOSFET)、静電誘導トランジスタ(SIT)、接合電界効果トランジスタ(JFET)、絶縁ゲート型バイポーラトランジスタ(IGBT)または発光ダイオード(LED)などが挙げられる。
 以下、本発明の酸化物結晶をn型半導体層(n+型半導体やn-半導体層等)に適用した場合の前記半導体装置の好適な例を、図面を用いて説明するが、本発明は、これらの例に限定されるものではない。
(SBD)
 図6は、本発明の実施態様に係るショットキーバリアダイオード(SBD)の一例を示している。図6のSBDは、n-型半導体層101a、n+型半導体層101b、ショットキー電極105aおよびオーミック電極105bを備えている。
 ショットキー電極およびオーミック電極の材料は、公知の電極材料であってもよく、前記電極材料としては、例えば、Al、Mo、Co、Zr、Sn、Nb、Fe、Cr、Ta、Ti、Au、Pt、V、Mn、Ni、Cu、Hf、W、Ir、Zn、In、Pd、NdもしくはAg等の金属またはこれらの合金、酸化錫、酸化亜鉛、酸化レニウム、酸化インジウム、酸化インジウム錫(ITO)、酸化亜鉛インジウム(IZO)等の金属酸化物導電膜、ポリアニリン、ポリチオフェン又はポリピロ-ルなどの有機導電性化合物、またはこれらの混合物並びに積層体などが挙げられる。
 ショットキー電極およびオーミック電極の形成は、例えば、真空蒸着法またはスパッタリング法などの公知の手段により行うことができる。より具体的に例えば、前記金属のうち2種類の第1の金属と第2の金属とを用いてショットキー電極を形成する場合、第1の金属からなる層と第2の金属からなる層を積層させ、第1の金属からなる層および第2の金属からなる層に対して、フォトリソグラフィの手法を利用したパターニングを施すことにより行うことができる。
 図6のSBDに逆バイアスが印加された場合には、空乏層(図示せず)がn型半導体層101aの中に広がるため、高耐圧のSBDとなる。また、順バイアスが印加された場合には、オーミック電極105bからショットキー電極105aへ電子が流れる。このようにして前記半導体構造を用いたSBDは、高耐圧・大電流用に優れており、スイッチング速度も速く、耐圧性・信頼性にも優れている。
(JBS)
 図7は、本発明の好適な実施態様の一つであるジャンクションバリアショットキーダイオード(JBS)を示す。図7の半導体装置は、n+型半導体層4と、前記n型半導体層上積層されたn-型半導体層3と、前記n-型半導体層上に設けられておりかつ前記i型半導体層上との間にショットキーバリアを形成可能なショットキー電極2と、ショットキー電極2とn-型半導体層3との間に設けられているp型半導体層1とを含んでいる。なお、p型半導体層1はn-型半導体層3に埋め込まれている。本発明においては、前記p型半導体層が一定間隔ごとに設けられているのが好ましく、前記ショットキー電極の両端と前記n-型半導体層との間に、前記p型半導体層がそれぞれ設けられているのがより好ましい。このような好ましい態様により、熱安定性および密着性により優れ、リーク電流がより軽減され、さらに、より耐圧等の半導体特性に優れるようにJBSが構成されている。なお、図7の半導体装置は、n+型半導体層4上にオーミック電極5を備えている。
 図7の半導体装置の各層の形成手段は、本発明の目的を阻害しない限り特に限定されず、公知の手段であってよい。例えば、真空蒸着法やCVD法、スパッタ法、各種コーティング技術等により成膜した後、フォトリソグラフィー法によりパターニングする手段、または印刷技術などを用いて直接パターニングを行う手段などが挙げられる。
(MOSFET)
 本発明の半導体装置がMOSFETである場合の一例を図8に示す。図8のMOSFETは、トレンチ型のMOSFETであり、n-型半導体層131a、n+型半導体層131b及び131c、ゲート絶縁膜134、ゲート電極135a、ソース電極135bおよびドレイン電極135cを備えている。
 ドレイン電極135c上には、例えば厚さ100nm~100μmのn+型半導体層131bが形成されており、前記n+型半導体層131b上には、例えば厚さ100nm~100μmのn-型半導体層131aが形成されている。そして、さらに、前記n-型半導体層131a上には、n+型半導体層131cが形成されており、前記n+型半導体層131c上には、ソース電極135bが形成されている。
 また、前記n-型半導体層131a及び前記n+型半導体層131c内には、前記n+半導体層131cを貫通し、前記n-型半導体層131aの途中まで達する深さの複数のトレンチ溝が形成されている。前記トレンチ溝内には、例えば、10nm~1μmの厚みのゲート絶縁膜134を介してゲート電極135aが埋め込み形成されている。
 図8のMOSFETのオン状態では、前記ソース電極135bと前記ドレイン電極135cとの間に電圧を印可し、前記ゲート電極135aに前記ソース電極135bに対して正の電圧を与えると、前記n-型半導体層131aの側面にチャネル層が形成され、電子が前記n-型半導体層131aに注入され、ターンオンする。オフ状態は、前記ゲート電極の電圧を0Vにすることにより、チャネル層ができなくなり、n-型半導体層131aが空乏層で満たされた状態になり、ターンオフとなる。
(HEMT)
  図16は、本発明の実施態様に係る高電子移動度トランジスタ(HEMT)の一例を示している。図16のHEMTは、バンドギャップの広いn型半導体層121a、バンドギャップの狭いn型半導体層121b、n+型半導体層121c、半絶縁体層124、緩衝層128、ゲート電極125a、ソース電極125bおよびドレイン電極125cを備えている。本発明の実施態様においては、例えば、バンドギャップの広いn型半導体層121aに前記酸化物結晶を用い、前記バンドギャップの狭いn型半導体層121bにGeを用いるのも好ましい。
 上記例では、p型半導体を使用していない例を示したが、本発明の実施態様においては、これに限定されず、p型半導体を用いてもよい。p型半導体を用いた例を図9~図11および図17~図20に示す。これらの半導体装置は、上記例と同様にして製造することができる。なお、p型半導体は、n型半導体と同じ材料であって、p型ドーパントを含むものであるのが好ましい。
(MOSFET)
 図9は、n-型半導体層131a、第1のn+型半導体層131b、第2のn+型半導体層131c、p型半導体層132、p+型半導体層132a、ゲート絶縁膜134、ゲート電極135a、ソース電極135bおよびドレイン電極135cを備えている金属酸化膜半導体電界効果トランジスタ(MOSFET)の好適な一例を示す。なお、p+型半導体層132aは、p型半導体層であってもよく、p型半導体層132と同じであってもよい。
(IGBT)
 図10は、n型半導体層151、n-型半導体層151a、n+型半導体層151b、p型半導体層152、ゲート絶縁膜154、ゲート電極155a、エミッタ電極155bおよびコレクタ電極155cを備えている絶縁ゲート型バイポーラトランジスタ(IGBT)の好適な一例を示す。
(LED)
 本発明の実施態様にかかる半導体装置が発光ダイオード(LED)である場合の一例を図11に示す。図11の半導体発光素子は、第2の電極165b上にn型半導体層161を備えており、n型半導体層161上には、発光層163が積層されている。そして、発光層163上には、p型半導体層162が積層されている。p型半導体層162上には、発光層163が発生する光を透過する透光性電極167を備えており、透光性電極167上には、第1の電極165aが積層されている。なお、図8の半導体発光素子は、電極部分を除いて保護層で覆われていてもよい。
 透光性電極の材料としては、インジウム(In)またはチタン(Ti)を含む酸化物の導電性材料などが挙げられる。より具体的には、例えば、In、ZnO、SnO、Ga、TiO、CeOまたはこれらの2以上の混晶またはこれらにドーピングされたものなどが挙げられる。これらの材料を、スパッタリング等の公知の手段で設けることによって、透光性電極を形成できる。また、透光性電極を形成した後に、透光性電極の透明化を目的とした熱アニールを施してもよい。
 図11の半導体発光素子によれば、第1の電極165aを正極、第2の電極165bを負極とし、両者を介してp型半導体層162、発光層163およびn型半導体層161に電流を流すことで、発光層163が発光するようになっている。
 第1の電極165a及び第2の電極165bの材料としては、例えば、Al、Mo、Co、Zr、Sn、Nb、Fe、Cr、Ta、Ti、Au、Pt、V、Mn、Ni、Cu、Hf、W、Ir、Zn、In、Pd、NdもしくはAg等の金属またはこれらの合金、酸化錫、酸化亜鉛、酸化インジウム、酸化インジウム錫(ITO)、酸化亜鉛インジウム(IZO)等の金属酸化物導電膜、ポリアニリン、ポリチオフェン又はポリピロ-ルなどの有機導電性化合物、またはこれらの混合物などが挙げられる。電極の形成法は特に限定されることはなく、印刷方式、スプレー法、コ-ティング方式等の湿式方式、真空蒸着法、スパッタリング法、イオンプレ-ティング法等の物理的方式、CVD、プラズマCVD法等の化学的方式などの中から前記材料との適性を考慮して適宜選択した方法に従って前記基板上に形成することができる。
(ガスセンサー)
 図17は、本発明の実施態様に係るガスセンサーの一例を示している。図17のガスセンサーは、第1の層11、第2の層12、第1の電極13および第2の電極14を備えている。第1の層および第2の層は、n型半導体層であってもよいし、p型半導体層であってもよい。第2の層の仕事関数は、第1の層の仕事関数よりも小さい。前記第2の層と前記第1の電極とは、ショットキー接合を形成しているのが好ましい。前記第1の層と前記第2の電極とは、ショットキー接合しているのが好ましい。前記第1および第2の電極の材料は、特に限定されない。前記第1および第2の電極の材料としては、例えば、金、銀、白金等が挙げられる。前記第1の層および/または前記第2の層に本発明の酸化物結晶を用いることにより、より高感度のガスセンサーを実現することができる。
(光電変換素子)
 図18は、本発明の実施態様に係る光電変換素子の一例を示している。図18(a)の光電変換素子は、下部電極として機能する導電性膜51と、電子ブロッキング層56aと光電変換層52と、上部電極として機能する透明導電性膜55とがこの順に積層された構造を有している。図18(b)の光電変換素子は、下部電極51上に、電子ブロッキング層56aと、光電変換層52と、正孔ブロッキング層56bと、上部電極55とがこの順に積層された構成を有する。図18(b)中の電子ブロッキング層56(a)、光電変換層52および正孔ブロッキング層16bの積層順は、用途および特性に応じて適宜変更してもよい。本発明の酸化物結晶は、例えば、光電変換層52、電子ブロッキング層56aまたは正孔ブロッキング層56b等に用いられてもよい。図18の光電変換素子では、上部電極55を介して光電変換層52に光が入射されることが好ましい。このような光電変換素子は、光センサ用途および撮像素子用途に好適に適用できる。
(受光素子)
 図19は、本発明の実施態様に係る受光素子の一例を示している。図19の受光素子は、下部電極40、高濃度n型層41、低濃度n型層42、高濃度p型層43、ショットキー電極44、上部電極45、および特定領域46を備える。下部電極40、ショットキー電極44および上部電極45の材料は、公知の電極材料(例えば、Au,Ni,Pb、Rh、Co、Re、Te、Ir、Pt、Se等)であってよい。また、特定領域46は、例えば、高濃度n型領域である。本発明の実施態様においては、前記酸化物結晶を、前記高濃度n型層41、低濃度n型層42、高濃度p型層43、および特定領域46等に好適に用いることができる。図19の受光素子によれば、上部電極45の窓部からアイセーフ帯光が入射され、光がショットキー電極44で自由電子吸収されると、低濃度n型層42側に電子が放出され、この放出された電子を特定領域46の先端部近傍の高電界領域で加速することができる。
(光電極)
 図20は、本発明の実施態様に係る光電極の一例を示している。図20の光電極は、基板31と、基板31上に設けられた導電体層(電子伝導層)32と、導電体層32上に設けられた光触媒層(光吸収層)33とを備える。基板31としては、例えばガラス基板やサファイア基板等を用いることができる。本発明の実施態様においては、基板31として、上記した結晶基板等を用いてもよい。前記導電体層32の厚さは、特に限定されないが、10nm~150nmがっ好ましい。前記光触媒層33の厚さは、特に限定されないが、100nm以上であるのが好ましい。また、光触媒層33がn型半導体からなる場合は、真空準位と導電体層32のフェルミ準位とのエネルギー差が、真空準位と光触媒層33のフェルミ準位とのエネルギー差よりも小さくなるように光触媒層33と導電体層32との材料の組合せを決定することが好ましい。また、光触媒層33がp型半導体からなる場合は、真空準位と導電体層32のフェルミ準位とのエネルギー差が、真空準位と光触媒層33のフェルミ準位とのエネルギー差よりも大きくなるように、光触媒層33とで導電体層32との材料の組合せを決定するのが好ましい。本発明の実施態様においては、前記酸化物結晶を、前記導電体層32および/または光触媒層31に好適に用いることができる。図20の光電極は、例えば、光電気化学セル等に好適に用いられる。
 上述した本発明の結晶性酸化物膜、前記結晶性酸酸化物膜および/または結晶性積層構造体もしくは半導体装置は、上記した機能を発揮させるべく、インバータやコンバータなどの電力変換装置に適用することができる。より具体的には、インバータやコンバータに内蔵されるダイオードや、スイッチング素子であるサイリスタ、パワートランジスタ、IGBT(Insulated Gate Bipolar Transistor)、MOSFET(Metal-Oxide-Semiconductor Field Effect Transistor)等として適用することができる。図12は、本発明の実施態様に係る半導体装置を用いた制御システムの一例を示すブロック構成図、図13は同制御システムの回路図であり、特に電気自動車(Electric Vehicle)への搭載に適した制御システムである。
 図12に示すように、制御システム500はバッテリー(電源)501、昇圧コンバータ502、降圧コンバータ503、インバータ504、モータ(駆動対象)505、駆動制御部506を有し、これらは電気自動車に搭載されてなる。バッテリー501は例えばニッケル水素電池やリチウムイオン電池などの蓄電池からなり、給電ステーションでの充電あるいは減速時の回生エネルギーなどにより電力を貯蔵するとともに、電気自動車の走行系や電装系の動作に必要となる直流電圧を出力することができる。昇圧コンバータ502は例えばチョッパ回路を搭載した電圧変換装置であり、バッテリー501から供給される例えば200Vの直流電圧を、チョッパ回路のスイッチング動作により例えば650Vに昇圧して、モータなどの走行系に出力することができる。降圧コンバータ503も同様にチョッパ回路を搭載した電圧変換装置であるが、バッテリー501から供給される例えば200Vの直流電圧を、例えば12V程度に降圧することで、パワーウインドーやパワーステアリング、あるいは車載の電気機器などを含む電装系に出力することができる。
 インバータ504は、昇圧コンバータ502から供給される直流電圧をスイッチング動作により三相の交流電圧に変換してモータ505に出力する。モータ505は電気自動車の走行系を構成する三相交流モータであり、インバータ504から出力される三相の交流電圧によって回転駆動され、その回転駆動力を図示しないトランスミッション等を介して電気自動車の車輪に伝達する。
 一方、図示しない各種センサを用いて、走行中の電気自動車から車輪の回転数やトルク、アクセルペダルの踏み込み量(アクセル量)などの実測値が計測され、これらの計測信号が駆動制御部506に入力される。また同時に、インバータ504の出力電圧値も駆動制御部506に入力される。駆動制御部506はCPU(Central Processing Unit)などの演算部やメモリなどのデータ保存部を備えたコントローラの機能を有するもので、入力された計測信号を用いて制御信号を生成してインバータ504にフィードバック信号として出力することで、スイッチング素子によるスイッチング動作を制御する。これによって、インバータ504がモータ505に与える交流電圧が瞬時に補正されることで、電気自動車の運転制御を正確に実行させることができ、電気自動車の安全・快適な動作が実現する。なお、駆動制御部506からのフィードバック信号を昇圧コンバータ502に与えることで、インバータ504への出力電圧を制御することも可能である。
 図13は、図12における降圧コンバータ503を除いた回路構成、すなわちモータ505を駆動するための構成のみを示した回路構成である。同図に示されるように、本発明の半導体装置は、例えばショットキーバリアダイオードとして昇圧コンバータ502およびインバータ504に採用されることでスイッチング制御に供される。昇圧コンバータ502においてはチョッパ回路に組み込まれてチョッパ制御を行い、またインバータ504においてはIGBTを含むスイッチング回路に組み込まれてスイッチング制御を行う。なお、バッテリー501の出力にインダクタ(コイルなど)を介在させることで電流の安定化を図り、またバッテリー501、昇圧コンバータ502、インバータ504のそれぞれの間にキャパシタ(電解コンデンサなど)を介在させることで電圧の安定化を図っている。
 また、図13中に点線で示すように、駆動制御部506内にはCPU(Central Processing Unit)からなる演算部507と不揮発性メモリからなる記憶部508が設けられている。駆動制御部506に入力された信号は演算部507に与えられ、必要な演算を行うことで各半導体素子に対するフィードバック信号を生成する。また記憶部508は、演算部507による演算結果を一時的に保持したり、駆動制御に必要な物理定数や関数などをテーブルの形で蓄積して演算部507に適宜出力する。演算部507や記憶部508は公知の構成を採用することができ、その処理能力等も任意に選定できる。
 図12や図13に示されるように、制御システム500においては、昇圧コンバータ502、降圧コンバータ503、インバータ504のスイッチング動作にはダイオードやスイッチング素子であるサイリスタ、パワートランジスタ、IGBT、MOSFET等が用いられる。さらに、本発明に係る半導体装置等を適用することで、極めて良好なスイッチング特性が期待できるとともに、制御システム500の一層の小型化やコスト低減が実現可能となる。すなわち、昇圧コンバータ502、降圧コンバータ503、インバータ504のそれぞれが本発明による効果を期待できるものとなり、これらのいずれか一つ、もしくは任意の二つ以上の組合せ、あるいは駆動制御部506も含めた形態のいずれにおいても本発明の効果を期待することができる。
 なお、上述の制御システム500は本発明の半導体装置を電気自動車の制御システムに適用できるだけではなく、直流電源からの電力を昇圧・降圧したり、直流から交流へ電力変換するといったあらゆる用途の制御システムに適用することが可能である。また、バッテリーとして太陽電池などの電源を用いることも可能である。
 図14は、本発明の実施態様に係る半導体装置を採用した制御システムの他の例を示すブロック構成図、図15は同制御システムの回路図であり、交流電源からの電力で動作するインフラ機器や家電機器等への搭載に適した制御システムである。
 図14に示すように、制御システム600は、外部の例えば三相交流電源(電源)601から供給される電力を入力するもので、AC/DCコンバータ602、インバータ604、モータ(駆動対象)605、駆動制御部606を有し、これらは様々な機器(後述する)に搭載することができる。三相交流電源601は、例えば電力会社の発電施設(火力発電所、水力発電所、地熱発電所、原子力発電所など)であり、その出力は変電所を介して降圧されながら交流電圧として供給される。また、例えば自家発電機等の形態でビル内や近隣施設内に設置されて電力ケーブルで供給される。AC/DCコンバータ602は交流電圧を直流電圧に変換する電圧変換装置であり、三相交流電源601から供給される100Vや200Vの交流電圧を所定の直流電圧に変換する。具体的には、電圧変換により3.3Vや5V、あるいは12Vといった、一般的に用いられる所望の直流電圧に変換される。駆動対象がモータである場合には12Vへの変換が行われる。なお、三相交流電源に代えて単相交流電源を採用することも可能であり、その場合にはAC/DCコンバータを単相入力のものとすれば同様のシステム構成とすることができる。
 インバータ604は、AC/DCコンバータ602から供給される直流電圧をスイッチング動作により三相の交流電圧に変換してモータ605に出力する。モータ604は、制御対象によりその形態が異なるが、制御対象が電車の場合には車輪を、工場設備の場合にはポンプや各種動力源を、家電機器の場合にはコンプレッサなどを駆動するための三相交流モータであり、インバータ604から出力される三相の交流電圧によって回転駆動され、その回転駆動力を図示しない駆動対象に伝達する。
 なお、例えば家電機器においてはAC/DCコンバータ302から出力される直流電圧をそのまま供給することが可能な駆動対象も多く(例えばパソコン、LED照明機器、映像機器、音響機器など)、その場合には制御システム600にインバータ604は不要となり、図14中に示すように、AC/DCコンバータ602から駆動対象に直流電圧を供給する。この場合、例えばパソコンなどには3.3Vの直流電圧が、LED照明機器などには5Vの直流電圧が供給される。
 一方、図示しない各種センサを用いて、駆動対象の回転数やトルク、あるいは駆動対象の周辺環境の温度や流量などといった実測値が計測され、これらの計測信号が駆動制御部606に入力される。また同時に、インバータ604の出力電圧値も駆動制御部606に入力される。これらの計測信号をもとに、駆動制御部606はインバータ604にフィードバック信号を与え、スイッチング素子によるスイッチング動作を制御する。これによって、インバータ604がモータ605に与える交流電圧が瞬時に補正されることで、駆動対象の運転制御を正確に実行させることができ、駆動対象の安定した動作が実現する。また、上述のように、駆動対象が直流電圧で駆動可能な場合には、インバータへのフィードバックに代えてAC/DCコンバータ602をフィードバック制御することも可能である。
 図15は、図14の回路構成を示したものである。同図に示されるように、本発明の半導体装置は、例えばショットキーバリアダイオードとしてAC/DCコンバータ602およびインバータ604に採用されることでスイッチング制御に供される。AC/DCコンバータ602は、例えばショットキーバリアダイオードをブリッジ状に回路構成したものが用いられ、入力電圧の負電圧分を正電圧に変換整流することで直流変換を行う。またインバータ604においてはIGBTにおけるスイッチング回路に組み込まれてスイッチング制御を行う。なお、三相交流電源601とAC/DCコンバータ602との間にインダクタ(コイルなど)を介在させることで電流の安定化を図り、またAC/DCコンバータ602とインバータ604の間にキャパシタ(電解コンデンサなど)を介在させることで電圧の安定化を図っている。
 また、図15中に点線で示すように、駆動制御部606内にはCPUからなる演算部607と不揮発性メモリからなる記憶部608が設けられている。駆動制御部606に入力された信号は演算部607に与えられ、必要な演算を行うことで各半導体素子に対するフィードバック信号を生成する。また記憶部608は、演算部607による演算結果を一時的に保持したり、駆動制御に必要な物理定数や関数などをテーブルの形で蓄積して演算部607に適宜出力する。演算部607や記憶部608は公知の構成を採用することができ、その処理能力等も任意に選定できる。
 このような制御システム600においても、図14や図15に示した制御システム500と同様に、AC/DCコンバータ602やインバータ604の整流動作やスイッチング動作にはダイオードやスイッチング素子であるサイリスタ、パワートランジスタ、IGBT、MOSFET等が用いられる。さらに、本発明に係る半導体膜や半導体装置を適用することで、極めて良好なスイッチング特性が期待できるとともに、制御システム600の一層の小型化やコスト低減が実現可能となる。すなわち、AC/DCコンバータ602、インバータ604のそれぞれが本発明による効果を期待できるものとなり、これらのいずれか一つ、もしくは組合せ、あるいは駆動制御部606も含めた形態のいずれにおいても本発明の効果を期待することができる。
 なお、図14および図15では駆動対象としてモータ605を例示したが、駆動対象は必ずしも機械的に動作するものに限られず、交流電圧を必要とする多くの機器を対象とすることができる。制御システム600においては、交流電源から電力を入力して駆動対象を駆動する限りにおいては適用が可能であり、インフラ機器(例えばビルや工場等の電力設備、通信設備、交通管制機器、上下水処理設備、システム機器、省力機器、電車など)や家電機器(例えば、冷蔵庫、洗濯機、パソコン、LED照明機器、映像機器、音響機器など)といった機器を対象とした駆動制御のために搭載することができる。
(実施例1)
1.成膜装置
 図1を用いて、本実施例で用いたミストCVD装置を説明する。ミストCVD装置19は、基板20を載置するサセプタ21と、キャリアガスを供給するキャリアガス供給手段22aと、キャリアガス供給手段22aから送り出されるキャリアガスの流量を調節するための流量調節弁23aと、キャリアガス(希釈)を供給するキャリアガス(希釈)供給手段22bと、キャリアガス(希釈)供給手段22bから送り出されるキャリアガスの流量を調節するための流量調節弁23bと、原料溶液24aが収容されるミスト発生源24と、水25aが入れられる容器25と、容器25の底面に取り付けられた超音波振動子26と、内径40mmの石英管からなる供給管27と、供給管27の周辺部に設置されたヒーター28とを備えている。サセプタ21は、石英からなり、基板20を載置する面が水平面から傾斜している。成膜室となる供給管27とサセプタ21をどちらも石英で作製することにより、基板20上に形成される膜内に装置由来の不純物が混入することを抑制している。
2.原料溶液の作製
 ビス[2-カルボキシエチルゲルマニウム(IV)]セスキオキシド(C10Ge)を0.025Mの水溶液に、塩酸(HCl)を10体積%を加え、これを原料溶液とした。
3.製膜準備
 上記2.で得られた原料溶液24aミスト発生源24内に収容した。次に、基板20として、(001)面r-TiO基板をサセプタ21上に設置し、ヒーター28の温度を750℃にまで昇温させた。次に、流量調節弁23a、23bを開いて、キャリアガス源であるキャリアガス供給手段22a、22bからキャリアガスを供給管27内に供給し、供給管27内の雰囲気をキャリアガスで十分に置換した後、キャリアガスの流量を3.0L/分に、キャリアガス(希釈)の流量を0.5L/分にそれぞれ調節した。なお、キャリアガスとして酸素を用いた。
4.成膜
 次に、超音波振動子26を2.4MHzで振動させ、その振動を、水25aを通じて原料溶液24aに伝播させることによって、原料溶液24aを霧化させてミスト(霧化液滴)24bを生成させた。このミスト24bが、キャリアガスによって、供給管27内を通って、成膜室30内に導入され、大気圧下、750℃にて、基板20上でミストが熱反応して、基板20上にGeO膜を製膜した。得られたGeO膜の膜厚は843nmであった。なお、製膜レートは2.5μm/時間であった。
5.評価
 上記4.にて得られたGeO膜につき、X線回折装置を用いて膜の同定をしたところ、得られた膜は、ルチル型構造を有する(001)面配向のr-GeO膜であった。XRDの結果を図2に示す。また、002回折ピークにおけるロッキングカーブ半値幅は、911arcsecであった。なお、図2には、参考として、製膜温度を700℃、725℃、および775℃とした場合の結果もあわせて表示している。また、原子間力顕微鏡(AFM)を用いて膜表面を観察したところ、図4のとおり、表面粗さ(RMS)が0.126nmであり、表面平滑性に優れていることがわかった。
(実施例2)
 原料溶液中のビス[2-カルボキシエチルゲルマニウム(IV)]セスキオキシド(C10Ge)の濃度を0.001M(mol/L)としたこと、製膜温度を725℃としたこと以外は、実施例1と同様にして、GeO膜を製膜した。得られたGeO膜の膜厚は200nmであった。得られたGeO膜につき、X線回折装置を用いて膜の同定をしたところ、得られた膜は、ルチル型構造を有する(001)面配向のr-GeO膜であった。XRDの結果を図3に示す。また、002回折ピークにおけるロッキングカーブ半値幅は、560arcsecであった。なお、図3(a)が2θ/ωスキャンの結果、図3(b)がωスキャンの結果を示す。また、原子間力顕微鏡(AFM)を用いて膜表面を観察したところ、図5のとおり、表面粗さ(RMS)が0.138nmであり、表面平滑性に優れていることがわかった。
(実施例3)
 実施例3では、原料溶液として、ビス[2-カルボキシエチルゲルマニウム(IV)]セスキオキシド(C10Ge)(0.001M)と塩化スズ二水和物(0.0005M)の水溶液に、塩酸(sHCl)を10体積%を加えた溶液を用いたこと以外は、実施例2と同様にして、製膜を行った。得られた膜につき、X線回折装置を用いて膜の同定を行ったところ、得られた膜は、ルチル型構造を有する(001)面配向のr-(Ge0.52,Sn0.48)O膜であった。なお、膜厚は208nmであった。XRDの結果を図21に示す。002回折ピークにおけるロッキングカーブ半値幅は、113arcsecであった。また、得られた膜につき、ホール効果測定を行ったところ、キャリアタイプは「n」であり、キャリア密度は8.40×1019/cmであった。また、分光エリプソメトリーにより求めたバンドギャップは、4.02eVであった。
(実施例4)
 実施例4では、原料溶液中のビス[2-カルボキシエチルゲルマニウム(IV)]セスキオキシド(C10Ge)の濃度を0.01Mとしたこと、塩化スズ二水和物の濃度を0.0025Mとしたこと以外は、実施例3と同様にして、製膜を行った。得られた膜につき、X線回折装置を用いて膜の同定を行ったところ、得られた膜は、ルチル型構造を有する(001)面配向のr-(Ge0.87,Sn0.13)O膜であった。なお、膜厚は150nmであった。XRDの結果を図21に示す。また、分光エリプソメトリーにより求めたバンドギャップは、4.44eVであった。
(実施例5)
 実施例5では、原料溶液中のビス[2-カルボキシエチルゲルマニウム(IV)]セスキオキシド(C10Ge)の濃度を0.005Mとしたこと、塩化スズ二水和物の濃度を0.0025Mとしたこと以外は、実施例3と同様にして、製膜を行った。得られた膜につき、X線回折装置を用いて膜の同定を行ったところ、得られた膜は、ルチル型構造を有する(001)面配向のr-(Ge0.61,Sn0.39)O膜であった。なお、膜厚は365nmであった。XRDの結果を図21に示す。
 本発明の酸化物結晶、結晶性酸化物膜または結晶性積層構造体は、半導体(例えば化合物半導体電子デバイス等)、電子部品・電気機器部品、光学・電子写真関連装置、工業部材などあらゆる分野に用いることができるが、特に、半導体装置およびその部材等に有用である。
1     p型半導体層
2     ショットキー電極
3     n-型半導体層
4     n+型半導体層
5     オーミック電極
11    第1の層
12    第2の層
13    第1の電極
14    第2の電極
19    ミストCVD装置
20    基板(結晶基板)
21    サセプタ
22a   キャリアガス供給手段
22b   キャリアガス(希釈)供給手段
23a   流量調節弁
23b   流量調節弁
24    ミスト発生源
24a   原料溶液
25    容器
25a   水
26    超音波振動子
27    供給管
28    ヒーター
29    排気口
31    基板
32    導電体層(電子伝導層)
33    光触媒層(光吸収層)
40    下部電極
41    高濃度n型層
42    低濃度n型層
43    高濃度p型層
44    ショットキー電極
45    上部電極
46    特定領域
51    導電性膜
52    光電変換層
55    透明導電性膜
56a   電子ブロッキング層
56b   正孔ブロッキング層
60    結晶性積層構造体
61    結晶基板
62    結晶性酸化物膜
101a  n-型半導体層
101b  n+型半導体層
105b  オーミック電極
105a  ショットキー電極
131a  n-型半導体層
131b  第1のn+型半導体層
131c  第2のn+型半導体層
132   p型半導体層
132a  p+型半導体層
134   ゲート絶縁膜
135a  ゲート電極
135b  ソース電極
135c  ドレイン電極
151   n型半導体層
151a  n-型半導体層
151b  n+型半導体層
152   p型半導体層
154   ゲート絶縁膜
155a  ゲート電極
155b  エミッタ電極
155c  コレクタ電極
161   n型半導体層
162   p型半導体層
163   発光層
165a  第1の電極
165b  第2の電極
167   透光性電極
500   制御システム
501   バッテリー(電源)
502   昇圧コンバータ
503   降圧コンバータ
504   インバータ
505   モータ(駆動対象)
506   駆動制御部
507   演算部
508   記憶部
600   制御システム
601   三相交流電源(電源)
602   AC/DCコンバータ
604   インバータ
605   モータ(駆動対象)
606   駆動制御部
607   演算部
608   記憶部

 

Claims (26)

  1.  ルチル型構造の酸化物を含有する酸化物結晶であって、c軸と垂直または平行な結晶軸方向に配向しており、前記酸化物結晶中の金属元素中におけるゲルマニウムの原子比が0.5よりも大きいことを特徴とする酸化物結晶。
  2.  c軸と平行な結晶軸方向に配向している請求項1記載の酸化物結晶。
  3.  前記の配向している結晶軸方向におけるX線回折測定のロッキングカーブ半値幅が1000arcsec以下である請求項1または2に記載の酸化物結晶。
  4.  膜状である請求項1~3のいずれかに記載の酸化物結晶。
  5.  膜厚が100nm以上である請求項4記載の酸化物結晶。
  6.  表面粗さ(RMS)が10nm以下である請求項4または5に記載の酸化物結晶。
  7.  バンドギャップが4.0eV以上である請求項1~6のいずれかに記載の酸化物結晶。
  8.  酸化物半導体層と電極とを少なくとも備える半導体装置であって、前記酸化物半導体層が、請求項1~7のいずれかに記載の酸化物結晶を主成分として含むことを特徴とする半導体装置。
  9.  ゲルマニウムの酸化物を含有する結晶性酸化物膜であって、膜厚が100nm以上であり、表面粗さ(RMS)が10nm以下であることを特徴とする結晶性酸化物膜。
  10.  膜厚が200nm以上である請求項9記載の結晶性酸化物膜。
  11.  正方晶の結晶構造を有している請求項9または10に記載の結晶性酸化物膜。
  12.  一軸配向膜である請求項9~11のいずれかに記載の結晶性酸化物膜。
  13.  X線回折測定の半値幅が1000arcsec以下である請求項9~12のいずれかに記載の結晶性酸化物膜。
  14.  前記結晶性酸化物膜中の金属元素中のゲルマニウムの原子比が0.5より大きい請求項9~13のいずれかに記載の結晶性酸化物膜。
  15.  バンドギャップが4.0eV以上である請求項9~14のいずれかに記載の結晶性酸化物膜。
  16.  結晶性酸化物膜と電極とを少なくとも備える半導体装置であって、前記結晶性酸化物膜が、請求項9~15のいずれかに記載の結晶性酸化物膜であることを特徴とする半導体装置。
  17.  結晶基板と、該結晶基板上に積層されている結晶性酸化物膜とを少なくとも備える結晶性積層構造体であって、前記結晶基板が正方晶の結晶構造を有しており、前記結晶性酸化物膜中の金属元素中におけるゲルマニウムの原子比が0.5よりも大きいことを特徴とする結晶性積層構造体。
  18.  前記結晶性酸化物膜が、正方晶の結晶構造を有している請求項17記載の結晶性積層構造体。
  19.  前記結晶性酸化物膜の膜厚が100nm以上である請求項17または18に記載の結晶性積層構造体。
  20.  前記結晶性酸化物膜の表面粗さ(RMS)が10nm以下である請求項17~19のいずれかに記載の結晶性積層構造体。
  21.  前記結晶性酸化物膜が、一軸配向膜である請求項17~20のいずれかに記載の結晶性積層構造体。
  22.  前記結晶性酸化物膜のX線回折測定法のロッキングカーブ半値幅が1000arcsec以下である請求項17~21のいずれかに記載の結晶性積層構造体。
  23.  前記結晶基板が導電性基板である請求項17~22のいずれかに記載の結晶性積層構造体。
  24.  請求項8、16および23のいずれかに記載の半導体装置を用いた電力変換装置。
  25.  請求項8、16および23のいずれかに記載の半導体装置を用いた制御システム。
  26.  ゲルマニウムを含有する原料溶液を霧化または液滴化し、得られた霧化液滴にキャリアガスを供給し、該キャリアガスでもって前記霧化液滴を正方晶の結晶構造を有する結晶基板上まで搬送し、ついで、前記結晶基板上で前記霧化液滴を熱反応させることを特徴とする結晶性積層構造体の製造方法。

     
PCT/JP2022/028851 2021-07-30 2022-07-26 酸化物結晶、結晶性酸化物膜、結晶性積層構造体および半導体装置 WO2023008453A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202280053299.XA CN117751457A (zh) 2021-07-30 2022-07-26 氧化物结晶、结晶性氧化物膜、结晶性层叠结构体及半导体装置
US18/425,914 US20240170542A1 (en) 2021-07-30 2024-01-29 Oxide crystal, crystalline oxide film, crystalline multilayer structure, semiconductor device and manufacturing method of a crystalline multilayer structure

Applications Claiming Priority (10)

Application Number Priority Date Filing Date Title
JP2021126328 2021-07-30
JP2021126325 2021-07-30
JP2021-126326 2021-07-30
JP2021-126328 2021-07-30
JP2021-126325 2021-07-30
JP2021126326 2021-07-30
JP2022-022381 2022-02-16
JP2022022382 2022-02-16
JP2022022381 2022-02-16
JP2022-022382 2022-02-16

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US18/425,914 Continuation-In-Part US20240170542A1 (en) 2021-07-30 2024-01-29 Oxide crystal, crystalline oxide film, crystalline multilayer structure, semiconductor device and manufacturing method of a crystalline multilayer structure

Publications (1)

Publication Number Publication Date
WO2023008453A1 true WO2023008453A1 (ja) 2023-02-02

Family

ID=85087687

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2022/028851 WO2023008453A1 (ja) 2021-07-30 2022-07-26 酸化物結晶、結晶性酸化物膜、結晶性積層構造体および半導体装置

Country Status (2)

Country Link
US (1) US20240170542A1 (ja)
WO (1) WO2023008453A1 (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08157297A (ja) * 1994-12-05 1996-06-18 Sumitomo Electric Ind Ltd 単結晶薄膜水晶及びその製造方法
JPH10242579A (ja) * 1997-02-27 1998-09-11 Sharp Corp 窒化物系iii−v族化合物半導体装置
US20160240373A1 (en) * 2015-02-12 2016-08-18 Asm Ip Holding B.V. Method for forming oxide layer by oxidizing semiconductor substrate with hydrogen peroxide

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08157297A (ja) * 1994-12-05 1996-06-18 Sumitomo Electric Ind Ltd 単結晶薄膜水晶及びその製造方法
JPH10242579A (ja) * 1997-02-27 1998-09-11 Sharp Corp 窒化物系iii−v族化合物半導体装置
US20160240373A1 (en) * 2015-02-12 2016-08-18 Asm Ip Holding B.V. Method for forming oxide layer by oxidizing semiconductor substrate with hydrogen peroxide

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
TAKANE HITOSHI; KANEKO KENTARO: "Establishment of a growth route of crystallized rutile GeO2 thin film (≧1 μm/h) and its structural properties", APPLIED PHYSICS LETTERS, AMERICAN INSTITUTE OF PHYSICS, 2 HUNTINGTON QUADRANGLE, MELVILLE, NY 11747, vol. 119, no. 6, 10 August 2021 (2021-08-10), 2 Huntington Quadrangle, Melville, NY 11747, XP012258790, ISSN: 0003-6951, DOI: 10.1063/5.0060785 *

Also Published As

Publication number Publication date
US20240170542A1 (en) 2024-05-23

Similar Documents

Publication Publication Date Title
JP2018082144A (ja) 結晶性酸化物半導体膜および半導体装置
TWI831755B (zh) p型氧化物半導體膜及其形成方法
WO2018084304A1 (ja) 結晶性酸化物半導体膜および半導体装置
US11855135B2 (en) Semiconductor device
JP2018035044A (ja) 結晶性酸化物半導体膜および半導体装置
WO2023008453A1 (ja) 酸化物結晶、結晶性酸化物膜、結晶性積層構造体および半導体装置
WO2023008454A1 (ja) 結晶性酸化物膜および半導体装置
WO2023008452A1 (ja) 酸化物半導体および半導体装置
TW202118047A (zh) 氧化物半導體膜及半導體裝置
CN117751457A (zh) 氧化物结晶、结晶性氧化物膜、结晶性层叠结构体及半导体装置
WO2022210615A1 (ja) 半導体装置
WO2022230834A1 (ja) 半導体装置
WO2022230830A1 (ja) 半導体装置
WO2022230832A1 (ja) 半導体装置
WO2022230831A1 (ja) 半導体装置
WO2023136309A1 (ja) 半導体装置
WO2022030650A1 (ja) 半導体素子および半導体装置
WO2023145910A1 (ja) 積層構造体、半導体素子および半導体装置
WO2023145912A1 (ja) 積層構造体、半導体素子および半導体装置
WO2022030651A1 (ja) 半導体素子および半導体装置
WO2023145911A1 (ja) 積層構造体、半導体素子および半導体装置
JP2022011781A (ja) 結晶性酸化物膜および半導体装置
KR20220165210A (ko) 반도체 장치
JP2022187481A (ja) 半導体装置
JP2022187480A (ja) 半導体装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 22849514

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2023538575

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 202280053299.X

Country of ref document: CN

NENP Non-entry into the national phase

Ref country code: DE