WO2022230831A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2022230831A1
WO2022230831A1 PCT/JP2022/018787 JP2022018787W WO2022230831A1 WO 2022230831 A1 WO2022230831 A1 WO 2022230831A1 JP 2022018787 W JP2022018787 W JP 2022018787W WO 2022230831 A1 WO2022230831 A1 WO 2022230831A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
crystalline oxide
semiconductor device
semiconductor layer
semiconductor
Prior art date
Application number
PCT/JP2022/018787
Other languages
English (en)
French (fr)
Inventor
雅裕 杉本
慎平 松田
安史 樋口
和良 則松
Original Assignee
株式会社Flosfia
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社Flosfia filed Critical 株式会社Flosfia
Priority to EP22795744.6A priority Critical patent/EP4333075A1/en
Priority to JP2023517524A priority patent/JPWO2022230831A1/ja
Priority to CN202280031264.6A priority patent/CN117441234A/zh
Publication of WO2022230831A1 publication Critical patent/WO2022230831A1/ja
Priority to US18/384,031 priority patent/US20240055471A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02565Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/0257Doping during depositing
    • H01L21/02573Conductivity type
    • H01L21/02576N-type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/0257Doping during depositing
    • H01L21/02573Conductivity type
    • H01L21/02579P-type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02623Liquid deposition
    • H01L21/02628Liquid deposition using solutions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • H01L29/045Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/24Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7827Vertical transistors
    • H01L29/7828Vertical transistors without inversion channel, e.g. vertical ACCUFETs, normally-on vertical MISFETs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02414Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/0242Crystalline insulating materials

Definitions

  • the present invention relates to a semiconductor device useful as a power device or the like.
  • Gallium oxide (Ga 2 O 3 ) is a transparent semiconductor that has a wide bandgap of 4.8-5.3 eV at room temperature and hardly absorbs visible and ultraviolet light. It is therefore a particularly promising material for use in opto - electronic devices and transparent electronics operating in the deep UV region.
  • LEDs Light-emitting diodes
  • transistors have been developed (see Non-Patent Document 1). According to Patent Document 4, the gallium oxide can control the bandgap by forming a mixed crystal of indium and aluminum, respectively or in combination, and constitutes an extremely attractive material system as an InAlGaO-based semiconductor. .
  • Gallium oxide (Ga 2 O 3 ) has five crystal structures ⁇ , ⁇ , ⁇ , ⁇ , and ⁇ , and generally the most stable structure is ⁇ -Ga 2 O 3 .
  • ⁇ -Ga 2 O 3 has a ⁇ -Gallic structure, it is not necessarily suitable for use in semiconductor devices, unlike crystal systems generally used in electronic materials and the like.
  • the growth of the ⁇ -Ga 2 O 3 thin film requires a high substrate temperature and a high degree of vacuum, there is also the problem of increased manufacturing costs.
  • ⁇ -Ga 2 O 3 even a high concentration (for example, 1 ⁇ 10 19 /cm 3 or more) of dopant (Si) is 800% after ion implantation. C. to 1100.degree. C., it could not be used as a donor without annealing.
  • ⁇ -Ga 2 O 3 has the same crystal structure as the sapphire substrate that has already been widely used, so it is suitable for use in optoelectronic devices, and has a wider band than ⁇ -Ga 2 O 3 . Since it has a gap, it is particularly useful for power devices. Therefore, semiconductor devices using ⁇ -Ga 2 O 3 as a semiconductor are eagerly awaited.
  • Patent Document 1 discloses a Ga 2 O 3 -based crystal layer containing donors and an N-doped region formed in at least a part of the Ga 2 O 3 -based crystal layer, wherein the N-doped region is a channel region.
  • a vertical MOSFET is disclosed that is a current blocking region that includes or has an open region that provides a current path. However, it has not been confirmed that it actually operates as a vertical MOSFET, and its reliability such as withstand voltage is not sufficiently satisfactory.
  • An object of the present invention is to provide a semiconductor device with excellent withstand voltage.
  • a crystalline oxide semiconductor layer including a channel layer and a drift layer and a gate electrode disposed on the channel layer with a gate insulating film interposed therebetween. and a current blocking layer between the channel layer and the drift layer, wherein the drift layer contains a first crystalline oxide as a main component, and the current blocking layer comprises a first 2 as a main component, and the first crystalline oxide and the second crystalline oxide have different compositions, compared with a structure that does not have the crystal defect region. It was found that the semiconductor device obtained in this way can solve the above-described conventional problems. Moreover, after obtaining the above knowledge, the inventors of the present invention completed the present invention through further studies.
  • the present invention relates to the following inventions.
  • At least a crystalline oxide semiconductor layer including a channel layer and a drift layer, and a gate electrode disposed on the channel layer with a gate insulating film interposed therebetween, and between the channel layer and the drift layer wherein the drift layer contains a first crystalline oxide as a main component, the current blocking region contains a second crystalline oxide semiconductor as a main component, and the A semiconductor device, wherein the first crystalline oxide and the second crystalline oxide have different compositions.
  • the first crystalline oxide contains at least one metal selected from aluminum, indium and gallium.
  • a semiconductor device including a laminate in which a drift layer, a channel layer and a source layer are laminated in this order as a first semiconductor layer, and the first semiconductor layer penetrating through the source layer and the channel layer and a gate electrode provided in the trench with a gate insulating film interposed therebetween, wherein at least one of the gate insulating film and a portion of the trench side wall contacting the channel layer A second semiconductor layer is provided between the portion and the portion, the first semiconductor layer contains a first crystalline oxide semiconductor as a main component, and the second semiconductor layer contains a second crystal. 1.
  • a semiconductor device comprising a volatile oxide semiconductor as a main component.
  • a power converter using the semiconductor device according to any one of [1] to [13].
  • a control system using the semiconductor device according to any one of [1] to [13].
  • a semiconductor device with excellent pressure resistance can be provided.
  • FIG. 1 schematically illustrates a metal oxide semiconductor field effect transistor (MOSFET) according to an embodiment of the invention
  • FIG. 1 schematically illustrates a preferred manufacturing process for a metal oxide semiconductor field effect transistor (MOSFET) according to an embodiment of the present invention
  • FIG. 1 schematically illustrates a preferred manufacturing process for a metal oxide semiconductor field effect transistor (MOSFET) according to an embodiment of the present invention
  • FIG. 1 schematically illustrates a metal oxide semiconductor field effect transistor (MOSFET) according to an embodiment of the invention
  • FIG. 1 schematically illustrates a metal oxide semiconductor field effect transistor (MOSFET) according to an embodiment of the invention
  • FIG. 4 is a diagram schematically showing a sample structure in an example
  • FIG. 4 is a diagram showing results of IV measurement in Examples.
  • FIG. 1 is a configuration diagram of a mist CVD apparatus used in an embodiment of the present invention
  • FIG. 1 is a block configuration diagram showing an example of a control system employing a semiconductor device according to an embodiment of the invention
  • FIG. 1 is a circuit diagram showing an example of a control system employing a semiconductor device according to an embodiment of the invention
  • FIG. 1 is a block configuration diagram showing an example of a control system employing a semiconductor device according to an embodiment of the invention
  • FIG. 1 is a circuit diagram showing an example of a control system employing a semiconductor device according to an embodiment of the invention
  • FIG. 1 schematically illustrates a metal oxide semiconductor field effect transistor (MOSFET) according to an embodiment of the invention
  • FIG. 1 schematically illustrates a metal oxide semiconductor field effect transistor (MOSFET) according to an embodiment of the invention
  • FIG. 1 schematically illustrates a metal oxide semiconductor field effect transistor (MOSFET) according to an embodiment of the invention
  • FIG. 1 schematically illustrates a metal oxide semiconductor field effect transistor
  • a semiconductor device includes at least a crystalline oxide semiconductor layer including a channel layer and a drift layer, and a gate electrode disposed on the channel layer with a gate insulating film interposed therebetween, the channel A semiconductor device having a current blocking layer between the drift layer and the drift layer, wherein the drift layer contains a first crystalline oxide as a main component, and the current blocking layer contains a second crystalline oxide. as a main component, and the first crystalline oxide and the second crystalline oxide have different compositions.
  • the crystalline oxide semiconductor layer is not particularly limited as long as it does not hinder the object of the present invention.
  • the crystalline oxide semiconductor layer preferably contains a crystalline oxide semiconductor as a main component.
  • the crystalline oxide semiconductor include metal oxides containing one or more metals selected from aluminum, gallium, indium, iron, chromium, vanadium, titanium, rhodium, nickel, cobalt and iridium. can give.
  • the crystalline oxide semiconductor layer preferably contains at least one metal selected from aluminum, indium and gallium, more preferably at least gallium, and ⁇ -Ga 2 Most preferred is O3 or mixed crystals thereof.
  • the crystal structure of the crystalline oxide semiconductor layer is also not particularly limited as long as the object of the present invention is not hindered.
  • the crystal structure of the crystalline oxide semiconductor layer includes, for example, a corundum structure, a ⁇ -gallia structure, a hexagonal crystal structure (eg, ⁇ -type structure, etc.), an orthogonal crystal structure (eg, ⁇ -type structure, etc.), a cubic crystal structure, Alternatively, a tetragonal crystal structure or the like can be mentioned.
  • the crystalline oxide semiconductor layer preferably has a corundum structure, a ⁇ -gallia structure or a hexagonal crystal structure (e.g., ⁇ -type structure, etc.), and more preferably has a corundum structure.
  • the “main component” means that the crystalline oxide semiconductor accounts for preferably 50% or more, more preferably 70% or more, and even more preferably 70% or more, in atomic ratio, of all components of the crystalline oxide semiconductor layer. means that the content is 90% or more, and may be 100%.
  • the crystalline oxide semiconductor is gallium oxide
  • the crystalline oxide semiconductor has an atomic ratio of gallium in all metal elements contained in the crystalline oxide semiconductor layer of 0.5 or more.
  • the layer contains gallium oxide as a crystalline oxide semiconductor.
  • the atomic ratio of gallium in all metal elements contained in the crystalline oxide semiconductor layer is preferably 0.7 or more, more preferably 0.9 or more.
  • the thickness of the crystalline oxide semiconductor layer is not particularly limited, and may be 1 ⁇ m or less or 1 ⁇ m or more. is preferred, and 10 ⁇ m or more is more preferred.
  • the surface area (in plan view) of the semiconductor film is not particularly limited, but may be 1 mm 2 or more or 1 mm 2 or less, preferably 10 mm 2 to 300 mm 2 , and preferably 10 mm 2 to 300 mm 2 . More preferably 100 mm 2 .
  • the crystalline oxide semiconductor layer is usually single crystal, but may be polycrystal.
  • the crystalline oxide semiconductor layer usually includes two or more semiconductor layers.
  • the crystalline oxide semiconductor layer includes, for example, at least an n+ type semiconductor layer, a drift layer (n ⁇ type semiconductor layer), a channel layer, and a source region (n+ type semiconductor layer). Further, the carrier density of the crystalline oxide semiconductor layer can be appropriately set by adjusting the doping amount.
  • the crystalline oxide semiconductor layer preferably contains a dopant.
  • the dopant is not particularly limited and may be a known one.
  • suitable examples of the dopant include tin, germanium, silicon, titanium, zirconium and vanadium. or n-type dopants such as niobium, or Mg, H, Li, Na, K, Rb, Cs, Fr, Be, Ca, Sr, Ba, Ra, Mn, Fe, Co, Ni, Pd, Cu, Ag, Au , Zn, Cd, Hg, Ti, Pb, N, or P, and the like.
  • the n-type dopant is preferably at least one selected from Sn, Ge and Si.
  • the content of the dopant is preferably 0.00001 atomic % or more, more preferably 0.00001 atomic % to 20 atomic %, and more preferably 0.00001 atomic % to 10 atomic % in the composition of the semiconductor layer. is most preferred. More specifically, the dopant concentration may typically be about 1 ⁇ 10 16 /cm 3 to 1 ⁇ 10 22 /cm 3 , and the dopant concentration may be, for example, about 1 ⁇ 10 17 /cm 3 . A low concentration of 3 or less may be used. Further, according to the present invention, the dopant may be contained at a high concentration of about 1 ⁇ 10 20 /cm 3 or higher.
  • the crystalline oxide semiconductor layer includes a channel layer, and a gate electrode is arranged on the channel layer with the gate insulating film interposed therebetween.
  • the constituent material of the channel layer may be the same as the constituent material of the crystalline oxide semiconductor layer described above.
  • the conductivity type of the channel layer is not particularly limited, and may be n-type or p-type. When the conductivity type of the channel layer is the n-type, preferable examples of the constituent material of the channel layer include ⁇ -Ga 2 O 3 and mixed crystals thereof.
  • the constituent material of the channel layer is preferably, for example, ⁇ -Ga 2 O 3 containing a p-type dopant or a mixed crystal thereof.
  • Metal oxides containing at least one metal selected from Group 6 eg, ⁇ -Cr 2 O 3 etc.
  • Metal oxides containing at least one metal selected from Group 9 of the periodic table eg, ⁇ -Ir 2 O 3 , ⁇ -Cr 2 O 3 , ⁇ -Rh 2 O 3
  • the metal oxide containing at least one metal selected from Group 6 of the periodic table or the metal oxide containing at least one metal selected from Group 9 of the periodic table may be other metal oxides (e.g. Ga 2 O 3 ) may be a mixed crystal.
  • a constituent material of the gate insulating film is not particularly limited, and may be a known material.
  • the material of the gate insulating film include SiO 2 film, phosphorus-added SiO 2 film (PSG film), boron-added SiO 2 film, phosphorus-boron-added SiO 2 film (BPSG film), and the like.
  • methods for forming the gate insulating film include CVD, atmospheric pressure CVD, plasma CVD, mist CVD, and the like. In an embodiment of the present invention, the method for forming the gate insulating film is preferably mist CVD or atmospheric pressure CVD.
  • the constituent material of the gate electrode is not particularly limited, and may be a known electrode material.
  • Examples of the constituent material of the gate electrode include the constituent materials of the source electrode described above.
  • a method for forming the gate electrode is not particularly limited. Specific examples of the method for forming the gate electrode include a dry method and a wet method. Dry methods include, for example, sputtering, vacuum deposition, and CVD. Wet methods include, for example, screen printing and die coating.
  • the drift layer is not particularly limited as long as it contains the first crystalline oxide as a main component.
  • the first crystalline oxide include the constituent material of the crystalline oxide semiconductor layer described above.
  • the first crystalline oxide preferably contains at least one metal selected from aluminum, indium and gallium, more preferably at least gallium. - Ga 2 O 3 or mixed crystals thereof are most preferred.
  • the conductivity type of the drift layer is preferably n-type.
  • the “main component” means, for example, when the first crystalline oxide is Ga 2 O 3 , the atomic ratio of gallium in all the metal elements in the drift layer is 50% or more. It is sufficient if the drift layer contains Ga 2 O 3 as the first crystalline oxide.
  • the drift layer contains Ga 2 O 3 as the first crystalline oxide at an atomic ratio of 70% or more of gallium in all metal elements in the drift layer. It is preferably contained at a rate of 90% or more.
  • the crystal structure of the first crystalline oxide is also not particularly limited as long as it does not hinder the object of the present invention.
  • the crystal structure of the first crystalline oxide includes, for example, a corundum structure, a ⁇ -gallia structure, a hexagonal structure (eg, ⁇ -type structure, etc.), an orthogonal crystal structure (eg, ⁇ -type structure, etc.), and a cubic crystal structure. , or a tetragonal crystal structure.
  • the first crystalline oxide preferably has a corundum structure, ⁇ -gallia structure or hexagonal structure (e.g., ⁇ -type structure, etc.), more preferably has a corundum structure preferable.
  • the constituent material of the drift layer include the constituent materials of the crystalline oxide semiconductor layer described above.
  • the preferred current blocking layer described above since the preferred current blocking layer described above is used, even when an oxide semiconductor having a large bandgap such as gallium oxide or a mixed crystal thereof is used for the drift layer. However, the original function can be suitably exhibited in the semiconductor device (MOSFET or the like).
  • the current blocking layer is provided between the channel layer and the drift layer in the semiconductor device, and is not particularly limited as long as it contains a second crystalline oxide as a main component. In an embodiment of the present invention, the current blocking layer may be provided within the drift layer or may be provided on the drift layer.
  • the second crystalline oxide is not particularly limited as long as it has a composition different from that of the first crystalline oxide, as long as the object of the present invention is not hindered. Examples of the second crystalline oxide include metal oxides containing at least one metal selected from Groups 6 to 10 of the periodic table. Examples of Group 6 metals of the periodic table include one or more metals selected from chromium (Cr), molybdenum (Mo), and tungsten (W).
  • Group 7 metals of the periodic table include one or more metals selected from manganese (Mn), technetium (Tc) and rhenium (Re).
  • Examples of Group 8 metals of the periodic table include one or more metals selected from iron (Fe), ruthenium (Ru) and osmium (Os).
  • Examples of Group 9 metals of the periodic table include one or more metals selected from cobalt (Co), rhodium (Rh) and iridium.
  • the second crystalline oxide is a mixed crystal containing at least one metal selected from Groups 7 to 10 of the periodic table and a metal of Group 13 of the periodic table. is preferred.
  • the second crystalline oxide is preferably a mixed crystal containing at least a metal of Group 9 of the Periodic Table and a metal of Group 13 of the Periodic Table. It is more preferable to be a mixed crystal containing
  • the conductivity type of the current blocking layer is not particularly limited. In an embodiment of the present invention, the conductivity type of the current blocking layer is preferably p-type. With such a preferable configuration, the avalanche resistance can be further improved.
  • the source region includes an n+ type semiconductor layer, there is no particular requirement.
  • the source region includes at least an n + -type semiconductor layer and an n++ -type semiconductor layer disposed on the n + -type semiconductor layer and having a higher carrier density than the n + -type semiconductor layer.
  • the carrier density can be determined using a known method. Examples of methods for determining the carrier density include SIMS (secondary ion mass spectrometry), SCM (scanning capacitance microscopy), SMM (scanning microwave microscopy), and SRA (spreading resistance measurement). etc.
  • SIMS secondary ion mass spectrometry
  • SCM scanning capacitance microscopy
  • SMM scanning microwave microscopy
  • SRA scanning resistance measurement
  • the main component of the n + -type semiconductor layer and the main component of the n++ -type semiconductor layer are the same. Further, in the embodiment of the present invention, it is preferable that the n + type semiconductor layer and the n ++ type semiconductor layer have the same crystal structure, and the n + type semiconductor layer and the n ++ type semiconductor layer have a corundum structure. It is more preferable to have
  • the “main component” means, for example, when the main component of the n + type semiconductor layer is gallium oxide, the atomic ratio of gallium in all metal elements in the n + type semiconductor layer is 50% or more.
  • the atomic ratio of gallium in all metal elements in the n + -type semiconductor layer is preferably 70% or more, more preferably 90% or more, and may be 100%.
  • the n++ type semiconductor layer is preferably an epitaxial layer, and more preferably the n++ type semiconductor layer is epitaxially doped.
  • epitaxial doping means doping by epitaxial growth, not doping by ion implantation or the like.
  • the n-type dopant contained in the n + -type semiconductor layer and/or the n++-type semiconductor layer include at least one n-type dopant selected from tin, germanium, silicon, titanium, zirconium, vanadium and niobium. mentioned.
  • the n-type dopant is preferably at least one selected from Sn, Ge and Si.
  • the carrier density of the n++ type semiconductor layer is not particularly limited as long as it is higher than the carrier density of the n+ type semiconductor layer.
  • the n++ type semiconductor layer preferably has a carrier density of 1.0 ⁇ 10 19 /cm 3 or more, more preferably 6.0 ⁇ 10 19 /cm 3 or more. .
  • the carrier density of the n++ type semiconductor layer is not particularly limited. In an embodiment of the present invention, it is preferable that the carrier density of the n+ type semiconductor layer is in the range of 1.0 ⁇ 10 17 /cm 3 or more and less than 1.0 ⁇ 10 19 /cm 3 . By setting the carrier density of the n + -type semiconductor layer within the preferred range as described above, the source resistance can be reduced more satisfactorily.
  • the method of doping the n+ type semiconductor layer is not particularly limited, and may be diffusion, ion implantation, or epitaxial growth.
  • the mobility of the n+ type semiconductor layer is higher than the mobility of the n++ type semiconductor layer.
  • the thickness of the n++ type semiconductor layer is not particularly limited as long as the object of the present invention is not hindered.
  • the n++ type semiconductor layer preferably has a thickness in the range of 1 nm to 1 ⁇ m, more preferably in the range of 10 nm to 100 nm. In an embodiment of the present invention, the thickness of the n+ type semiconductor layer is preferably larger than the thickness of the n++ type semiconductor layer.
  • the source contact resistance and the source resistance in the semiconductor device can be satisfactorily reduced by using the above-described preferable combination of the n + -type semiconductor layer and the n++ -type semiconductor layer, the element resistance is further reduced.
  • a semiconductor device can be realized.
  • the crystalline oxide semiconductor layer (hereinafter also referred to as "oxide semiconductor layer”, “semiconductor film” or “semiconductor layer”) may be formed using known means.
  • means for forming the crystalline oxide semiconductor layer include CVD, MOCVD, MOVPE, mist CVD, mist epitaxy, MBE, HVPE, pulse growth, and ALD.
  • the means for forming the semiconductor layer is preferably MOCVD, mist CVD, mist epitaxy or HVPE, preferably mist CVD or mist epitaxy.
  • the mist CVD method or mist epitaxy method for example, the mist CVD apparatus shown in FIG.
  • a semiconductor film containing a crystalline oxide semiconductor as a main component is formed on a substrate by transporting droplets onto a substrate with a carrier gas (transporting step) and then thermally reacting the atomized droplets in the vicinity of the substrate. (film formation step) to form the semiconductor layer.
  • the atomization step atomizes the raw material solution.
  • the means for atomizing the raw material solution is not particularly limited as long as it can atomize the raw material solution, and may be any known means.
  • atomizing means using ultrasonic waves is preferable.
  • Atomized droplets obtained using ultrasonic waves have an initial velocity of zero and are preferable because they float in the air. Since it is a possible mist, there is no damage due to collision energy, so it is very suitable.
  • the droplet size is not particularly limited, and may be droplets of several millimeters, preferably 50 ⁇ m or less, more preferably 100 nm to 10 ⁇ m.
  • the raw material solution is not particularly limited as long as it contains a raw material capable of being atomized or dropletized and capable of forming a semiconductor film, and may be an inorganic material or an organic material.
  • the raw material is preferably a metal or a metal compound, and one or two selected from aluminum, gallium, indium, iron, chromium, vanadium, titanium, rhodium, nickel, cobalt and iridium. More preferably, it contains more than one species of metal.
  • a solution in which the metal is dissolved or dispersed in an organic solvent or water in the form of a complex or salt can be preferably used.
  • forms of the complex include acetylacetonate complexes, carbonyl complexes, ammine complexes, hydride complexes, and the like.
  • the salt form include organic metal salts (e.g., metal acetates, metal oxalates, metal citrates, etc.), metal sulfide salts, metal nitrate salts, metal phosphate salts, metal halide salts (e.g., metal chlorides, salts, metal bromides, metal iodides, etc.).
  • hydrohalic acid examples include hydrobromic acid, hydrochloric acid, and hydroiodic acid. Among them, hydrobromic acid or Hydroiodic acid is preferred.
  • oxidizing agent examples include hydrogen peroxide (H 2 O 2 ), sodium peroxide (Na 2 O 2 ), barium peroxide (BaO 2 ), benzoyl peroxide (C 6 H 5 CO) 2 O 2 and the like. , hypochlorous acid (HClO), perchloric acid, nitric acid, ozone water, and organic peroxides such as peracetic acid and nitrobenzene.
  • the raw material solution may contain a dopant.
  • the dopant By including the dopant in the raw material solution, the doping can be performed well.
  • the dopant is not particularly limited as long as it does not interfere with the object of the present invention.
  • the dopant include n-type dopants such as tin, germanium, silicon, titanium, zirconium, vanadium or niobium, or Mg, H, Li, Na, K, Rb, Cs, Fr, Be, Ca, Sr, Ba , Ra, Mn, Fe, Co, Ni, Pd, Cu, Ag, Au, Zn, Cd, Hg, Ti, Pb, N or P, and the like.
  • the content of the dopant is appropriately set by using a calibration curve showing the relationship between the concentration of the dopant in the raw material and the desired carrier density.
  • the solvent of the raw material solution is not particularly limited, and may be an inorganic solvent such as water, an organic solvent such as alcohol, or a mixed solvent of an inorganic solvent and an organic solvent.
  • the solvent preferably contains water, more preferably water or a mixed solvent of water and alcohol.
  • the atomized liquid droplets are transported into the film forming chamber using a carrier gas.
  • the carrier gas is not particularly limited as long as it does not interfere with the object of the present invention. Suitable examples include oxygen, ozone, inert gases such as nitrogen and argon, and reducing gases such as hydrogen gas and forming gas. mentioned.
  • one type of carrier gas may be used, two or more types may be used, and a diluted gas with a reduced flow rate (for example, a 10-fold diluted gas, etc.) may be further used as a second carrier gas. good too.
  • the carrier gas may be supplied at two or more locations instead of at one location.
  • the flow rate of the carrier gas is not particularly limited, it is preferably 0.01 to 20 L/min, more preferably 1 to 10 L/min.
  • the flow rate of diluent gas is preferably 0.001 to 2 L/min, more preferably 0.1 to 1 L/min.
  • the semiconductor film is formed on the substrate by thermally reacting the atomized droplets in the vicinity of the substrate.
  • the thermal reaction is not particularly limited as long as the atomized droplets react with heat, and the reaction conditions and the like are not particularly limited as long as they do not interfere with the object of the present invention.
  • the thermal reaction is usually carried out at a temperature equal to or higher than the evaporation temperature of the solvent, preferably at a temperature that is not too high (for example, 1000° C.), more preferably 650° C. or less, most preferably from 300° C. to 650° C. preferable.
  • the thermal reaction is carried out under vacuum, under a non-oxygen atmosphere (for example, under an inert gas atmosphere, etc.), under a reducing gas atmosphere, or under an oxygen atmosphere, as long as the object of the present invention is not hindered.
  • a non-oxygen atmosphere for example, under an inert gas atmosphere, etc.
  • a reducing gas atmosphere for example, under an inert gas atmosphere, etc.
  • an oxygen atmosphere for example, under an inert gas atmosphere, etc.
  • the reaction may be carried out under atmospheric pressure, increased pressure or reduced pressure, but is preferably carried out under atmospheric pressure in the embodiment of the present invention.
  • the film thickness can be set by adjusting the film formation time.
  • the substrate is not particularly limited as long as it can support the semiconductor film.
  • the material of the substrate is also not particularly limited as long as it does not interfere with the object of the present invention, and may be a known substrate, an organic compound, or an inorganic compound.
  • the shape of the substrate may be any shape, and is effective for all shapes. Cylindrical, helical, spherical, ring-shaped, etc. are mentioned, but in the embodiment of the present invention, the substrate is preferable.
  • the thickness of the substrate is not particularly limited in embodiments of the present invention.
  • the substrate is not particularly limited as long as it has a plate shape and serves as a support for the semiconductor film.
  • the substrate may be an insulator substrate, a semiconductor substrate, a metal substrate, or a conductive substrate.
  • a substrate with a membrane is also preferred.
  • the substrate for example, a base substrate containing a substrate material having a corundum structure as a main component, or a base substrate containing a substrate material having a ⁇ -gallia structure as a main component, a substrate material having a hexagonal crystal structure as a main component.
  • a base substrate etc. are mentioned.
  • the “main component” means that the substrate material having the specific crystal structure accounts for preferably 50% or more, more preferably 70% or more, and even more preferably 90%, in atomic ratio, of all components of the substrate material. % or more, and may be 100%.
  • the substrate material is not particularly limited as long as it does not interfere with the object of the present invention, and may be any known material.
  • the substrate material having the corundum structure for example, ⁇ -Al 2 O 3 (sapphire substrate) or ⁇ -Ga 2 O 3 are preferably mentioned, a-plane sapphire substrate, m-plane sapphire substrate, r-plane sapphire substrate , a c-plane sapphire substrate, an ⁇ -type gallium oxide substrate (a-plane, m-plane, or r-plane) and the like are more preferable examples.
  • the base substrate mainly composed of a substrate material having a ⁇ -Gallia structure is, for example, a ⁇ -Ga 2 O 3 substrate, or a substrate containing Ga 2 O 3 and Al 2 O 3 with more than 0 wt % of Al 2 O 3 and A mixed crystal substrate having a content of 60 wt % or less may be used.
  • Examples of base substrates mainly composed of a substrate material having a hexagonal crystal structure include SiC substrates, ZnO substrates, and GaN substrates.
  • annealing may be performed after the film formation process.
  • Annealing treatment temperature is not particularly limited as long as the object of the present invention is not impaired, and is usually 300°C to 650°C, preferably 350°C to 550°C.
  • the annealing treatment time is usually 1 minute to 48 hours, preferably 10 minutes to 24 hours, more preferably 30 minutes to 12 hours.
  • the annealing treatment may be performed under any atmosphere as long as the object of the present invention is not hindered.
  • a non-oxygen atmosphere or an oxygen atmosphere may be used.
  • the non-oxygen atmosphere includes, for example, an inert gas atmosphere (e.g., nitrogen atmosphere), a reducing gas atmosphere, etc. In the embodiment of the present invention, an inert gas atmosphere is preferable, and a nitrogen atmosphere Lower is more preferred.
  • the semiconductor film may be directly provided on the substrate, or other layers such as a stress relaxation layer (for example, a buffer layer, an ELO layer, etc.), a peeling sacrificial layer, etc. may be formed on the substrate.
  • the semiconductor film may be provided via the semiconductor film.
  • the means for forming each layer is not particularly limited, and known means may be used. In the embodiment of the present invention, the mist CVD method is preferred.
  • the semiconductor film may be used as the semiconductor layer in the semiconductor device after using known means such as peeling from the substrate or the like, or may be used as the semiconductor layer in the semiconductor device as it is. may be used.
  • the source electrode is not particularly limited as long as it has conductivity, as long as it does not hinder the object of the present invention.
  • the constituent material of the source electrode may be a conductive inorganic material or a conductive organic material.
  • the material of the source electrode is preferably metal.
  • Suitable examples of the metal include at least one metal selected from Groups 4 to 10 of the periodic table. Examples of metals belonging to Group 4 of the periodic table include titanium (Ti), zirconium (Zr), hafnium (Hf), and the like. Examples of metals belonging to Group 5 of the periodic table include vanadium (V), niobium (Nb), and tantalum (Ta).
  • Examples of Group 6 metals of the periodic table include chromium (Cr), molybdenum (Mo), and tungsten (W).
  • Examples of metals of Group 7 of the periodic table include manganese (Mn), technetium (Tc), and rhenium (Re).
  • Examples of metals belonging to Group 8 of the periodic table include iron (Fe), ruthenium (Ru), and osmium (Os).
  • Examples of metals belonging to Group 9 of the periodic table include cobalt (Co), rhodium (Rh), and iridium (Ir).
  • Examples of metals of Group 10 of the periodic table include nickel (Ni), palladium (Pd), and platinum (Pt).
  • the source electrode preferably contains at least one metal selected from titanium (Ti), tantalum (Ta) and tungsten (W).
  • the source electrode may contain a conductive metal oxide.
  • the conductive metal oxide contained in the source electrode include metal oxide conductive films such as tin oxide, zinc oxide, indium oxide, indium tin oxide (ITO), and indium zinc oxide (IZO).
  • the source electrode may be composed of a single layer, or may include a plurality of metal layers. If the source electrode comprises a plurality of metal layers, for example using Group 4 metals for the first and third layers, a metal layer located between the first and third layers.
  • a method for forming the source electrode is not particularly limited. Specific examples of the method for forming the source electrode include a dry method and a wet method. Dry methods include, for example, sputtering, vacuum deposition, and CVD. Wet methods include, for example, screen printing and die coating.
  • the source electrode preferably forms contact with the current blocking layer, and more preferably forms direct contact with the current blocking layer. With such a preferable configuration, the responsiveness of the semiconductor device can be further improved.
  • the semiconductor device of the present invention is useful for various semiconductor elements, especially for power devices.
  • the semiconductor element includes a horizontal element (horizontal device) in which an electrode is formed on one side of a semiconductor layer and current flows in a direction perpendicular to the film thickness direction of the semiconductor layer (horizontal device), and electrodes are formed on both front and back sides of the semiconductor layer.
  • a horizontal element horizontal device
  • vertical device vertical device
  • the semiconductor device is suitable for both horizontal and vertical devices.
  • it is preferably used for a vertical device.
  • the semiconductor device examples include metal semiconductor field effect transistors (MESFET), high electron mobility transistors (HEMT), metal oxide semiconductor field effect transistors (MOSFET), static induction transistors (SIT), junction field effect transistors ( JFET) or an insulated gate bipolar transistor (IGBT).
  • the semiconductor device is preferably MOSFET, SIT, JFET or IGBT, more preferably MOSFET or IGBT.
  • FIG. 1 shows the main part of a metal oxide semiconductor field effect transistor (MOSFET), which is one of the preferred embodiments of the present invention.
  • the MOSFET of FIG. 1 includes a drain electrode 5c, an n + type semiconductor layer 3, an n ⁇ type semiconductor layer 7 as a drift layer, a current blocking layer (current blocking region) 2, a channel layer 6, and a source region (n + type semiconductor layer) 1. , a gate insulating film 4a, an interlayer insulating film 4b, a gate electrode 5a and a source electrode 5b.
  • MOSFET metal oxide semiconductor field effect transistor
  • the n + type semiconductor layer 3, the n ⁇ type semiconductor layer (drift layer) 7, the current blocking layer 2, the channel layer 6 and the n + type semiconductor layer ( source layer) 1 are formed in this order.
  • the n+ type semiconductor layer 3, the n ⁇ type semiconductor layer 7, the channel layer 6, the current blocking layer 2 and the n+ type semiconductor layer 1 constitute a crystalline oxide semiconductor layer 8.
  • FIG. The current blocking layer 2 is formed on the drift layer 7 by epitaxial growth.
  • the current blocking layer overlaps the source electrode in plan view when viewed from the thickness direction of the crystalline oxide semiconductor layer 8, and overlaps a part of the channel layer in plan view.
  • the current blocking layer is configured so as not to partially overlap the channel layer when viewed in the thickness direction of the crystalline oxide semiconductor layer 8 .
  • the width W of the current path is not particularly limited as long as the object of the present invention is not hindered. In an embodiment of the present invention, it is preferable that the width W of the current path is 2 ⁇ m or less, particularly when a material having a large bandgap such as gallium oxide is used for the drift layer. Also, the thickness d of the current blocking layer is not particularly limited as long as the object of the present invention is not hindered. In an embodiment of the present invention, particularly when a material having a large bandgap such as gallium oxide is used for the drift layer, the thickness d of the current blocking layer is preferably 0.15 ⁇ m or more, more preferably 0.2 ⁇ m or more.
  • the MOSFET in FIG. 1 when a voltage is applied between the source electrode 5b and the drain electrode 5c, and a positive voltage is applied to the gate electrode 5a with respect to the source electrode 5b, electrons (holes) are generated. is injected into the channel layer 6 and turned on. In the OFF state, the channel layer 6 is filled with a depletion layer by setting the voltage of the gate electrode to 0 V, and the transistor is turned off.
  • the semiconductor The breakdown voltage can be further improved while maintaining the MOSFET operation (normally-off operation) of the device.
  • the source region (n + -type semiconductor layer) 1 may be at least partially embedded in the channel layer 6 .
  • FIG. 4 shows an example in which the source region (n + -type semiconductor layer) 1 is embedded in the channel layer 6 . According to the structure shown in FIG. 4, the electric field concentration applied to the gate insulating film is less likely to occur, and the reliability of the gate insulating film can be further improved.
  • FIG. 5 shows the main part of a metal oxide semiconductor field effect transistor (MOSFET), which is one of the preferred embodiments of the present invention.
  • MOSFET metal oxide semiconductor field effect transistor
  • the crystalline oxide semiconductor layer 8 has a trench penetrating at least the channel layer 6, and the current blocking layer 2 is positioned immediately below the channel layer 6.
  • the MOSFET of FIG. Different from MOSFET.
  • the thickness of the current blocking layer 2 is preferably 0.2 ⁇ m or less, more preferably 0.1 ⁇ m or less. With such a preferable thickness, it is possible to achieve a current blocking effect while suppressing the influence on the rising voltage (Vth) of the MOSFET.
  • MOSFET metal oxide semiconductor field effect transistor
  • the bottom of the current blocking layer 2 extends to the gate insulating film 4, at least part of the current blocking layer is in contact with the gate insulating film (trench), and the current blocking layer 2 is the source. It differs from the MOSFET of FIG. 5 in that it is in direct contact with the electrode 5b. As a result, the potential of the end of the current blocking layer 2 that is in contact with the gate insulating film is fixed to the potential of the source electrode, and reliable switching operation is possible without fluctuations in the gate threshold voltage.
  • the MOSFET of FIG. 13 is preferably 1.0 ⁇ 10 18 or less.
  • an n+ type semiconductor layer 3, an n ⁇ type semiconductor layer (drift layer) 7, a current blocking layer 2, a channel layer 6 and an n+ type semiconductor layer (source layer) 1 are formed on the drain electrode 5c in this order. formed.
  • the MOSFET of FIG. 13 is provided with a trench penetrating through the n + -type semiconductor layer (source layer) 1 and the channel layer 6 and reaching the n ⁇ -type semiconductor layer (drift layer) 7.
  • the gate A gate electrode 5a is provided with an insulating film 4 interposed therebetween.
  • the MOSFET shown in FIG. 14 further includes a second semiconductor layer (buried semiconductor layer) 10 embedded in the trench.
  • the n + type semiconductor layer 3, the first semiconductor layer (drift layer) 7, the current blocking layer 2, the channel layer 6 and the n + type semiconductor layer (source layer) are formed on the drain electrode 5c. ) 1 are formed in this order.
  • a trench is provided through the source layer 1 and the channel layer 6 to reach the first semiconductor layer (drift layer) 7, and a gate electrode 5a is provided in the trench with a gate insulating film 4 interposed therebetween.
  • a second semiconductor layer 10 is provided between the gate insulating film 4 and at least a portion of the sidewall of the trench.
  • the second semiconductor layer (embedded semiconductor layer) 10 may be an n-type semiconductor layer or a p-type semiconductor layer.
  • a "p-type" semiconductor layer refers to a semiconductor layer having a higher hole density than an electron density, and is not limited to a semiconductor layer that can be confirmed to be p-type by Hall effect measurement.
  • the semiconductor layer when used as a channel, the semiconductor layer is included in "p-type" as long as it functions as a channel when a voltage is applied.
  • the second semiconductor layer (buried semiconductor layer) 10 is provided as in the semiconductor device of FIG. good.
  • the channel layer 6 may not be provided in the MOSFET of FIG.
  • the carrier density of the second semiconductor layer is lower than that of the source layer 1 .
  • the first semiconductor layer (drift layer) 7, the current blocking layer 2, the channel layer 6, and the source layer 1 are stacked in this order.
  • a semiconductor device in which one semiconductor layer 7 contains a first crystalline oxide semiconductor as a main component and the second semiconductor layer 10 contains a second crystalline oxide semiconductor as a main component is also novel and useful. and can be included as one of the other embodiments of the present invention. By adopting such a configuration, it is possible to further reduce the on-resistance of the semiconductor device and to improve the withstand voltage. In this case, the semiconductor device may or may not include the current blocking layer 2 .
  • the first and/or second crystalline oxide semiconductor may be the same as the crystalline oxide semiconductor described above.
  • first crystalline oxide semiconductor and the second crystalline oxide semiconductor may have the same composition, or may have different compositions.
  • the first semiconductor layer and the second semiconductor layer may contain the same dopant, or may contain different dopants.
  • the second crystalline oxide semiconductor is the material exemplified as the constituent material of the current blocking layer. is also preferred.
  • the second crystalline oxide semiconductor may be a mixed crystal containing indium and gallium, which have high mobility, or a mixed crystal containing iridium and gallium, which easily form p-type. .
  • 1, 4, 5, 13 and 14 are not particularly limited as long as they do not interfere with the object of the present invention, and may be known means.
  • a means for patterning by a photolithographic method, or a means for directly patterning using a printing technique or the like can be used.
  • FIG. 2(a) shows a laminated structure in which an n+ type semiconductor layer 3, a drift layer (n ⁇ type semiconductor layer) 7, and a current blocking layer (current blocking region) 2 are stacked in this order on a substrate 9. .
  • the current blocking layer 2 is patterned using known patterning techniques.
  • a channel layer 6 and an n+ type semiconductor layer 1 as a source region on the layered structure of FIG. 2(a)
  • the layered structure of FIG. 2(b) is obtained.
  • the n+ type semiconductor layer 1 is patterned by forming a film using an epitaxial growth method such as a mist CVD method and then etching using a known etching technique.
  • a gate insulating film 4a and a gate electrode 5a are formed on the laminate shown in FIG. 2(b), and an interlayer insulating film 4b and contact holes are formed to obtain the laminate shown in FIG. 2(c).
  • the gate insulating film 4a and the gate electrode 5a can be processed into the shape shown in FIG. 2(c) by etching using a known etching technique after forming films using a known film forming method. can.
  • the source electrode 5b is formed on the laminate shown in FIG. 2(c) using a known film formation method to obtain the laminate shown in FIG. 3(d).
  • a method for forming the source electrode 5b the above-described dry method, wet method, or the like can be used.
  • the semiconductor device of FIG. 3(e) can be obtained by forming the drain electrode 5c using a known film formation method.
  • the semiconductor device of FIG. 3E as described above, the first crystalline oxide that is the main component of the drift layer and the second crystalline oxide that is the main component of the current blocking layer have different compositions. , the MOSFET operation is maintained and the withstand voltage is improved.
  • a semiconductor device having the structure shown in FIG. The configuration of the embodiment is as follows. An n ⁇ type semiconductor layer made of tin-doped ⁇ -Ga 2 O 3 was used as the n ⁇ type semiconductor layer 3, and an n+ type semiconductor layer made of tin doped ⁇ -Ga 2 O 3 was used as the n+ type semiconductor layer 1a. Also, IrGaO (Ir ratio: 10%) was used as the current blocking layer. Also, as a comparative example, a semiconductor device was prototyped in the same manner as in Example 1, except that the current blocking layer was not provided. Results of IV measurement of the semiconductor device manufactured in Example 1 are shown in FIG. As is clear from FIG.
  • the semiconductor device according to the embodiment of the present invention has a withstand voltage of over 1400 V, and is excellent in withstand voltage. Also, the withstand voltage in the comparative example was about 600V. As is clear from the examples and comparative examples, the semiconductor devices according to the embodiments of the present invention have improved withstand voltage. This is a new finding that was first obtained when a semiconductor device using gallium oxide (especially ⁇ -Ga 2 O 3 ) was manufactured on a trial basis.
  • the semiconductor device according to the embodiment of the present invention described above can be applied to power converters such as inverters and converters in order to exhibit the functions described above. More specifically, it can be applied as a switching element such as a thyristor, a power transistor, an IGBT (Insulated Gate Bipolar Transistor), a MOSFET (Metal-Oxide-Semiconductor Field Effect Transistor), and the like.
  • FIG. 9 is a block configuration diagram showing an example of a control system using a semiconductor device according to an embodiment of the present invention
  • FIG. 10 is a circuit diagram of the same control system, which is particularly suitable for mounting on an electric vehicle. control system.
  • the control system 500 has a battery (power source) 501, a boost converter 502, a step-down converter 503, an inverter 504, a motor (to be driven) 505, and a drive control section 506, which are mounted on an electric vehicle.
  • the battery 501 is composed of a storage battery such as a nickel-metal hydride battery or a lithium-ion battery, and stores electric power by charging at a power supply station or regenerative energy during deceleration, and is necessary for the operation of the running system and electrical system of the electric vehicle. DC voltage can be output.
  • the boost converter 502 is, for example, a voltage conversion device equipped with a chopper circuit, and boosts the DC voltage of, for example, 200 V supplied from the battery 501 to, for example, 650 V by the switching operation of the chopper circuit, and outputs it to a running system such as a motor. be able to.
  • the step-down converter 503 is also a voltage converter equipped with a chopper circuit. It can be output to the electrical system including
  • the inverter 504 converts the DC voltage supplied from the boost converter 502 into a three-phase AC voltage by switching operation, and outputs the three-phase AC voltage to the motor 505 .
  • a motor 505 is a three-phase AC motor that constitutes the driving system of the electric vehicle, and is rotationally driven by the three-phase AC voltage output from the inverter 504. The rotational driving force is transmitted to the wheels of the electric vehicle via a transmission or the like (not shown). to
  • various sensors are used to measure actual values such as the number of revolutions and torque of the wheels and the amount of depression of the accelerator pedal (acceleration amount) from the running electric vehicle. is entered.
  • the output voltage value of inverter 504 is also input to drive control section 506 .
  • the drive control unit 506 has the function of a controller equipped with a calculation unit such as a CPU (Central Processing Unit) and a data storage unit such as a memory. By outputting it as a feedback signal, the switching operation of the switching element is controlled.
  • the AC voltage applied to the motor 505 by the inverter 504 is corrected instantaneously, so that the operation control of the electric vehicle can be accurately executed, and safe and comfortable operation of the electric vehicle is realized. It is also possible to control the output voltage to the inverter 504 by giving the feedback signal from the drive control unit 506 to the boost converter 502 .
  • FIG. 10 shows a circuit configuration excluding the step-down converter 503 in FIG. 9, that is, only a configuration for driving the motor 505.
  • the semiconductor device of the present invention is employed as a Schottky barrier diode in a boost converter 502 and an inverter 504 for switching control.
  • Boost converter 502 is incorporated in a chopper circuit to perform chopper control
  • inverter 504 is incorporated in a switching circuit including IGBTs to perform switching control.
  • An inductor (such as a coil) is interposed in the output of the battery 501 to stabilize the current. It is stabilizing the voltage.
  • the drive control unit 506 is provided with an operation unit 507 made up of a CPU (Central Processing Unit) and a storage unit 508 made up of a non-volatile memory.
  • a signal input to the drive control unit 506 is supplied to the calculation unit 507, and a feedback signal for each semiconductor element is generated by performing necessary calculations.
  • the storage unit 508 temporarily holds the calculation result by the calculation unit 507, accumulates physical constants and functions required for drive control in the form of a table, and outputs them to the calculation unit 507 as appropriate.
  • the calculation unit 507 and the storage unit 508 can employ known configurations, and their processing capabilities can be arbitrarily selected.
  • switching operations of the boost converter 502, the step-down converter 503, and the inverter 504 use diodes and switching elements such as thyristors, power transistors, IGBTs, MOSFETs, and the like. .
  • gallium oxide (Ga 2 O 3 ), especially corundum-type gallium oxide ( ⁇ -Ga 2 O 3 ), as the material for these semiconductor elements the switching characteristics are greatly improved. Furthermore, by applying the semiconductor device or the like according to the present invention, extremely good switching characteristics can be expected, and further miniaturization and cost reduction of the control system 500 can be realized.
  • each of the boost converter 502, the step-down converter 503, and the inverter 504 can expect the effects of the present invention.
  • the effect of the present invention can be expected in any of the above.
  • the control system 500 described above can apply the semiconductor device of the present invention not only to the control system of an electric vehicle, but also to a control system for various purposes such as stepping up or stepping down power from a DC power supply or converting power from DC to AC. can be applied to It is also possible to use a power source such as a solar cell as the battery.
  • FIG. 11 is a block configuration diagram showing another example of a control system employing a semiconductor device according to an embodiment of the present invention
  • FIG. 12 is a circuit diagram of the same control system, showing infrastructure equipment that operates on power from an AC power supply. This control system is suitable for installation in home appliances, etc.
  • a control system 600 receives power supplied from an external, for example, a three-phase AC power source (power source) 601, and includes an AC/DC converter 602, an inverter 604, a motor (to be driven) 605, It has a drive control unit 606, which can be mounted on various devices (described later).
  • the three-phase AC power supply 601 is, for example, a power generation facility of an electric power company (a thermal power plant, a hydroelectric power plant, a geothermal power plant, a nuclear power plant, etc.), and its output is stepped down via a substation and supplied as an AC voltage. be.
  • the AC/DC converter 602 is a voltage conversion device that converts AC voltage into DC voltage, and converts AC voltage of 100V or 200V supplied from the three-phase AC power supply 601 into a predetermined DC voltage. Specifically, the voltage is converted into a generally used desired DC voltage such as 3.3V, 5V, or 12V. When the object to be driven is a motor, conversion to 12V is performed.
  • a single-phase AC power supply may be used instead of the three-phase AC power supply. In that case, the same system configuration can be achieved by using a single-phase input AC/DC converter.
  • the inverter 604 converts the DC voltage supplied from the AC/DC converter 602 into a three-phase AC voltage by switching operation, and outputs the three-phase AC voltage to the motor 605 .
  • the form of the motor 604 differs depending on the object to be controlled. When the object to be controlled is a train, the motor 604 drives the wheels. It is a three-phase AC motor, and is rotationally driven by a three-phase AC voltage output from an inverter 604, and transmits its rotational driving force to a drive target (not shown).
  • the control system 600 does not require the inverter 604, and as shown in FIG. 11, a DC voltage is supplied from the AC/DC converter 602 to the driven object.
  • a personal computer is supplied with a DC voltage of 3.3V
  • an LED lighting device is supplied with a DC voltage of 5V.
  • various sensors are used to measure actual values such as the rotation speed and torque of the driven object, or the temperature and flow rate of the surrounding environment of the driven object, and these measurement signals are input to the drive control unit 606.
  • the output voltage value of inverter 604 is also input to drive control section 606 .
  • drive control section 606 gives a feedback signal to inverter 604 to control the switching operation of the switching element.
  • the AC voltage applied to the motor 605 by the inverter 604 is corrected instantaneously, so that the operation control of the object to be driven can be accurately executed, and the object to be driven can be operated stably.
  • FIG. 12 shows the circuit configuration of FIG.
  • the semiconductor device of the present invention is employed as a Schottky barrier diode in an AC/DC converter 602 and an inverter 604 for switching control.
  • the AC/DC converter 602 uses, for example, a Schottky barrier diode circuit configured in a bridge shape, and performs DC conversion by converting and rectifying the negative voltage component of the input voltage into a positive voltage.
  • the inverter 604 is incorporated in the switching circuit in the IGBT to perform switching control.
  • a capacitor (such as an electrolytic capacitor) is interposed between the AC/DC converter 602 and the inverter 604 to stabilize the voltage.
  • the driving control unit 606 is provided with an operation unit 607 made up of a CPU and a storage unit 608 made up of a non-volatile memory.
  • a signal input to the drive control unit 606 is supplied to the calculation unit 607, and a feedback signal for each semiconductor element is generated by performing necessary calculations.
  • the storage unit 608 also temporarily stores the results of calculations by the calculation unit 607, accumulates physical constants and functions necessary for drive control in the form of a table, and outputs them to the calculation unit 607 as appropriate.
  • the calculation unit 607 and the storage unit 608 can employ known configurations, and their processing capabilities can be arbitrarily selected.
  • the rectifying operation and switching operation of the AC/DC converter 602 and the inverter 604 are performed by diodes, switching elements such as thyristors and power transistors. , IGBT, MOSFET, etc. are used. Switching characteristics are improved by using gallium oxide (Ga 2 O 3 ), particularly corundum type gallium oxide ( ⁇ -Ga 2 O 3 ), as the material for these semiconductor elements. Furthermore, by applying the semiconductor film and the semiconductor device according to the present invention, extremely good switching characteristics can be expected, and further miniaturization and cost reduction of the control system 600 can be realized. That is, the AC/DC converter 602 and the inverter 604 can each be expected to have the effect of the present invention. can be expected.
  • FIGS. 11 and 12 exemplify the motor 605 as an object to be driven
  • the object to be driven is not necessarily limited to mechanically operating objects, and can be applied to many devices that require AC voltage.
  • the control system 600 as long as the drive object is driven by inputting power from an AC power supply, it can be applied to infrastructure equipment (for example, power equipment such as buildings and factories, communication equipment, traffic control equipment, water and sewage treatment Equipment, system equipment, labor-saving equipment, trains, etc.) and home appliances (e.g., refrigerators, washing machines, personal computers, LED lighting equipment, video equipment, audio equipment, etc.). can.
  • infrastructure equipment for example, power equipment such as buildings and factories, communication equipment, traffic control equipment, water and sewage treatment Equipment, system equipment, labor-saving equipment, trains, etc.
  • home appliances e.g., refrigerators, washing machines, personal computers, LED lighting equipment, video equipment, audio equipment, etc.
  • the semiconductor device of the present invention can be used in various fields such as semiconductors (for example, compound semiconductor electronic devices), electronic parts/electrical equipment parts, optical/electrophotographic equipment, industrial materials, etc., but it is particularly useful for power devices. be.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical Vapour Deposition (AREA)
  • Thin Film Transistor (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)

Abstract

特にパワーデバイスに有用な、耐圧性に優れた半導体装置を提供する。チャネル層およびドリフト層を含む結晶性酸化物半導体層と、該チャネル層上にゲート絶縁膜を介して配置されているゲート電極とを少なくとも備え、前記チャネル層と前記ドリフト層との間に電流遮断層を有する半導体装置であって、前記ドリフト層が第1の結晶性酸化物を主成分として含み、前記電流遮断層が、第2の結晶性酸化物を主成分として含み、前記第1の結晶性酸化物と前記第2の結晶性酸化物とが異なる組成を有することを特徴とする半導体装置。

Description

半導体装置
 本発明は、パワーデバイス等として有用な半導体装置に関する。
 酸化ガリウム(Ga)は、室温において4.8-5.3eVという広いバンドギャップを持ち、可視光及び紫外光をほとんど吸収しない透明半導体である。そのため、特に、深紫外光線領域で動作する光・電子デバイスや透明エレクトロニクスにおいて使用するための有望な材料であり、近年においては、酸化ガリウム(Ga)を基にした、光検知器、発光ダイオード(LED)及びトランジスタの開発が行われている(非特許文献1参照)。当該酸化ガリウムは特許文献4によると、インジウムやアルミニウムをそれぞれ、あるいは組み合わせて混晶とすることによりバンドギャップ制御することが可能であり、InAlGaO系半導体として極めて魅力的な材料系統を構成している。ここでInAlGaO系半導体とはInAlGa(0≦X≦2、0≦Y≦2、0≦Z≦2、X+Y+Z=1.5~2.5)を示し、酸化ガリウムを内包する同一材料系統として俯瞰することができる。
 また、酸化ガリウム(Ga)には、α、β、γ、σ、εの5つの結晶構造が存在し、一般的に最も安定な構造は、β-Gaである。しかしながら、β-Gaはβガリア構造であるので、一般に電子材料等で利用する結晶系とは異なり、半導体装置への利用は必ずしも好適ではない。また、β-Ga薄膜の成長は高い基板温度や高い真空度を必要とするので、製造コストも増大するといった問題もある。また、非特許文献2にも記載されているように、β-Gaでは、高濃度(例えば1×1019/cm以上)のドーパント(Si)でさえも、イオン注入後、800℃~1100℃の高温にてアニール処理を施さなければドナーとして使えなかった。
 一方、α-Gaは、既に汎用されているサファイア基板と同じ結晶構造を有するため、光・電子デバイスへの利用には好適であり、さらに、β-Gaよりも広いバンドギャップをもつため、パワーデバイスに特に有用であり、そのため、α-Gaを半導体として用いた半導体装置が待ち望まれている状況である。
 特許文献1には、ドナーを含むGa系結晶層と、前記Ga系結晶層の少なくとも一部に形成されたN添加領域とを有し、前記N添加領域が、チャネル領域を含む又は電流経路となる開口領域を有する電流遮断領域である縦型MOSFETが開示されている。しかしながら、実際に縦型MOSFETとして動作することは確認されておらず、また、耐圧等の信頼性においても十分に満足できるようなものではなかった。
特開2018-186246号公報
 本発明は、耐圧に優れた半導体装置を提供することを目的とする。
 本発明者らは、上記目的を達成すべく鋭意検討した結果、チャネル層およびドリフト層を含む結晶性酸化物半導体層と、該チャネル層上にゲート絶縁膜を介して配置されているゲート電極とを少なくとも備え、前記チャネル層と前記ドリフト層との間に電流遮断層を有する半導体装置であって、前記ドリフト層が第1の結晶性酸化物を主成分として含み、前記電流遮断層が、第2の結晶性酸化物を主成分として含み、前記第1の結晶性酸化物と前記第2の結晶性酸化物とが異なる組成を有する半導体装置が、該結晶欠陥領域を有しない構造と比較して耐圧性が向上されたものとなることを見出し、このようにして得られた半導体装置が、上記した従来の問題を解決できるものであることを見出した。
 また、本発明者らは、上記知見を得た後、さらに検討を重ねて本発明を完成させるに至った。
 すなわち、本発明は、以下の発明に関する。
[1] チャネル層およびドリフト層を含む結晶性酸化物半導体層と、該チャネル層上にゲート絶縁膜を介して配置されているゲート電極とを少なくとも備え、前記チャネル層と前記ドリフト層との間に電流遮断層を有する半導体装置であって、前記ドリフト層が第1の結晶性酸化物を主成分として含み、前記電流遮断領域が、第2の結晶性酸化物半導体を主成分として含み、前記第1の結晶性酸化物と前記第2の結晶性酸化物とが異なる組成を有することを特徴とする半導体装置。
[2] 前記第1の結晶性酸化物が、アルミニウム、インジウムおよびガリウムから選ばれる少なくとも1種の金属を含有する前記[1]記載の半導体装置。
[3] 前記第1の結晶性酸化物が、コランダム構造を有する前記[1]または[2]に記載の半導体装置。
[4] 前記第2の結晶性酸化物が、周期律表第6族~第10族から選ばれる少なくとも1種の金属を含有する前記[1]~[3]のいずれかに記載の半導体装置。
[5] 前記第2の結晶性酸化物が、周期律表第6族~第10族から選ばれる少なくとも1種の金属と、周期律表第13族金属とを少なくとも含む混晶である前記[1]~[4]のいずれかに記載の半導体装置。
[6] 前記第2の結晶性酸化物が、周期律表第9族金属と周期律表第13族金属とを少なくとも含む混晶である前記[1]~[5]のいずれかに記載の半導体装置。
[7] 前記第2の結晶性酸化物のバンドギャップが、3・0eV以上である前記[1]~[6]のいずれかに記載の半導体装置。
[8] 前記電流遮断層が、p型の導電型を有する前記[1]~[7]のいずれかに記載の半導体装置。
[9] 前記チャネル層の少なくとも一部にソース領域を有しており、前記ソース領域上にソース電極を備えている前記[1]~[8]のいずれかに記載の半導体装置。
[10] 前記ソース電極が、前記電流遮断層と直接コンタクトしている前記[1]~[9]のいずれかに記載の半導体装置。
[11] 前記結晶性酸化物半導体層が、少なくともチャネル層を貫通するトレンチを有しており、該トレンチ内に前記ゲート電極の少なくとも一部が前記ゲート絶縁膜を介して埋め込まれている前記[1]~[10]のいずれかに記載の半導体装置。
[12] トランジスタである前記[1]~[11]のいずれかに記載の半導体装置。
[13] 第1の半導体層としてのドリフト層、チャネル層およびソース層がこの順に積層された積層体を含む結晶酸化物半導体層と、前記ソース層およびチャネル層を貫通し前記第1の半導体層に達するトレンチと、該トレンチ内にゲート絶縁膜を介して設けられているゲート電極とを少なくとも備える半導体装置であって、前記ゲート絶縁膜と前記トレンチ側壁の前記チャネル層に接した部分の少なくとも一部との間に、第2の半導体層が設けられており、前記第1の半導体層が第1の結晶性酸化物半導体を主成分として含み、前記第2の半導体層が、第2の結晶性酸化物半導体を主成分として含むことを特徴とする半導体装置。
[14] 前記[1]~[13]のいずれかに記載の半導体装置を用いた電力変換装置。
[15] 前記[1]~[13]のいずれかに記載の半導体装置を用いた制御システム。
 本発明によれば、耐圧性に優れた半導体装置を提供することができる。
本発明の実施態様にかかる金属酸化膜半導体電界効果トランジスタ(MOSFET)を模式的に示す図である。 本発明の実施態様にかかる金属酸化膜半導体電界効果トランジスタ(MOSFET)の好適な製造工程を模式的に示す図である。 本発明の実施態様にかかる金属酸化膜半導体電界効果トランジスタ(MOSFET)の好適な製造工程を模式的に示す図である。 本発明の実施態様にかかる金属酸化膜半導体電界効果トランジスタ(MOSFET)を模式的に示す図である。 本発明の実施態様にかかる金属酸化膜半導体電界効果トランジスタ(MOSFET)を模式的に示す図である。 実施例におけるサンプル構造を模式的に示す図である。 実施例におけるI-V測定の結果を示す図である。 本発明の実施態様において用いられるミストCVD装置の構成図である。 本発明の実施態様にかかる半導体装置を採用した制御システムの一例を示すブロック構成図である。 本発明の実施態様にかかる半導体装置を採用した制御システムの一例を示す回路図である。 本発明の実施態様にかかる半導体装置を採用した制御システムの一例を示すブロック構成図である。 本発明の実施態様にかかる半導体装置を採用した制御システムの一例を示す回路図である。 本発明の実施態様にかかる金属酸化膜半導体電界効果トランジスタ(MOSFET)を模式的に示す図である。 本発明の実施態様にかかる金属酸化膜半導体電界効果トランジスタ(MOSFET)を模式的に示す図である。
 本発明の実施態様にかかる半導体装置は、チャネル層およびドリフト層を含む結晶性酸化物半導体層と、該チャネル層上にゲート絶縁膜を介して配置されているゲート電極とを少なくとも備え、前記チャネル層と前記ドリフト層との間に電流遮断層を有する半導体装置であって、前記ドリフト層が第1の結晶性酸化物を主成分として含み、前記電流遮断層が、第2の結晶性酸化物を主成分として含み、前記第1の結晶性酸化物と前記第2の結晶性酸化物とが異なる組成を有することを特長とする。
 前記結晶性酸化物半導体層は、本発明の目的を阻害しない限り、特に限定されない。本発明の実施態様においては、前記結晶性酸化物半導体層が、結晶性酸化物半導体を主成分として含むのが好ましい。前記結晶性酸化物半導体としては、例えば、アルミニウム、ガリウム、インジウム、鉄、クロム、バナジウム、チタン、ロジウム、ニッケル、コバルトおよびイリジウムから選ばれる1種または2種以上の金属を含む金属酸化物などがあげられる。本発明の実施態様においては、前記結晶性酸化物半導体層が、アルミニウム、インジウムおよびガリウムから選ばれる少なくとも1種の金属を含有するのが好ましく、少なくともガリウムを含むのがより好ましく、α-Gaまたはその混晶であるのが最も好ましい。本発明の実施態様によれば、例えば酸化ガリウムまたはその混晶等のバンドギャップの大きい半導体を含む半導体装置であっても、絶縁耐圧を向上させることができる。前記結晶性酸化物半導体層の結晶構造も、本発明の目的を阻害しない限り、特に限定されない。前記結晶性酸化物半導体層の結晶構造としては、例えば、コランダム構造、β-ガリア構造、六方晶構造(例えば、ε型構造等)、直方晶構造(例えばκ型構造等)、立方晶構造、または正方晶構造等が挙げられる。本発明の実施態様においては、前記結晶性酸化物半導体層が、コランダム構造、β-ガリア構造または六方晶構造(例えば、ε型構造等)を有するのが好ましく、コランダム構造を有するのがより好ましい。なお、「主成分」とは、前記結晶性酸化物半導体が、原子比で、前記結晶性酸化物半導体層の全成分に対し、好ましくは50%以上、より好ましくは70%以上、さらにより好ましくは90%以上含まれることを意味し、100%であってもよいことを意味する。例えば、前記結晶性酸化物半導体が酸化ガリウムである場合、前記結晶性酸化物半導体層中に含まれる全ての金属元素中のガリウムの原子比が0.5以上の割合で前記結晶性酸化物半導体層中に結晶性酸化物半導体としての酸化ガリウムが含まれていればそれでよい。前記結晶性酸化物半導体層中に含まれる全ての金属元素中のガリウムの原子比は、0.7以上であるのが好ましく、0.9以上であるのがより好ましい。また、前記結晶性酸化物半導体層の厚さは、特に限定されず、1μm以下であってもよいし、1μm以上であってもよいが、本発明の実施態様においては、5μm以上であるのが好ましく、10μm以上であるのがより好ましい。前記半導体膜の(平面視における)表面積は特に限定されないが、1mm以上であってもよいし、1mm以下であってもよいが、10mm~300mmであるのが好ましく、10mm~100mmであるのがより好ましい。また、前記結晶性酸化物半導体層は、通常、単結晶であるが、多結晶であってもよい。また、前記結晶性酸化物半導体層は、通常、2以上の半導体層を含んでいる。前記結晶性酸化物半導体層は、例えば、n+型半導体層、ドリフト層(n-型半導体層)、チャネル層、およびソース領域(n+型半導体層)を少なくとも含む。また、前記結晶性酸化物半導体層のキャリア密度は、ドーピング量を調節することにより、適宜設定することができる。
 前記結晶性酸化物半導体層は、ドーパントを含むのが好ましい。前記ドーパントは、特に限定されず、公知のものであってよい。本発明の実施形態においては、特に、前記半導体層がガリウムを含む結晶性酸化物を主成分とする場合、前記ドーパントの好適な例としては、例えば、スズ、ゲルマニウム、ケイ素、チタン、ジルコニウム、バナジウムまたはニオブ等のn型ドーパント、またはMg、H、Li、Na、K、Rb、Cs、Fr、Be、Ca、Sr、Ba、Ra、Mn、Fe、Co、Ni、Pd、Cu、Ag、Au、Zn、Cd、Hg、Ti、Pb、N、もしくはP等のp型ドーパントなどが挙げられる。本発明の実施態様においては、前記n型ドーパントが、Sn、GeおよびSiから選ばれる少なくとも1種であるのが好ましい。ドーパントの含有量は、前記半導体層の組成中、0.00001原子%以上であるのが好ましく、0.00001原子%~20原子%であるのがより好ましく、0.00001原子%~10原子%であるのが最も好ましい。より具体的には、ドーパントの濃度は、通常、約1×1016/cm~1×1022/cmであってもよいし、また、ドーパントの濃度を例えば約1×1017/cm以下の低濃度にしてもよい。また、さらに、本発明によれば、ドーパントを約1×1020/cm以上の高濃度で含有させてもよい。
 本発明の実施態様においては、前記結晶性酸化物半導体層は、チャネル層を含み、該チャネル層上に前記ゲート絶縁膜を介してゲート電極が配置されている。前記チャネル層の構成材料は、上記した前記結晶性酸化物半導体層の構成材料と同様であってよい。また、前記チャネル層の導電型も、特に限定されず、n型であってもよいし、p型であってもよい。前記チャネル層の導電型がn型である場合、前記チャネル層の構成材料としては、好適には、例えば、α-Gaまたはその混晶等が挙げられる。また、前記チャネル層の導電型がp型である場合、前記チャネル層の構成材料としては、好適には、例えば、p型ドーパントを含むα-Gaまたはその混晶、周期律表第6族から選ばれる少なくとも1種の金属を含む金属酸化物(例えば、α-Cr等)、周期律表第9族から選ばれる少なくとも1種の金属を含む金属酸化物(例えば、α-Ir、α-Cr、α-Rh)等が挙げられる。なお、周期律表第6族から選ばれる少なくとも1種の金属を含む金属酸化物または周期律表第9族から選ばれる少なくとも1種の金属を含む金属酸化物は、他の金属酸化物(例えばGa)との混晶であってもよい。
 前記ゲート絶縁膜(層間絶縁膜)の構成材料は、特に限定されず、公知の材料であってよい。前記ゲート絶縁膜の材料としては、例えば、SiO膜、リン添加SiO膜(PSG膜)、ボロン添加SiO膜、リンーボロン添加SiO膜(BPSG膜)等が挙げられる。前記ゲート絶縁膜の形成方法としては、例えば、CVD法、大気圧CVD法、プラズマCVD法、ミストCVD法等が挙げられる。本発明の実施態様においては、前記ゲート絶縁膜の形成方法が、ミストCVD法または大気圧CVD法であるのが好ましい。また、前記ゲート電極の構成材料は、特に限定されず、公知の電極材料であってよい。前記ゲート電極の構成材料としては、例えば、上記した前記ソース電極の構成材料等が挙げられる。前記ゲート電極の形成方法は、特に限定されない。前記ゲート電極の形成方法としては、具体的には例えば、ドライ法やウェット法などが挙げられる。ドライ法としては、例えば、スパッタ、真空蒸着、CVD等が挙げられる。ウェット法としては、例えば、スクリーン印刷やダイコート等が挙げられる。
 前記ドリフト層は、第1の結晶性酸化物を主成分として含むものであれば、特に限定されない。前記第1の結晶性酸化物としては、例えば、上記した前記結晶性酸化物半導体層の構成材料が挙げられる。本発明の実施態様においては、また、前記第1の結晶性酸化物は、アルミニウム、インジウムおよびガリウムから選ばれる少なくとも1種の金属を含有するのが好ましく、少なくともガリウムを含むのがより好ましく、α-Gaまたはその混晶であるのが最も好ましい。また、本発明の実施態様においては、前記ドリフト層の導電型はn型であるのが好ましい。ここで、「主成分」とは、例えば前記第1の結晶性酸化物がGaである場合、前記ドリフト層中の全ての金属元素中のガリウムの原子比が50%以上の割合で第1の結晶性酸化物としてのGaが前記ドリフト層中に含まれていればそれでよい。本発明の実施態様においては、前記ドリフト層中の全ての金属元素中のガリウムの原子比が70%以上の割合で第1の結晶性酸化物としてのGaが前記ドリフト層中に含まれているのが好ましく、90%以上の割合で含まれているのがより好ましい。前記第1の結晶性酸化物の結晶構造も、本発明の目的を阻害しない限り、特に限定されない。前記第1の結晶性酸化物の結晶構造としては、例えば、コランダム構造、β-ガリア構造、六方晶構造(例えば、ε型構造等)、直方晶構造(例えばκ型構造等)、立方晶構造、または正方晶構造等が挙げられる。本発明の実施態様においては、前記第1の結晶性酸化物が、コランダム構造、β-ガリア構造または六方晶構造(例えば、ε型構造等)を有するのが好ましく、コランダム構造を有するのがより好ましい。前記ドリフト層の構成材料としては、例えば、上記した前記結晶性酸化物半導体層の構成材料が挙げられる。本発明の実施態様においては、本発明の実施態様においては、上述した好ましい電流遮断層を用いるので、酸化ガリウムまたはその混晶等のバンドギャップの大きい酸化物半導体をドリフト層に用いた場合であっても、本来の機能を半導体装置(MOSFET等)において好適に発揮させることができる。
 前記電流遮断層は、前記半導体装置内において、前記チャネル層と前記ドリフト層との間に設けられており、第2の結晶性酸化物を主成分として含むものであれば、特に限定されない。本発明の実施態様においては、前記電流遮断層が、前記ドリフト層内に設けられていてもよいし、前記ドリフト層上に設けられていてもよい。前記第2の結晶性酸化物は、前記第1の結晶性酸化物と組成が異なるものであれば、本発明の目的を阻害しない限り、特に限定されない。前記第2の結晶性酸化物としては、例えば、周期律表第6族~第10族から選ばれる少なくとも1種の金属を含む金属酸化物等が挙げられる。周期律表第6族金属としては、例えば、クロム(Cr)、モリブデン(Mo)、およびタングステン(W)から選ばれる1種または2種以上の金属が挙げられる。周期律表第7族金属としては、例えば、マンガン(Mn)、テクネチウム(Tc)およびレニウム(Re)から選ばれる1種または2種以上の金属等が挙げられる。周期律表第8族金属としては、例えば、鉄(Fe)、ルテニウム(Ru)およびオスミウム(Os)から選ばれる1種または2種以上の金属等が挙げられる。周期律表第9族金属としては、例えば、コバルト(Co)、ロジウム(Rh)およびイリジウムから選ばれる1種または2種以上の金属等が挙げられる。本発明の実施態様においては、第2の結晶性酸化物が、周期律表第7族~第10族から選ばれる少なくとも1種の金属と、周期律表第13族金属とを少なくとも含む混晶であるのが好ましい。このような好ましい第2の結晶性酸化物を前記電流遮断層に用いることにより、特に酸化ガリウム等のバンドギャップの大きい酸化物半導体を用いた半導体装置(MOSFET)における耐圧性をより向上させることができる。上述のように酸化ガリウム等のバンドギャップの大きい酸化物半導体との組合せで動作特性をMOSFETに与えることができるので、前記第2の結晶性酸化物のバンドギャップは3.0eV以上であるのが好ましく、3.5eV以上であるのがより好ましい。また、本発明の実施態様においては、前記第2の結晶性酸化物が、周期律表第9族金属と周期律表第13族金属とを少なくとも含む混晶であるのが好ましく、イリジウムとガリウムとを含む混晶であるのがより好ましい。なお、前記電流遮断層の導電型は、特に限定されない。本発明の実施態様においては、前記電流遮断層の導電型がp型であるのが好ましい。このような好ましい構成とすることにより、アバランシェ耐量をより向上させることができる。
 前記ソース領域は、n+型半導体層を含むものであれば、特にされない。本発明の実施態様においては、前記ソース領域が、n+型半導体層、および該n+型半導体層上に配置されており該n+型半導体層よりもキャリア密度が大きいn++型半導体層を少なくとも含むのが好ましい。なお、キャリア密度は、公知の方法を用いて求めることができる。前記キャリア密度を求める方法としては、例えば、SIMS(二次イオン質量分析法)、SCM(走査型静電容量顕微鏡法)、SMM(走査型マイクロ波顕微鏡法)、およびSRA(広がり抵抗測定法)等が挙げられる。前記n+型半導体層の主成分と、前記n++型半導体層の主成分とは同じであってもよいし、異なっていてもよい。本発明の実施態様においては、前記n+型半導体層の主成分と前記n++型半導体層の主成分とが同じであるのが好ましい。また、本発明の実施態様においては、前記n+型半導体層と前記n++型半導体層とが同じ結晶構造を有しているのが好ましく、前記n+型半導体層と前記n++型半導体層とがコランダム構造を有しているのがより好ましい。なお、ここで、「主成分」とは、例えば、前記n+型半導体層の主成分が酸化ガリウムである場合、前記n+型半導体層中の全ての金属元素中におけるガリウムの原子比が50%以上の割合で含まれていればそれでよい。本発明の実施態様においては、前記n+型半導体層中の全ての金属元素中におけるガリウムの原子比が好ましくは70%以上、更に好ましくは90%以上含まれ、100%であってもよい。本発明の実施態様においては、前記n++型半導体層が、エピタキシャル層であるのが好ましく、前記n++型半導体層がエピタキシャルドーピングされているのがより好ましい。上記したような好ましい前記n++型半導体層を用いることにより、コンタクト抵抗をより良好に低減することができる。ここで、エピタキシャルドーピングとは、例えば、イオン注入等によるドーピングではなく、エピタキシャル成長によってドーピングされていることをいう。前記n+型半導体層および/または前記n++型半導体層中に含まれるn型ドーパントとしては、例えば、スズ、ゲルマニウム、ケイ素、チタン、ジルコニウム、バナジウムおよびニオブから選ばれる少なくとも1種のn型ドーパント等が挙げられる。本発明の実施態様においては、前記n型ドーパントが、Sn、GeおよびSiから選ばれる少なくとも1種であるのが好ましい。前記n++型半導体層のキャリア密度は、前記n+型半導体層のキャリア密度よりも大きければ、特に限定されない。本発明の実施態様においては、前記n++型半導体層のキャリア密度が、1.0×1019/cm以上であるのが好ましく、6.0×1019/cm以上であるのがより好ましい。前記n++型半導体層のキャリア密度をこのような好ましい値とすることにより、コンタクト抵抗をより良好に低減することができる。また、前記n+型半導体層のキャリア密度も、特に限定されない。本発明の実施態様においては、前記n+型半導体層のキャリア密度が、1.0×1017/cm以上1.0×1019/cm未満の範囲内であるのが好ましい。前記n+型半導体層のキャリア密度を上記のような好ましい範囲とすることにより、ソース抵抗をより良好に低減することができる。なお、本発明の実施態様においては、前記n+型半導体層へのドーピング方法は、特に限定されず、拡散またはイオン注入であってもよいし、エピタキシャル成長法であってもよい。本発明の実施態様においては、前記n+型半導体層の移動度が前記n++型半導体層の移動度よりも大きいのが好ましい。前記n++型半導体層の厚みは、本発明の目的を阻害しない限り、特に限定されない。本発明の実施態様においては、前記n++型半導体層の厚みが、1nm~1μmの範囲内であるのが好ましく、10nm~100nmの範囲内であるのがより好ましい。本発明の実施態様においては、前記n+型半導体層の厚みが、前記n++型半導体層の厚みよりも大きいのが好ましい。前記n+型半導体層および前記n++型半導体層を上記した好ましい組合せとすることにより、前記半導体装置におけるソースコンタクト抵抗およびソース抵抗をより良好に低減することができるので、より素子抵抗が低減された前記半導体装置を実現することができる。
 前記結晶性酸化物半導体層(以下、「酸化物半導体層」、「半導体膜」または「半導体層」ともいう。)は、公知の手段を用いて形成されてよい。前記結晶性酸化物半導体層の形成手段としては、例えば、CVD法、MOCVD法、MOVPE法、ミストCVD法、ミスト・エピタキシー法、MBE法、HVPE法、パルス成長法またはALD法などが挙げられる。本発明の実施態様においては、前記半導体層の形成手段が、MOCVD法、ミストCVD法、ミスト・エピタキシー法またはHVPE法であるのが好ましく、ミストCVD法またはミスト・エピタキシー法であるのが好ましい。前記のミストCVD法またはミスト・エピタキシー法では、例えば図8に示すミストCVD装置を用いて、原料溶液を霧化し(霧化工程)、液滴を浮遊させ、霧化後、得られた霧化液滴をキャリアガスでもって基体上まで搬送し(搬送工程)、ついで、前記基体近傍で前記霧化液滴を熱反応させることによって、基体上に結晶性酸化物半導体を主成分として含む半導体膜を積層する(成膜工程)ことにより前記半導体層を形成する。
(霧化工程)
 霧化工程は、前記原料溶液を霧化する。前記原料溶液の霧化手段は、前記原料溶液を霧化できさえすれば特に限定されず、公知の手段であってよいが、本発明の実施態様においては、超音波を用いる霧化手段が好ましい。超音波を用いて得られた霧化液滴は、初速度がゼロであり、空中に浮遊するので好ましく、例えば、スプレーのように吹き付けるのではなく、空間に浮遊してガスとして搬送することが可能なミストであるので衝突エネルギーによる損傷がないため、非常に好適である。液滴サイズは、特に限定されず、数mm程度の液滴であってもよいが、好ましくは50μm以下であり、より好ましくは100nm~10μmである。
(原料溶液)
 前記原料溶液は、霧化または液滴化が可能であり、半導体膜を形成可能な原料を含んでいれば特に限定されず、無機材料であっても、有機材料であってもよい。本発明の実施態様においては、前記原料が、金属または金属化合物であるのが好ましく、アルミニウム、ガリウム、インジウム、鉄、クロム、バナジウム、チタン、ロジウム、ニッケル、コバルトおよびイリジウムから選ばれる1種または2種以上の金属を含むのがより好ましい。
 本発明の実施態様においては、前記原料溶液として、前記金属を錯体または塩の形態で有機溶媒または水に溶解または分散させたものを好適に用いることができる。錯体の形態としては、例えば、アセチルアセトナート錯体、カルボニル錯体、アンミン錯体、ヒドリド錯体などが挙げられる。塩の形態としては、例えば、有機金属塩(例えば金属酢酸塩、金属シュウ酸塩、金属クエン酸塩等)、硫化金属塩、硝化金属塩、リン酸化金属塩、ハロゲン化金属塩(例えば塩化金属塩、臭化金属塩、ヨウ化金属塩等)などが挙げられる。
 また、前記原料溶液には、ハロゲン化水素酸や酸化剤等の添加剤を混合するのが好ましい。前記ハロゲン化水素酸としては、例えば、臭化水素酸、塩酸、ヨウ化水素酸などが挙げられるが、中でも、異常粒の発生をより効率的に抑制できるとの理由から、臭化水素酸またはヨウ化水素酸が好ましい。前記酸化剤としては、例えば、過酸化水素(H)、過酸化ナトリウム(Na)、過酸化バリウム(BaO)、過酸化ベンゾイル(CCO)等の過酸化物、次亜塩素酸(HClO)、過塩素酸、硝酸、オゾン水、過酢酸やニトロベンゼン等の有機過酸化物などが挙げられる。
 前記原料溶液には、ドーパントが含まれていてもよい。原料溶液にドーパントを含ませることで、ドーピングを良好に行うことができる。前記ドーパントは、本発明の目的を阻害しない限り、特に限定されない。前記ドーパントとしては、例えば、スズ、ゲルマニウム、ケイ素、チタン、ジルコニウム、バナジウムまたはニオブ等のn型ドーパント、またはMg、H、Li、Na、K、Rb、Cs、Fr、Be、Ca、Sr、Ba、Ra、Mn、Fe、Co、Ni、Pd、Cu、Ag、Au、Zn、Cd、Hg、Ti、Pb、N、もしくはP等のp型ドーパントなどが挙げられる。前記ドーパントの含有量は、所望のキャリア密度に対するドーパントの原料中の濃度の関係を示す検量線を用いることにより適宜設定される。
 原料溶液の溶媒は、特に限定されず、水等の無機溶媒であってもよいし、アルコール等の有機溶媒であってもよいし、無機溶媒と有機溶媒との混合溶媒であってもよい。本発明の実施態様においては、前記溶媒が水を含むのが好ましく、水または水とアルコールとの混合溶媒であるのがより好ましい。
(搬送工程)
 搬送工程では、キャリアガスでもって前記霧化液滴を成膜室内に搬送する。前記キャリアガスとしては、本発明の目的を阻害しない限り特に限定されず、例えば、酸素、オゾン、窒素やアルゴン等の不活性ガス、または水素ガスやフォーミングガス等の還元ガスなどが好適な例として挙げられる。また、キャリアガスの種類は1種類であってよいが、2種類以上であってもよく、流量を下げた希釈ガス(例えば10倍希釈ガス等)などを、第2のキャリアガスとしてさらに用いてもよい。また、キャリアガスの供給箇所も1箇所だけでなく、2箇所以上あってもよい。キャリアガスの流量は、特に限定されないが、0.01~20L/分であるのが好ましく、1~10L/分であるのがより好ましい。希釈ガスの場合には、希釈ガスの流量が、0.001~2L/分であるのが好ましく、0.1~1L/分であるのがより好ましい。
(成膜工程)
 成膜工程では、前記基体近傍で前記霧化液滴を熱反応させることによって、基体上に、前記半導体膜を成膜する。熱反応は、熱でもって前記霧化液滴が反応すればそれでよく、反応条件等も本発明の目的を阻害しない限り特に限定されない。本工程においては、前記熱反応を、通常、溶媒の蒸発温度以上の温度で行うが、高すぎない温度(例えば1000℃)以下が好ましく、650℃以下がより好ましく、300℃~650℃が最も好ましい。また、熱反応は、本発明の目的を阻害しない限り、真空下、非酸素雰囲気下(例えば、不活性ガス雰囲気下等)、還元ガス雰囲気下および酸素雰囲気下のいずれの雰囲気下で行われてもよいが、不活性ガス雰囲気下または酸素雰囲気下で行われるのが好ましい。また、大気圧下、加圧下および減圧下のいずれの条件下で行われてもよいが、本発明の実施態様においては、大気圧下で行われるのが好ましい。なお、膜厚は、成膜時間を調整することにより、設定することができる。
(基体)
 前記基体は、前記半導体膜を支持できるものであれば特に限定されない。前記基体の材料も、本発明の目的を阻害しない限り特に限定されず、公知の基体であってよく、有機化合物であってもよいし、無機化合物であってもよい。前記基体の形状としては、どのような形状のものであってもよく、あらゆる形状に対して有効であり、例えば、平板や円板等の板状、繊維状、棒状、円柱状、角柱状、筒状、螺旋状、球状、リング状などが挙げられるが、本発明の実施態様においては、基板が好ましい。基板の厚さは、本発明の実施態様においては特に限定されない。
 前記基板は、板状であって、前記半導体膜の支持体となるものであれば特に限定されない。絶縁体基板であってもよいし、半導体基板であってもよいし、金属基板や導電性基板であってもよいが、前記基板が、絶縁体基板であるのが好ましく、また、表面に金属膜を有する基板であるのも好ましい。前記基板としては、例えば、コランダム構造を有する基板材料を主成分として含む下地基板、またはβ-ガリア構造を有する基板材料を主成分として含む下地基板、六方晶構造を有する基板材料を主成分として含む下地基板などが挙げられる。ここで、「主成分」とは、前記特定の結晶構造を有する基板材料が、原子比で、基板材料の全成分に対し、好ましくは50%以上、より好ましくは70%以上、更に好ましくは90%以上含まれることを意味し、100%であってもよい。
 基板材料は、本発明の目的を阻害しない限り、特に限定されず、公知のものであってよい。前記のコランダム構造を有する基板材料としては、例えば、α-Al(サファイア基板)またはα-Gaが好適に挙げられ、a面サファイア基板、m面サファイア基板、r面サファイア基板、c面サファイア基板や、α型酸化ガリウム基板(a面、m面またはr面)などがより好適な例として挙げられる。β-ガリア構造を有する基板材料を主成分とする下地基板としては、例えばβ-Ga基板、又はGaとAlとを含みAlが0wt%より多くかつ60wt%以下である混晶体基板などが挙げられる。また、六方晶構造を有する基板材料を主成分とする下地基板としては、例えば、SiC基板、ZnO基板、GaN基板などが挙げられる。
 本発明の実施態様においては、前記成膜工程の後、アニール処理を行ってもよい。アニールの処理温度は、本発明の目的を阻害しない限り特に限定されず、通常、300℃~650℃であり、好ましくは350℃~550℃である。また、アニールの処理時間は、通常、1分間~48時間であり、好ましくは10分間~24時間であり、より好ましくは30分間~12時間である。なお、アニール処理は、本発明の目的を阻害しない限り、どのような雰囲気下で行われてもよい。非酸素雰囲気下であってもよいし、酸素雰囲気下であってもよい。非酸素雰囲気下としては、例えば、不活性ガス雰囲気下(例えば、窒素雰囲気下)または還元ガス雰囲気下等が挙げられるが、本発明の実施態様においては、不活性ガス雰囲気下が好ましく、窒素雰囲気下であるのがより好ましい。
 また、本発明の実施態様においては、前記基体上に、直接、前記半導体膜を設けてもよいし、応力緩和層(例えば、バッファ層、ELO層等)、剥離犠牲層等の他の層を介して前記半導体膜を設けてもよい。各層の形成手段は、特に限定されず、公知の手段であってよいが、本発明の実施態様においては、ミストCVD法が好ましい。
 本発明の実施態様においては、前記半導体膜を、前記基体等から剥離する等の公知の手段を用いた後に、前記半導体層として半導体装置に用いてもよいし、そのまま前記半導体層として半導体装置に用いてもよい。
 前記ソース電極は、導電性を有するものであれば、本発明の目的を阻害しない限り、特に限定されない。前記ソース電極の構成材料は、導電性無機材料であってもよいし、導電性有機材料であってもよい。本発明の実施態様においては、前記ソース電極の材料が、金属であるのが好ましい。前記金属としては、好適には、例えば、周期律表第4族~第10族から選ばれる少なくとも1種の金属等が挙げられる。周期律表第4族の金属としては、例えば、チタン(Ti)、ジルコニウム(Zr)、ハフニウム(Hf)などが挙げられる。周期律表第5族の金属としては、例えば、バナジウム(V)、ニオブ(Nb)、タンタル(Ta)などが挙げられる。周期律表第6族の金属としては、例えば、クロム(Cr)、モリブデン(Mo)およびタングステン(W)などが挙げられる。周期律表第7族の金属としては、例えば、マンガン(Mn)、テクネチウム(Tc)、レニウム(Re)などが挙げられる。周期律表第8族の金属としては、例えば、鉄(Fe)、ルテニウム(Ru)、オスミウム(Os)などが挙げられる。周期律表第9族の金属としては、例えば、コバルト(Co)、ロジウム(Rh)、イリジウム(Ir)などが挙げられる。周期律表第10族の金属としては、例えば、ニッケル(Ni)、パラジウム(Pd)、白金(Pt)などが挙げられる。本発明の実施態様においては、前記ソース電極が、チタン(Ti)、タンタル(Ta)およびタングステン(W)から選ばれる少なくとも1種の金属を含むのが好ましい。また、本発明の実施態様においては、前記ソース電極が導電性金属酸化物を含んでいてもよい。前記ソース電極に含まれる導電性金属酸化物としては、例えば、酸化錫、酸化亜鉛、酸化インジウム、酸化インジウム錫(ITO)、酸化亜鉛インジウム(IZO)等の金属酸化物導電膜が挙げられる。前記ソース電極は、単層で構成されていてもよいし、複数の金属層を含むものであってもよい。前記ソース電極が複数の金属層を含む場合、例えば、第1の層および第3の層に周期律表第4族金属を用いて、第1層の層と第3の層との間に位置する第2の層に周期律表第13族金属(例えば、Al等)を用いるのが好ましい。このような好ましい構成のソース電極を用いることにより、ソース電極・ソース領域間のオーミック特性の信頼性をより向上させることができる。前記ソース電極の形成方法は、特に限定されない。前記ソース電極の形成方法としては、具体的には例えば、ドライ法やウェット法などが挙げられる。ドライ法としては、例えば、スパッタ、真空蒸着、CVD等が挙げられる。ウェット法としては、例えば、スクリーン印刷やダイコート等が挙げられる。
 本発明の実施態様においては、前記ソース電極が、前記電流遮断層とコンタクトを形成しているのが好ましく、前記ソース電極が、前記電流遮断層と直接コンタクトを形成しているのがより好ましい。このような好ましい構成とすることにより、前記半導体装置の応答性をより向上することができる。
 本発明の半導体装置は、様々な半導体素子に有用であり、とりわけ、パワーデバイスに有用である。また、半導体素子は、電極が半導体層の片面側に形成され、半導体層の膜厚方向と垂直方向に電流が流れる横型の素子(横型デバイス)と、半導体層の表裏両面側にそれぞれ電極を有し、半導体層の膜厚方向に電流が流れる縦型の素子(縦型デバイス)に分類することができ、本発明の実施態様においては、前記半導体素子を横型デバイスにも縦型デバイスにも好適に用いることができるが、中でも縦型デバイスに用いることが好ましい。前記半導体素子としては、例えば、金属半導体電界効果トランジスタ(MESFET)、高電子移動度トランジスタ(HEMT)、金属酸化膜半導体電界効果トランジスタ(MOSFET)、静電誘導トランジスタ(SIT)、接合電界効果トランジスタ(JFET)または絶縁ゲート型バイポーラトランジスタ(IGBT)などが挙げられる。本発明の実施態様においては、前記半導体装置が、MOSFET、SIT、JFETまたはIGBTであるのが好ましく、MOSFETまたはIGBTであるのがより好ましい。
 以下、前記半導体装置の好適な例を、図面を用いて説明するが、本発明はこれら実施の態様に限定されるものではない。なお、以下に例示する半導体装置において、本発明の目的を阻害しない限り、さらに他の層(例えば絶縁体層、半絶縁体層、導体層、半導体層、緩衝層またはその他中間層等)などが含まれていてもよいし、また、緩衝層(バッファ層)なども適宜省いてもよい。
 図1は、本発明の好適な実施態様の一つである金属酸化膜半導体電界効果トランジスタ(MOSFET)の主要部を示す。図1のMOSFETは、ドレイン電極5c、n+型半導体層3、ドリフト層としてのn-型半導体層7、電流遮断層(電流遮断領域)2、チャネル層6、ソース領域(n+型半導体層)1、ゲート絶縁膜4a、層間絶縁膜4b、ゲート電極5aおよびソース電極5bを備える。図1のMOSFETにおいては、図1から明らかなとおり、ドレイン電極5c上にn+型半導体層3、n-型半導体層(ドリフト層)7、電流遮断層2、チャネル層6およびn+型半導体層(ソース層)1とがこの順に形成されている。ここで、前記n+型半導体層3、n-型半導体層7、チャネル層6、電流遮断層2およびn+型半導体層1が結晶性酸化物半導体層8を構成している。なお、電流遮断層2は、ドリフト層7上にエピタキシャル成長により形成されている。前記電流遮断層は、前記結晶性酸化物半導体層8の厚み方向からみて前記ソース電極と平面視で重なっており、且つチャネル層の一部と平面視で重なっている。なお、前記電流遮断層は、前記結晶性酸化物半導体層8の厚み方向からみて前記チャネル層の一部とは重ならないような構成となっている。このような構成により、電流遮断効果を維持しつつ、電流経路が確保されている。また、前記電流経路の幅Wは、本発明の目的を阻害しない限り、特に限定されない。本発明の実施態様においては、特に、ドリフト層として酸化ガリウム等のバンドギャップの大きな材料を用いる場合、前記電流経路の幅Wが、2μm以下であるのが好ましい。また、前記電流遮断層の厚さdも、本発明の目的を阻害しない限り、特に限定されない。本発明の実施態様においては、特に、ドリフト層として酸化ガリウム等のバンドギャップの大きな材料を用いる場合、前記電流遮断層の厚さdは0.15μm以上であるのが好ましく、0.2μm以上であるのがより好ましい。図1のMOSFETのオン状態では、前記ソース電極5bとでドレイン電極5cとの間に電圧を印加し、前記ゲート電極5aに前記ソース電極5bに対して正の電圧を与えると、電子(ホール)がチャネル層6に注入され、ターンオンする。オフ状態は、前記ゲート電極の電圧を0Vとすることにより、チャネル層6が空乏層で満たされた状態となり、ターンオフする。本発明の実施態様においては、ドリフト層7の主成分としての第1の結晶性酸化物と前記電流遮断層の主成分としての第2の結晶性酸化物とが異なる組成を有するので、前記半導体装置のMOSFET動作(ノーマリーオフ動作)を保ちつつ、耐圧性をより向上させることができる。なお、他の好適な実施態様として、図1の半導体装置において、ソース領域(n+型半導体層)1は、チャネル層6内に少なくとも一部が埋め込まれていてもよい。ソース領域(n+型半導体層)1がチャネル層6内に埋め込まれている場合の例を図4に示す。図4に示す構造によれば、ゲート絶縁膜にかかる電界の電界集中が生じにくく、ゲート絶縁膜の信頼性をより向上させることができる。
 図5は、本発明の好適な実施態様の一つである金属酸化膜半導体電界効果トランジスタ(MOSFET)の主要部を示す。図5のMOSFETは、結晶性酸化物半導体層8が少なくともチャネル層6を貫通するトレンチを有しており、且つ、電流遮断層2がチャネル層6の直下に位置している点で図1のMOSFETと異なる。本発明の実施態様においては、このようなトレンチ型MOSFETの場合には、s前記電流遮断層2の厚みが0.2μm以下であるのが好ましく、0.1μm以下であるのがより好ましい。このような好ましい厚みとすることにより、MOSFETの立ち上がり電圧(Vth)への影響を抑えつつ電流遮断効果を奏することができる。
 図13および図14は、本発明の好適な実施態様の一つである金属酸化膜半導体電界効果トランジスタ(MOSFET)の主要部を示す。図13のMOSFETは、電流遮断層2の底部がゲート絶縁膜4まで延びており、電流遮断層の少なくとも一部がゲート絶縁膜(トレンチ)と接触している点、および電流遮断層2がソース電極5bと直接コンタクトしている点で図5のMOSFETと異なる。これにより、ゲート絶縁膜と接している電流遮断層2端部の電位がソース電極の電位に固定され、ゲート閾値電圧のふらつきがなく確実なスイッチング動作が可能となる。図13の電流遮断層2のキャリア密度は、1.0×1018以下であるのが好ましい。図13のMOSFETにおいては、ドレイン電極5c上にn+型半導体層3、n-型半導体層(ドリフト層)7、電流遮断層2、チャネル層6およびn+型半導体層(ソース層)1がこの順に形成されている。また、図13のMOSFETは、n+型半導体層(ソース層)1およびチャネル層6を貫通してn-型半導体層(ドリフト層)7に達するトレンチが設けられており、該トレンチ内に、ゲート絶縁膜4を介してゲート電極5aが設けられている。このような好ましい構成とすることにより、半導体装置のオン抵抗の増加を抑制しつつ、電流遮断層2による効果を良好に発現することができる。なお、図13のMOSFETにおいては、チャネル層6が設けられていなくてもよい。また、図14のMOSFETは、図13のMOSFETの構成に加えて、さらに、トレンチ内に埋め込まれた第2の半導体層(埋込半導体層)10を備えている。具体的には、図14のMOSFETにおいては、ドレイン電極5c上にn+型半導体層3、第1の半導体層(ドリフト層)7、電流遮断層2、チャネル層6およびn+型半導体層(ソース層)1がこの順に形成されている。また、ソース層1およびチャネル層6を貫通して第1の半導体層(ドリフト層)7に達するトレンチが設けられており、該トレンチ内に、ゲート絶縁膜4を介して、ゲート電極5aが設けられている。また、ゲート絶縁膜4とトレンチ側壁の少なくとも一部との間に、第2の半導体層10が設けられている。第2の半導体層(埋込半導体層)10は、n型半導体層であってもよいし、p型半導体層であってもよい。ここで、「p型」の半導体層とは、正孔(ホール)密度が電子密度より大きい半導体層をいい、ホール効果測定によってp型であることが確認できるものに限られない。例えば、前記p型半導体層がチャネルとして用いられる場合、電圧印可時にチャネルとして機能するものであれば、前記半導体層は「p型」に含まれる。図14の半導体装置のように、第2の半導体層(埋込半導体層)10が設けられている場合には、前記電流遮断層2のキャリア密度は1.0×1018以上であってもよい。このような好ましい第2の半導体層10と電流遮断層2との組合せを用いることにより、オン抵抗をより低減しつつ耐圧性により優れた半導体装置を得ることができる。なお、図14のMOSFETにおいては、チャネル層6が設けられていなくてもよい。また、第2の半導体層のキャリア密度は、前記ソース層1よりもキャリア密度が小さい。
 なお、本開示においては、例えば、図14に示されるように、第1の半導体層(ドリフト層)7、電流遮断層2、チャネル層6およびソース層1がこの順に積層された積層体を含む結晶性酸化物半導体層と、前記ソース層、前記チャネル層および前記電流遮断層を貫通し前記ドリフト層に達するトレンチと、該トレンチ内にゲート絶縁膜4を介して設けられているゲート電極5aとを少なくとも備える半導体装置であって、前記ゲート絶縁膜4と前記トレンチ側壁の前記チャネル層および前記電流遮断層の少なくとも一部との間に、第2の半導体層10が設けられており、前記第1の半導体層7が第1の結晶性酸化物半導体を主成分として含み、前記第2の半導体層10が、第2の結晶性酸化物半導体を主成分として含む半導体装置もまた、新規且つ有用であり、本発明の他の実施形態の一つとして含めることができる。このような構成とすることにより、半導体装置のオン抵抗をより低減しつつ、耐圧性を優れたものとすることができる。なお、この場合、半導体装置は電流遮断層2を含んでいてもよいし、含んでいなくてもよい。前記第1および/または第2の結晶性酸化物半導体は、上記した結晶性酸化物半導体と同様であってよい。また、前記第1の結晶性酸化物半導体と前記第2の結晶性酸化物半導体とは、互いに同じ組成を有してもよいし、互いに異なる組成を有していてもよい。前記第1の半導体層と前記第2の半導体層とは同じドーパントを含んでいてもよいし、異なるドーパントを含んでいてもよい。また第1の結晶性酸化物半導体と第2の結晶性酸化物半導体とが異なる組成を有する場合、第2の結晶性酸化物半導体は、前記電流遮断層の構成材料として例示した材料であるのも好ましい。例えば、第2の結晶性酸化物半導体は、移動度の高いインジウムとガリウムとを含む混晶であっても良いし、p型を形成しやすいイリジウムとガリウムとを含む混晶であっても良い。
 図1、図4、図5、図13および図14の各層の形成手段は、本発明の目的を阻害しない限り、特に限定されず、公知の手段であってよい。例えば、真空蒸着法やCVD法、スパッタ法、各種コーティング技術により成膜した後、フォトリソグラフィー法によりパターニングする手段、または印刷技術などを用いて直接パターニングを行う手段などが挙げられる。
 以下、図1の半導体装置を製造する好適な例を用いて、本発明をより詳細に説明する。図2(a)は、基板9上に、n+型半導体層3、ドリフト層(n-型半導体層)7および電流遮断層(電流遮断領域)2がこの順に積層されている積層構造体を示す。前記電流遮断層2は、公知のパターニング技術を用いてパターン形成されている。図2(a)の積層体上に、チャネル層6、ソース領域としてのn+型半導体層1を形成することにより、図2(b)の積層体を得る。なお、前記n+型半導体層1は、例えばミストCVD法等のエピタキシャル成長方法を用いて成膜した後、公知のエッチング技術を用いてエッチングすることにより、パターン形成される。ついで、図2(b)の積層体上に、ゲート絶縁膜4aおよびゲート電極5aを形成し、さらに層間絶縁膜4bおよびコンタクトホールを形成することにより、図2(c)の積層体を得る。前記ゲート絶縁膜4aおよびゲート電極5aは、それぞれ公知の成膜方法を用いて成膜した後、公知のエッチング技術を用いてエッチングすることにより、図2(c)に示す形状に加工することができる。
 次に、図2(c)の積層体上に、公知の成膜方法を用いてソース電極5bを形成して、図3(d)の積層体を得る。前記ソース電極5bの成膜方法としては、上記したドライ法またはウェット法等が挙げられる。ついで、図3(d)の積層体における基板9を除去した後、公知の成膜方法を用いてドレイン電極5cを形成することにより、図3(e)の半導体装置を得ることができる。図3(e)の半導体装置は、上述のように、ドリフト層の主成分である第1の結晶性酸化物と、電流遮断層の主成分である第2の結晶性酸化物とが異なる組成を有しているので、MOSFET動作を保ちつつ、耐圧性により優れたものとなる。
 また、本実施例として、前記電流遮断層による耐圧向上効果を確認するために、図6に示す構造の半導体装置を、試作した。実施例の構成は以下に示すとおりである。n-型半導体層3として、スズドープα-Gaからなるn-型半導体層、n+型半導体層1aとして、スズドープα-Gaからなるn+型半導体層を用いた。また、電流遮断層として、IrGaO(Ir比率10%)を用いた。また、比較例として、電流遮断層を設けないこと以外は、実施例1と同様にして半導体装置を試作した。実施例1で作製した半導体装置のI-V測定の結果を図7に示す。図7から明らかなように、本発明の実施態様における半導体装置は、耐圧が1400Vを超えており、耐圧性に優れていることがわかる。また、比較例における耐圧は600V程度であった。実施例および比較例から明らかなように、本発明の実施態様にかかる半導体装置は、耐圧性が向上されたものであることがわかる。このことは、酸化ガリウム(特にα-Ga)を用いた半導体装置を試作して初めて得られた新知見である。
 上述した本発明の実施態様にかかる半導体装置は、上記した機能を発揮させるべく、インバータやコンバータなどの電力変換装置に適用することができる。より具体的には、スイッチング素子であるサイリスタ、パワートランジスタ、IGBT(Insulated Gate Bipolar Transistor)、MOSFET(Metal-Oxide-Semiconductor Field Effect Transistor)等として適用することができる。図9は、本発明の実施態様に係る半導体装置を用いた制御システムの一例を示すブロック構成図、図10は同制御システムの回路図であり、特に電気自動車(Electric Vehicle)への搭載に適した制御システムである。
 図9に示すように、制御システム500はバッテリー(電源)501、昇圧コンバータ502、降圧コンバータ503、インバータ504、モータ(駆動対象)505、駆動制御部506を有し、これらは電気自動車に搭載されてなる。バッテリー501は例えばニッケル水素電池やリチウムイオン電池などの蓄電池からなり、給電ステーションでの充電あるいは減速時の回生エネルギーなどにより電力を貯蔵するとともに、電気自動車の走行系や電装系の動作に必要となる直流電圧を出力することができる。昇圧コンバータ502は例えばチョッパ回路を搭載した電圧変換装置であり、バッテリー501から供給される例えば200Vの直流電圧を、チョッパ回路のスイッチング動作により例えば650Vに昇圧して、モータなどの走行系に出力することができる。降圧コンバータ503も同様にチョッパ回路を搭載した電圧変換装置であるが、バッテリー501から供給される例えば200Vの直流電圧を、例えば12V程度に降圧することで、パワーウインドーやパワーステアリング、あるいは車載の電気機器などを含む電装系に出力することができる。
 インバータ504は、昇圧コンバータ502から供給される直流電圧をスイッチング動作により三相の交流電圧に変換してモータ505に出力する。モータ505は電気自動車の走行系を構成する三相交流モータであり、インバータ504から出力される三相の交流電圧によって回転駆動され、その回転駆動力を図示しないトランスミッション等を介して電気自動車の車輪に伝達する。
 一方、図示しない各種センサを用いて、走行中の電気自動車から車輪の回転数やトルク、アクセルペダルの踏み込み量(アクセル量)などの実測値が計測され、これらの計測信号が駆動制御部506に入力される。また同時に、インバータ504の出力電圧値も駆動制御部506に入力される。駆動制御部506はCPU(Central Processing Unit)などの演算部やメモリなどのデータ保存部を備えたコントローラの機能を有するもので、入力された計測信号を用いて制御信号を生成してインバータ504にフィードバック信号として出力することで、スイッチング素子によるスイッチング動作を制御する。これによって、インバータ504がモータ505に与える交流電圧が瞬時に補正されることで、電気自動車の運転制御を正確に実行させることができ、電気自動車の安全・快適な動作が実現する。なお、駆動制御部506からのフィードバック信号を昇圧コンバータ502に与えることで、インバータ504への出力電圧を制御することも可能である。
 図10は、図9における降圧コンバータ503を除いた回路構成、すなわちモータ505を駆動するための構成のみを示した回路構成である。同図に示されるように、本発明の半導体装置は、例えばショットキーバリアダイオードとして昇圧コンバータ502およびインバータ504に採用されることでスイッチング制御に供される。昇圧コンバータ502においてはチョッパ回路に組み込まれてチョッパ制御を行い、またインバータ504においてはIGBTを含むスイッチング回路に組み込まれてスイッチング制御を行う。なお、バッテリー501の出力にインダクタ(コイルなど)を介在させることで電流の安定化を図り、またバッテリー501、昇圧コンバータ502、インバータ504のそれぞれの間にキャパシタ(電解コンデンサなど)を介在させることで電圧の安定化を図っている。
 また、図10中に点線で示すように、駆動制御部506内にはCPU(Central Processing Unit)からなる演算部507と不揮発性メモリからなる記憶部508が設けられている。駆動制御部506に入力された信号は演算部507に与えられ、必要な演算を行うことで各半導体素子に対するフィードバック信号を生成する。また記憶部508は、演算部507による演算結果を一時的に保持したり、駆動制御に必要な物理定数や関数などをテーブルの形で蓄積して演算部507に適宜出力する。演算部507や記憶部508は公知の構成を採用することができ、その処理能力等も任意に選定できる。
 図9や図10に示されるように、制御システム500においては、昇圧コンバータ502、降圧コンバータ503、インバータ504のスイッチング動作にはダイオードやスイッチング素子であるサイリスタ、パワートランジスタ、IGBT、MOSFET等が用いられる。これらの半導体素子に酸化ガリウム(Ga)、特にコランダム型酸化ガリウム(α-Ga)をその材料として用いることでスイッチング特性が大幅に向上する。さらに、本発明に係る半導体装置等を適用することで、極めて良好なスイッチング特性が期待できるとともに、制御システム500の一層の小型化やコスト低減が実現可能となる。すなわち、昇圧コンバータ502、降圧コンバータ503、インバータ504のそれぞれが本発明による効果を期待できるものとなり、これらのいずれか一つ、もしくは任意の二つ以上の組合せ、あるいは駆動制御部506も含めた形態のいずれにおいても本発明の効果を期待することができる。
 なお、上述の制御システム500は本発明の半導体装置を電気自動車の制御システムに適用できるだけではなく、直流電源からの電力を昇圧・降圧したり、直流から交流へ電力変換するといったあらゆる用途の制御システムに適用することが可能である。また、バッテリーとして太陽電池などの電源を用いることも可能である。
 図11は、本発明の実施態様に係る半導体装置を採用した制御システムの他の例を示すブロック構成図、図12は同制御システムの回路図であり、交流電源からの電力で動作するインフラ機器や家電機器等への搭載に適した制御システムである。
 図11に示すように、制御システム600は、外部の例えば三相交流電源(電源)601から供給される電力を入力するもので、AC/DCコンバータ602、インバータ604、モータ(駆動対象)605、駆動制御部606を有し、これらは様々な機器(後述する)に搭載することができる。三相交流電源601は、例えば電力会社の発電施設(火力発電所、水力発電所、地熱発電所、原子力発電所など)であり、その出力は変電所を介して降圧されながら交流電圧として供給される。また、例えば自家発電機等の形態でビル内や近隣施設内に設置されて電力ケーブルで供給される。AC/DCコンバータ602は交流電圧を直流電圧に変換する電圧変換装置であり、三相交流電源601から供給される100Vや200Vの交流電圧を所定の直流電圧に変換する。具体的には、電圧変換により3.3Vや5V、あるいは12Vといった、一般的に用いられる所望の直流電圧に変換される。駆動対象がモータである場合には12Vへの変換が行われる。なお、三相交流電源に代えて単相交流電源を採用することも可能であり、その場合にはAC/DCコンバータを単相入力のものとすれば同様のシステム構成とすることができる。
 インバータ604は、AC/DCコンバータ602から供給される直流電圧をスイッチング動作により三相の交流電圧に変換してモータ605に出力する。モータ604は、制御対象によりその形態が異なるが、制御対象が電車の場合には車輪を、工場設備の場合にはポンプや各種動力源を、家電機器の場合にはコンプレッサなどを駆動するための三相交流モータであり、インバータ604から出力される三相の交流電圧によって回転駆動され、その回転駆動力を図示しない駆動対象に伝達する。
 なお、例えば家電機器においてはAC/DCコンバータ302から出力される直流電圧をそのまま供給することが可能な駆動対象も多く(例えばパソコン、LED照明機器、映像機器、音響機器など)、その場合には制御システム600にインバータ604は不要となり、図11中に示すように、AC/DCコンバータ602から駆動対象に直流電圧を供給する。この場合、例えばパソコンなどには3.3Vの直流電圧が、LED照明機器などには5Vの直流電圧が供給される。
 一方、図示しない各種センサを用いて、駆動対象の回転数やトルク、あるいは駆動対象の周辺環境の温度や流量などといった実測値が計測され、これらの計測信号が駆動制御部606に入力される。また同時に、インバータ604の出力電圧値も駆動制御部606に入力される。これらの計測信号をもとに、駆動制御部606はインバータ604にフィードバック信号を与え、スイッチング素子によるスイッチング動作を制御する。これによって、インバータ604がモータ605に与える交流電圧が瞬時に補正されることで、駆動対象の運転制御を正確に実行させることができ、駆動対象の安定した動作が実現する。また、上述のように、駆動対象が直流電圧で駆動可能な場合には、インバータへのフィードバックに代えてAC/DCコンバータ602をフィードバック制御することも可能である。
 図12は、図11の回路構成を示したものである。同図に示されるように、本発明の半導体装置は、例えばショットキーバリアダイオードとしてAC/DCコンバータ602およびインバータ604に採用されることでスイッチング制御に供される。AC/DCコンバータ602は、例えばショットキーバリアダイオードをブリッジ状に回路構成したものが用いられ、入力電圧の負電圧分を正電圧に変換整流することで直流変換を行う。またインバータ604においてはIGBTにおけるスイッチング回路に組み込まれてスイッチング制御を行う。なお、AC/DCコンバータ602とインバータ604の間にキャパシタ(電解コンデンサなど)を介在させることで電圧の安定化を図っている。
 また、図12中に点線で示すように、駆動制御部606内にはCPUからなる演算部607と不揮発性メモリからなる記憶部608が設けられている。駆動制御部606に入力された信号は演算部607に与えられ、必要な演算を行うことで各半導体素子に対するフィードバック信号を生成する。また記憶部608は、演算部607による演算結果を一時的に保持したり、駆動制御に必要な物理定数や関数などをテーブルの形で蓄積して演算部607に適宜出力する。演算部607や記憶部608は公知の構成を採用することができ、その処理能力等も任意に選定できる。
 このような制御システム600においても、図9や図10に示した制御システム500と同様に、AC/DCコンバータ602やインバータ604の整流動作やスイッチング動作にはダイオードやスイッチング素子であるサイリスタ、パワートランジスタ、IGBT、MOSFET等が用いられる。これら半導体素子に酸化ガリウム(Ga)、特にコランダム型酸化ガリウム(α-Ga)をその材料として用いることでスイッチング特性が向上する。さらに、本発明に係る半導体膜や半導体装置を適用することで、極めて良好なスイッチング特性が期待できるとともに、制御システム600の一層の小型化やコスト低減が実現可能となる。すなわち、AC/DCコンバータ602、インバータ604のそれぞれが本発明による効果を期待できるものとなり、これらのいずれか一つ、もしくは組合せ、あるいは駆動制御部606も含めた形態のいずれにおいても本発明の効果を期待することができる。
 なお、図11および図12では駆動対象としてモータ605を例示したが、駆動対象は必ずしも機械的に動作するものに限られず、交流電圧を必要とする多くの機器を対象とすることができる。制御システム600においては、交流電源から電力を入力して駆動対象を駆動する限りにおいては適用が可能であり、インフラ機器(例えばビルや工場等の電力設備、通信設備、交通管制機器、上下水処理設備、システム機器、省力機器、電車など)や家電機器(例えば、冷蔵庫、洗濯機、パソコン、LED照明機器、映像機器、音響機器など)といった機器を対象とした駆動制御のために搭載することができる。
 本発明の半導体装置は、半導体(例えば化合物半導体電子デバイス等)、電子部品・電気機器部品、光学・電子写真関連装置、工業部材などあらゆる分野に用いることができるが、とりわけ、パワーデバイスに有用である。
 1     ソース領域(n+型半導体層)
 2     電流遮断層
 3     n+型半導体層
 4a    ゲート絶縁膜
 4b    層間絶縁膜
 5a    ゲート電極
 5b    ソース電極
 5c    ドレイン電極
 6     チャネル層
 7     n-型半導体層(ドリフト層/第1の半導体層)
 8     結晶性酸化物半導体層
 9     基板
 10    第2の半導体層(埋込半導体層)
 21    成膜装置(ミストCVD装置)
 22a   キャリアガス源
 22b   キャリアガス(希釈)源
 23a   流量調節弁
 23b   流量調節弁
 24    ミスト発生源
 24a   原料溶液
 24b   原料微粒子
 25    容器
 25a   水
 26    超音波振動子
 27    成膜室
 28    ホットプレート
 29    供給管
 30    基板
 101a  n-型半導体層
 101b  n+型半導体層
 102   電流遮断層
 109   基板
 105a  ショットキー電極
 500   制御システム
 501   バッテリー(電源)
 502   昇圧コンバータ
 503   降圧コンバータ
 504   インバータ
 505   モータ(駆動対象)
 506   駆動制御部
 507   演算部
 508   記憶部
 600   制御システム
 601   三相交流電源(電源)
 602   AC/DCコンバータ
 604   インバータ
 605   モータ(駆動対象)
 606   駆動制御部
 607   演算部
 608   記憶部

 

Claims (15)

  1.  チャネル層およびドリフト層を含む結晶性酸化物半導体層と、該チャネル層上にゲート絶縁膜を介して配置されているゲート電極とを少なくとも備え、前記チャネル層と前記ドリフト層との間に電流遮断層を有する半導体装置であって、前記ドリフト層が第1の結晶性酸化物を主成分として含み、前記電流遮断層が、第2の結晶性酸化物を主成分として含み、前記第1の結晶性酸化物と前記第2の結晶性酸化物とが異なる組成を有することを特徴とする半導体装置。
  2.  前記第1の結晶性酸化物が、アルミニウム、インジウムおよびガリウムから選ばれる少なくとも1種の金属を含有する請求項1記載の半導体装置。
  3.  前記第1の結晶性酸化物が、コランダム構造を有する請求項1または2に記載の半導体装置。
  4.  前記第2の結晶性酸化物が、周期律表第6族~第10族から選ばれる少なくとも1種の金属を含有する請求項1~3のいずれかに記載の半導体装置。
  5.  前記第2の結晶性酸化物が、周期律表第6族~第10族から選ばれる少なくとも1種の金属と、周期律表第13族金属とを少なくとも含む混晶である請求項1~4のいずれかに記載の半導体装置。
  6.  前記第2の結晶性酸化物が、周期律表第9族金属と周期律表第13族金属とを少なくとも含む混晶である請求項1~5のいずれかに記載の半導体装置。
  7.  前記第2の結晶性酸化物のバンドギャップが、3.0eV以上である請求項1~6のいずれかに記載の半導体装置。
  8.  前記電流遮断層が、p型の導電型を有する請求項1~7のいずれかに記載の半導体装置。
  9.  前記チャネル層の少なくとも一部にソース領域を有しており、前記ソース領域上にソース電極を備えている請求項1~8のいずれかに記載の半導体装置。
  10.  前記ソース電極が、前記電流遮断層と直接コンタクトしている請求項1~9のいずれかに記載の半導体装置。
  11.  前記結晶性酸化物半導体層が、少なくともチャネル層を貫通するトレンチを有しており、該トレンチ内に前記ゲート電極の少なくとも一部が前記ゲート絶縁膜を介して埋め込まれている請求項1~10のいずれかに記載の半導体装置。
  12.  トランジスタである請求項1~11のいずれかに記載の半導体装置。
  13.  第1の半導体層としてのドリフト層、チャネル層およびソース層がこの順に積層された積層体を含む結晶酸化物半導体層と、前記ソース層およびチャネル層を貫通し前記第1の半導体層に達するトレンチと、該トレンチ内にゲート絶縁膜を介して設けられているゲート電極とを少なくとも備える半導体装置であって、前記ゲート絶縁膜と前記トレンチ側壁の前記チャネル層に接した部分の少なくとも一部との間に、第2の半導体層が設けられており、前記第1の半導体層が第1の結晶性酸化物半導体を主成分として含み、前記第2の半導体層が、第2の結晶性酸化物半導体を主成分として含むことを特徴とする半導体装置。
  14.  請求項1~13のいずれかに記載の半導体装置を用いた電力変換装置。
  15.  請求項1~13のいずれかに記載の半導体装置を用いた制御システム。

     
PCT/JP2022/018787 2021-04-26 2022-04-25 半導体装置 WO2022230831A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
EP22795744.6A EP4333075A1 (en) 2021-04-26 2022-04-25 Semiconductor device
JP2023517524A JPWO2022230831A1 (ja) 2021-04-26 2022-04-25
CN202280031264.6A CN117441234A (zh) 2021-04-26 2022-04-25 半导体装置
US18/384,031 US20240055471A1 (en) 2021-04-26 2023-10-26 Semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2021074519 2021-04-26
JP2021-074519 2021-04-26

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US18/384,031 Continuation-In-Part US20240055471A1 (en) 2021-04-26 2023-10-26 Semiconductor device

Publications (1)

Publication Number Publication Date
WO2022230831A1 true WO2022230831A1 (ja) 2022-11-03

Family

ID=83848091

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2022/018787 WO2022230831A1 (ja) 2021-04-26 2022-04-25 半導体装置

Country Status (6)

Country Link
US (1) US20240055471A1 (ja)
EP (1) EP4333075A1 (ja)
JP (1) JPWO2022230831A1 (ja)
CN (1) CN117441234A (ja)
TW (1) TW202249287A (ja)
WO (1) WO2022230831A1 (ja)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015228495A (ja) * 2014-05-08 2015-12-17 株式会社Flosfia 結晶性積層構造体、半導体装置
JP2017208564A (ja) * 2017-07-24 2017-11-24 ルネサスエレクトロニクス株式会社 半導体装置の製造方法および半導体装置
JP2018186246A (ja) 2017-04-27 2018-11-22 国立研究開発法人情報通信研究機構 Ga2O3系半導体素子
JP2019220536A (ja) * 2018-06-18 2019-12-26 国立研究開発法人情報通信研究機構 半導体基板及びその製造方法、結晶積層構造体及びその製造方法、並びに半導体デバイス

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015228495A (ja) * 2014-05-08 2015-12-17 株式会社Flosfia 結晶性積層構造体、半導体装置
JP2018186246A (ja) 2017-04-27 2018-11-22 国立研究開発法人情報通信研究機構 Ga2O3系半導体素子
JP2017208564A (ja) * 2017-07-24 2017-11-24 ルネサスエレクトロニクス株式会社 半導体装置の製造方法および半導体装置
JP2019220536A (ja) * 2018-06-18 2019-12-26 国立研究開発法人情報通信研究機構 半導体基板及びその製造方法、結晶積層構造体及びその製造方法、並びに半導体デバイス

Also Published As

Publication number Publication date
US20240055471A1 (en) 2024-02-15
JPWO2022230831A1 (ja) 2022-11-03
EP4333075A1 (en) 2024-03-06
TW202249287A (zh) 2022-12-16
CN117441234A (zh) 2024-01-23

Similar Documents

Publication Publication Date Title
TWI831755B (zh) p型氧化物半導體膜及其形成方法
US11855135B2 (en) Semiconductor device
WO2022230831A1 (ja) 半導体装置
WO2022230834A1 (ja) 半導体装置
WO2022030647A2 (ja) 酸化物半導体及び酸化物半導体を含む半導体装置
WO2022230830A1 (ja) 半導体装置
WO2022230832A1 (ja) 半導体装置
WO2023136309A1 (ja) 半導体装置
WO2022210615A1 (ja) 半導体装置
US20220393037A1 (en) Semiconductor device
US20220393015A1 (en) Semiconductor device
JP2022187480A (ja) 半導体装置
JP2022187481A (ja) 半導体装置
WO2023145912A1 (ja) 積層構造体、半導体素子および半導体装置
WO2023145910A1 (ja) 積層構造体、半導体素子および半導体装置
WO2023145911A1 (ja) 積層構造体、半導体素子および半導体装置
US20240170285A1 (en) Crystalline oxide film and semiconductor device
WO2022030650A1 (ja) 半導体素子および半導体装置
US20230290888A1 (en) Semiconductor element and semiconductor device
US20240170542A1 (en) Oxide crystal, crystalline oxide film, crystalline multilayer structure, semiconductor device and manufacturing method of a crystalline multilayer structure
WO2023008452A1 (ja) 酸化物半導体および半導体装置
TW202230810A (zh) 半導體裝置
JP2022011781A (ja) 結晶性酸化物膜および半導体装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 22795744

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2023517524

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 202280031264.6

Country of ref document: CN

WWE Wipo information: entry into national phase

Ref document number: 2022795744

Country of ref document: EP

NENP Non-entry into the national phase

Ref country code: DE

ENP Entry into the national phase

Ref document number: 2022795744

Country of ref document: EP

Effective date: 20231127