WO2022247119A1 - 显示面板及显示装置 - Google Patents

显示面板及显示装置 Download PDF

Info

Publication number
WO2022247119A1
WO2022247119A1 PCT/CN2021/125517 CN2021125517W WO2022247119A1 WO 2022247119 A1 WO2022247119 A1 WO 2022247119A1 CN 2021125517 W CN2021125517 W CN 2021125517W WO 2022247119 A1 WO2022247119 A1 WO 2022247119A1
Authority
WO
WIPO (PCT)
Prior art keywords
pixel
sub
opening area
color
edge
Prior art date
Application number
PCT/CN2021/125517
Other languages
English (en)
French (fr)
Inventor
宋二龙
颜海龙
张锴
王刚
魏昕宇
高雅瑰
蔡兴瑞
Original Assignee
京东方科技集团股份有限公司
成都京东方光电科技有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 京东方科技集团股份有限公司, 成都京东方光电科技有限公司 filed Critical 京东方科技集团股份有限公司
Publication of WO2022247119A1 publication Critical patent/WO2022247119A1/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays

Definitions

  • the present disclosure relates to the field of display technology, and in particular, to a display panel and a display device.
  • Active matrix organic light emitting diode Active Matrix/Organic Light Emitting Diode, AMOLED
  • AMOLED Active matrix organic light emitting diode
  • the hole injection layer and the hole transport layer can transport charges and are evaporated on the entire surface of the pixel light-emitting area, when a certain pixel emits light, the charge can enter the adjacent pixel through the hole injection layer and the transport layer, so that the adjacent pixels will Lateral leakage occurs through the conductive layer.
  • a display panel provided by an embodiment of the present disclosure includes:
  • the first electrode layer is located on one side of the base substrate; including a plurality of first electrodes;
  • the pixel definition layer is located on the side of the first electrode layer away from the base substrate; including a plurality of sub-pixel opening regions;
  • a common layer located on the side of the first electrode away from the base substrate, and covering the pixel definition layer, for transferring holes or electrons;
  • the second electrode layer is located on the side of the common layer away from the base substrate;
  • the extension structure is located between the common layer and the base substrate, and is located between the opening regions of adjacent sub-pixels; the extension structure is used to increase the difficulty of transferring holes or electrons.
  • the extension structure is covered by the common layer, and the extension structure at least partially surrounds a sub-pixel opening area.
  • the extension structure is an extension between the pixel definition layer and the common layer
  • the distance from the surface of the extension portion away from the base substrate to the base substrate is greater than the distance from the surface of the pixel definition layer away from the base substrate to the base substrate.
  • the extension structure is a recessed structure disposed on the pixel definition layer
  • the cross-sectional area of the recessed structure decreases gradually.
  • the extension structures surrounding the opening regions of different sub-pixels are integrally connected.
  • a plurality of extension structures are included between adjacent sub-pixel opening regions.
  • a plurality of supporting parts are located between the pixel definition layer and the common layer; the orthographic projections of the supporting parts on the base substrate and the orthographic projections of the extension structure on the base substrate do not overlap each other.
  • the thickness of the supporting part in a direction perpendicular to the base substrate is greater than the thickness of the extended part.
  • the plurality of sub-pixel opening areas include: a first-color sub-pixel opening area, a second-color sub-pixel opening area, and a third-color sub-pixel opening area;
  • a plurality of sub-pixel opening areas are arranged into a plurality of sub-pixel rows; the plurality of sub-pixel rows are arranged along a first direction, each sub-pixel row extends along a second direction, and the first direction intersects with the second direction;
  • the plurality of sub-pixel rows include: a plurality of first sub-pixel rows and a second sub-pixel row arranged at intervals from the first sub-pixel rows;
  • the first color sub-pixel opening area and the second color sub-pixel opening area are arranged alternately along the second direction; in the second sub-pixel row, the first color sub-pixel opening area and the third color sub-pixel opening area the zones are arranged alternately along the second direction;
  • the second color sub-pixel opening area is adjacent to the first color sub-pixel opening area, and the third color sub-pixel opening area is adjacent to the first color sub-pixel opening area;
  • the minimum distance between the edge of the opening area of the first color sub-pixel in the second direction and the edge on one side of the first electrode is greater than the edge of the opening area of the first color sub-pixel in the first direction a minimum distance from the edge of the first electrode;
  • the minimum distance between the edge of the opening area of the first color sub-pixel and the edge of the first electrode in the first direction is smaller than the distance between the edge of the opening area of the first color sub-pixel and the edge of the first electrode in the second direction. The minimum distance between edges on one side of an electrode.
  • the minimum distance between the edge of the opening area of the sub-pixel of the first color and the edge of the first electrode is greater than the minimum distance between the edge of the opening area of the sub-pixel of the third color and the edge of the first electrode.
  • the minimum distance between the edge of the opening area of the sub-pixel of the first color and the edge of the opening area of an adjacent sub-pixel of the third color is greater than the distance between the edge of the opening area of the first-color sub-pixel and the edge of the adjacent opening area of another sub-pixel.
  • the minimum distance between the edge of the opening area of the sub-pixel of the first color and the edge of the opening area of an adjacent sub-pixel of the second color is greater than the distance between the edge of the opening area of the first-color sub-pixel and the edge of the adjacent opening area of another sub-pixel. The minimum distance between the edges of the open area of a sub-pixel of the second color.
  • the minimum distance between the edge of the opening area of the second color sub-pixel and the edge of the first electrode is greater than the minimum distance between the edge of the opening area of the third color sub-pixel and the edge of the first electrode.
  • the edge of the opening area of the sub-pixel of the first color close to the opening area of the sub-pixel of the second color is concaved toward the opening area of the sub-pixel of the first color.
  • a display device provided by an embodiment of the present disclosure includes the display panel provided by an embodiment of the present disclosure.
  • FIG. 1 is a schematic structural diagram of a display panel provided by an embodiment of the present disclosure
  • FIG. 2 is a schematic structural diagram of another display panel provided by an embodiment of the present disclosure.
  • FIG. 3 is a schematic structural diagram of another display panel provided by an embodiment of the present disclosure.
  • FIG. 4 is a schematic structural diagram of another display panel provided by an embodiment of the present disclosure.
  • FIG. 5 is a schematic structural diagram of another display panel provided by an embodiment of the present disclosure.
  • FIG. 6 is a schematic structural diagram of another display panel provided by an embodiment of the present disclosure.
  • FIG. 7 is a schematic structural diagram of another display panel provided by an embodiment of the present disclosure.
  • FIG. 8 is a schematic structural diagram of another display panel provided by an embodiment of the present disclosure.
  • FIG. 9 is a schematic structural diagram of another display panel provided by an embodiment of the present disclosure.
  • FIG. 10 is a schematic structural diagram of another display panel provided by an embodiment of the present disclosure.
  • FIG. 11 is a schematic structural diagram of another display panel provided by an embodiment of the present disclosure.
  • FIG. 12 is a schematic structural diagram of another display panel provided by an embodiment of the present disclosure.
  • FIG. 13 is a schematic diagram of a pixel driving circuit of a display panel provided by an embodiment of the present disclosure.
  • FIG. 14 is a layout diagram of film layers of a pixel driving circuit of a display panel provided by an embodiment of the present disclosure
  • FIG. 15 is a schematic structural diagram of an active layer of a display panel provided by an embodiment of the present disclosure.
  • FIG. 16 is a schematic structural diagram of a first gate electrode layer of a display panel provided by an embodiment of the present disclosure.
  • FIG. 17 is a schematic structural diagram of a second gate electrode layer of a display panel provided by an embodiment of the present disclosure.
  • FIG. 18 is a schematic structural diagram of an interlayer insulating layer of a display panel provided by an embodiment of the present disclosure.
  • FIG. 19 is a schematic structural diagram of a source-drain electrode layer of a display panel provided by an embodiment of the present disclosure.
  • FIG. 20 is a schematic structural diagram of another display panel provided by an embodiment of the present disclosure.
  • FIG. 21 is a schematic structural diagram of another display panel provided by an embodiment of the present disclosure.
  • FIG. 22 is a schematic structural diagram of a first planarization layer of a display panel provided by an embodiment of the present disclosure.
  • FIG. 23 is a schematic structural diagram of a connection electrode layer of a display panel provided by an embodiment of the present disclosure.
  • FIG. 24 is a schematic structural diagram of a second planarization layer of a display panel provided by an embodiment of the present disclosure.
  • FIG. 25 is a schematic structural diagram of a first electrode layer of a display panel provided by an embodiment of the present disclosure.
  • FIG. 26 is a schematic structural diagram of a pixel definition layer of a display panel provided by an embodiment of the present disclosure.
  • FIG. 27 is a schematic structural diagram of a first electrode layer of another display panel provided by an embodiment of the present disclosure.
  • FIG. 28 is a schematic structural diagram of another pixel definition layer of a display panel provided by an embodiment of the present disclosure.
  • An embodiment of the present disclosure provides a display panel. As shown in FIG. 1 and FIG. 2 , the display panel includes:
  • the first electrode layer 2 is located on one side of the base substrate 1; including a plurality of first electrodes 3;
  • the pixel definition layer 4 is located on the side of the first electrode layer 2 away from the base substrate 1; including a plurality of sub-pixel opening regions 6;
  • the common layer 7 is located on the side of the first electrode 3 facing away from the base substrate 1 and covers the pixel definition layer 5 for transferring holes or electrons;
  • the second electrode layer 9 is located on the side of the common layer 7 away from the base substrate 1;
  • the extension structure 10 is located on one side of the common layer 7 and the base substrate 1 , and is located between the opening regions 6 of adjacent sub-pixels; the extension structure is used to increase the difficulty of transferring holes or electrons.
  • an extension structure is provided on the side of the common layer facing the base substrate, which increases the difficulty of transferring holes or electrons, so that the arrangement of the extension structure can reduce or even avoid the influence on the lateral crosstalk of adjacent sub-pixels , to improve the display effect and enhance the user experience.
  • the display panel further includes a light emitting layer 8 .
  • the common layer 7 is located between the light emitting layer 8 and the first electrode 3 .
  • the common layer may also be located between the light emitting layer and the second electrode layer.
  • a common layer is provided between the light emitting layer and the first electrode layer and between the light emitting layer and the second electrode layer.
  • the common layer between the light-emitting layer and the first electrode layer includes: a hole injection layer and/or a hole transport layer; the common layer between the light-emitting layer and the second electrode layer includes an electron injection layer and/or electron transport layer.
  • the common layer includes a hole injection layer and a hole transport layer, the hole transport layer may be located on a side of the hole injection layer away from the anode.
  • the common layer includes an electron injection layer and an electron transport layer, the electron transport layer is located on a side of the electron injection layer away from the cathode layer.
  • the display panel may include sub-pixels of different colors, and the sub-pixels of different colors may be provided with light-emitting layers with different light-emitting colors.
  • the extension structure 10 is covered by the common layer 7 , and the extension structure 10 at least partially surrounds a sub-pixel opening region 6 .
  • the common layer covers the extension structure, and the extension structure at least surrounds the sub-pixel opening area.
  • the length of the common layer between different sub-pixel opening regions can be increased, thereby prolonging the current flow path of the common layer, increasing the impedance between the sub-pixels, and making the flow direction
  • the current of the adjacent sub-pixels is reduced, or the common layer can be disconnected in the area corresponding to the extended structure, which can block the transmission of current in the common layer. That is, the setting of the extended structure can reduce or even avoid the influence on the lateral crosstalk of adjacent sub-pixels, improve the display effect, and enhance the user experience.
  • the extension structure 10 makes the common layer 7 have a raised structure 11 in the area corresponding to the extension structure 10, or the extension structure 10 as shown in FIG. The area corresponding to 10 is disconnected.
  • the orthographic projection of the extension structure 10 on the base substrate surrounds the sub-pixel opening region 6 .
  • the extension structures 10 surrounding the opening regions 6 of different sub-pixels are integrally connected.
  • a plurality of supporting parts 14 are located between the pixel definition layer and the common layer; the orthographic projections of the supporting parts 14 on the base substrate and the orthographic projections of the extension structure 10 on the base substrate do not overlap each other.
  • the extension structure 10 is an extension part 12 located between the pixel definition layer 4 and the common layer 7;
  • the distance from the surface of the extension part 12 away from the base substrate 1 to the base substrate 1 is greater than the distance from the surface of the pixel definition layer 4 away from the base substrate 1 to the base substrate 1 .
  • the extension part includes an extension part disposed on the pixel definition layer, so that the common layer covers the extension part so that the common layer has a raised structure in the area corresponding to the extension structure, which can increase the openings of different sub-pixels
  • the length of the common layer between the regions prolongs the current flow path of the common layer, so that the impedance between the sub-pixels increases, so that the current flowing to the adjacent sub-pixels decreases. It can reduce the impact on the lateral crosstalk of adjacent sub-pixels, improve the display effect, and enhance the user experience.
  • the thickness of the supporting part in a direction perpendicular to the base substrate is greater than the thickness of the extended part.
  • the extended structure as shown in FIG. 2 and FIG. 4 is a recessed structure 13 disposed on the pixel definition layer 4;
  • the cross-sectional area of the recessed structure 13 decreases gradually.
  • the extended structure is a recessed structure disposed on the isolation part, and the cross-sectional area of the recessed structure gradually decreases in the direction from the base substrate to the pixel definition layer, that is, the recessed structure is perpendicular to the array substrate.
  • the cross-sectional shape of the top is trapezoidal, so that when the common layer covers the extended structure, it can be disconnected in the area corresponding to the extended structure, thereby blocking the transmission of current in the common layer.
  • a patterning process may be used to form a recessed structure on the isolation part.
  • a groove with a rectangular cross-section may be formed first, and then the bottom of the groove is patterned to form a concave structure whose cross-sectional area gradually decreases in the direction from the substrate to the pixel definition layer.
  • the depth of the recessed structure is smaller than the distance between the first electrode and the orthographic projection of the side of the isolation portion away from the base substrate, so as to avoid damage to the first electrode during the formation of the recessed structure.
  • the orthographic projection of the recessed structure on the substrate does not overlap with the orthographic projection of the first electrode on the substrate, so there is no limit to the depth of the recessed structure.
  • the orthographic projection of the recessed structure 13 on the base substrate and the orthographic projection of the first electrode 6 on the base substrate do not overlap each other.
  • FIGS. 1-4 only one extended structure is included between the opening regions of adjacent sub-pixels as an example for illustration.
  • the multiple sub-pixel opening areas 6 include: a first-color sub-pixel opening area G, a second-color sub-pixel opening area R, and a third-color sub-pixel opening area.
  • the second color sub-pixel opening area R is adjacent to the first color sub-pixel opening area G
  • the third color sub-pixel opening area B is adjacent to the first color sub-pixel opening area G.
  • the minimum distance h8 between the edge of the sub-pixel opening area G of the first color and the edge of an adjacent opening area B of a sub-pixel sub-pixel of the third color is greater than that of the first color

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本公开实施例提供了一种显示面板及显示装置。显示面板包括:衬底基板;第一电极层,位于衬底基板的一侧;包括多个第一电极;像素定义层,位于第一电极层背离衬底基板的一侧;包括多个子像素开口区;共通层,位于第一电极背离衬底基板的一侧,且覆盖像素定义层,用于传递空穴或电子;第二电极层,位于共通层背离衬底基板的一侧;还包括:延长结构,位于像素定义层背离衬底基板的一侧,且位于相邻子像素开口区之间;延长结构用于增加对空穴或电子的传递难度。

Description

显示面板及显示装置
相关申请的交叉引用
本申请要求在2021年05月26日提交中国专利局、申请号为202110578662.7、申请名称为“显示面板及显示装置”的中国专利申请的优先权,其全部内容通过引用结合在本申请中。
技术领域
本公开涉及显示技术领域,尤其涉及一种显示面板及显示装置。
背景技术
有源矩阵有机发光二极管(Active Matrix/Organic Light Emitting Diode,AMOLED)显示屏幕的发光器件结构为阳极、空穴注入层、空穴传输层、发光层、阴极等。由于空穴注入层和空穴传输层可以传输电荷,且在像素发光区域整面蒸镀,当某一个像素发光,电荷可以通过空穴注入层和传输层进入相邻像素,从而相邻像素会通过导电层产生侧向漏电现象。
发明内容
本公开实施例提供的一种显示面板,显示面板包括:
衬底基板;
第一电极层,位于衬底基板的一侧;包括多个第一电极;
像素定义层,位于第一电极层背离衬底基板的一侧;包括多个子像素开口区;
共通层,位于第一电极背离衬底基板的一侧,且覆盖像素定义层,用于传递空穴或电子;
第二电极层,位于共通层背离衬底基板的一侧;
还包括:
延长结构,位于共通层与衬底基板之间,且位于相邻子像素开口区之间;延长结构用于增加对空穴或电子的传递难度。
在一些实施例中,延长结构被共通层覆盖,延长结构至少部分环绕一个子像素开口区。
在一些实施例中,延长结构为位于像素定义层与共通层之间的延长部;
延长部远离衬底基板的表面到衬底基板的距离大于像素定义层远离衬底基板的表面到衬底基板的距离。
在一些实施例中,延长结构为设置于像素定义层的凹陷结构;
在衬底基板指向像素定义层的方向上,凹陷结构的横截面积逐渐减小。
在一些实施例中,围绕不同子像素开口区的延长结构一体连接。
在一些实施例中,相邻子像素开口区之间包括多个延长结构。
在一些实施例中,还包括:
多个支撑部,位于像素定义层与共通层之间;支撑部在衬底基板的正投影与延长结构在衬底基板的正投影互不交叠。
在一些实施例中,当延长结构包括延长部时,支撑部在垂直于衬底基板方向上的厚度大于延长部的厚度。
在一些实施例中,多个子像素开口区包括:第一颜色子像素开口区,第二颜色子像素开口区以及第三颜色子像素开口区;
多个子像素开口区排布成多个子像素排;多个子像素排沿第一方向排列,每一子像素排沿第二方向延伸,第一方向与第二方向交叉;
多个子像素排包括:多个第一子像素排以及与第一子像素排相互间隔设置的第二子像素排;
第一子像素排中,第一颜色子像素开口区和第二颜色子像素开口区沿第二方向交替设置;第二子像素排中,第一颜色子像素开口区和第三颜色子像素开口区沿第二方向交替设置;
在第一方向上,第二颜色子像素开口区与第一颜色子像素开口区相邻,且第三颜色子像素开口区与第一颜色子像素开口区相邻;
第一子像素排中,在第二方向上第一颜色子像素开口区的边缘与第一电极一侧的边缘之间的最小距离,大于在第一方向上第一颜色子像素开口区的边缘与第一电极的边缘之间的最小距离;
第二子像素排中,在第一方向上第一颜色子像素开口区的边缘与第一电极的边缘之间的最小距离,小于在第二方向上第一颜色子像素开口区的边缘与第一电极一侧的边缘之间的最小距离。
在一些实施例中,第一颜色子像素开口区的边缘与第一电极的边缘之间的最小距离,大于第三颜色子像素开口区的边缘与第一电极的边缘之间的最小距离。
在一些实施例中,第一颜色子像素开口区的边缘与相邻的一个第三颜色子像素开口区的边缘之间的最小距离,大于第一颜色子像素开口区的边缘与相邻的另一个第三颜色子像素开口区的边缘之间的最小距离。
在一些实施例中,第一颜色子像素开口区的边缘与相邻的一个第二颜色子像素开口区的边缘之间的最小距离,大于第一颜色子像素开口区的边缘与相邻的另一个第二颜色子像素开口区的边缘之间的最小距离。
在一些实施例中,第二颜色子像素开口区的边缘与第一电极的边缘之间的最小距离,大于第三颜色子像素开口区的边缘与第一电极的边缘之间的最小距离。
在一些实施例中,第一颜色子像素开口区靠近第二颜色子像素开口区一侧的边缘向第一颜色子像素开口区内凹。
本公开实施例提供的一种显示装置,包括本公开实施例提供的显示面板。
附图说明
为了更清楚地说明本公开实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简要介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域的普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本公开实施例提供的一种显示面板的结构示意图;
图2为本公开实施例提供的另一种显示面板的结构示意图;
图3为本公开实施例提供的又一种显示面板的结构示意图;
图4为本公开实施例提供的又一种显示面板的结构示意图;
图5为本公开实施例提供的又一种显示面板的结构示意图;
图6为本公开实施例提供的又一种显示面板的结构示意图;
图7为本公开实施例提供的又一种显示面板的结构示意图;
图8为本公开实施例提供的又一种显示面板的结构示意图;
图9为本公开实施例提供的又一种显示面板的结构示意图;
图10为本公开实施例提供的又一种显示面板的结构示意图;
图11为本公开实施例提供的又一种显示面板的结构示意图;
图12为本公开实施例提供的又一种显示面板的结构示意图;
图13为本公开实施例提供的一种显示面板的像素驱动电路的示意图;
图14为本公开实施例提供的一种显示面板的像素驱动电路各膜层排布图;
图15为本公开实施例提供的一种显示面板的有源层的结构示意图;
图16为本公开实施例提供的一种显示面板的第一栅电极层的结构示意图;
图17为本公开实施例提供的一种显示面板的第二栅电极层的结构示意图;
图18为本公开实施例提供的一种显示面板的层间绝缘层的结构示意图;
图19为本公开实施例提供的一种显示面板的源漏电极层的结构示意图;
图20为本公开实施例提供的又一种显示面板的结构示意图;
图21为本公开实施例提供的又一种显示面板的结构示意图;
图22为本公开实施例提供的一种显示面板的第一平坦化层的结构示意图;
图23为本公开实施例提供的一种显示面板的连接电极层的结构示意图;
图24为本公开实施例提供的一种显示面板的第二平坦化层的结构示意图;
图25为本公开实施例提供的一种显示面板的第一电极层的结构示意图;
图26为本公开实施例提供的一种显示面板的像素定义层的结构示意图;
图27为本公开实施例提供的另一种显示面板的第一电极层的结构示意图;
图28为本公开实施例提供的另一种显示面板的像素定义层的结构示意图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。并且在不冲突的情况下,本公开中的实施例及实施例中的特征可以相互组合。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。
需要注意的是,附图中各图形的尺寸和形状不反映真实比例,目的只是示意说明本公开内容。并且自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。
本公开实施例提供了一种显示面板,如图1、图2所示,显示面板包括:
衬底基板1;
第一电极层2,位于衬底基板1的一侧;包括多个第一电极3;
像素定义层4,位于第一电极层2背离衬底基板1的一侧;包括多个子像素开口区6;
共通层7,位于第一电极3背离衬底基板1的一侧,且覆盖像素定义层5,用于传递空穴或电子;
第二电极层9,位于共通层7背离衬底基板1的一侧;
还包括:
延长结构10,位于共通层7与衬底基板1的一侧,且位于相邻子像素开口区6之间;延长结构用于增加对空穴或电子的传递难度。
本公开实施例提供的显示面板,在共通层面向衬底基板一侧设置延长结构,增加对空穴或电子的传递难度,这样延长结构的设置可以降低甚至避免对相邻子像素横向串扰的影响,提高显示效果,提升用户体验。
在一些实施例中,如图1、图2所示,显示面板还包括位于发光层8。
在一些实施例中,如图1、图2所示,共通层7位于发光层8和第一电极3之间。
当然,在具体实施时,也可以是共通层位于发光层和第二电极层之间。或者,发光层和第一电极层之间以及发光层和第二电极层之间均设置共通层。
在具体实施时,位于发光层和第一电极层之间共通层包括:空穴注入层和/或空穴传输层;位于发光层和第二电极层之间共通层包括电子注入层和/或电子传输层。共通层包括空穴注入层和空穴传输层时,空穴传输层可以位于空穴注入层的背离阳极的一侧。共通层包括电子注入层和电子传输层时,电子传输层位于电子注入层的背离阴极层的一侧。
需要说明的是,在具体实施时,显示面板可以包括不同颜色的子像素,不同颜色的子像素可设置发光颜色不同的发光层。
在一些实施例中,延长结构10被共通层7覆盖,延长结构10至少部分环绕一个子像素开口区6。
本公开实施例提供的显示面板,共通层覆盖延长结构,且延长结构至少环绕子像素开口区。这样,在不影响子像素设计的情况下,可以增大不同子像素开口区之间的共通层的长度,从而延长了共通层的电流流入路径,使得子像素之间阻抗增大,从而使得流向旁边子像素的电流减小,或者共通层可以在延长结构对应的区域断开,可以阻断电流在共通层的传输。即延长结构的设置可以降低甚至避免对相邻子像素横向串扰的影响,提高显示效果,提升用户体验。
在一些实施例中,如图1所示,延长结构10使得共通层7在与延长结构10对应的区域具有凸起结构11,或者如图2所示延长结构10使得共通层7在与延长结构10对应的区域断开连接。
在一些实施例中,如图3、图4所示,延长结构10在衬底基板的正投影围绕子像素开口区6。
在一些实施例中,如图3、图4所示,围绕不同子像素开口区6的延长结构10一体连接。
在一些实施例中,如图3、图4所示,还包括:
多个支撑部14,位于像素定义层与共通层之间;支撑部14在衬底基板的正投影与延长结构10在衬底基板的正投影互不交叠。
需要说明的是图3、图4中,仅示出一个支撑部14。
在一些实施例中,如图1、图3所示,延长结构10为位于像素定义层4与共通层7之间的延长部12;
延长部12远离衬底基板1的表面到衬底基板1的距离大于像素定义层4远离衬底基板1的表面到衬底基板1的距离。
本公开实施例提供的显示面板,延长部包括设置于像素定义层上的延长部,从而共通层覆盖延长部可以使得共通层在延长结构对应的区域具有凸起结构,可以增大不同子像素开口区之间的共通层的长度,从而延长了共通层的电流流入路径,使得子像素之间阻抗增大,从而使得流向旁边子像素的电流减小。可以降低对相邻子像素横向串扰的影响,提高显示效果,提升用户体验。
在一些实施例中,当延长结构包括延长部时,支撑部在垂直于衬底基板方向上的厚度大于延长部的厚度。
或者,在一些实施例中,如图2、图4所示延长结构为设置于像素定义层4的凹陷结构13;
在衬底基板1指向像素定义层4的方向上,凹陷结构13的横截面积逐渐减小。
本公开实施例提供的显示面板,延长结构为设置于隔离部的凹陷结构,并且凹陷结构的横截面积在衬底基板指向像素定义层方向上逐渐减小,即凹陷结构在垂直于阵列基板方向上的截面形状为梯形,从而共通层覆盖延长结构时,可以在延长结构对应的区域断开,进而可以阻断电流在共通层的传输。可以避免对相邻子像素横向串扰的影响,提高显示效果,提升用户体验。
在具体实施时,可以对隔离部采用图形化工艺形成凹陷结构。例如可以先形成截面为矩形的凹槽,之后再对凹槽底部进行图形化工艺,形成横截面积在衬底基板指向像素定义层方向上逐渐减小的凹陷结构。
在具体实施时,凹陷结构的深度小于隔离部背离衬底基板一侧的正投影到第一电极之间的距离,从而可以避免在凹陷结构形成的过程中损伤第一电极。或者,凹陷结构在衬底基板的正投影与第一电极在衬底基板的正投影互不交叠,从而对凹陷结构的深度无限制。
图4中,凹陷结构13在衬底基板的正投影与第一电极6在衬底基板的正投影互不交叠。
需要说明的是,图1~4中以相邻子像素开口区之间仅包括一个延长结构为例进行举例说明。
当然,在一些实施例中,也可以如图5、如图6所示,相邻子像素开口区6之间包括多个延长结构10。
其中,图5中延长结构10包括延长部12。即相邻子像素开口之间包括多个延长部。从而可以进一步增大不同子像素开口区之间的共通层的长度,从而延长了共通层的电流流入路径,使得子像素之间阻抗增大,从而使得流向旁边子像素的电流减小。可以降低对相邻子像素横向串扰的影响,提高显示效果,提升用户体验。
图6中的延长结构10包括凹陷结构13,即相邻子像素开口之间包括多个凹陷结构。可以阻断电流在共通层的传输。可以避免对相邻子像素横向串扰的影响,提高显示效果,提升用户体验。
需要说明的是,如图2、图6所示的显示面板中,阴极层9在凹陷结构 13所在的区域断开。当然也可以是如图7所示,阴极层9包覆凹陷结构13的侧壁,在凹陷结构13所在的区域未断开。
在一些实施例中,如图8、图9、图10、图11所示,多个子像素开口区6包括:第一颜色子像素开口区G,第二颜色子像素开口区R以及第三颜色子像素开口区B;
多个子像素开口区6排布成多个子像素排15;多个子像素排15沿第一方X排列,每一子像素排15沿第二方向Y延伸,第一方向X与第二方向Y交叉;
多个子像素排15包括:多个第一子像素排16以及与第一子像素排16相互间隔设置的第二子像素排17;
第一子像素排16中,第一颜色子像素开口区G和第二颜色子像素开口区R沿第二方向Y交替设置;第二子像素排17中,第一颜色子像素开口区G和第三颜色子像素开口区B沿第二方向Y交替设置;
在第一方向X上,第二颜色子像素开口区R与第一颜色子像素开口区G相邻,且第三颜色子像素开口区B与第一颜色子像素开口区G相邻。
在一些实施例中,第一子像素排16中,在第二方向Y上第一颜色子像素开口区G的边缘与第一电极3一侧的边缘之间的最小距离h1,大于在第一方向上X第一颜色子像素开口区G的边缘与第一电极3的边缘之间的最小距离h2;
第二子像素排17中,在第二方向Y上第一颜色子像素开口区G的边缘与第一电极3的边缘之间的最小距离h3,小于在第一方向X上第一颜色子像素开口区G的边缘与第一电极3一侧的边缘之间的最小距离h4。
即本公开实施例提供的显示面板,在第一颜色子像素开口区与第二颜色子像素开口区排列方向上,减小第一颜色子像素开口区的边缘与第一电极图案边缘之间的最小距离,相当于在第一颜色子像素开口区与第二颜色子像素开口区排列方向上缩小第一颜色子像素开口区的边长。
在一些实施例中,第一颜色子像素开口区为绿色子像素开口区,第二颜 色子像素开口区为红色子像素开口区,第三颜色子像素开口区为蓝色子像素开口区。
需要说明的是,在子像素开口区的第一电极、共通层、发光层以及第二电极层构成电致发光器件。电致发光器件例如可以是有机发光二极管(OLED)。当发光信号关闭时由于电容的存在使得屏体需要较长的时间才能达到黑态,产生慢瞬态响应现象,当一帧时间内发光信号段数较多是,则在每段发光信号关闭时屏体甚至无法达到黑态。由于电致发光器件具有电容,随着显示技术的不断发展,子像素开口区面积约来越大,电致发光器件电容对慢瞬态响应现象的影响越来越严重。
本公开实施例提供的显示面板,在第一颜色子像素开口区与第二颜色子像素开口区排列方向上缩小第一颜色子像素开口区的边长从而减小第一颜色子像素开口区的尺寸,从而可以减小在第一颜色子像素开口区形成的电致发光二极管器件的电容。可以改善慢瞬态响应现象,提高显示效果,提升用户体验。
在一些实施例中,第二子像素排中,第一颜色子像素开口区G的边缘与第三颜色子像素开口区B的边缘之间的距离,与第二子像素排中第一颜色子像素开口区G的边缘与相邻第二颜色子像素开口区B的边缘之间的距离之差,大于等于1微米且小于等于4微米。
在一些实施例中,如图9所示,第一颜色子像素开口区G的边缘与第一电极3的边缘之间的最小距离h1、h2、h3、h4,大于第三颜色子像素开口区B的边缘与第一电极3的边缘之间的最小距离h9。
本公开实施例提供的显示面板,在第一颜色子像素开口区与第三颜色子像素开口区排列方向上,减小第一颜色子像素开口区的边缘与第一电极图案边缘之间的最小距离,相当于在第一颜色子像素开口区与第三颜色子像素开口区排列方向上缩小第一颜色子像素开口区的边长。从而可以进一步缩小第一颜色子像素开口区的面积。
在一些实施例中,如图8、图9所示,第一颜色子像素开口区G的边缘 与相邻的一个第三颜色子像素开口区B的边缘之间的最小距离h7,等于第一颜色子像素开口区g的边缘与相邻的另一个第三颜色子像素开口区b的边缘之间的最小距离h8。第一颜色子像素开口区G的边缘与相邻的一个第二颜色子像素开口区B的边缘之间的最小距离h5,等于第一颜色子像素开口区G的边缘与相邻的另一个第二颜色子像素开口区B的边缘之间的最小距离h6。
或者,在一些实施例中,如图10所示,第一颜色子像素开口区G的边缘与相邻的一个第三颜色子像素开口区B的边缘之间的最小距离h8,大于第一颜色子像素开口区g的边缘与相邻的另一个第三颜色子像素开口区b的边缘之间的最小距离h7。
在一些实施例中,如图10所示,第一颜色子像素开口区G的边缘与相邻的一个第二颜色子像素开口区B的边缘之间的最小距离h6,大于第一颜色子像素开口区G的边缘与相邻的另一个第二颜色子像素开口区B的边缘之间的最小距离h5。
即本公开实施例提供的如图10所示的显示面板,每一第一颜色子像素开口区仅其中两边内缩,以减小第一颜色子像素开口区的面积。
在一些实施例中,如图11所示,第二颜色子像素开口区R的边缘与第一电极3的边缘之间的最小距离h10、h11,大于第三颜色子像素开口区B的边缘与第一电极3的边缘之间的最小距离h9。
本公开实施例提供的显示面板,第二颜色子像素开口区的边缘与第一电极的边缘之间的最小距离,大于第三颜色子像素开口区的边缘与第一电极的边缘之间的最小距离,即增加第二颜色子像素开口区的边缘与第一电极的边缘之间的距离,从而可以减小第二颜色子像素开口区的尺寸,从而可以减小在第二颜色子像素开口区形成的电致发光二极管器件的电容。可以改善慢瞬态响应现象,提高显示效果,提升用户体验。
在一些实施例中,如图12所示,第一颜色子像素开口区G靠近第三颜色子像素开口区B一侧的边缘向第一颜色子像素开口区G内凹。
在一些实施例中,位于第一子像素排中的第一颜色子像素开口区的面积 与位于第二子像素排中的第一颜色子像素开口区的面积相等。
在一些实施例中,衬底基板与第一电极层之间还包括像素驱动电路层。像素驱动电路层包括与子像素对应的多个像素驱动电路。
如图13所示,像素驱动电路包括:第一晶体管T2、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、以及第一电容Cst。其中,第一晶体管T2的控制极、第三晶体管T3的控制级、以及第七晶体管T7的控制极均与扫描信号线GA电连接,第一晶体管T2的第一极与数据信号线电连接,第一晶体管T2的第二极与第二晶体管T2的第二极以及第五晶体管T5的第二极电连接;第二晶体管T2的控制级与第一电容Cst的第一极电连接,第二晶体管T2的第一极与第三晶体管T3的第二极以及第六晶体管T6的第一极电连接;第三晶体管T3的第一极与第四晶体管T4的第二极以及存储电容Cst的第一极电连接;第四晶体管T4的控制级与复位信号线RS电连接,第四晶体管T4的第一极与第一初始化信号线Vinit1电连接;第五晶体管T5的控制级以及第六晶体管T6的控制级均与发光控制信号线EM电连接;第六晶体管T6的第二极以及第七晶体管T7的第二极与电致发光器件OLED的第一电极电连接;第七晶体管T7的第一极与第二初始化信号线Vinit2电连接;第五晶体管T5的第一极以及存储电容Cst的第二极与电源信号线VDD电连接。
在具体实施时,各晶体管例如可以是薄膜晶体管。晶体管的控制级为薄膜晶体管的栅极,各晶体管的第一极和第二极分别为薄膜晶体管的源极和漏极。
在一些实施例中,如图13~图19所示,像素驱动电路具体包括:在衬底基板之上依次形成的有源层18、第一栅绝缘层(未示出)、第一栅电极层19、第二栅绝缘层(未示出)、第二栅电极层20、层间绝缘层21、以及源漏电极层22。其中,图14~图19分别为有源层18、第一栅电极层19、第二栅电极层20、层间绝缘层21、以及源漏层22的图案。图20中仅示出层间绝缘层21的过孔23的区域。源漏电极层22通过过孔23与第二栅电极层20电连接。
在具体实施时,有源层包括各晶体管的沟道区以及源漏极接触区。第一栅电极层例如包括:扫描线GA、发光控制信号线EM、复位信号线RS。第二栅电极层例如包括:第一初始化信号线Vinit1、第二初始化信号线Vinit2、各晶体管的栅极、存储电容Cst的第二极。源漏电极层例如包括:各晶体管的源极和漏极、数据线DA、电源信号线VDD。
在具体实施时,第一电极与源漏电极层之间还包括:第一平坦化层、连接电极层、第二平坦化层。连接电极层包括将第一电极与源漏电极层电连接的连接电极。对于包括第一颜色子像素和第二颜色子像素的像素排对应的像素版图如图20所示,对于包括第一颜色子像素和第三颜色子像素的像素排对应的像素版图如图21所示。图22、图23、图24分别为第一平坦化层27、连接电极层24、第二平坦化层28的图案。其中图23仅示出第一平坦化层27的过孔25的图案。其中图25仅示出第二平坦化层28的过孔26的图案。包括第一颜色子像素和第二颜色子像素的像素排对应的第一电极层2的图案以及像素定义层4的子像素开口区6的图案分别如图25、图26所示。包括第一颜色子像素和第三颜色子像素的像素排对应的第一电极层2的图案以及像素定义层4的子像素开口区6的图案分别如图27、图28所示。
本公开实施例提供的一种显示装置,包括本公开实施例提供的显示面板。
本公开实施例提供的显示装置为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本公开的限制。该显示装置的实施可以参见上述显示面板的实施例,重复之处不再赘述。
综上所述,本公开实施例提供的显示面板及显示装置,在共通层面向衬底基板一侧设置延长结构,并且共通层覆盖延长结构。共通层覆盖延长结构并在延长结构对应的区域具有凸起结构时,相当于使共通层在不同子像素开口区之间的区域形成弯曲的非平面状,在不影响子像素设计的情况下,可以增大不同子像素开口区之间的共通层的长度,从而延长了共通层的电流流入 路径,使得子像素之间阻抗增大,从而使得流向旁边子像素的电流减小。共通层覆盖延长结构并在延长结构对应的区域断开时,可以阻断电流在共通层的传输。即延长结构的设置可以降低甚至避免对相邻子像素横向串扰的影响,提高显示效果,提升用户体验。
显然,本领域的技术人员可以对本公开进行各种改动和变型而不脱离本公开的精神和范围。这样,倘若本公开的这些修改和变型属于本公开权利要求及其等同技术的范围之内,则本公开也意图包含这些改动和变型在内。

Claims (15)

  1. 一种显示面板,其中,所述显示面板包括:
    衬底基板;
    第一电极层,位于所述衬底基板的一侧;包括多个第一电极;
    像素定义层,位于第一电极层背离所述衬底基板的一侧;包括多个子像素开口区;
    共通层,位于所述第一电极背离所述衬底基板的一侧,且覆盖所述像素定义层,用于传递空穴或电子;
    第二电极层,位于所述共通层背离所述衬底基板的一侧;
    还包括:
    延长结构,位于所述共通层与所述衬底基板之间,且位于相邻所述子像素开口区之间;所述延长结构用于增加对空穴或电子的传递难度。
  2. 根据权利要求1所述的显示面板,其中,所述延长结构被所述共通层覆盖,所述延长结构至少部分环绕一个所述子像素开口区。
  3. 根据权利要求1所述的显示面板,其中,所述延长结构为位于所述像素定义层与所述共通层之间的延长部;
    所述延长部远离所述衬底基板的表面到所述衬底基板的距离大于所述像素定义层远离所述衬底基板的表面到所述衬底基板的距离。
  4. 根据权利要求1所述的显示面板,其中,所述延长结构为设置于所述像素定义层的凹陷结构;
    在所述衬底基板指向所述像素定义层的方向上,所述凹陷结构的横截面积逐渐减小。
  5. 根据权利要求1~4任一项所述的显示面板,其中,围绕不同所述子像素开口区的所述延长结构一体连接。
  6. 根据权利要求1所述的显示面板,其中,相邻所述子像素开口区之间包括多个所述延长结构。
  7. 根据权利要求1~4、6任一项所述的显示面板,其中,还包括:
    多个支撑部,位于所述像素定义层与所述共通层之间;所述支撑部在所述衬底基板的正投影与所述延长结构在所述衬底基板的正投影互不交叠。
  8. 根据权利要求7所述的显示面板,其中,当所述延长结构包括延长部时,所述支撑部在垂直于所述衬底基板方向上的厚度大于所述延长部的厚度。
  9. 根据权利要求1所述的显示面板,其中,多个所述子像素开口区包括:第一颜色子像素开口区,第二颜色子像素开口区以及第三颜色子像素开口区;
    多个所述子像素开口区排布成多个子像素排;多个所述子像素排沿第一方向排列,每一所述子像素排沿第二方向延伸,所述第一方向与所述第二方向交叉;
    多个所述子像素排包括:多个第一子像素排以及与所述第一子像素排相互间隔设置的第二子像素排;
    所述第一子像素排中,第一颜色子像素开口区和第二颜色子像素开口区沿所述第二方向交替设置;所述第二子像素排中,所述第一颜色子像素开口区和第三颜色子像素开口区沿所述第二方向交替设置;
    在所述第一方向上,所述第二颜色子像素开口区与所述第一颜色子像素开口区相邻,且所述第三颜色子像素开口区与所述第一颜色子像素开口区相邻;
    所述第一子像素排中,在所述第二方向上所述第一颜色子像素开口区的边缘与所述第一电极一侧的边缘之间的最小距离,大于在所述第一方向上所述第一颜色子像素开口区的边缘与所述第一电极的边缘之间的最小距离;
    所述第二子像素排中,在所述第一方向上所述第一颜色子像素开口区的边缘与所述第一电极的边缘之间的最小距离,小于在所述第二方向上所述第一颜色子像素开口区的边缘与所述第一电极一侧的边缘之间的最小距离。
  10. 根据权利要求9所述的显示面板,其中,所述第一颜色子像素开口区的边缘与所述第一电极的边缘之间的最小距离,大于所述第三颜色子像素开口区的边缘与所述第一电极的边缘之间的最小距离。
  11. 根据权利要求10所述的显示面板,其中,所述第一颜色子像素开口区的边缘与相邻的一个所述第三颜色子像素开口区的边缘之间的最小距离,大于所述第一颜色子像素开口区的边缘与相邻的另一个所述第三颜色子像素开口区的边缘之间的最小距离。
  12. 根据权利要求9~11任一项所述的显示面板,其中,所述第一颜色子像素开口区的边缘与相邻的一个所述第二颜色子像素开口区的边缘之间的最小距离,大于所述第一颜色子像素开口区的边缘与相邻的另一个所述第二颜色子像素开口区的边缘之间的最小距离。
  13. 根据权利要求9~11任一项所述的显示面板,其中,所述第二颜色子像素开口区的边缘与所述第一电极的边缘之间的最小距离,大于所述第三颜色子像素开口区的边缘与所述第一电极的边缘之间的最小距离。
  14. 根据权利要求9~11任一项所述的显示面板,其中,所述第一颜色子像素开口区靠近所述第二颜色子像素开口区一侧的边缘向所述第一颜色子像素开口区内凹。
  15. 一种显示装置,其中,包括根据权利要求1~14任一项所述的显示面板。
PCT/CN2021/125517 2021-05-26 2021-10-22 显示面板及显示装置 WO2022247119A1 (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN202110578662.7 2021-05-26
CN202110578662.7A CN113314579B (zh) 2021-05-26 2021-05-26 显示面板及显示装置

Publications (1)

Publication Number Publication Date
WO2022247119A1 true WO2022247119A1 (zh) 2022-12-01

Family

ID=77375161

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2021/125517 WO2022247119A1 (zh) 2021-05-26 2021-10-22 显示面板及显示装置

Country Status (2)

Country Link
CN (1) CN113314579B (zh)
WO (1) WO2022247119A1 (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220118580A (ko) * 2021-02-18 2022-08-26 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 제조 방법
CN113314579B (zh) * 2021-05-26 2022-11-11 京东方科技集团股份有限公司 显示面板及显示装置
CN114628451B (zh) * 2021-11-30 2024-01-09 京东方科技集团股份有限公司 显示基板和显示装置
CN114628448A (zh) * 2021-11-30 2022-06-14 京东方科技集团股份有限公司 显示基板及其制作方法和显示装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060232199A1 (en) * 2005-03-29 2006-10-19 Fuji Photo Film Co., Ltd. Organic electroluminescent display device
CN104659070A (zh) * 2015-03-13 2015-05-27 上海天马有机发光显示技术有限公司 一种显示面板、显示装置及显示面板的制造方法
CN105590954A (zh) * 2015-12-22 2016-05-18 昆山国显光电有限公司 Oled显示面板及其制作方法
CN106876331A (zh) * 2017-03-03 2017-06-20 武汉华星光电技术有限公司 Oled显示面板及其制备方法、显示装置
CN107346778A (zh) * 2017-07-07 2017-11-14 深圳市华星光电半导体显示技术有限公司 Woled显示面板以及显示装置
CN111599851A (zh) * 2020-06-02 2020-08-28 京东方科技集团股份有限公司 一种显示面板和显示装置
CN113314579A (zh) * 2021-05-26 2021-08-27 京东方科技集团股份有限公司 显示面板及显示装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060232199A1 (en) * 2005-03-29 2006-10-19 Fuji Photo Film Co., Ltd. Organic electroluminescent display device
CN104659070A (zh) * 2015-03-13 2015-05-27 上海天马有机发光显示技术有限公司 一种显示面板、显示装置及显示面板的制造方法
CN105590954A (zh) * 2015-12-22 2016-05-18 昆山国显光电有限公司 Oled显示面板及其制作方法
CN106876331A (zh) * 2017-03-03 2017-06-20 武汉华星光电技术有限公司 Oled显示面板及其制备方法、显示装置
CN107346778A (zh) * 2017-07-07 2017-11-14 深圳市华星光电半导体显示技术有限公司 Woled显示面板以及显示装置
CN111599851A (zh) * 2020-06-02 2020-08-28 京东方科技集团股份有限公司 一种显示面板和显示装置
CN113314579A (zh) * 2021-05-26 2021-08-27 京东方科技集团股份有限公司 显示面板及显示装置

Also Published As

Publication number Publication date
CN113314579B (zh) 2022-11-11
CN113314579A (zh) 2021-08-27

Similar Documents

Publication Publication Date Title
WO2022247119A1 (zh) 显示面板及显示装置
JP7453277B2 (ja) エレクトロルミネセント表示パネル、及び表示装置
US20220285458A1 (en) Display panel, method for manufacturing the same and display device
WO2021227760A1 (zh) 一种显示面板及其制作方法、显示装置
US20210366393A1 (en) Display substrate and display device
WO2021016946A1 (zh) 显示基板及其制备方法、显示面板、显示装置
WO2020249024A1 (zh) 一种显示基板、显示面板及显示装置
KR102081317B1 (ko) 이중 뱅크 구조를 갖는 고 개구율 유기발광 다이오드 표시장치
WO2022042046A1 (zh) 显示基板及其制备方法、显示装置
WO2022056907A1 (zh) 显示基板及显示装置
WO2020238288A1 (zh) 阵列基板及其制备方法、显示装置
US20210335989A1 (en) Display substrate, method of forming display substrate, and display device
WO2023071560A1 (zh) 显示模组和显示设备
JP2022539621A (ja) ディスプレイパネル及びその製造方法、表示装置
US11538426B2 (en) Display panel and electronic apparatus
US11587983B2 (en) Electroluminescent display module and display device with reduced color cast
WO2022110736A1 (zh) 显示面板及显示装置
CN109148545B (zh) 一种显示面板和显示装置
WO2021184305A1 (zh) 显示基板以及显示装置
CN114175133B (zh) 一种显示面板及其制作方法、显示装置
WO2021103003A1 (zh) 显示面板及显示装置
CN114005860A (zh) 显示基板及其制备方法、显示装置
WO2020224430A1 (zh) 阵列基板、显示面板和显示装置
US20240237446A1 (en) Display substrate and display device
WO2023279374A1 (zh) 显示基板和显示装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 21942683

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 18560687

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

32PN Ep: public notification in the ep bulletin as address of the adressee cannot be established

Free format text: NOTING OF LOSS OF RIGHTS PURSUANT TO RULE 112(1) EPC (EPO FORM 1205A DATED 28.03.2024)