WO2022181161A1 - 固体撮像装置及びその製造方法 - Google Patents
固体撮像装置及びその製造方法 Download PDFInfo
- Publication number
- WO2022181161A1 WO2022181161A1 PCT/JP2022/002687 JP2022002687W WO2022181161A1 WO 2022181161 A1 WO2022181161 A1 WO 2022181161A1 JP 2022002687 W JP2022002687 W JP 2022002687W WO 2022181161 A1 WO2022181161 A1 WO 2022181161A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- substrate
- imaging device
- solid
- state imaging
- conductor
- Prior art date
Links
- 238000003384 imaging method Methods 0.000 title claims abstract description 269
- 238000004519 manufacturing process Methods 0.000 title claims description 34
- 238000000034 method Methods 0.000 title description 28
- 239000000758 substrate Substances 0.000 claims abstract description 326
- 239000004020 conductor Substances 0.000 claims abstract description 205
- 229910052751 metal Inorganic materials 0.000 claims description 37
- 239000002184 metal Substances 0.000 claims description 37
- 238000012545 processing Methods 0.000 claims description 37
- 230000008878 coupling Effects 0.000 claims description 29
- 238000010168 coupling process Methods 0.000 claims description 29
- 238000005859 coupling reaction Methods 0.000 claims description 29
- 238000006243 chemical reaction Methods 0.000 claims description 25
- 239000010410 layer Substances 0.000 description 145
- 238000001514 detection method Methods 0.000 description 25
- 239000011347 resin Substances 0.000 description 25
- 229920005989 resin Polymers 0.000 description 25
- 229910052710 silicon Inorganic materials 0.000 description 20
- 239000010703 silicon Substances 0.000 description 20
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 19
- 238000012546 transfer Methods 0.000 description 19
- 238000012986 modification Methods 0.000 description 14
- 230000004048 modification Effects 0.000 description 14
- 239000000463 material Substances 0.000 description 10
- 230000001681 protective effect Effects 0.000 description 10
- 239000010949 copper Substances 0.000 description 8
- 230000000875 corresponding effect Effects 0.000 description 8
- 239000011229 interlayer Substances 0.000 description 8
- 238000005516 engineering process Methods 0.000 description 7
- 239000007787 solid Substances 0.000 description 7
- 238000010586 diagram Methods 0.000 description 6
- 230000006870 function Effects 0.000 description 6
- 238000000059 patterning Methods 0.000 description 6
- 239000004065 semiconductor Substances 0.000 description 6
- 229910000679 solder Inorganic materials 0.000 description 6
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 5
- 230000003321 amplification Effects 0.000 description 5
- 230000015572 biosynthetic process Effects 0.000 description 5
- 230000000052 comparative effect Effects 0.000 description 5
- 239000000203 mixture Substances 0.000 description 5
- 238000003199 nucleic acid amplification method Methods 0.000 description 5
- 238000005240 physical vapour deposition Methods 0.000 description 5
- 229910052802 copper Inorganic materials 0.000 description 4
- 238000013461 design Methods 0.000 description 4
- 230000007246 mechanism Effects 0.000 description 4
- 239000002356 single layer Substances 0.000 description 4
- 239000012790 adhesive layer Substances 0.000 description 3
- 238000009792 diffusion process Methods 0.000 description 3
- 238000009713 electroplating Methods 0.000 description 3
- 238000005530 etching Methods 0.000 description 3
- 238000007667 floating Methods 0.000 description 3
- 229910052737 gold Inorganic materials 0.000 description 3
- 238000009434 installation Methods 0.000 description 3
- 229910052759 nickel Inorganic materials 0.000 description 3
- 229910052814 silicon oxide Inorganic materials 0.000 description 3
- 101100084902 Mus musculus Psmd14 gene Proteins 0.000 description 2
- 101150057849 Padi1 gene Proteins 0.000 description 2
- 101150092599 Padi2 gene Proteins 0.000 description 2
- 229910007637 SnAg Inorganic materials 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 238000007747 plating Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 229910052719 titanium Inorganic materials 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 240000004050 Pentaglottis sempervirens Species 0.000 description 1
- 235000004522 Pentaglottis sempervirens Nutrition 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- 230000001133 acceleration Effects 0.000 description 1
- 238000007792 addition Methods 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000003139 buffering effect Effects 0.000 description 1
- 229910052681 coesite Inorganic materials 0.000 description 1
- 238000002485 combustion reaction Methods 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 230000001276 controlling effect Effects 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 230000002596 correlated effect Effects 0.000 description 1
- 229910052906 cristobalite Inorganic materials 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000012217 deletion Methods 0.000 description 1
- 230000037430 deletion Effects 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 238000007772 electroless plating Methods 0.000 description 1
- 238000000227 grinding Methods 0.000 description 1
- 238000010030 laminating Methods 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 230000000116 mitigating effect Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 239000011368 organic material Substances 0.000 description 1
- 230000000149 penetrating effect Effects 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 238000005096 rolling process Methods 0.000 description 1
- 238000005070 sampling Methods 0.000 description 1
- 230000035939 shock Effects 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 238000005476 soldering Methods 0.000 description 1
- 229910052682 stishovite Inorganic materials 0.000 description 1
- 229910052905 tridymite Inorganic materials 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/14636—Interconnect structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/03—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/94—Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/1464—Back illuminated imager structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14683—Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
- H01L27/14687—Wafer level processing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14683—Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
- H01L27/1469—Assemblies, i.e. hybrid integration
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/03—Manufacturing methods
- H01L2224/034—Manufacturing methods by blanket deposition of the material of the bonding area
- H01L2224/0346—Plating
- H01L2224/03462—Electroplating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/03—Manufacturing methods
- H01L2224/034—Manufacturing methods by blanket deposition of the material of the bonding area
- H01L2224/0346—Plating
- H01L2224/03464—Electroless plating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05075—Plural internal layers
- H01L2224/0508—Plural internal layers being stacked
- H01L2224/05082—Two-layer arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05099—Material
- H01L2224/051—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05147—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05099—Material
- H01L2224/051—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05163—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
- H01L2224/05166—Titanium [Ti] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05541—Structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0556—Disposition
- H01L2224/05561—On the entire surface of the internal layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05638—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05644—Gold [Au] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05638—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05647—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05638—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05655—Nickel [Ni] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/94—Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/14634—Assemblies, i.e. Hybrid structures
Definitions
- An embodiment according to the present disclosure relates to a solid-state imaging device and a manufacturing method thereof.
- Solid-state imaging devices such as CMOS (Complementary Metal Oxide Semiconductor) image sensors are becoming smaller (see Patent Document 1, for example).
- CMOS Complementary Metal Oxide Semiconductor
- the present disclosure provides a solid-state imaging device and a method of manufacturing the same that can further reduce the size of the device.
- a substrate having an imaging element that generates an electric signal by photoelectrically converting light incident on the first surface; a conductor disposed on at least one of a second surface opposite to the first surface of the substrate and a side surface of the substrate connected to the second surface and electrically connected to the imaging device; A solid-state imaging device is provided.
- the conductor may be in surface contact with at least one of the second surface and the side surface.
- the location where the conductor is arranged and the other locations may be flush with each other.
- the conductor may be electrically connected to the contact member.
- the substrate includes a signal output unit that transmits and receives signals to and from the imaging element,
- the signal output section may be connected to one end of the contact member.
- the substrate is a first substrate on which a photoelectric conversion unit in the imaging element is arranged; a second substrate laminated on the first substrate and performing signal processing of an electrical signal photoelectrically converted by the photoelectric conversion unit;
- the contact member may extend in a depth direction of the first substrate and the second substrate.
- the substrate is a first substrate on which a photoelectric conversion unit in the imaging element is arranged; a second substrate laminated on the first substrate and performing signal processing of an electrical signal photoelectrically converted by the photoelectric conversion unit;
- the first substrate includes a signal output unit that transmits and receives signals to and from the imaging device, the first substrate has a conductive connection portion electrically connected to the signal output portion and extending to a side surface of the first substrate;
- the conductor may be connected to the conductive connecting portion and arranged on a side surface of the first substrate.
- the substrate is a first substrate on which a photoelectric conversion unit in the imaging element is arranged; a second substrate laminated on the first substrate and performing signal processing of an electrical signal photoelectrically converted by the photoelectric conversion unit;
- the second substrate includes a signal output unit that transmits and receives signals to and from the imaging element, the second substrate has a conductive connection portion electrically connected to the signal output portion and extending to a side surface of the second substrate;
- the conductor may be connected to the conductive connecting portion and arranged on a side surface of the second substrate.
- the conductor may be arranged on side surfaces of the first substrate and the second substrate, and on the second surface of the second substrate.
- the conductor may be arranged only on the second surface or only on the side surface.
- the conductor may be arranged continuously from the second surface to the side surface.
- the conductor arranged on the second surface and the conductor arranged on the side surface may be provided separately from each other.
- the plurality of conductors coupled by the coupling section may share a signal output section that is electrically connected to the conductors and that transmits and receives signals to and from the imaging device.
- the plurality of conductors coupled by the coupling section may be shared by a plurality of signal output sections that are electrically connected to the first conductor and transmit and receive signals to and from the imaging device.
- the conductor may have a single conductive layer.
- the conductor may have a plurality of laminated conductive layers.
- an imaging element is formed on the first surface of a substrate to generate an electric signal obtained by photoelectrically converting light incident on the first surface
- a conductor is formed on at least one of a second surface opposite to the first surface of the substrate and a side surface of the substrate connected to the second surface, and electrically connected to the imaging element.
- the imaging device on the first surface of the substrate; forming a hole extending in the depth direction of the substrate from the second surface side of the substrate so as to expose a signal output portion for transmitting and receiving signals to and from the imaging element;
- a contact member extending in a depth direction of the substrate and the conductor electrically connected to the contact member are formed by forming a metal layer from the second surface side of the substrate so as to fill the hole. , may be further provided.
- a conductive connection portion is formed that is electrically connected to a signal output portion that transmits and receives signals to and from the imaging device and that extends to a first region that includes a portion of the division region for singulating the substrate. death, forming a hole extending in the depth direction of the substrate from the second surface side of the substrate to the first region so that the conductive connection portion is exposed; forming the conductor electrically connected to the conductive connecting portion by forming a metal layer from the second surface side of the substrate so as to fill the hole; The method may further include separating the substrate into pieces along the divided regions.
- the imaging element on the first surface of the substrate before being singulated; forming a sacrificial layer extending to a first region including a portion of a division region for singulating the substrate; forming a hole extending in the depth direction of the substrate from the second surface side of the substrate to the first region so as to expose the sacrificial layer; removing the sacrificial layer; A conductive connection portion electrically connected to a signal output portion for transmitting and receiving signals to and from the imaging element is formed in the region from which the sacrificial layer has been removed, and the hole is filled with the conductive connection portion of the substrate.
- forming the conductor electrically connected to the conductive connecting portion by forming a metal layer from the second surface side; The method may further include separating the substrate into pieces along the divided regions.
- FIG. 1 is a side view showing an example of an appearance configuration of a solid-state imaging device according to a first embodiment
- FIG. 1 is a plan view showing an example of an appearance configuration of a solid-state imaging device according to a first embodiment
- FIG. 5 is an enlarged plan view enlarging the conductor and its surroundings in the dashed frame of FIG. 4;
- FIG. 7 is an enlarged cross-sectional view showing the configuration of the solid-state imaging device in a cross section corresponding to line AA of FIG. 6;
- FIG. 7 is an enlarged cross-sectional view showing the configuration of the solid-state imaging device in a cross section corresponding to line BB of FIG. 6;
- FIG. It is a figure which shows the structural example of a board
- It is a sectional view showing an example of composition of a solid imaging device concerning a 1st embodiment. It is a perspective view showing an example of composition of a solid imaging device concerning a 1st embodiment.
- FIG. 1 is an external view showing an example of connection between a solid-state imaging device and a mounting board according to the first embodiment;
- FIG. It is a figure which shows an example of a structure of the solid-state imaging device which concerns on a comparative example.
- 4A to 4C are cross-sectional views showing an example of a method for manufacturing the solid-state imaging device according to the first embodiment;
- FIG. 14B is a cross-sectional view following FIG. 14A showing an example of the method for manufacturing the solid-state imaging device;
- 14B is a cross-sectional view illustrating an example of the method for manufacturing the solid-state imaging device, continued from FIG. 14B;
- FIG. FIG. 14C is a cross-sectional view showing an example of the manufacturing method of the solid-state imaging device following FIG.
- FIG. 14C is a cross-sectional view illustrating an example of the method for manufacturing the solid-state imaging device, continued from FIG. 14D;
- 14E is a cross-sectional view showing an example of the method for manufacturing the solid-state imaging device, continued from FIG. 14E;
- FIG. 14F is a cross-sectional view showing an example of the method for manufacturing the solid-state imaging device, continued from FIG. 14F;
- FIG. 14G is a cross-sectional view showing an example of the manufacturing method of the solid-state imaging device following FIG. 14G; It is a sectional view showing the 1st modification of composition of a solid imaging device concerning a 1st embodiment.
- FIG. 14C is a cross-sectional view illustrating an example of the method for manufacturing the solid-state imaging device, continued from FIG. 14D;
- 14E is a cross-sectional view showing an example of the method for manufacturing the solid-state imaging device, continued from FIG. 14E;
- FIG. 14F is a cross-sectional view showing
- FIG. 11 is an enlarged cross-sectional view showing an example of the configuration of a solid-state imaging device according to a second embodiment; It is a sectional view showing an example of composition of a solid imaging device concerning a 2nd embodiment. It is a sectional view showing an example of a manufacturing method of a solid imaging device concerning a 2nd embodiment.
- FIG. 11 is an enlarged cross-sectional view showing a modification of the configuration of the solid-state imaging device according to the second embodiment;
- FIG. 11 is an enlarged cross-sectional view showing an example of the configuration of a solid-state imaging device according to a third embodiment; FIG.
- FIG. 11 is a cross-sectional view showing an example of the configuration of a solid-state imaging device 1 according to a third embodiment; It is a sectional view showing an example of a manufacturing method of a solid imaging device concerning a 3rd embodiment.
- FIG. 22B is a cross-sectional view following FIG. 22A showing an example of the method for manufacturing the solid-state imaging device;
- FIG. 22B is a cross-sectional view showing an example of the manufacturing method of the solid-state imaging device following FIG. 22B;
- FIG. 22C is a cross-sectional view illustrating an example of the method for manufacturing the solid-state imaging device, continued from FIG. 22C;
- FIG. 11 is an enlarged cross-sectional view showing a modification of the configuration of the solid-state imaging device according to the third embodiment;
- FIG. 11 is an enlarged cross-sectional view showing an example of the configuration of a solid-state imaging device according to a fourth embodiment;
- FIG. 12 is an enlarged cross-sectional view showing a modification of the configuration of the solid-state imaging device according to the fourth embodiment;
- FIG. 11 is a perspective view showing a first example of the configuration of a solid-state imaging device according to a fifth embodiment;
- FIG. 21 is a perspective view showing a second example of the configuration of the solid-state imaging device according to the fifth embodiment;
- FIG. 11 is a perspective view showing a third example of the configuration of a solid-state imaging device according to a fifth embodiment;
- FIG. 21 is a perspective view showing a first example of the configuration of a solid-state imaging device according to a sixth embodiment;
- FIG. 21 is a perspective view showing a second example of the configuration of a solid-state imaging device according to the sixth embodiment;
- FIG. 21 is a perspective view showing a first example of the configuration of a solid-state imaging device according to a seventh embodiment;
- FIG. 21 is a perspective view showing a second example of the configuration of a solid-state imaging device according to the seventh embodiment;
- FIG. 21 is a cross-sectional view showing a first example of the configuration of a conductor and a substrate according to an eighth embodiment;
- FIG. 21 is an enlarged cross-sectional view showing an example of the configuration of a solid-state imaging device according to an eighth embodiment;
- FIG. 20 is a cross-sectional view showing a second example of the configuration of the conductor and substrate according to the eighth embodiment
- 1 is a block diagram showing an example of a schematic configuration of a vehicle control system
- FIG. FIG. 4 is an explanatory diagram showing an example of installation positions of an outside information detection unit and an imaging unit;
- FIG. 1 shows a circuit configuration example of the substrate 13 of the solid-state imaging device 1. As shown in FIG. 1
- the solid-state imaging device 1 includes a pixel array section 33 in which pixels 32 are arranged in a two-dimensional array, a vertical drive circuit 34, a column signal processing circuit 35, a horizontal drive circuit 36, an output circuit 37, a control circuit 38, and input/output terminals. 39, etc.
- Each component of the solid-state imaging device 1 is arranged on a substrate 13, for example.
- each configuration such as the pixel array section 33, the vertical driving circuit 34, the column signal processing circuit 35, the horizontal driving circuit 36, the output circuit 37, the control circuit 38, and the input/output terminal 39 may be referred to as an imaging device. be.
- the pixel 32 has a photodiode as a photoelectric conversion element and a plurality of pixel transistors. A circuit configuration example of the pixel 32 will be described later with reference to FIG.
- the pixel 32 can have a shared pixel structure.
- This pixel-sharing structure is composed of a plurality of photodiodes, a plurality of transfer transistors, one shared floating diffusion (floating diffusion region), and one shared pixel transistor each. That is, in the shared pixel, the photodiodes and transfer transistors that constitute a plurality of unit pixels share another pixel transistor each.
- the control circuit 38 receives an input clock and data instructing the operation mode, etc., and outputs data such as internal information of the solid-state imaging device 1 . That is, the control circuit 38 generates clock signals and control signals that serve as references for the operation of the vertical drive circuit 34, the column signal processing circuit 35, the horizontal drive circuit 36, etc. based on the vertical synchronization signal, horizontal synchronization signal, and master clock. do. The control circuit 38 outputs the generated clock signal and control signal to the vertical drive circuit 34, the column signal processing circuit 35, the horizontal drive circuit 36, and the like.
- the vertical drive circuit 34 is composed of, for example, a shift register, selects a predetermined pixel drive wiring 40, supplies a pulse for driving the pixels 32 to the selected pixel drive wiring 40, and drives the pixels 32 row by row. do. That is, the vertical driving circuit 34 sequentially selectively scans the pixels 32 of the pixel array section 33 in the vertical direction on a row-by-row basis. is supplied to the column signal processing circuit 35 through the vertical signal line 41 .
- the column signal processing circuit 35 is arranged for each column of the pixels 32, and performs signal processing such as noise removal on the signals output from the pixels 32 of one row for each pixel column.
- the column signal processing circuit 5 performs signal processing such as CDS (Correlated Double Sampling) for removing pixel-specific fixed pattern noise and AD conversion.
- the horizontal driving circuit 36 is composed of, for example, a shift register, and sequentially outputs horizontal scanning pulses to select each of the column signal processing circuits 35 in turn, and outputs pixel signals from each of the column signal processing circuits 35 to the horizontal signal line. 42 to output.
- the output circuit 37 performs signal processing on the signals sequentially supplied from each of the column signal processing circuits 35 through the horizontal signal line 42 and outputs the processed signals.
- the output circuit 37 may perform only buffering, or may perform black level adjustment, column variation correction, various digital signal processing, and the like.
- the input/output terminal 39 exchanges signals with the outside.
- the solid-state imaging device 1 configured as described above is a CMOS image sensor called a column AD system in which a column signal processing circuit 35 that performs CDS processing and AD conversion processing is arranged for each pixel column.
- FIG. 2 shows an equivalent circuit of pixel 32 .
- the pixel 32 shown in FIG. 2 shows a configuration that realizes an electronic global shutter function.
- the pixel 32 includes a photodiode 51 as a photoelectric conversion element, a first transfer transistor 52, a memory section (MEM) 53, a second transfer transistor 54, an FD (floating diffusion region) 55, a reset transistor 56, an amplification transistor 57, and a selection transistor. 58 , and an ejection transistor 59 .
- the photodiode 51 is a photoelectric conversion unit that generates and accumulates charges (signal charges) according to the amount of light received.
- the photodiode 51 has an anode terminal grounded and a cathode terminal connected to the memory section 53 via the first transfer transistor 52 .
- the cathode terminal of the photodiode 51 is also connected to a discharge transistor 59 for discharging unnecessary charges.
- the first transfer transistor 52 reads the charge generated by the photodiode 51 and transfers it to the memory section 53 when turned on by the transfer signal TRX.
- the memory unit 53 is a charge holding unit that temporarily holds charges until the charges are transferred to the FD 55 .
- the second transfer transistor 54 When the second transfer transistor 54 is turned on by the transfer signal TRG, it reads the charge held in the memory section 53 and transfers it to the FD55.
- the FD 55 is a charge holding unit that holds charges read from the memory unit 53 for reading out as a signal.
- the reset transistor 56 is turned on by the reset signal RST, the charge accumulated in the FD55 is discharged to the constant voltage source VDD, thereby resetting the potential of the FD55.
- the amplification transistor 57 outputs a pixel signal according to the potential of the FD55. That is, the amplification transistor 57 constitutes a source follower circuit together with a load MOS 60 as a constant current source, and the pixel signal indicating the level corresponding to the charge accumulated in the FD 55 is transmitted from the amplification transistor 57 to the selection transistor 58 as a column signal. It is output to the processing circuit 35 (FIG. 1).
- the load MOS 60 is arranged in the column signal processing circuit 35, for example.
- the selection transistor 58 is turned on when the pixel 32 is selected by the selection signal SEL, and outputs the pixel signal of the pixel 32 to the column signal processing circuit 35 via the vertical signal line 41 .
- the discharge transistor 59 when turned on by the discharge signal OFG, discharges unnecessary charges accumulated in the photodiode 51 to the constant voltage source VDD.
- the transfer signals TRX and TRG, the reset signal RST, the discharge signal OFG, and the selection signal SEL are supplied from the vertical drive circuit 34 via the pixel drive wiring 40.
- a high-level discharge signal OFG is supplied to the discharge transistor 59 to turn on the discharge transistor 59, and the charge accumulated in the photodiode 51 is discharged to the constant voltage source VDD, and all pixels photodiode 51 is reset.
- the first transfer transistor 52 is turned on by the transfer signal TRX in all pixels of the pixel array section 33 , and the charge accumulated in the photodiode 51 is transferred to the memory section 53 . be done.
- the charges held in the memory section 53 of each pixel 32 are sequentially read out to the column signal processing circuit 35 row by row.
- the second transfer transistors 54 of the pixels 32 in the readout row are turned on by the transfer signal TRG, and the charges held in the memory section 53 are transferred to the FD55.
- the selection transistor 58 is turned on by the selection signal SEL, a signal indicating the level corresponding to the charge accumulated in the FD 55 is output from the amplification transistor 57 to the column signal processing circuit 35 via the selection transistor 58. be.
- the same exposure time is set for all the pixels in the pixel array section 33, and the charge is temporarily held in the memory section 53 after the end of the exposure.
- a global shutter type operation imaging in which charges are sequentially read out from the memory unit 53 in units of rows is possible.
- the circuit configuration of the pixel 32 is not limited to the configuration shown in FIG. 2.
- a circuit configuration that does not have the memory unit 53 and operates according to the so-called rolling shutter method can be adopted.
- FIG. 3 is a side view showing an example of the external configuration of the solid-state imaging device 1 according to the first embodiment.
- FIG. 4 shows a plan view showing an example of the external configuration of the solid-state imaging device 1 according to the first embodiment.
- FIG. 3 and 4 are external views of the semiconductor package of the solid-state imaging device 1 viewed from the package side and the package back, respectively. 4 shows a cross section corresponding to FIG. 5, which is a cross sectional view.
- FIG. 5 is a cross-sectional view showing an example of the configuration of the solid-state imaging device 1 according to the first embodiment.
- the solid-state imaging device 1 includes a substrate 13, a conductor 14, and a protection substrate 18.
- the solid-state imaging device 1 shown in FIG. 5 is a semiconductor package in which a substrate 13 is packaged. Each component (imaging device) of the solid-state imaging device 1 shown in FIG. 1 is arranged on the substrate 13 . More specifically, the solid-state imaging device 1 has a CSP (Chip Size Package) structure. That is, the outer edge of the package of the solid-state imaging device 1 substantially coincides with the outer edge of the substrate 13 when viewed from the normal direction of the substrate surface of the substrate 13 . Therefore, the back surface F2 and side surface F3 of the substrate 13 are also the back surface and side surface of the package, respectively.
- CSP Chip Size Package
- the substrate 13 has a front surface (first surface) F1, a back surface (second surface) F2, and a side surface F3.
- the back surface F2 is the surface on the opposite side of the front surface F1.
- the side surface F3 is a surface that continues from the back surface F2. Further, the substrate 13 has an imaging element that generates an electric signal by photoelectrically converting light incident on the surface F1.
- a plurality of conductors 14 as external terminals for electrical connection with an external substrate (not shown) are arranged on the substrate 13 . More specifically, conductor 14 is, for example, a conductive pad.
- the conductor 14 is arranged on at least one of the back surface F2 and the side surface F3. In the example shown in FIG. 5, the conductor 14 is arranged on both the lower surface (back surface F2) and the side surface F3 of the substrate 13. In the example shown in FIG. Also, the conductor 14 is electrically connected to the imaging device.
- the protective substrate 18 is, for example, a transparent glass substrate. If the hardness of the protective substrate 18 is higher than that of the on-chip lens 16, the effect of protecting the on-chip lens 16 is enhanced.
- the solid-state imaging device 1 further includes a resin layer 17 , an adhesive layer 19 , an organic film 24 , an insulating layer 25 , a connection pad 26 and a resin layer (insulating layer) 91 .
- the resin layer 17 supports the protective substrate 18 so that a gap is provided between the protective substrate 18 and the on-chip lens 16 . Thereby, the solid-state imaging device 1 has a cavity structure.
- the resin layer 17 has, for example, a columnar or wall-like structure.
- the adhesive layer 19 bonds the substrate 13 and the resin layer 17 together.
- the organic film 24 has a photodiode 51 .
- the photodiode 51 is an organic photodiode using an organic material.
- the organic film 24 may have a wiring layer. This wiring layer includes, for example, pixel circuits and the like.
- the insulating layer 25 is, for example, a silicon oxide film.
- connection pad (signal output unit) 26 transmits and receives signals to and from the imaging device.
- the substrate 13 has, for example, connection pads 26 on or within the substrate 13 .
- the resin layer 91 is arranged on the lower surface (back surface F2) of the substrate 13.
- the resin layer 91 is, for example, a protective resin film such as a solder resist.
- the conductor 14 is arranged so as to be exposed from the resin layer 91 .
- conductors 14 are arranged along the outer edge of the package as seen from the rear surface F2. Further, as shown in FIG. 3, the conductor 14 is also arranged on the side face F3 so as to extend from the back face F2.
- FIG. 6 is an enlarged plan view of the conductor 14 and its periphery in the dashed frame D of FIG.
- FIG. 7 is an enlarged cross-sectional view showing the configuration of the solid-state imaging device 1 in a cross section corresponding to line AA in FIG.
- the side surface of the package is substantially the same as the side surface F3 of the substrate.
- a side surface F ⁇ b>3 of the substrate 13 is covered with a resin layer 91 .
- FIG. 8 is an enlarged cross-sectional view showing the configuration of the solid-state imaging device 1 in a cross section corresponding to line BB in FIG.
- the solid-state imaging device 1 further includes contact members 141 .
- the contact member 141 is, for example, a through electrode.
- the contact member 141 extends in the depth direction of the substrate 13 and is electrically connected to the imaging element.
- Conductor 14 is electrically connected to contact member 141 .
- Contact member 141 is formed integrally with conductor 14, for example, as described below with reference to FIGS. 14A-14H. In the example shown in FIG. 8, the contact member 141 is arranged so as to penetrate both the substrate 13 and the insulating layer 25 .
- the connection pad 26 is connected to one end of the contact member 141 . In the example shown in FIG. 8 , one end of the contact member 141 is electrically connected to the bottom surface of the connection pad 26 . The other end and side surface of the contact member 141 are electrically connected to the conductor 14 . Therefore, the contact member 141 electrically connects the connection pad 26 and the conductor 14 .
- Conductor 14 is arranged so as to be exposed from contact member 141 to side surface F3 (package side surface).
- the substrate 13 is processed to form the conductor 14 from the contact member 141 toward the side surface F3 (package side surface).
- the conductor 14 extends along the lower surface of the package so as to cover the resin layer 91 .
- the substrate 13 is a laminated substrate.
- FIG. 9A and 9B are diagrams showing configuration examples of the substrate 13.
- FIG. 9A and 9B are diagrams showing configuration examples of the substrate 13.
- the substrate 13 is a laminated substrate configured by laminating the lower substrate 11 and the upper substrate 12 .
- the upper substrate 12 has a pixel area 21 in which pixel units for performing photoelectric conversion are two-dimensionally arranged, and a control circuit 22 for controlling the pixel units.
- the lower substrate 11 has a logic circuit 23 such as a signal processing circuit that processes pixel signals output from the pixel section.
- the upper substrate 12 may have only the pixel region 21 and the lower substrate 11 may have the control circuit 22 and the logic circuit 23, as shown in FIG. 9B.
- the logic circuit 23 or both the control circuit 22 and the logic circuit 23 on the lower substrate 11 different from the upper substrate 12 of the pixel region 21 and stacking them, one semiconductor substrate can be formed. , the pixel area 21, the control circuit 22, and the logic circuit 23 can be arranged in the plane direction, the size of the solid-state imaging device 1 can be reduced.
- the upper substrate 12 on which at least the pixel regions 21 are formed will be referred to as the pixel sensor substrate 12, and the lower substrate 11 on which at least the logic circuit 23 will be formed will be referred to as the logic substrate 11.
- the substrate 13 includes a pixel sensor substrate (first substrate) 12 and a logic substrate (second substrate) 11 .
- a photodiode 51 which is a photoelectric conversion section in the imaging device, is arranged on the pixel sensor substrate 12.
- the logic board 11 is stacked on the pixel sensor board 12 and performs signal processing of the electric signal photoelectrically converted by the photodiode 51 .
- FIG. 10 is a cross-sectional view showing an example of the configuration of the solid-state imaging device 1 according to the first embodiment.
- the solid-state imaging device 1 has a cavityless structure as shown in FIG. 15 of a modified example of the first embodiment described later.
- the solid-state imaging device 1 may have a cavity structure.
- a multilayer wiring layer 82 is formed on the upper side (the pixel sensor substrate 12 side) of a semiconductor substrate 81 (hereinafter referred to as a silicon substrate 81) made of silicon (Si), for example.
- the multilayer wiring layer 82 constitutes the control circuit 22 and the logic circuit 23 shown in FIGS. 9A and 9B.
- the multilayer wiring layer 82 includes a plurality of wiring layers 83 including a top wiring layer 83 closest to the pixel sensor substrate 12, an intermediate wiring layer 83, and a bottom wiring layer 83 closest to the silicon substrate 81, It is composed of an interlayer insulating film 84 formed between each wiring layer 83 .
- the plurality of wiring layers 83 are formed using, for example, copper (Cu), aluminum (Al), tungsten (W), etc., and the interlayer insulating film 84 is formed using, for example, a silicon oxide film, a silicon nitride film, or the like. .
- Each of the plurality of wiring layers 83 and interlayer insulating films 84 may be formed of the same material in all layers, or two or more materials may be used depending on the layer.
- a multilayer wiring layer 102 is formed on the lower side (logic substrate 11 side) of a semiconductor substrate 101 (hereinafter referred to as silicon substrate 101) made of silicon (Si).
- the multilayer wiring layer 102 constitutes the pixel circuit of the pixel region 21 in FIGS. 9A and 9B.
- the multilayer wiring layer 102 includes a plurality of wiring layers 103 including an uppermost wiring layer 103a closest to the silicon substrate 101, an intermediate wiring layer 103b, and a lowermost wiring layer 103c closest to the logic substrate 11; It is composed of an interlayer insulating film 104 formed between wiring layers 103 .
- Materials used for the plurality of wiring layers 103 and the interlayer insulating film 104 may be the same materials as those for the wiring layer 83 and the interlayer insulating film 84 described above. Further, the plurality of wiring layers 103 and interlayer insulating films 104 may be formed by selectively using one or more materials, like the wiring layers 83 and interlayer insulating films 84 described above.
- the multilayer wiring layer 102 of the pixel sensor substrate 12 is composed of three wiring layers 103, and the multilayer wiring layer 82 of the logic substrate 11 is composed of four wiring layers 83.
- the total number of wiring layers is not limited to this, and any number of layers can be formed.
- a photodiode 51 formed by a PN junction is formed for each pixel 32 in the silicon substrate 101 .
- the multilayer wiring layer 102 and the silicon substrate 101 include a plurality of pixel transistors such as the first transfer transistor 52 and the second transfer transistor 54, and memory transistors, which have been described with reference to FIG. A section (MEM) 53 and the like are also formed.
- pixel transistors such as the first transfer transistor 52 and the second transfer transistor 54
- memory transistors which have been described with reference to FIG. A section (MEM) 53 and the like are also formed.
- a silicon through electrode 109 connected to the wiring layer 103a of the pixel sensor substrate 12 is formed at a predetermined position of the silicon substrate 101 where the color filter 15 and the on-chip lens 16 are not formed.
- the through-silicon electrodes 109 are connected by connection wirings 106 (connection pads 26 ) formed on the upper surface of the silicon substrate 101 .
- An insulating film 107 is formed between the through silicon electrode 109 and the silicon substrate 101 .
- a color filter 15 and an on-chip lens 16 are formed on the upper surface of the silicon substrate 101 with an insulating film (flattening film) 108 interposed therebetween.
- the substrate 13 which is a laminated substrate, has a laminated structure in which the multilayer wiring layer 82 side of the logic substrate 11 and the multilayer wiring layer 102 side of the pixel sensor substrate 12 are bonded together.
- the bonding surface between the multilayer wiring layer 82 of the logic substrate 11 and the multilayer wiring layer 102 of the pixel sensor substrate 12 is indicated by a dashed line.
- the contact member 141 extends in the depth direction of the pixel sensor substrate 12 and the logic substrate 11 . Also, the conductors 14 are arranged on the side surfaces F3 of both the logic substrate 11 and the pixel sensor substrate 12 .
- connection between the wiring layer 83 of the logic substrate 11 and at least one of the wiring layer 103 and the conductor 14 of the pixel sensor substrate 12 is omitted.
- FIG. 11 is a perspective view showing an example of the configuration of the solid-state imaging device 1 according to the first embodiment.
- the conductor 14 is in surface contact with at least one of the back surface F2 and the side surface F3.
- the conductor 14 is provided so as to be in surface contact with both the rear surface F2 and the side surface F3 of the substrate 13 . More specifically, on at least one of the back surface F2 and the side surface F3, the location where the conductor 14 is arranged and the other locations are flush with each other.
- the conductor 14 is exposed from the resin layer 91 arranged substantially flush on both the back surface F2 (package back surface) and the side surface F3 (package side surface).
- the conductor 14 is arranged continuously from the back surface F2 to the side surface F3. That is, the conductor 14 arranged on the back surface F2 and the conductor 14 arranged on the side surface F3 are electrically connected at the corner where the side surface F3 and the back surface F2 intersect.
- FIG. 12 is an external view showing an example of connection between the solid-state imaging device 1 and the mounting board 100 according to the first embodiment.
- the solid-state imaging device 1 is connected to the mounting substrate 100 by solder 110, for example.
- the solder 110 is provided on the conductors 14 arranged on both the back surface F2 and the side surfaces F3. Thereby, the height from the mounting substrate 100 to the upper surface of the protective substrate 18 can be further reduced.
- FIG. 13 is a diagram showing an example of the configuration of a solid-state imaging device 1a according to a comparative example.
- the comparative example is different from the first embodiment in that metal bumps 14a are provided instead of the conductors 14.
- FIG. 13 is a diagram showing an example of the configuration of a solid-state imaging device 1a according to a comparative example.
- the comparative example is different from the first embodiment in that metal bumps 14a are provided instead of the conductors 14.
- a BGA (Ball Grid Array) structure is known as one of package structures.
- a BGA structure a plurality of metal bumps 14a are provided on the back surface of the substrate 13.
- the metal bumps 14a are, for example, solder balls.
- the height from the mounting substrate 100 to the upper surface of the protective substrate 18 increases due to the height of the metal bumps 14a. This goes against the demand for miniaturization of package size.
- the BGA may affect the standing of the package.
- the installation of the package on the mounting substrate 100 is affected by dicing accuracy, substrate parallelism, BGA flatness, and the like.
- the BGA flatness is, for example, a variation for each metal bump 14a.
- the wiring distance to the metal bumps 14a may be long, resulting in increased wiring resistance.
- the height of the package can be reduced by the height of the metal bumps 14a.
- the solid-state imaging device 1 according to the first embodiment can be made about 20% thinner than the solid-state imaging device 1a according to the comparative example.
- the conductor 14 is arranged from the connection pad 26, which is the sensor pad, toward the outer periphery. Thereby, the wiring resistance due to the rewiring layer for connecting to the metal bumps 14a can be suppressed.
- 14A to 14H are cross-sectional views showing an example of a method for manufacturing the solid-state imaging device 1 according to the first embodiment.
- the substrate 13 is in a wafer state before singulation.
- substrate 13 is singulated by dicing along dividing regions (scribe lines). The divided regions are the left and right ends of the substrate 13 in FIGS. 14A to 14H.
- 14A to 14G the area on the left side of the center line shows the area where the conductor 14 is provided, and the area on the right side of the center line shows the area where the conductor 14 is not provided.
- the left side of the center line shows a cross-sectional view of the conductor 14, and the right side of the center line shows an external side view of the solid-state imaging device 1. As shown in FIG.
- imaging elements are formed on the front surface F1 of the substrate 13 before being singulated.
- the protective substrate 18 is attached above the front surface F1 of the substrate 13 .
- back grinding or etching is performed from the back surface F2 side to thin the substrate 13 .
- holes 13h are formed in the substrate 13 by etching.
- the hole 13h is formed in a region partially including the connection pad 26 and the division region when viewed from the back surface F2 of the substrate 13. As shown in FIG. The insulating layer is exposed through the hole 13h.
- the insulating layer 27 is formed on the hole 13h, the back surface F2, and the insulating layer 25 from the back surface F2 side.
- the insulating layer 27 is, for example, a silicon oxide film.
- the insulating layer 27 is formed by, for example, CVD (Chemical Vapor Deposition).
- connection pads 26 are etched so as to expose the connection pads 26.
- holes 13h extending in the depth direction of the substrate 13 from the rear surface F2 side of the substrate 13 are formed so as to expose the connection pads 26.
- a seed layer 28 is formed on the connection pads 26 and the insulating layer 27 from the back surface F2 side.
- the material of the seed layer 28 is, for example, Ti or Cu.
- a metal layer 29 is formed on the seed layer 28 from the rear surface F2 side.
- Metal layer 29 is formed to fill hole 13h. That is, by forming the metal layer 29 from the back surface F2 side of the substrate 13 so as to fill the hole 13h, the contact member 141 extending in the depth direction of the substrate 13 and the conductor 14 electrically connected to the contact member 141 are formed.
- the metal layer 29 is, for example, a plated layer.
- the material of the metal layer 29 is Cu, Ni or Au, for example. Cu may be formed by electrolytic plating, and Ni or Au may be formed by electroless plating.
- a resin layer 91 is formed on the insulating layer 27 from the back surface F2 side.
- the resin layer 91 is formed avoiding the conductor 14 .
- the resin layer 91 is a protective resin, such as a solder resist.
- a rewiring layer may be formed on the rear surface F2. The rewiring layer is formed, for example, by photolithography using resist patterning and plating.
- the solid-state imaging device 1 is singulated by dicing the substrate 13 along the divided regions. Accordingly, a conductor 14 is formed which is arranged on at least one of the back surface F2 and the side surface F3 and electrically connected to the imaging element. As a result, the solid-state imaging device 1 shown in FIGS. 3 to 8 is completed. Therefore, the solid-state imaging device 1 is a WLCSP (Wafer Level Chip Size Package).
- WLCSP Wafer Level Chip Size Package
- the conductor 14 is formed on at least one of the back surface F2 and the side surface F3. This allows the package to be made thinner.
- FIG. 15 is a cross-sectional view showing a first modified example of the configuration of the solid-state imaging device 1 according to the first embodiment.
- the first modification differs from the first embodiment in that the package has a cavityless structure.
- the solid-state imaging device 1 further includes a resin layer 17a. Further, in the example shown in FIG. 15, the resin layer 17 and the adhesive layer 19 in FIG. 5 of the first embodiment are not provided.
- the resin layer 17a is, for example, a glass seal resin. In the cavityless structure, since the resin layer 17 is not provided, the height of the package can be further reduced.
- FIG. 16 is an enlarged cross-sectional view showing an example of the configuration of the solid-state imaging device 1 according to the second embodiment.
- the second embodiment differs from the first embodiment in that the conductors 14 on the side surface F3 are connected to the connection pads 26 via the conductors 14 on the back surface F2.
- one end of the contact member 141 is electrically connected to the bottom surface of the connection pad 26 .
- the other end of contact member 141 is electrically connected to conductor 14 arranged on rear surface F2.
- the conductor 14 arranged on the back surface F2 is electrically connected at the corner where the back surface F2 and the side surface F3 intersect.
- the conductor 14 arranged on the side surface F3 is arranged until it reaches the resin layer 17 .
- the conductor 14 may be arranged only on the side surface of the package by patterning the rewiring layer using the resin layer 91 .
- the substrate 13 is a laminated substrate.
- FIG. 17 is a cross-sectional view showing an example of the configuration of the solid-state imaging device 1 according to the second embodiment.
- a silicon through-hole 85 penetrating through the silicon substrate 81 is formed at a predetermined position of the silicon substrate 81 , and a connecting conductor (for example, the metal layer 29 ) is formed on the inner wall of the silicon through-hole 85 via an insulating film 86 .
- a through silicon via (TSV) 88 (contact member 141) is formed by embedding.
- the insulating film 86 can be formed of, for example, an SiO2 film, a SiN film, or the like.
- the conductors 14 are arranged on the side surface F3 of the logic substrate 11 and the pixel sensor substrate 12, and the back surface F2 of the logic substrate 11. Note that the conductor 14 may be arranged on either one of the side surfaces F3 of the logic substrate 11 and the pixel sensor substrate 12 .
- connections between the connection pads 26, the wiring layer 83 of the logic substrate 11, and the wiring layer 103 of the pixel sensor substrate 12 are omitted.
- the conductors 14 are arranged on the side surface F3 of the logic substrate 11 and the pixel sensor substrate 12 and the rear surface F2 of the logic substrate 11, as in FIG.
- 18A and 18B are cross-sectional views showing an example of a method for manufacturing the solid-state imaging device 1 of the second embodiment.
- a metal layer 29 is formed so as to fill the holes 13h in both the first region R1 and the second region R2. Thereby, the conductor 14 and the contact member 141 arranged on the side surface F3 are formed. Other steps are the same as in the first embodiment.
- FIG. 19 is an enlarged cross-sectional view showing a modification of the configuration of the solid-state imaging device 1 according to the second embodiment.
- the modification of the second embodiment differs from the second embodiment in that the conductor 14 is not provided on the side surface F3.
- FIG. 20 is an enlarged cross-sectional view showing an example of the configuration of the solid-state imaging device 1 according to the third embodiment.
- the third embodiment differs from the first embodiment in that the connection pads 26 are connected to the conductors 14 via the upper surface (surface).
- the solid-state imaging device 1 further includes a conductive connection section 142 .
- the conductive connection part 142 is, for example, wiring.
- Conductive connection 142 is located on surface F1. In the example shown in FIG. 20 , one end of the conductive connection portion 142 is electrically connected to the top surface of the connection pad 26 . The other end of the conductive connecting portion 142 is electrically connected to the conductor 14 arranged on the side surface F3. Thus, the conductive connection 142 electrically connects the connection pad 26 and the conductor 14 .
- connection pad 26 and the conductor 14 are connected from the lower surface of the connection pad 26 .
- the connection pads 26 for example, if the solid-state imaging device 1 is a stacked sensor, since there is a logic circuit for processing pixel signals below the connection pads 26, it is necessary to design the connection pads 26 for contact exclusively ( For example, see FIG. 10 for the first embodiment and FIG. 17 for the second embodiment).
- connection pad 26 is electrically connected to the conductive connection portion 142 on the side opposite to the substrate 13 .
- the connection pad 26 can be electrically connected to the conductor 14 without going through the inside of the substrate 13 below the conductor 14 .
- special design of the connection pads 26 is not necessary.
- the substrate 13 is a laminated substrate.
- FIG. 21 is a cross-sectional view showing an example of the configuration of the solid-state imaging device 1 according to the third embodiment.
- the pixel sensor substrate 12 includes connection pads 26 and conductive connections 142 .
- the conductive connections 142 are electrically connected to the connection pads 26 and extend to the sides of the pixel sensor substrate 12 .
- the conductors 14 are connected to the conductive connections 142 and arranged on the sides of the pixel sensor substrate 12 . Also, the conductors 14 may be arranged on the side and bottom surfaces of the logic board 11 .
- connection pads 26 and the conductive connection portions 142 are arranged on the pixel sensor substrate 12 .
- the present invention is not limited to this, and the connection pads 26 and the conductive connection portions 142 may be arranged on the logic board 11 .
- the conductive connection portion 142 extends to the side surface of the logic board 11 .
- the conductor 14 is arranged on the side surface of the logic board 11 .
- the conductor 14 may be arranged on the side surface of the pixel sensor substrate 12 and the bottom surface of the logic substrate 11 .
- 22A to 22D are cross-sectional views showing an example of a method for manufacturing the solid-state imaging device 1 according to the third embodiment.
- an imaging device is formed on the surface F1, and the conductive connection portions 142 are formed. That is, a conductive connection portion 142 is formed which is electrically connected to the connection pad 26 and extends to the first region R1 including a part of the division region for dividing the substrate 13 into pieces.
- the first region R1 is a region where holes 13h are formed in the substrate 13 in a later step.
- the width of the first region R1 affects the thickness of the conductor 14 arranged on the side face F3 when singulated.
- the protective substrate 18 is attached above the front surface F1 of the substrate 13 .
- holes 13h are formed in the substrate 13 by etching.
- the hole 13h is formed in the first region R1 when viewed from the rear surface F2 of the substrate 13. As shown in FIG. 22B, holes 13h are formed in the substrate 13 by etching.
- the insulating layer 27 is formed on the hole 13h, the back surface F2, and the insulating layer 25 from the back surface F2 side.
- the organic film 24 and the insulating layers 25 and 27 are etched so as to expose the conductive connecting portion 142. Then, as shown in FIG. That is, a hole 13h extending in the depth direction of the substrate 13 is formed in the first region from the back surface F2 side of the substrate 13 so that the conductive connection portion 142 is exposed.
- the solid-state imaging device 1 shown in FIG. 20 is completed by the same steps as in FIGS. 14E to 14H of the first embodiment. That is, by forming the metal layer 29 from the back surface F2 side of the substrate 13 so as to fill the hole 13h, the conductor 14 electrically connected to the conductive connecting portion 142 is formed. After that, the substrate 13 is singulated along the divided regions. A portion of the metal layer 29 is cut during singulation to form the conductor 14 arranged on the side face F3.
- a sacrificial layer may also be used.
- a sacrificial layer is formed in place of conductive connection 142 .
- the sacrificial layer is removed after the step of FIG. 22D, and a conductive connection portion 142 is formed in the region where the sacrificial layer has been removed.
- the metal layer 29 is formed from the back surface F2 side of the substrate 13 so as to fill the hole 13h, thereby electrically connecting to the conductive connection portion 142.
- a conductor 14 is formed. After that, the substrate 13 is singulated along the divided regions.
- the conductor 14 may be arranged only on the rear surface of the package by patterning the rewiring layer using the resin layer 91 .
- FIG. 23 is an enlarged cross-sectional view showing a modification of the configuration of the solid-state imaging device 1 according to the third embodiment.
- the modification of the third embodiment differs from the third embodiment in that the conductor 14 is not provided on the rear surface F2.
- FIG. 24 is an enlarged cross-sectional view showing an example of the configuration of the solid-state imaging device 1 according to the fourth embodiment.
- the fourth embodiment differs from the third embodiment in that the conductors 14 are connected to the side surfaces of the connection pads 26 .
- the conductive connection portion 142 is connected to the side surface portion of the connection pad 26 . That is, the conductive connection portion 142 is arranged at substantially the same height as the connection pad 26 .
- the manufacturing method of the solid-state imaging device 1 in the fourth embodiment is substantially the same as in the third embodiment.
- connection pads 26 can be electrically connected to the conductor 14 without going through the inside of the substrate 13 below the conductor 14 . As a result, even when the solid-state imaging device 1 is a stacked sensor, special design of the connection pads 26 is not necessary.
- connection pad 26 for connection with the conductor 14 arranged on the side surface F3 is processed by pulling out the conductive connection portion 142 from the side surface of the connection pad 26 to the scribe area (divided area) at the time of wafer formation. becomes unnecessary.
- the substrate 13 may be a laminated substrate as in the third embodiment.
- the connection pads 26 may be arranged on either the logic substrate 11 or the pixel sensor substrate 12 .
- the conductor 14 may be arranged only on the rear surface of the package by patterning the rewiring layer using the resin layer 91 .
- FIG. 25 is an enlarged cross-sectional view showing a modification of the configuration of the solid-state imaging device 1 according to the fourth embodiment.
- the modification of the fourth embodiment differs from the fourth embodiment in that the conductor 14 is not provided on the back surface F2.
- FIG. 26 is a perspective view showing a first example of the configuration of the solid-state imaging device 1 according to the fifth embodiment.
- the conductor 14 is provided only on the side surface F3. That is, the conductor 14 is not arranged on the back surface F2.
- the cross section of the conductor 14 in FIG. 26 corresponds to, for example, FIGS. 23 and 25.
- FIG. 27 is a perspective view showing a second example of the configuration of the solid-state imaging device 1 according to the fifth embodiment.
- the conductor 14 is provided only on the back surface F2. That is, the conductor 14 is not arranged on the side face F3.
- the cross section of the conductor 14 in FIG. 27 corresponds to FIG. 19, for example.
- FIG. 28 is a perspective view showing a third example of the configuration of the solid-state imaging device 1 according to the fifth embodiment.
- the conductor 14 arranged on the back surface F2 and the conductor 14 arranged on the side surface F3 are provided separately from each other.
- the conductor 14 is arranged only on the back surface F2 or only on the side surface F3 depending on the positions of the back surface F2 and the side surface F3.
- the conductors 14 may be arranged in a staggered arrangement. That is, along the outer edge of the substrate 13 from the normal direction of the substrate surface of the substrate 13, the conductors 14 are alternately arranged on the back surface F2 and the side surface F3.
- the conductors 14 are arranged only on the side surface of the package, only on the back surface of the package, or in combination. Thereby, the degree of freedom in designing the connection terminals of the mounting board 100 can be improved.
- FIG. 29 is a perspective view showing a first example of the configuration of the solid-state imaging device 1 according to the sixth embodiment.
- the first example of the sixth embodiment differs from the first embodiment in that the two conductors 14 are electrically connected on the side surface of the package.
- the solid-state imaging device 1 further includes a coupling section 14m.
- the coupling portion 14m is arranged on at least one of the back surface F2 and the side surface F3 and couples the plurality of conductors 14 together.
- the coupling portion 14m is formed, for example, by patterning a rewiring layer.
- the coupling portion 14m is arranged between the two conductors 14 on the side surface F3 and electrically connects the two conductors 14 on the side surface of the package.
- the conductor 14 electrically connected to correspond to a certain connection pad 26 (Pad1) is connected to the external terminal 1 of the mounting board 100 .
- the conductors 14 connected to the external terminals 2 of the mounting board 100 are not connected to the corresponding connection pads 26 .
- the external terminals 1 and 2 of the mounting board 100 are electrically connected to Pad 1 by the connecting portion 14m. That is, the plurality of conductors 14 coupled by the coupling portion 14m share the connection pads 26 that are electrically connected to the conductors 14 and that transmit and receive signals to and from the imaging device.
- a plurality of conductors 14 are connected while sharing one connection pad 26 of the image sensor. As a result, when it is necessary to separate the wiring paths on the mounting substrate 100 side, the package side can cope with this.
- connection pad 26 (Pad2) is connected to the external terminal 3 of the mounting substrate 100 .
- FIG. 30 is a perspective view showing a second example of the configuration of the solid-state imaging device 1 according to the sixth embodiment.
- the coupling portion 14m is arranged between the two conductors 14 on the rear surface F2 and electrically connects the two conductors 14 on the rear surface of the package.
- FIG. 31 is a perspective view showing a first example of the configuration of the solid-state imaging device 1 according to the seventh embodiment.
- the first example of the seventh embodiment differs from the sixth embodiment in that one external terminal of the mounting board 100 is connected to the coupled conductors 14 .
- the coupling portion 14m is arranged between the two conductors 14 on both the back surface F2 and the side surface F3, and electrically connects the two conductors 14 on the package back surface and the package side surface.
- the coupling portion 14m is electrically connected to the conductor 14 correspondingly and electrically connected to a certain connection pad 26 (Pad1) and to another connection pad 26 (Pad2). and the conductor 14 are electrically connected. That is, the plurality of conductors 14 coupled by the coupling portion 14m are shared by the plurality of connection pads 26 that are electrically connected to the conductors 14 and that transmit and receive signals to and from the imaging element. A plurality of coupled conductors 14 are connected to one external terminal of the mounting board 100 .
- the coupled conductors 14 are shared by the connection pads 26 of the image sensor. As a result, when it is necessary to merge the package terminals on the mounting substrate 100 side, the package side can cope with this.
- FIG. 32 is a perspective view showing a second example of the configuration of the solid-state imaging device 1 according to the seventh embodiment.
- the coupling portion 14m is arranged between the two conductors 14 on the rear surface F2 and electrically connects the two conductors 14 on the rear surface of the package.
- FIG. 33 is a cross-sectional view showing a first example of the configuration of the conductor 14 and substrate 13 according to the eighth embodiment.
- An insulating layer 27 is provided between the substrate 13 and the conductor 14 .
- the conductor 14 is a single layer. That is, the conductor 14 has a single conductive layer.
- the conductor 14 is formed by, for example, a PVD (Physical Vapor Deposition) method.
- the conductor 14 is, for example, a metal layer 29 .
- the wiring material on the mounting substrate 100 side is not limited, and a metal material that is compatible with electrical characteristics and bonding reliability can be selected.
- the material of the single-layer conductor 14 is, for example, Ti, Cu, Ni, Au, SnAg, Al, or the like.
- FIG. 34 is an enlarged cross-sectional view showing an example of the configuration of the solid-state imaging device 1 according to the eighth embodiment.
- the side face F3 is tapered so that the front face F1 is wider than the back face F2. This is because it is relatively difficult to cover the steps with the PVD method, so that the film formation is facilitated.
- FIG. 35 is a cross-sectional view showing a second example of the configuration of the conductor 14 and substrate 13 according to the eighth embodiment.
- the conductor 14 is multi-layered. That is, the conductor 14 has a plurality of laminated conductive layers.
- the conductor 14 is formed by plating, for example.
- the conductor 14 includes, for example, a metal layer 29 (plated layer).
- a seed layer 28 is arranged between the conductor 14 and the insulating layer 27 .
- the layer configuration is selected according to the specifications of the mounting substrate 100, for example.
- a seed layer 28 of Ti, a seed layer 28 of Cu, a metal layer 29 of Ni, and a metal layer 29 of Au are arranged from the substrate 13 side.
- a Ti seed layer 28, a Cu seed layer 28, and a SnAg metal layer 29 may be arranged from the substrate 13 side.
- the conductor 14 is a single layer or multiple layers in the sixth embodiment is changed, for example, depending on the design or intended use.
- the conductor 14 may be formed by PVD.
- electrolytic plating is less costly.
- the conductor 14 is preferably multi-layered.
- the solder 110 eats away the metal in the conductor 14 , which may lead to peeling of the conductor 14 , for example.
- conductor 14 is more reliable than a single layer due to the presence of multiple outer layers.
- the technology (the present technology) according to the present disclosure can be applied to various products.
- the technology according to the present disclosure can be realized as a device mounted on any type of moving body such as automobiles, electric vehicles, hybrid electric vehicles, motorcycles, bicycles, personal mobility, airplanes, drones, ships, and robots. may
- FIG. 36 is a block diagram showing a schematic configuration example of a vehicle control system, which is an example of a mobile control system to which the technology according to the present disclosure can be applied.
- a vehicle control system 12000 includes a plurality of electronic control units connected via a communication network 12001.
- the vehicle control system 12000 includes a drive system control unit 12010, a body system control unit 12020, an exterior information detection unit 12030, an interior information detection unit 12040, and an integrated control unit 12050.
- a microcomputer 12051, an audio/image output unit 12052, and an in-vehicle network I/F (interface) 12053 are illustrated.
- the drive system control unit 12010 controls the operation of devices related to the drive system of the vehicle according to various programs.
- the driving system control unit 12010 includes a driving force generator for generating driving force of the vehicle such as an internal combustion engine or a driving motor, a driving force transmission mechanism for transmitting the driving force to the wheels, and a steering angle of the vehicle. It functions as a control device such as a steering mechanism to adjust and a brake device to generate braking force of the vehicle.
- the body system control unit 12020 controls the operation of various devices equipped on the vehicle body according to various programs.
- the body system control unit 12020 functions as a keyless entry system, a smart key system, a power window device, or a control device for various lamps such as headlamps, back lamps, brake lamps, winkers or fog lamps.
- the body system control unit 12020 can receive radio waves transmitted from a portable device that substitutes for a key or signals from various switches.
- the body system control unit 12020 receives the input of these radio waves or signals and controls the door lock device, power window device, lamps, etc. of the vehicle.
- the vehicle exterior information detection unit 12030 detects information outside the vehicle in which the vehicle control system 12000 is installed.
- the vehicle exterior information detection unit 12030 is connected with an imaging section 12031 .
- the vehicle exterior information detection unit 12030 causes the imaging unit 12031 to capture an image of the exterior of the vehicle, and receives the captured image.
- the vehicle exterior information detection unit 12030 may perform object detection processing or distance detection processing such as people, vehicles, obstacles, signs, or characters on the road surface based on the received image.
- the imaging unit 12031 is an optical sensor that receives light and outputs an electrical signal according to the amount of received light.
- the imaging unit 12031 can output the electric signal as an image, and can also output it as distance measurement information.
- the light received by the imaging unit 12031 may be visible light or non-visible light such as infrared rays.
- the in-vehicle information detection unit 12040 detects in-vehicle information.
- the in-vehicle information detection unit 12040 is connected to, for example, a driver state detection section 12041 that detects the state of the driver.
- the driver state detection unit 12041 includes, for example, a camera that captures an image of the driver, and the in-vehicle information detection unit 12040 detects the degree of fatigue or concentration of the driver based on the detection information input from the driver state detection unit 12041. It may be calculated, or it may be determined whether the driver is dozing off.
- the microcomputer 12051 calculates control target values for the driving force generator, the steering mechanism, or the braking device based on the information inside and outside the vehicle acquired by the vehicle exterior information detection unit 12030 or the vehicle interior information detection unit 12040, and controls the drive system control unit.
- a control command can be output to 12010 .
- the microcomputer 12051 realizes the functions of ADAS (Advanced Driver Assistance System) including collision avoidance or shock mitigation, follow-up driving based on inter-vehicle distance, vehicle speed maintenance driving, vehicle collision warning, or vehicle lane deviation warning. Cooperative control can be performed for the purpose of ADAS (Advanced Driver Assistance System) including collision avoidance or shock mitigation, follow-up driving based on inter-vehicle distance, vehicle speed maintenance driving, vehicle collision warning, or vehicle lane deviation warning. Cooperative control can be performed for the purpose of ADAS (Advanced Driver Assistance System) including collision avoidance or shock mitigation, follow-up driving based on inter-vehicle distance, vehicle speed maintenance driving, vehicle collision warning, or vehicle
- the microcomputer 12051 controls the driving force generator, the steering mechanism, the braking device, etc. based on the information about the vehicle surroundings acquired by the vehicle exterior information detection unit 12030 or the vehicle interior information detection unit 12040, so that the driver's Cooperative control can be performed for the purpose of autonomous driving, etc., in which vehicles autonomously travel without depending on operation.
- the microcomputer 12051 can output a control command to the body system control unit 12020 based on the information outside the vehicle acquired by the information detection unit 12030 outside the vehicle.
- the microcomputer 12051 controls the headlamps according to the position of the preceding vehicle or the oncoming vehicle detected by the vehicle exterior information detection unit 12030, and performs cooperative control aimed at anti-glare such as switching from high beam to low beam. It can be carried out.
- the audio/image output unit 12052 transmits at least one of audio and/or image output signals to an output device capable of visually or audibly notifying the passengers of the vehicle or the outside of the vehicle.
- an audio speaker 12061, a display unit 12062, and an instrument panel 12063 are illustrated as output devices.
- the display unit 12062 may include at least one of an on-board display and a head-up display, for example.
- FIG. 37 is a diagram showing an example of the installation position of the imaging unit 12031.
- the vehicle 12100 has imaging units 12101, 12102, 12103, 12104, and 12105 as the imaging unit 12031.
- the imaging units 12101, 12102, 12103, 12104, and 12105 are provided at positions such as the front nose of the vehicle 12100, the side mirrors, the rear bumper, the back door, and the upper part of the windshield in the vehicle interior, for example.
- An image pickup unit 12101 provided in the front nose and an image pickup unit 12105 provided above the windshield in the passenger compartment mainly acquire images in front of the vehicle 12100 .
- Imaging units 12102 and 12103 provided in the side mirrors mainly acquire side images of the vehicle 12100 .
- An imaging unit 12104 provided in the rear bumper or back door mainly acquires an image behind the vehicle 12100 .
- the forward images acquired by the imaging units 12101 and 12105 are mainly used for detecting preceding vehicles, pedestrians, obstacles, traffic lights, traffic signs, lanes, and the like.
- FIG. 37 shows an example of the imaging range of the imaging units 12101 to 12104.
- the imaging range 12111 indicates the imaging range of the imaging unit 12101 provided in the front nose
- the imaging ranges 12112 and 12113 indicate the imaging ranges of the imaging units 12102 and 12103 provided in the side mirrors, respectively
- the imaging range 12114 The imaging range of an imaging unit 12104 provided on the rear bumper or back door is shown. For example, by superimposing the image data captured by the imaging units 12101 to 12104, a bird's-eye view image of the vehicle 12100 viewed from above can be obtained.
- At least one of the imaging units 12101 to 12104 may have a function of acquiring distance information.
- at least one of the imaging units 12101 to 12104 may be a stereo camera composed of a plurality of imaging elements, or may be an imaging element having pixels for phase difference detection.
- the microcomputer 12051 determines the distance to each three-dimensional object within the imaging ranges 12111 to 12114 and changes in this distance over time (relative velocity with respect to the vehicle 12100). , it is possible to extract, as the preceding vehicle, the closest three-dimensional object on the course of the vehicle 12100, which runs at a predetermined speed (for example, 0 km/h or more) in substantially the same direction as the vehicle 12100. can. Furthermore, the microcomputer 12051 can set the inter-vehicle distance to be secured in advance in front of the preceding vehicle, and perform automatic brake control (including following stop control) and automatic acceleration control (including following start control). In this way, cooperative control can be performed for the purpose of automatic driving in which the vehicle runs autonomously without relying on the operation of the driver.
- automatic brake control including following stop control
- automatic acceleration control including following start control
- the microcomputer 12051 converts three-dimensional object data related to three-dimensional objects to other three-dimensional objects such as motorcycles, ordinary vehicles, large vehicles, pedestrians, and utility poles. It can be classified and extracted and used for automatic avoidance of obstacles. For example, the microcomputer 12051 distinguishes obstacles around the vehicle 12100 into those that are visible to the driver of the vehicle 12100 and those that are difficult to see. Then, the microcomputer 12051 judges the collision risk indicating the degree of danger of collision with each obstacle, and when the collision risk is equal to or higher than the set value and there is a possibility of collision, an audio speaker 12061 and a display unit 12062 are displayed. By outputting an alarm to the driver via the drive system control unit 12010 and performing forced deceleration and avoidance steering via the drive system control unit 12010, driving support for collision avoidance can be performed.
- At least one of the imaging units 12101 to 12104 may be an infrared camera that detects infrared rays.
- the microcomputer 12051 can recognize a pedestrian by determining whether or not the pedestrian exists in the captured images of the imaging units 12101 to 12104 .
- recognition of a pedestrian is performed by, for example, a procedure for extracting feature points in images captured by the imaging units 12101 to 12104 as infrared cameras, and performing pattern matching processing on a series of feature points indicating the outline of an object to determine whether or not the pedestrian is a pedestrian.
- the audio image output unit 12052 outputs a rectangular outline for emphasis to the recognized pedestrian. is superimposed on the display unit 12062 . Also, the audio/image output unit 12052 may control the display unit 12062 to display an icon or the like indicating a pedestrian at a desired position.
- the technology according to the present disclosure can be applied to, for example, the imaging units 12031, 12101, 12102, 12103, 12104, and 12105, the driver state detection unit 12041, and the like among the configurations described above.
- the solid-state imaging device 1 of the present disclosure can be applied to these imaging units and detection units.
- this technique can take the following structures. (1) a substrate having an imaging element that generates an electric signal by photoelectrically converting light incident on the first surface; a conductor disposed on at least one of a second surface opposite to the first surface of the substrate and a side surface of the substrate connected to the second surface and electrically connected to the imaging device; solid-state imaging device. (2) The solid-state imaging device according to (1), wherein the conductor is in surface contact with at least one of the second surface and the side surface. (3) The solid-state imaging device according to (1) or (2), wherein, on at least one of the second surface and the side surface, the locations where the conductors are arranged and other locations are flush with each other.
- the substrate includes a signal output unit that transmits and receives signals to and from the imaging device;
- the substrate a first substrate on which a photoelectric conversion unit in the imaging element is arranged; a second substrate laminated on the first substrate and performing signal processing of an electrical signal photoelectrically converted by the photoelectric conversion unit;
- the substrate a first substrate on which a photoelectric conversion unit in the imaging element is arranged; a second substrate laminated on the first substrate and performing signal processing of an electrical signal photoelectrically converted by the photoelectric conversion unit;
- the first substrate includes a signal output unit that transmits and receives signals to and from the imaging element, the first substrate has a conductive connection portion electrically connected to the signal output portion and extending to a side surface of the first substrate;
- the solid-state imaging device according to any one of (1) to (3), wherein the conductor is connected to the conductive connecting portion and arranged on the side surface of the first substrate.
- the substrate a first substrate on which a photoelectric conversion unit in the imaging element is arranged; a second substrate laminated on the first substrate and performing signal processing of an electrical signal photoelectrically converted by the photoelectric conversion unit;
- the second substrate includes a signal output unit that transmits and receives signals to and from the imaging element, the second substrate has a conductive connection portion electrically connected to the signal output portion and extending to a side surface of the second substrate;
- the solid-state imaging device according to any one of (1) to (3), wherein the conductor is connected to the conductive connecting portion and arranged on the side surface of the second substrate.
- the conductors are arranged on side surfaces of the first substrate and the second substrate and on the second surface of the second substrate.
- solid-state imaging device (10) The solid-state imaging device according to any one of (1) to (9), wherein the conductor is arranged only on the second surface or only on the side surface. (11) The solid-state imaging device according to any one of (1) to (9), wherein the conductor is continuously arranged from the second surface to the side surface. (12) According to any one of (1) to (9), the conductor arranged on the second surface and the conductor arranged on the side surface are provided separately from each other. Solid-state imaging device.
- (13) further comprising a coupling portion disposed on at least one of the second surface and the side surface and coupling the plurality of conductors; (1) to (12), wherein the plurality of conductors coupled by the coupling section share a signal output section that is electrically connected to the conductors and transmits and receives signals to and from the imaging element; ), the solid-state imaging device according to any one of .
- (14) further comprising a coupling portion disposed on at least one of the second surface and the side surface and coupling the plurality of conductors; (1) the plurality of conductors coupled by the coupling section are electrically connected to the conductors and shared by a plurality of signal output sections that transmit and receive signals to and from the imaging device;
- the solid-state imaging device according to any one of (12) to (12).
- (16) The solid-state imaging device according to any one of (1) to (14), wherein the conductor has a plurality of laminated conductive layers.
- a conductor is formed on at least one of a second surface opposite to the first surface of the substrate and a side surface of the substrate connected to the second surface, and electrically connected to the imaging element.
- a method of manufacturing a solid-state imaging device comprising: (18) forming the imaging device on the first surface of the substrate; forming a hole extending in the depth direction of the substrate from the second surface side of the substrate so as to expose a signal output portion for transmitting and receiving signals to and from the imaging device; A contact member extending in a depth direction of the substrate and the conductor electrically connected to the contact member are formed by forming a metal layer from the second surface side of the substrate so as to fill the hole.
- the method for manufacturing a solid-state imaging device further comprising: (19) forming the imaging element on the first surface of the substrate before being singulated; A conductive connection portion is formed that is electrically connected to a signal output portion that transmits and receives signals to and from the imaging device and that extends to a first region that includes a portion of the division region for singulating the substrate.
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Manufacturing & Machinery (AREA)
- Solid State Image Pick-Up Elements (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
[課題]装置サイズをより小型化する。 [解決手段]固体撮像装置は、第1面に入射された光を光電変換した電気信号を生成する撮像素子を有する基板と、前記基板の前記第1面の反対側の第2面と、前記基板の前記第2面に連なる側面と、の少なくとも一方に配置され、前記撮像素子に電気的に接続される導電体と、を備える。
Description
本開示による実施形態は、固体撮像装置及びその製造方法に関する。
CMOS(Complementary Metal Oxide Semiconductor)イメージセンサ等の固体撮像装置は、小型化が進んでいる(例えば、特許文献1参照)。
しかしながら、固体撮像装置のパッケージサイズに対してさらなる小型化の要求がある。
そこで、本開示では、装置サイズをより小型化することができる固体撮像装置及びその製造方法を提供するものである。
上記の課題を解決するために、本開示によれば、
第1面に入射された光を光電変換した電気信号を生成する撮像素子を有する基板と、
前記基板の前記第1面の反対側の第2面と、前記基板の前記第2面に連なる側面と、の少なくとも一方に配置され、前記撮像素子に電気的に接続される導電体と、を備える、固体撮像装置が提供される。
第1面に入射された光を光電変換した電気信号を生成する撮像素子を有する基板と、
前記基板の前記第1面の反対側の第2面と、前記基板の前記第2面に連なる側面と、の少なくとも一方に配置され、前記撮像素子に電気的に接続される導電体と、を備える、固体撮像装置が提供される。
前記導電体は、前記第2面及び前記側面の少なくとも一方に面接触されてもよい。
前記第2面及び前記側面の少なくとも一方において、前記導電体の配置場所とそれ以外の場所とは面一であってもよい。
前記基板の深さ方向に伸び、前記撮像素子と電気的に接続されるコンタクト部材を備え、
前記導電体は、前記コンタクト部材と電気的に接続されてもよい。
前記導電体は、前記コンタクト部材と電気的に接続されてもよい。
前記基板は、前記撮像素子との間で信号の送受を行う信号出力部を備え、
前記信号出力部は、前記コンタクト部材の一端部に接続されてもよい。
前記信号出力部は、前記コンタクト部材の一端部に接続されてもよい。
前記基板は、
前記撮像素子内の光電変換部が配置される第1基板と、
前記第1基板に積層され、前記光電変換部で光電変換された電気信号の信号処理を行う第2基板と、を有し、
前記コンタクト部材は、前記第1基板及び前記第2基板の深さ方向に伸びてもよい。
前記撮像素子内の光電変換部が配置される第1基板と、
前記第1基板に積層され、前記光電変換部で光電変換された電気信号の信号処理を行う第2基板と、を有し、
前記コンタクト部材は、前記第1基板及び前記第2基板の深さ方向に伸びてもよい。
前記基板は、
前記撮像素子内の光電変換部が配置される第1基板と、
前記第1基板に積層され、前記光電変換部で光電変換された電気信号の信号処理を行う第2基板と、を有し、
前記第1基板は、前記撮像素子との間で信号の送受を行う信号出力部を備え、
前記第1基板は、前記信号出力部に電気的に接続されるとともに、前記第1基板の側面まで伸びる導電接続部を有し、
前記導電体は、前記導電接続部に接続されるとともに、前記第1基板の側面に配置されてもよい。
前記撮像素子内の光電変換部が配置される第1基板と、
前記第1基板に積層され、前記光電変換部で光電変換された電気信号の信号処理を行う第2基板と、を有し、
前記第1基板は、前記撮像素子との間で信号の送受を行う信号出力部を備え、
前記第1基板は、前記信号出力部に電気的に接続されるとともに、前記第1基板の側面まで伸びる導電接続部を有し、
前記導電体は、前記導電接続部に接続されるとともに、前記第1基板の側面に配置されてもよい。
前記基板は、
前記撮像素子内の光電変換部が配置される第1基板と、
前記第1基板に積層され、前記光電変換部で光電変換された電気信号の信号処理を行う第2基板と、を有し、
前記第2基板は、前記撮像素子との間で信号の送受を行う信号出力部を備え、
前記第2基板は、前記信号出力部に電気的に接続されるとともに、前記第2基板の側面まで伸びる導電接続部を有し、
前記導電体は、前記導電接続部に接続されるとともに、前記第2基板の側面に配置されてもよい。
前記撮像素子内の光電変換部が配置される第1基板と、
前記第1基板に積層され、前記光電変換部で光電変換された電気信号の信号処理を行う第2基板と、を有し、
前記第2基板は、前記撮像素子との間で信号の送受を行う信号出力部を備え、
前記第2基板は、前記信号出力部に電気的に接続されるとともに、前記第2基板の側面まで伸びる導電接続部を有し、
前記導電体は、前記導電接続部に接続されるとともに、前記第2基板の側面に配置されてもよい。
前記導電体は、前記第1基板及び前記第2基板の側面と、前記第2基板の前記第2面とに配置されてもよい。
前記導電体は、前記第2面のみ、又は、前記側面のみに配置されてもよい。
前記導電体は、前記第2面から前記側面にかけて、途切れることなく配置されてもよい。
前記第2面に配置される前記導電体と、前記側面に配置される前記導電体とが、互いに分離して設けられてもよい。
前記第2面及び前記側面の少なくとも一方に配置され、複数の前記導電体を結合する結合部をさらに備え、
前記結合部によって結合された複数の前記導電体は、前記導電体と電気的に接続されるとともに前記撮像素子との間で信号の送受を行う信号出力部を共有してもよい。
前記結合部によって結合された複数の前記導電体は、前記導電体と電気的に接続されるとともに前記撮像素子との間で信号の送受を行う信号出力部を共有してもよい。
前記第2面及び前記側面の少なくとも一方に配置され、複数の前記導電体を結合する結合部をさらに備え、
前記結合部によって結合された複数の前記導電体は、第前記導電体と電気的に接続されるとともに前記撮像素子との間で信号の送受を行う複数の信号出力部で共有されてもよい。
前記結合部によって結合された複数の前記導電体は、第前記導電体と電気的に接続されるとともに前記撮像素子との間で信号の送受を行う複数の信号出力部で共有されてもよい。
前記導電体は、単層の導電層を有してもよい。
前記導電体は、積層された複数の導電層を有してもよい。
本開示によれば、基板の第1面に、前記第1面に入射された光を光電変換した電気信号を生成する撮像素子を形成し、
前記基板の前記第1面の反対側の第2面と、前記基板の前記第2面に連なる側面と、の少なくとも一方に配置され、前記撮像素子に電気的に接続される導電体を形成する、ことを具備する、固体撮像装置の製造方法が提供される。
前記基板の前記第1面の反対側の第2面と、前記基板の前記第2面に連なる側面と、の少なくとも一方に配置され、前記撮像素子に電気的に接続される導電体を形成する、ことを具備する、固体撮像装置の製造方法が提供される。
前記基板の前記第1面に前記撮像素子を形成し、
前記撮像素子との間で信号の送受を行う信号出力部を露出させるように、前記基板の前記第2面側から前記基板の深さ方向に伸びるホールを形成し、
前記ホールを埋めるように前記基板の前記第2面側から金属層を形成することにより、前記基板の深さ方向に伸びるコンタクト部材及び前記コンタクト部材と電気的に接続される前記導電体を形成する、ことをさらに具備してもよい。
前記撮像素子との間で信号の送受を行う信号出力部を露出させるように、前記基板の前記第2面側から前記基板の深さ方向に伸びるホールを形成し、
前記ホールを埋めるように前記基板の前記第2面側から金属層を形成することにより、前記基板の深さ方向に伸びるコンタクト部材及び前記コンタクト部材と電気的に接続される前記導電体を形成する、ことをさらに具備してもよい。
個片化される前の前記基板の前記第1面に前記撮像素子を形成し、
前記撮像素子との間で信号の送受を行う信号出力部と電気的に接続されるとともに、前記基板を個片化するための分割領域の一部を含む第1領域まで伸びる導電接続部を形成し、
前記導電接続部が露出するように、前記基板の前記第2面側から前記第1領域に前記基板の深さ方向に伸びるホールを形成し、
前記ホールを埋めるように前記基板の前記第2面側から金属層を形成することにより、前記導電接続部と電気的に接続される前記導電体を形成し、
前記分割領域に沿って前記基板を個片化する、ことをさらに具備してもよい。
前記撮像素子との間で信号の送受を行う信号出力部と電気的に接続されるとともに、前記基板を個片化するための分割領域の一部を含む第1領域まで伸びる導電接続部を形成し、
前記導電接続部が露出するように、前記基板の前記第2面側から前記第1領域に前記基板の深さ方向に伸びるホールを形成し、
前記ホールを埋めるように前記基板の前記第2面側から金属層を形成することにより、前記導電接続部と電気的に接続される前記導電体を形成し、
前記分割領域に沿って前記基板を個片化する、ことをさらに具備してもよい。
個片化される前の前記基板の前記第1面に前記撮像素子を形成し、
前記基板を個片化するための分割領域の一部を含む第1領域まで伸びる犠牲層を形成し、
前記犠牲層が露出するように、前記基板の前記第2面側から前記第1領域に前記基板の深さ方向に伸びるホールを形成し、
前記犠牲層を除去し、
前記犠牲層が除去された領域に、前記撮像素子との間で信号の送受を行う信号出力部と電気的に接続される導電接続部を形成するとともに、前記ホールを埋めるように前記基板の前記第2面側から金属層を形成することにより前記導電接続部と電気的に接続される前記導電体を形成し、
前記分割領域に沿って前記基板を個片化する、ことをさらに具備してもよい。
前記基板を個片化するための分割領域の一部を含む第1領域まで伸びる犠牲層を形成し、
前記犠牲層が露出するように、前記基板の前記第2面側から前記第1領域に前記基板の深さ方向に伸びるホールを形成し、
前記犠牲層を除去し、
前記犠牲層が除去された領域に、前記撮像素子との間で信号の送受を行う信号出力部と電気的に接続される導電接続部を形成するとともに、前記ホールを埋めるように前記基板の前記第2面側から金属層を形成することにより前記導電接続部と電気的に接続される前記導電体を形成し、
前記分割領域に沿って前記基板を個片化する、ことをさらに具備してもよい。
以下、図面を参照して、固体撮像装置及びその製造方法の実施形態について説明する。以下では、固体撮像装置の主要な構成部分を中心に説明するが、固体撮像装置には、図示又は説明されていない構成部分や機能が存在しうる。以下の説明は、図示又は説明されていない構成部分や機能を除外するものではない。
<固体撮像装置の構成例>
図1は、固体撮像装置1の基板13の回路構成例を示している。
図1は、固体撮像装置1の基板13の回路構成例を示している。
固体撮像装置1は、画素32が2次元アレイ状に配列された画素アレイ部33と、垂直駆動回路34、カラム信号処理回路35、水平駆動回路36、出力回路37、制御回路38及び入出力端子39などを含む。固体撮像装置1の各構成は、例えば、基板13上に配置されている。なお、以下では、画素アレイ部33、垂直駆動回路34、カラム信号処理回路35、水平駆動回路36、出力回路37、制御回路38及び入出力端子39などの各構成を、撮像素子と呼ぶ場合がある。
画素32は、光電変換素子としてのフォトダイオードと、複数の画素トランジスタと、を有する。画素32の回路構成例については、図2を参照して後述する。
また、画素32は、共有画素構造とすることもできる。この画素共有構造は、複数のフォトダイオードと、複数の転送トランジスタと、共有される1つのフローティングディフージョン(浮遊拡散領域)と、共有される1つずつの他の画素トランジスタとから構成される。すなわち、共有画素では、複数の単位画素を構成するフォトダイオード及び転送トランジスタが、他の1つずつの画素トランジスタを共有して構成される。
制御回路38は、入力クロックと、動作モードなどを指令するデータを受け取り、また固体撮像装置1の内部情報などのデータを出力する。すなわち、制御回路38は、垂直同期信号、水平同期信号及びマスタクロックに基づいて、垂直駆動回路34、カラム信号処理回路35及び水平駆動回路36などの動作の基準となるクロック信号や制御信号を生成する。そして、制御回路38は、生成したクロック信号や制御信号を、垂直駆動回路34、カラム信号処理回路35及び水平駆動回路36等に出力する。
垂直駆動回路34は、例えばシフトレジスタによって構成され、所定の画素駆動配線40を選択し、選択された画素駆動配線40に画素32を駆動するためのパルスを供給し、行単位で画素32を駆動する。すなわち、垂直駆動回路34は、画素アレイ部33の各画素32を行単位で順次垂直方向に選択走査し、各画素32の光電変換部において受光量に応じて生成された信号電荷に基づく画素信号を、垂直信号線41を通してカラム信号処理回路35に供給する。
カラム信号処理回路35は、画素32の列ごとに配置されており、1行分の画素32から出力される信号を画素列ごとにノイズ除去などの信号処理を行う。例えば、カラム信号処理回路5は、画素固有の固定パターンノイズを除去するためのCDS(Correlated Double Sampling:相関2重サンプリング)およびAD変換等の信号処理を行う。
水平駆動回路36は、例えばシフトレジスタによって構成され、水平走査パルスを順次出力することによって、カラム信号処理回路35の各々を順番に選択し、カラム信号処理回路35の各々から画素信号を水平信号線42に出力させる。
出力回路37は、カラム信号処理回路35の各々から水平信号線42を通して順次に供給される信号に対し、信号処理を行って出力する。出力回路37は、例えば、バファリングだけする場合もあるし、黒レベル調整、列ばらつき補正、各種デジタル信号処理などが行われる場合もある。入出力端子39は、外部と信号のやりとりをする。
以上のように構成される固体撮像装置1は、CDS処理とAD変換処理を行うカラム信号処理回路35が画素列ごとに配置されたカラムAD方式と呼ばれるCMOSイメージセンサである。
<画素の回路構成例>
図2は、画素32の等価回路を示している。
図2は、画素32の等価回路を示している。
図2に示される画素32は、電子式のグローバルシャッタ機能を実現する構成を示している。
画素32は、光電変換素子としてのフォトダイオード51、第1転送トランジスタ52、メモリ部(MEM)53、第2転送トランジスタ54、FD(フローティング拡散領域)55、リセットトランジスタ56、増幅トランジスタ57、選択トランジスタ58、及び排出トランジスタ59を有する。
フォトダイオード51は、受光量に応じた電荷(信号電荷)を生成し、蓄積する光電変換部である。フォトダイオード51のアノード端子が接地されているとともに、カソード端子が第1転送トランジスタ52を介してメモリ部53に接続されている。また、フォトダイオード51のカソード端子は、不要な電荷を排出するための排出トランジスタ59とも接続されている。
第1転送トランジスタ52は、転送信号TRXによりオンされたとき、フォトダイオード51で生成された電荷を読み出し、メモリ部53に転送する。メモリ部53は、FD55に電荷を転送するまでの間、一時的に電荷を保持する電荷保持部である。
第2転送トランジスタ54は、転送信号TRGによりオンされたとき、メモリ部53に保持されている電荷を読み出し、FD55に転送する。
FD55は、メモリ部53から読み出された電荷を信号として読み出すために保持する電荷保持部である。リセットトランジスタ56は、リセット信号RSTによりオンされたとき、FD55に蓄積されている電荷が定電圧源VDDに排出されることで、FD55の電位をリセットする。
増幅トランジスタ57は、FD55の電位に応じた画素信号を出力する。すなわち、増幅トランジスタ57は定電流源としての負荷MOS60とソースフォロワ回路を構成し、FD55に蓄積されている電荷に応じたレベルを示す画素信号が、増幅トランジスタ57から選択トランジスタ58を介してカラム信号処理回路35(図1)に出力される。負荷MOS60は、例えば、カラム信号処理回路35内に配置されている。
選択トランジスタ58は、選択信号SELにより画素32が選択されたときオンされ、画素32の画素信号を、垂直信号線41を介してカラム信号処理回路35に出力する。
排出トランジスタ59は、排出信号OFGによりオンされたとき、フォトダイオード51に蓄積されている不要電荷を定電圧源VDDに排出する。
転送信号TRX及びTRG、リセット信号RST、排出信号OFG、並びに選択信号SELは、画素駆動配線40を介して垂直駆動回路34から供給される。
画素32の動作について簡単に説明する。
まず、露光開始前に、Highレベルの排出信号OFGが排出トランジスタ59に供給されることにより排出トランジスタ59がオンされ、フォトダイオード51に蓄積されている電荷が定電圧源VDDに排出され、全画素のフォトダイオード51がリセットされる。
フォトダイオード51のリセット後、排出トランジスタ59が、Lowレベルの排出信号OFGによりオフされると、画素アレイ部33の全画素で露光が開始される。
予め定められた所定の露光時間が経過すると、画素アレイ部33の全画素において、転送信号TRXにより第1転送トランジスタ52がオンされ、フォトダイオード51に蓄積されていた電荷が、メモリ部53に転送される。
第1転送トランジスタ52がオフされた後、各画素32のメモリ部53に保持されている電荷が、行単位に、順次、カラム信号処理回路35に読み出される。読み出し動作は、読出し行の画素32の第2転送トランジスタ54が転送信号TRGによりオンされ、メモリ部53に保持されている電荷が、FD55に転送される。そして、選択トランジスタ58が選択信号SELによりオンされることで、FD55に蓄積されている電荷に応じたレベルを示す信号が、増幅トランジスタ57から選択トランジスタ58を介してカラム信号処理回路35に出力される。
以上のように、図2の画素回路を有する画素32は、露光時間を画素アレイ部33の全画素で同一に設定し、露光終了後はメモリ部53に電荷を一時的に保持しておいて、メモリ部53から行単位に順次電荷を読み出すグローバルシャッタ方式の動作(撮像)が可能である。
なお、画素32の回路構成としては、図2に示した構成に限定されるものではなく、例えば、メモリ部53を持たず、いわゆるローリングシャッタ方式による動作を行う回路構成を採用することもできる。
<第1実施形態>
図3は、第1実施形態に係る固体撮像装置1の外観構成の一例を示す側面図である。図4は、第1実施形態に係る固体撮像装置1の外観構成の一例を示す平面図を示す。
図3は、第1実施形態に係る固体撮像装置1の外観構成の一例を示す側面図である。図4は、第1実施形態に係る固体撮像装置1の外観構成の一例を示す平面図を示す。
図3及び図4は、固体撮像装置1の半導体パッケージをそれぞれパッケージ側面及びパッケージ裏面から見た外観図である。なお、図4のC-C線は、断面図である図5に対応する断面を示す。
図5は、第1実施形態に係る固体撮像装置1の構成の一例を示す断面図である。
固体撮像装置1は、基板13と、導電体14と、保護基板18と、を備える。
図5に示される固体撮像装置1は、基板13がパッケージ化された半導体パッケージである。基板13には、図1に示す固体撮像装置1の各構成(撮像素子)が配置されている。より詳細には、固体撮像装置1は、CSP(Chip Size Package)構造を有する。すなわち、基板13の基板面の法線方向から見て、固体撮像装置1のパッケージ外縁は、基板13の外縁と略一致する。従って、基板13の裏面F2及び側面F3は、それぞれパッケージの裏面及び側面でもある。
基板13は、表面(第1面)F1と、裏面(第2面)F2と、側面F3と、を有する。裏面F2は、表面F1の反対側の面である。側面F3は、裏面F2から連なる面である。また、基板13は、表面F1に入射された光を光電変換した電気信号を生成する撮像素子を有する。
基板13には、不図示の外部基板と電気的に接続するための外部端子である導電体14が、複数、配置されている。より詳細には、導電体14は、例えば、導電性パッドである。
また、導電体14は、裏面F2と、側面F3との少なくとも一方に配置される。図5に示す例では、導電体14は、基板13の下面(裏面F2)及び側面F3の両方に配置されている。また、導電体14は、撮像素子に電気的に接続される。
基板13の上面(表面F1)には、R(赤)、G(緑)、またはB(青)のカラーフィルタ15とオンチップレンズ16が配置されている。保護基板18は、例えば透明なガラス基板である。保護基板18はその硬度がオンチップレンズ16の硬度よりも高いと、オンチップレンズ16を保護する作用が強まる。
また、固体撮像装置1は、樹脂層17と、接着層19と、有機膜24と、絶縁層25と、接続パッド26と、樹脂層(絶縁層)91と、をさらに備える。
樹脂層17は、保護基板18とオンチップレンズ16との間に空隙が設けられるように、保護基板18を支持する。これにより、固体撮像装置1は、キャビティ構造を有する。樹脂層17は、例えば、柱状または壁状の構造を有する。
接着層19は、基板13と樹脂層17とを接着する。
有機膜24は、フォトダイオード51を有する。この場合、フォトダイオード51は、有機材料を用いた有機フォトダイオードである。有機膜24は、配線層を有していてもよい。この配線層は、例えば、画素回路等を含む。
絶縁層25は、例えば、シリコン酸化膜である。
接続パッド(信号出力部)26は、撮像素子との間で信号の送受を行う。基板13は、例えば、基板13上又は基板13内に接続パッド26を有する。
樹脂層91は、基板13の下面(裏面F2)に配置される。樹脂層91は、例えば、ソルダーレジスト等の保護樹脂膜である。導電体14は、樹脂層91から露出するように配置されている。
図4に示すように、裏面F2から見たパッケージの外縁に沿って、導電体14が配置されている。また、図3に示すように、裏面F2から伸びるように側面F3にも導電体14が配置されている。
図6は、図4の破線枠Dにおける導電体14及びその周辺を拡大した拡大平面図である。
図7は、図6のA-A線に対応する断面における固体撮像装置1の構成を示す拡大断面図である。
上記のように、固体撮像装置1はCSP構造を有するため、パッケージ側面は、基板の側面F3とほぼ同じである。基板13の側面F3は、樹脂層91により覆われている。
図8は、図6のB-B線に対応する断面における固体撮像装置1の構成を示す拡大断面図である。
固体撮像装置1は、コンタクト部材141をさらに備える。コンタクト部材141は、例えば、貫通電極である。コンタクト部材141は、基板13の深さ方向に伸び、撮像素子と電気的に接続される。導電体14は、コンタクト部材141と電気的に接続される。コンタクト部材141は、例えば、図14A~図14Hを参照して後で説明するように、導電体14と一体として形成される。図8に示す例では、コンタクト部材141は、基板13及び絶縁層25の両方を貫通するように配置される。接続パッド26は、コンタクト部材141の一端部に接続される。図8に示す例では、コンタクト部材141の一端は、接続パッド26の下面と電気的に接続される。コンタクト部材141の他端及び側面は、導電体14と電気的に接続される。従って、コンタクト部材141は、接続パッド26と導電体14とを電気的に接続させる。
図6に示すように、裏面F2側から見た141は、接続パッド26の外縁の内部に配置される。コンタクト部材141から側面F3(パッケージ側面)に露出するように、導電体14が配置される。例えば、コンタクト部材141から側面F3(パッケージ側面)に向けて、基板13が加工されて導電体14が形成される。なお、図6及び図8に示す例では、パッケージ下面に沿って、導電体14が樹脂層91を覆うように伸びている。
次に、基板13が積層型基板である場合について説明する。
図9A及び図9Bは、基板13の構成例を示す図である。
基板13は、下側基板11と上側基板12とが積層されて構成されている積層基板である。
上側基板12は、図9Aに示されるように、光電変換を行う画素部が2次元配列された画素領域21と、画素部の制御を行う制御回路22を有する。
下側基板11は、画素部から出力された画素信号を処理する信号処理回路などのロジック回路23を有する。
あるいはまた、図9Bに示されるように、上側基板12は、画素領域21のみを有し、下側基板11は、制御回路22とロジック回路23を有してもよい。
以上のように、ロジック回路23または制御回路22及びロジック回路23の両方を、画素領域21の上側基板12とは別の下側基板11に形成して積層させることで、1枚の半導体基板に、画素領域21、制御回路22、及びロジック回路23を平面方向に配置した場合と比較して、固体撮像装置1としてのサイズを小型化することができる。
以下では、少なくとも画素領域21が形成される上側基板12を、画素センサ基板12と称し、少なくともロジック回路23が形成される下側基板11を、ロジック基板11と称して説明を行う。
すなわち、基板13は、画素センサ基板(第1基板)12と、ロジック基板(第2基板)11と、を備える。画素センサ基板12は、撮像素子内の光電変換部であるフォトダイオード51が配置される。ロジック基板11は、画素センサ基板12と積層され、フォトダイオード51で光電変換された電気信号の信号処理を行う。
図10は、第1実施形態に係る固体撮像装置1の構成の一例を示す断面図である。なお、図10に示す例では、後で説明する第1実施形態の変形例の図15のように、固体撮像装置1はキャビティレス構造である。しかし、これに限られず、固体撮像装置1はキャビティ構造であってもよい。
ロジック基板11には、例えばシリコン(Si)で構成された半導体基板81(以下、シリコン基板81という。)の上側(画素センサ基板12側)に、多層配線層82が形成されている。この多層配線層82により、図9A及び図9Bの制御回路22やロジック回路23が構成されている。
多層配線層82は、画素センサ基板12に最も近い最上層の配線層83、中間の配線層83、及び、シリコン基板81に最も近い最下層の配線層83などからなる複数の配線層83と、各配線層83の間に形成された層間絶縁膜84とで構成される。
複数の配線層83は、例えば、銅(Cu)、アルミニウム(Al)、タングステン(W)などを用いて形成され、層間絶縁膜84は、例えば、シリコン酸化膜、シリコン窒化膜などで形成される。複数の配線層83及び層間絶縁膜84のそれぞれは、全ての階層が同一の材料で形成されていてもよく、階層によって2つ以上の材料を使い分けてもよい。
一方、画素センサ基板12には、シリコン(Si)で構成された半導体基板101(以下、シリコン基板101という。)の下側(ロジック基板11側)に、多層配線層102が形成されている。この多層配線層102により、図9A及び9Bの画素領域21の画素回路が構成されている。
多層配線層102は、シリコン基板101に最も近い最上層の配線層103a、中間の配線層103b、及び、ロジック基板11に最も近い最下層の配線層103cなどからなる複数の配線層103と、各配線層103の間に形成された層間絶縁膜104とで構成される。
複数の配線層103及び層間絶縁膜104として使用される材料は、上述した配線層83及び層間絶縁膜84の材料と同種のものを採用することができる。また、複数の配線層103や層間絶縁膜104が、1または2つ以上の材料を使い分けて形成されてもよい点も、上述した配線層83及び層間絶縁膜84と同様である。
なお、図10の例では、画素センサ基板12の多層配線層102は3層の配線層103で構成され、ロジック基板11の多層配線層82は4層の配線層83で構成されているが、配線層の総数はこれに限られず、任意の層数で形成することができる。
シリコン基板101内には、PN接合により形成されたフォトダイオード51が、画素32ごとに形成されている。
また、図示は省略されているが、多層配線層102とシリコン基板101には、図2を参照して説明した、第1転送トランジスタ52、第2転送トランジスタ54などの複数の画素トランジスタや、メモリ部(MEM)53なども形成されている。
カラーフィルタ15とオンチップレンズ16が形成されていないシリコン基板101の所定の位置には、画素センサ基板12の配線層103aと接続されているシリコン貫通電極109が形成されている。
シリコン貫通電極109は、シリコン基板101上面に形成された接続用配線106(接続パッド26)で接続されている。また、シリコン貫通電極109とシリコン基板101との間には、絶縁膜107が形成されている。さらに、シリコン基板101の上面には、絶縁膜(平坦化膜)108を介して、カラーフィルタ15やオンチップレンズ16が形成されている。
以上のように、積層基板である基板13は、ロジック基板11の多層配線層82側と、画素センサ基板12の多層配線層102側とを貼り合わせた積層構造となっている。図10では、ロジック基板11の多層配線層82と、画素センサ基板12の多層配線層102との貼り合わせ面が、破線で示されている。
図10に示す例では、コンタクト部材141は、画素センサ基板12及びロジック基板11の深さ方向に伸びる。また、導電体14は、ロジック基板11及び画素センサ基板12の両方の側面F3に配置されている。
なお、図10に示す例では、ロジック基板11の配線層83と、画素センサ基板12の配線層103及び導電体14の少なくとも一方と、の間の接続は省略されている。
図11は、第1実施形態に係る固体撮像装置1の構成の一例を示す斜視図である。
導電体14は、裏面F2及び側面F3の少なくとも一方に面接触される。図11に示す例では、導電体14は、基板13の裏面F2及び側面F3の両方に面接触となるように設けられている。より詳細には、裏面F2及び側面F3の少なくとも一方において、導電体14の配置場所とそれ以外の場所とは面一である。図11に示す例では、導電体14は、裏面F2(パッケージ裏面)及び側面F3(パッケージ側面)の両方において、略面一に配置される樹脂層91から露出する。
また、導電体14は、裏面F2から側面F3にかけて、途切れることなく配置される。すなわち、裏面F2に配置される導電体14と、側面F3に配置される導電体14は、側面F3と裏面F2とが交差する角部において電気的に接続されている。
図12は、第1実施形態に係る固体撮像装置1と実装基板100との接続の一例を示す外観図である。
固体撮像装置1は、例えば、半田110により実装基板100と接続される。図12に示す例では、半田110は、裏面F2及び側面F3の両方に配置された導電体14に設けられている。これにより、実装基板100から保護基板18の上面までの高さをより低くすることができる。
<比較例>
図13は、比較例に係る固体撮像装置1aの構成の一例を示す図である。比較例は、導電体14に代えて金属バンプ14aが設けられる点で、第1実施形態とは異なっている。
図13は、比較例に係る固体撮像装置1aの構成の一例を示す図である。比較例は、導電体14に代えて金属バンプ14aが設けられる点で、第1実施形態とは異なっている。
図13に示すように、パッケージ構造の1つとして、BGA(Ball Grid Array)構造が知られている。BGA構造では、基板13の裏面に複数の金属バンプ14aが設けられる。なお、金属バンプ14aは、例えば、半田ボールである。しかし、金属バンプ14aの高さによって、実装基板100から保護基板18の上面までの高さが大きくなってしまう。これは、パッケージサイズの小型化の要求に反する。また、BGAはパッケージの据わりに影響を与える場合がある。実装基板100に対するパッケージの据わりは、ダイシング精度、基板の平行度及びBGAの平坦度等が影響する。BGAの平坦度は、例えば、金属バンプ14aごとのばらつきである。例えば、金属バンプ14aのばらつきによりBGAの平坦度が悪化した場合、半田付け不良が発生する可能性がある。また、パッケージ下面の再配線層において、金属バンプ14aまでの配線距離が長く、配線抵抗が大きくなってしまう場合がある。
これに対して、第1実施形態では、BGA(金属バンプ14a)が設けられない。これにより、金属バンプ14aの高さ分、パッケージをより低背化することができる。例えば、第1実施形態に係る固体撮像装置1は、比較例に係る固体撮像装置1aから約20%薄くすることができる。また、BGAの平坦度の影響を抑制することができ、パッケージの据わりを向上させることができる。また、センサパッドである接続パッド26から、外周に向けて導電体14が配置される。これにより、金属バンプ14aと接続するための再配線層による配線抵抗を抑制することができる。
<固体撮像装置の製造方法>
図14A~図14Hは、第1実施形態に係る固体撮像装置1の製造方法の一例を示す断面図である。
図14A~図14Hは、第1実施形態に係る固体撮像装置1の製造方法の一例を示す断面図である。
なお、図14A~図14Hでは、1チップ分しか示されていないが、基板13は個片化される前のウェハの状態である。図14Hにおいて、分割領域(スクライブライン)に沿ってダイシングすることによって、基板13は個片化される。分割領域は、図14A~図14Hにおける基板13の左右の端部である。また、図14A~図14Gにおいて、中心線よりも左側は導電体14が設けられる領域を示し、中心線よりも右側は導電体14が設けられない領域を示す。図14Hにおいて、中心線より左側は導電体14の断面図を示し、中心線より右側は固体撮像装置1の外観側面図を示す。
まず、図14Aに示すように、個片化される前の基板13の表面F1上に撮像素子を形成する。その後、基板13の表面F1の上方に保護基板18を貼り付ける。また、裏面F2側からバックグラインディング又はエッチングを行い、基板13を薄くする。
次に、図14Bに示すように、エッチングにより基板13にホール13hを形成する。ホール13hは、基板13の裏面F2から見て、接続パッド26及び分割領域を一部に含む領域に形成される。ホール13hにより、絶縁層が露出される。
次に、図14Cに示すように、裏面F2側から、ホール13h、裏面F2及び絶縁層25上に絶縁層27を形成する。絶縁層27は、例えば、シリコン酸化膜である。絶縁層27は、例えば、CVD(Chemical Vapor Deposition)により形成される。
次に、図14Dに示すように、接続パッド26を露出させるように、絶縁層25、27をエッチングする。このようにして、接続パッド26を露出させるように、基板13の裏面F2側から基板13の深さ方向に伸びるホール13hを形成する。
次に、図14Eに示すように、裏面F2側から、接続パッド26及び絶縁層27上にシード層28を形成する。シード層28の材料は、例えば、Ti又はCu等である。
次に、図14Fに示すように、裏面F2側から、シード層28上に金属層29を形成する。金属層29は、ホール13hを埋めるように形成される。すなわち、ホール13hを埋めるように基板13の裏面F2側から金属層29を形成することにより、基板13の深さ方向に伸びるコンタクト部材141及びコンタクト部材141と電気的に接続される導電体14を形成する。金属層29は、例えば、メッキ層である。金属層29の材料は、例えば、Cu、Ni又はAuである。電解メッキによりCuを形成してもよく、無電解メッキによりNi又はAuを形成してもよい。
次に、図14Gに示すように、パターニングを行い、不要なシード層28及び金属層29を除去する。その後、裏面F2側から、絶縁層27上に樹脂層91を形成する。樹脂層91は、導電体14を避けて形成される。樹脂層91は、保護樹脂であり、例えば、ソルダーレジストである。また、裏面F2に再配線層を形成してもよい。再配線層は、例えば、レジストパターニング及びメッキ法を用いるフォトリソグラフィ技術により形成される。
次に、図14Hに示すように、分割領域に沿って基板13をダイシングすることにより、固体撮像装置1が個片化される。従って、裏面F2と、側面F3と、の少なくとも一方に配置され、撮像素子に電気的に接続される導電体14が形成される。この結果、図3~図8に示す固体撮像装置1が完成する。従って、固体撮像装置1は、WLCSP(Wafer Level Chip Size Package)である。
以上のように、第1実施形態によれば、裏面F2及び側面F3の少なくとも一方に導電体14が形成される。これにより、パッケージをより低背化することができる。
<第1実施形態の変形例>
図15は、第1実施形態に係る固体撮像装置1の構成の第1変形例を示す断面図である。第1変形例は、パッケージがキャビティレス構造である点で、第1実施形態とは異なっている。
固体撮像装置1は、樹脂層17aをさらに備える。また、図15に示す例では、第1実施形態の図5における樹脂層17及び接着層19は設けられていない。樹脂層17aは、例えば、ガラスシール樹脂である。キャビティレス構造では、樹脂層17が設けられないため、パッケージをさらに低背化することができる。
<第2実施形態>
図16は、第2実施形態に係る固体撮像装置1の構成の一例を示す拡大断面図である。第2実施形態は、側面F3の導電体14が裏面F2の導電体14を介して接続パッド26と接続される点で、第1実施形態とは異なっている。
図16は、第2実施形態に係る固体撮像装置1の構成の一例を示す拡大断面図である。第2実施形態は、側面F3の導電体14が裏面F2の導電体14を介して接続パッド26と接続される点で、第1実施形態とは異なっている。
図16に示す例では、コンタクト部材141の一端は、接続パッド26の下面と電気的に接続される。コンタクト部材141の他端は、裏面F2に配置された導電体14と電気的に接続される。裏面F2に配置された導電体14は、裏面F2と側面F3とが交差する角部で電気的に接続される。側面F3に配置された導電体14は、樹脂層17に達するまで配置されている。
なお、図示しないが、第4実施形態の他の例として、樹脂層91を用いた再配線層のパターニングにより、導電体14がパッケージ側面にのみ配置されていてもよい。
次に、基板13が積層基板である場合について説明する。
図17は、第2実施形態に係る固体撮像装置1の構成の一例を示す断面図である。
シリコン基板81の所定の位置には、シリコン基板81を貫通するシリコン貫通孔85が形成されており、シリコン貫通孔85の内壁に、絶縁膜86を介して接続導体(例えば、金属層29)が埋め込まれることにより、シリコン貫通電極(TSV:Through Silicon Via)88(コンタクト部材141)が形成されている。絶縁膜86は、例えば、SiO2膜やSiN膜などで形成することができる。
図17に示す例では、導電体14は、ロジック基板11及び画素センサ基板12の側面F3、並びに、ロジック基板11の裏面F2に配置されている。なお、導電体14は、側面F3のうち、ロジック基板11及び画素センサ基板12のいずれか一方の側面に配置されていてもよい。
なお、図17に示す例では、接続パッド26、ロジック基板11の配線層83及び画素センサ基板12の配線層103の間の接続は省略されている。
図17に示す例では、図10と同様に、導電体14は、ロジック基板11及び画素センサ基板12の側面F3、並びに、ロジック基板11の裏面F2に配置されている。
次に、固体撮像装置1の製造方法について説明する。
図18は、第2実施形態の固体撮像装置1の製造方法の一例を示す断面図である。
図18に示すように、図14Aに示す工程の後、裏面F2から見て、分割領域の一部含む第1領域R1と、接続パッド26の一部を含む第2領域R2と、のそれぞれにホール13hを形成する。図14Fの工程において、第1領域R1及び第2領域R2の両方のホール13hを埋めるように金属層29が形成される。これにより、側面F3に配置される導電体14及びコンタクト部材141が形成される。その他の工程は、第1実施形態と同様である。
<第2実施形態の変形例>
図19は、第2実施形態に係る固体撮像装置1の構成の変形例を示す拡大断面図である。第2実施形態の変形例は、側面F3に導電体14が設けられない点で、第2実施形態とは異なっている。
図19は、第2実施形態に係る固体撮像装置1の構成の変形例を示す拡大断面図である。第2実施形態の変形例は、側面F3に導電体14が設けられない点で、第2実施形態とは異なっている。
<第3実施形態>
図20は、第3実施形態に係る固体撮像装置1の構成の一例を示す拡大断面図である。第3実施形態は、接続パッド26が上面(表面)を介して導電体14と接続されている点で、第1実施形態とは異なっている。
図20は、第3実施形態に係る固体撮像装置1の構成の一例を示す拡大断面図である。第3実施形態は、接続パッド26が上面(表面)を介して導電体14と接続されている点で、第1実施形態とは異なっている。
固体撮像装置1は、導電接続部142をさらに備える。導電接続部142は、例えば、配線である。導電接続部142は、表面F1に配置される。図20に示す例では、導電接続部142の一端は接続パッド26の上面と電気的に接続される。導電接続部142の他端は、側面F3に配置された導電体14と電気的に接続される。従って、導電接続部142は、接続パッド26と導電体14とを電気的に接続させる。
第1実施形態及び第2実施形態では、接続パッド26の下面から接続パッド26と導電体14とが接続される。ここで、例えば、固体撮像装置1が積層型センサである場合、接続パッド26の下方に画素信号を処理するためのロジック回路があるため、コンタクト用の接続パッド26を専用設計する必要がある(例えば、第1実施形態の図10及び第2実施形態の図17を参照)。
これに対して、第3実施形態では、接続パッド26は、基板13とは反対側で導電接続部142と電気的に接続される。これにより、接続パッド26は、導電体14の下方の基板13内部を介することなく導電体14と電気的に接続することができる。これにより、固体撮像装置1が積層型センサである場合等でも、接続パッド26の専用設計が不要となる。
次に、基板13が積層基板である場合について説明する。
図21は、第3実施形態に係る固体撮像装置1の構成の一例を示す断面図である。
図21に示す例では、画素センサ基板12は、接続パッド26と、導電接続部142と、を備える。導電接続部142は、接続パッド26に電気的に接続されるとともに、画素センサ基板12の側面まで伸びる。導電体14は、導電接続部142に接続されるとともに、画素センサ基板12の側面に配置される。また、導電体14は、ロジック基板11の側面及び下面に配置されてもよい。
なお、図21に示す例では、接続パッド26及び導電接続部142は画素センサ基板12に配置されている。しかし、これに限られず、接続パッド26及び導電接続部142は、ロジック基板11に配置されてもよい。この場合、導電接続部142は、ロジック基板11の側面まで伸びる。導電体14は、ロジック基板11の側面に配置される。また、導電体14は、画素センサ基板12の側面及びロジック基板11の下面に配置されてもよい。
次に、第3実施形態に係る固体撮像装置1の製造方法について説明する。
図22A~図22Dは、第3実施形態に係る固体撮像装置1の製造方法の一例を示す断面図である。
まず、図22Aに示すように、表面F1に撮像素子を形成するとともに、導電接続部142を形成する。すなわち、接続パッド26と電気的に接続されるとともに、基板13を個片化するための分割領域の一部を含む第1領域R1まで伸びる導電接続部142を形成する。第1領域R1は、後の工程で基板13にホール13hを形成する領域である。なお、第1領域R1の広さは、個片化された際に側面F3に配置される導電体14の厚みに影響する。その後、基板13の表面F1の上方に保護基板18が貼り付けられる。
次に、図22Bに示すように、エッチングにより基板13にホール13hを形成する。ホール13hは、基板13の裏面F2から見て、第1領域R1に形成される。
次に、図22Cに示すように、裏面F2側から、ホール13h、裏面F2及び絶縁層25上に絶縁層27を形成する。
次に、図22Dに示すように、導電接続部142を露出させるように、有機膜24及び絶縁層25、27をエッチングする。すなわち、導電接続部142が露出するように、基板13の裏面F2側から第1領域に基板13の深さ方向に伸びるホール13hを形成する。
その後、第1実施形態の図14E~図14Hと同様の工程により、図20に示す固体撮像装置1が完成する。すなわち、ホール13hを埋めるように基板13の裏面F2側から金属層29を形成することにより、導電接続部142と電気的に接続される導電体14を形成する。その後、分割領域に沿って基板13を個片化する。個片化の際に金属層29の一部が切断されて、側面F3に配置される導電体14が形成される。
また、犠牲層が用いられてもよい。例えば、図22Aにおいて、導電接続部142に代えて犠牲層が形成される。その後、図22Dの工程の後に犠牲層が除去され、犠牲層が除去された領域に導電接続部142が形成される。導電接続部142の形成と同時、又は、導電接続部142の形成後、ホール13hを埋めるように基板13の裏面F2側から金属層29を形成することにより導電接続部142と電気的に接続される導電体14を形成する。その後、分割領域に沿って基板13を個片化する。
なお、図示しないが、第4実施形態の他の例として、樹脂層91を用いた再配線層のパターニングにより、導電体14がパッケージ裏面にのみ配置されていてもよい。
<第3実施形態の変形例>
図23は、第3実施形態に係る固体撮像装置1の構成の変形例を示す拡大断面図である。第3実施形態の変形例は、裏面F2に導電体14が設けられない点で、第3実施形態とは異なっている。
図23は、第3実施形態に係る固体撮像装置1の構成の変形例を示す拡大断面図である。第3実施形態の変形例は、裏面F2に導電体14が設けられない点で、第3実施形態とは異なっている。
<第4実施形態>
図24は、第4実施形態に係る固体撮像装置1の構成の一例を示す拡大断面図である。第4実施形態は、導電体14が接続パッド26の側面と接続されている点で、第3実施形態とは異なっている。
図24は、第4実施形態に係る固体撮像装置1の構成の一例を示す拡大断面図である。第4実施形態は、導電体14が接続パッド26の側面と接続されている点で、第3実施形態とは異なっている。
導電接続部142は、接続パッド26の側面部と接続されている。すなわち、導電接続部142は、接続パッド26とほぼ同じ高さに配置されている。
第4実施形態における固体撮像装置1の製造方法は、第3実施形態とほぼ同様である。
第4実施形態では、第3実施形態と同様に、接続パッド26は、導電体14の下方の基板13の内部を介することなく導電体14と電気的に接続することができる。これにより、固体撮像装置1が積層型センサである場合等でも、接続パッド26の専用設計が不要となる。
また、ウェハ形成時に接続パッド26の側面からスクライブエリア(分割領域)まで導電接続部142を引き出すことにより、側面F3に配置された導電体14と接続するための接続パッド26の上面又は下面の加工が不要となる。
また、第4実施形態は、第3実施形態と同様に、基板13が積層基板であってもよい。さらに、接続パッド26は、ロジック基板11及び画素センサ基板12のいずれに配置されていてもよい。
なお、図示しないが、第4実施形態の他の例として、樹脂層91を用いた再配線層のパターニングにより、導電体14がパッケージ裏面にのみ配置されていてもよい。
<第4実施形態の変形例>
図25は、第4実施形態に係る固体撮像装置1の構成の変形例を示す拡大断面図である。第4実施形態の変形例は、裏面F2に導電体14が設けられない点で、第4実施形態とは異なっている。
図25は、第4実施形態に係る固体撮像装置1の構成の変形例を示す拡大断面図である。第4実施形態の変形例は、裏面F2に導電体14が設けられない点で、第4実施形態とは異なっている。
<第5実施形態>
図26は、第5実施形態に係る固体撮像装置1の構成の第1例を示す斜視図である。
図26は、第5実施形態に係る固体撮像装置1の構成の第1例を示す斜視図である。
図26に示す例では、導電体14は、側面F3のみに設けられる。すなわち、導電体14は裏面F2には配置されていない。図26における導電体14の断面は、例えば、図23及び図25に対応する。
図27は、第5実施形態に係る固体撮像装置1の構成の第2例を示す斜視図である。
図27に示す例では、導電体14は、裏面F2のみに設けられる。すなわち、導電体14は側面F3には配置されていない。図27における導電体14の断面は、例えば、図19に対応する。
図28は、第5実施形態に係る固体撮像装置1の構成の第3例を示す斜視図である。
裏面F2に配置される導電体14と、側面F3に配置される導電体14とが、互いに分離して設けられる。図28に示す例では、導電体14は、裏面F2及び側面F3の位置に応じて、裏面F2のみ、又は、側面F3のみに配置される。より詳細には、導電体14は、千鳥配列に配置されてもよい。すなわち、基板13の基板面の法線方向から基板13の外縁に沿って、導電体14は、裏面F2と側面F3とに交互に配置されている。
以上のように、第5実施形態では、導電体14は、パッケージ側面のみ、パッケージ裏面のみ、又は、混成して配置される。これにより、実装基板100の接続端子設計の自由度を向上させることができる。
<第6実施形態>
図29は、第6実施形態に係る固体撮像装置1の構成の第1例を示す斜視図である。第6実施形態の第1例は、2つの導電体14がパッケージ側面で電気的に接続される点で、第1実施形態とは異なっている。
図29は、第6実施形態に係る固体撮像装置1の構成の第1例を示す斜視図である。第6実施形態の第1例は、2つの導電体14がパッケージ側面で電気的に接続される点で、第1実施形態とは異なっている。
固体撮像装置1は、結合部14mをさらに備える。結合部14mは、裏面F2及び側面F3の少なくとも一方に配置され、複数の導電体14を結合する。結合部14mは、例えば、再配線層のパターニングにより形成される。
図29に示す例では、結合部14mは、側面F3において、2つの導電体14間に配置され、2つの導電体14をパッケージ側面で電気的に接続させる。
図29に示す例では、或る接続パッド26(Pad1)と対応して電気的に接続される導電体14は、実装基板100の外部端子1と接続される。実装基板100の外部端子2と接続される導電体14は、対応する接続パッド26とは接続されない。結合部14mにより、実装基板100の外部端子1、2は、Pad1と電気的に接続されることになる。すなわち、結合部14mによって結合された複数の導電体14は、導電体14と電気的に接続されるとともに撮像素子との間で信号の送受を行う接続パッド26を共有する。
以上のように、第6実施形態では、複数の導電体14がイメージセンサの1つの接続パッド26を共有して接続される。これにより、実装基板100側で配線経路の分離が必要であった場合に、パッケージ側で対応することができるようになる。
また、或る接続パッド26(Pad2)と対応して電気的に接続される導電体14は、実装基板100の外部端子3と接続される。
図30は、第6実施形態に係る固体撮像装置1の構成の第2例を示す斜視図である。
図30に示す例では、結合部14mは、裏面F2において、2つの導電体14間に配置され、2つの導電体14をパッケージ裏面で電気的に接続させる。
<第7実施形態>
図31は、第7実施形態に係る固体撮像装置1の構成の第1例を示す斜視図である。第7実施形態の第1例は、結合された導電体14に対して実装基板100の1つの外部端子が接続される点で、第6実施形態とは異なっている。
図31は、第7実施形態に係る固体撮像装置1の構成の第1例を示す斜視図である。第7実施形態の第1例は、結合された導電体14に対して実装基板100の1つの外部端子が接続される点で、第6実施形態とは異なっている。
図31に示す例では、結合部14mは、裏面F2及び側面F3の両方において、2つの導電体14間に配置され、2つの導電体14をパッケージ裏面及びパッケージ側面で電気的に接続させる。
図31に示す例では、結合部14mは、或る接続パッド26(Pad1)と対応して電気的に接続される導電体14と、他の接続パッド26(Pad2)と電気的に接続される導電体14と、を電気的に接続させる。すなわち、結合部14mによって結合された複数の導電体14は、導電体14と電気的に接続されるとともに撮像素子との間で信号の送受を行う複数の接続パッド26で共有される。結合された複数の導電体14は、実装基板100の1つの外部端子と接続される。
以上のように、第7実施形態では、結合された複数の導電体14は、イメージセンサの複数の複数の接続パッド26で共有される。これにより、実装基板100側でパッケージ端子の結合(マージ)が必要であった場合、パッケージ側で対応することができる。
図32は、第7実施形態に係る固体撮像装置1の構成の第2例を示す斜視図である。
図32に示す例では、結合部14mは、裏面F2において、2つの導電体14間に配置され、2つの導電体14をパッケージ裏面で電気的に接続させる。
<第8実施形態>
図33は、第8実施形態に係る導電体14及び基板13の構成の第1例を示す断面図である。
図33は、第8実施形態に係る導電体14及び基板13の構成の第1例を示す断面図である。
基板13と導電体14との間には、絶縁層27が設けられている。
導電体14は、単層である。すなわち、導電体14は、単層の導電層を有する。導電体14は、例えば、PVD(Physical Vapor Deposition)法により形成される。導電体14は、例えば、金属層29である。導電体14の材料として、実装基板100側の配線材料を限定せず、電気特性及び接合信頼性として相性の良い金属材料が選択できる。単層の導電体14の材料は、例えば、Ti、Cu、Ni、Au、SnAg又はAl等である。
図34は、第8実施形態に係る固体撮像装置1の構成の一例を示す拡大断面図である。
図34に示す例では、側面F3に、裏面F2よりも表面F1が広くなるようにテーパが形成されている。これは、PVD法は比較的段差を被覆しづらいため、成膜しやすくするためである。
図35は、第8実施形態に係る導電体14及び基板13の構成の第2例を示す断面図である。
導電体14は、複層である。すなわち、導電体14は、積層された複数の導電層を有する。導電体14は、例えば、メッキにより形成される。導電体14は、例えば、金属層29(メッキ層)等を含む。導電体14と絶縁層27との間には、例えば、シード層28が配置される。層構成は、例えば、実装基板100の仕様に応じて選択される。導電体14内の複数の層として、例えば、基板13側からTiのシード層28、Cuのシード層28、Niの金属層29、及び、Auの金属層29が配置される。また、導電体14内の複数の層として、例えば、基板13側からTiのシード層28、Cuのシード層28、SnAgの金属層29が配置されてもよい。
第6実施形態において導電体14を単層又は複層のいずれかにするかは、例えば、設計又は使用用途等に応じて変更される。例えば、導電体14の膜厚を厚くする場合、量産及び成膜速度等の観点で、PVD法よりも、シード層28を形成して電解メッキにより導電体14を形成する方が好ましい。例えば、膜厚が数十nm~数百nmである場合、PVD法で導電体14が形成されてもよい。しかし、膜厚が数μm以上になると、電解メッキの方が低コストである。
また、信頼性の観点において、導電体14は複層である方が好ましい。導電体14内の金属が半田110に食われることによって、例えば、導電体14の剥がれにつながる可能性がある。導電体14が複層である場合、外側に複数の層が存在するため、導電体14が単層よりも信頼性が高い。
<移動体への応用例>
本開示に係る技術(本技術)は、様々な製品へ応用することができる。例えば、本開示に係る技術は、自動車、電気自動車、ハイブリッド電気自動車、自動二輪車、自転車、パーソナルモビリティ、飛行機、ドローン、船舶、ロボット等のいずれかの種類の移動体に搭載される装置として実現されてもよい。
本開示に係る技術(本技術)は、様々な製品へ応用することができる。例えば、本開示に係る技術は、自動車、電気自動車、ハイブリッド電気自動車、自動二輪車、自転車、パーソナルモビリティ、飛行機、ドローン、船舶、ロボット等のいずれかの種類の移動体に搭載される装置として実現されてもよい。
図36は、本開示に係る技術が適用され得る移動体制御システムの一例である車両制御システムの概略的な構成例を示すブロック図である。
車両制御システム12000は、通信ネットワーク12001を介して接続された複数の電子制御ユニットを備える。図36に示した例では、車両制御システム12000は、駆動系制御ユニット12010、ボディ系制御ユニット12020、車外情報検出ユニット12030、車内情報検出ユニット12040、及び統合制御ユニット12050を備える。また、統合制御ユニット12050の機能構成として、マイクロコンピュータ12051、音声画像出力部12052、及び車載ネットワークI/F(interface)12053が図示されている。
駆動系制御ユニット12010は、各種プログラムにしたがって車両の駆動系に関連する装置の動作を制御する。例えば、駆動系制御ユニット12010は、内燃機関又は駆動用モータ等の車両の駆動力を発生させるための駆動力発生装置、駆動力を車輪に伝達するための駆動力伝達機構、車両の舵角を調節するステアリング機構、及び、車両の制動力を発生させる制動装置等の制御装置として機能する。
ボディ系制御ユニット12020は、各種プログラムにしたがって車体に装備された各種装置の動作を制御する。例えば、ボディ系制御ユニット12020は、キーレスエントリシステム、スマートキーシステム、パワーウィンドウ装置、あるいは、ヘッドランプ、バックランプ、ブレーキランプ、ウィンカー又はフォグランプ等の各種ランプの制御装置として機能する。この場合、ボディ系制御ユニット12020には、鍵を代替する携帯機から発信される電波又は各種スイッチの信号が入力され得る。ボディ系制御ユニット12020は、これらの電波又は信号の入力を受け付け、車両のドアロック装置、パワーウィンドウ装置、ランプ等を制御する。
車外情報検出ユニット12030は、車両制御システム12000を搭載した車両の外部の情報を検出する。例えば、車外情報検出ユニット12030には、撮像部12031が接続される。車外情報検出ユニット12030は、撮像部12031に車外の画像を撮像させるとともに、撮像された画像を受信する。車外情報検出ユニット12030は、受信した画像に基づいて、人、車、障害物、標識又は路面上の文字等の物体検出処理又は距離検出処理を行ってもよい。
撮像部12031は、光を受光し、その光の受光量に応じた電気信号を出力する光センサである。撮像部12031は、電気信号を画像として出力することもできるし、測距の情報として出力することもできる。また、撮像部12031が受光する光は、可視光であっても良いし、赤外線等の非可視光であっても良い。
車内情報検出ユニット12040は、車内の情報を検出する。車内情報検出ユニット12040には、例えば、運転者の状態を検出する運転者状態検出部12041が接続される。運転者状態検出部12041は、例えば運転者を撮像するカメラを含み、車内情報検出ユニット12040は、運転者状態検出部12041から入力される検出情報に基づいて、運転者の疲労度合い又は集中度合いを算出してもよいし、運転者が居眠りをしていないかを判別してもよい。
マイクロコンピュータ12051は、車外情報検出ユニット12030又は車内情報検出ユニット12040で取得される車内外の情報に基づいて、駆動力発生装置、ステアリング機構又は制動装置の制御目標値を演算し、駆動系制御ユニット12010に対して制御指令を出力することができる。例えば、マイクロコンピュータ12051は、車両の衝突回避あるいは衝撃緩和、車間距離に基づく追従走行、車速維持走行、車両の衝突警告、又は車両のレーン逸脱警告等を含むADAS(Advanced Driver Assistance System)の機能実現を目的とした協調制御を行うことができる。
また、マイクロコンピュータ12051は、車外情報検出ユニット12030又は車内情報検出ユニット12040で取得される車両の周囲の情報に基づいて駆動力発生装置、ステアリング機構又は制動装置等を制御することにより、運転者の操作に拠らずに自律的に走行する自動運転等を目的とした協調制御を行うことができる。
また、マイクロコンピュータ12051は、車外情報検出ユニット12030で取得される車外の情報に基づいて、ボディ系制御ユニット12020に対して制御指令を出力することができる。例えば、マイクロコンピュータ12051は、車外情報検出ユニット12030で検知した先行車又は対向車の位置に応じてヘッドランプを制御し、ハイビームをロービームに切り替える等の防眩を図ることを目的とした協調制御を行うことができる。
音声画像出力部12052は、車両の搭乗者又は車外に対して、視覚的又は聴覚的に情報を通知することが可能な出力装置へ音声及び画像のうちの少なくとも一方の出力信号を送信する。図36の例では、出力装置として、オーディオスピーカ12061、表示部12062及びインストルメントパネル12063が例示されている。表示部12062は、例えば、オンボードディスプレイ及びヘッドアップディスプレイの少なくとも一つを含んでいてもよい。
図37は、撮像部12031の設置位置の例を示す図である。
図37では、車両12100は、撮像部12031として、撮像部12101,12102,12103,12104,12105を有する。
撮像部12101,12102,12103,12104,12105は、例えば、車両12100のフロントノーズ、サイドミラー、リアバンパ、バックドア及び車室内のフロントガラスの上部等の位置に設けられる。フロントノーズに備えられる撮像部12101及び車室内のフロントガラスの上部に備えられる撮像部12105は、主として車両12100の前方の画像を取得する。サイドミラーに備えられる撮像部12102,12103は、主として車両12100の側方の画像を取得する。リアバンパ又はバックドアに備えられる撮像部12104は、主として車両12100の後方の画像を取得する。撮像部12101及び12105で取得される前方の画像は、主として先行車両又は、歩行者、障害物、信号機、交通標識又は車線等の検出に用いられる。
なお、図37には、撮像部12101ないし12104の撮影範囲の一例が示されている。撮像範囲12111は、フロントノーズに設けられた撮像部12101の撮像範囲を示し、撮像範囲12112,12113は、それぞれサイドミラーに設けられた撮像部12102,12103の撮像範囲を示し、撮像範囲12114は、リアバンパ又はバックドアに設けられた撮像部12104の撮像範囲を示す。例えば、撮像部12101ないし12104で撮像された画像データが重ね合わせられることにより、車両12100を上方から見た俯瞰画像が得られる。
撮像部12101ないし12104の少なくとも1つは、距離情報を取得する機能を有していてもよい。例えば、撮像部12101ないし12104の少なくとも1つは、複数の撮像素子からなるステレオカメラであってもよいし、位相差検出用の画素を有する撮像素子であってもよい。
例えば、マイクロコンピュータ12051は、撮像部12101ないし12104から得られた距離情報を基に、撮像範囲12111ないし12114内における各立体物までの距離と、この距離の時間的変化(車両12100に対する相対速度)を求めることにより、特に車両12100の進行路上にある最も近い立体物で、車両12100と略同じ方向に所定の速度(例えば、0km/h以上)で走行する立体物を先行車として抽出することができる。さらに、マイクロコンピュータ12051は、先行車の手前に予め確保すべき車間距離を設定し、自動ブレーキ制御(追従停止制御も含む)や自動加速制御(追従発進制御も含む)等を行うことができる。このように運転者の操作に拠らずに自律的に走行する自動運転等を目的とした協調制御を行うことができる。
例えば、マイクロコンピュータ12051は、撮像部12101ないし12104から得られた距離情報を元に、立体物に関する立体物データを、2輪車、普通車両、大型車両、歩行者、電柱等その他の立体物に分類して抽出し、障害物の自動回避に用いることができる。例えば、マイクロコンピュータ12051は、車両12100の周辺の障害物を、車両12100のドライバが視認可能な障害物と視認困難な障害物とに識別する。そして、マイクロコンピュータ12051は、各障害物との衝突の危険度を示す衝突リスクを判断し、衝突リスクが設定値以上で衝突可能性がある状況であるときには、オーディオスピーカ12061や表示部12062を介してドライバに警報を出力することや、駆動系制御ユニット12010を介して強制減速や回避操舵を行うことで、衝突回避のための運転支援を行うことができる。
撮像部12101ないし12104の少なくとも1つは、赤外線を検出する赤外線カメラであってもよい。例えば、マイクロコンピュータ12051は、撮像部12101ないし12104の撮像画像中に歩行者が存在するか否かを判定することで歩行者を認識することができる。かかる歩行者の認識は、例えば赤外線カメラとしての撮像部12101ないし12104の撮像画像における特徴点を抽出する手順と、物体の輪郭を示す一連の特徴点にパターンマッチング処理を行って歩行者か否かを判別する手順によって行われる。マイクロコンピュータ12051が、撮像部12101ないし12104の撮像画像中に歩行者が存在すると判定し、歩行者を認識すると、音声画像出力部12052は、当該認識された歩行者に強調のための方形輪郭線を重畳表示するように、表示部12062を制御する。また、音声画像出力部12052は、歩行者を示すアイコン等を所望の位置に表示するように表示部12062を制御してもよい。
以上、本開示に係る技術が適用され得る車両制御システムの一例について説明した。本開示に係る技術は、以上説明した構成のうち、例えば、撮像部12031,12101,12102,12103,12104,12105や、運転者状態検出部12041等に適用され得る。具体的には、これらの撮像部や検出部に対して、例えば、本開示の固体撮像装置1を適用することができる。そして、本開示に係る技術を適用することにより、パッケージサイズをより小型化することができるため、システムをより小型化することが可能になる。
なお、本技術は以下のような構成を取ることができる。
(1)第1面に入射された光を光電変換した電気信号を生成する撮像素子を有する基板と、
前記基板の前記第1面の反対側の第2面と、前記基板の前記第2面に連なる側面と、の少なくとも一方に配置され、前記撮像素子に電気的に接続される導電体と、を備える、固体撮像装置。
(2)前記導電体は、前記第2面及び前記側面の少なくとも一方に面接触される、(1)に記載の固体撮像装置。
(3)前記第2面及び前記側面の少なくとも一方において、前記導電体の配置場所とそれ以外の場所とは面一である、(1)又は(2)に記載の固体撮像装置。
(4)前記基板の深さ方向に伸び、前記撮像素子と電気的に接続されるコンタクト部材を備え、
前記導電体は、前記コンタクト部材と電気的に接続される、(1)乃至(3)のいずれか一項に記載の固体撮像装置。
(5)前記基板は、前記撮像素子との間で信号の送受を行う信号出力部を備え、
前記信号出力部は、前記コンタクト部材の一端部に接続される、(4)に記載の固体撮像装置。
(6)前記基板は、
前記撮像素子内の光電変換部が配置される第1基板と、
前記第1基板に積層され、前記光電変換部で光電変換された電気信号の信号処理を行う第2基板と、を有し、
前記コンタクト部材は、前記第1基板及び前記第2基板の深さ方向に伸びる、(4)又は(5)に記載の固体撮像装置。
(7)前記基板は、
前記撮像素子内の光電変換部が配置される第1基板と、
前記第1基板に積層され、前記光電変換部で光電変換された電気信号の信号処理を行う第2基板と、を有し、
前記第1基板は、前記撮像素子との間で信号の送受を行う信号出力部を備え、
前記第1基板は、前記信号出力部に電気的に接続されるとともに、前記第1基板の側面まで伸びる導電接続部を有し、
前記導電体は、前記導電接続部に接続されるとともに、前記第1基板の側面に配置される、(1)乃至(3)のいずれか一項に記載の固体撮像装置。
(8)前記基板は、
前記撮像素子内の光電変換部が配置される第1基板と、
前記第1基板に積層され、前記光電変換部で光電変換された電気信号の信号処理を行う第2基板と、を有し、
前記第2基板は、前記撮像素子との間で信号の送受を行う信号出力部を備え、
前記第2基板は、前記信号出力部に電気的に接続されるとともに、前記第2基板の側面まで伸びる導電接続部を有し、
前記導電体は、前記導電接続部に接続されるとともに、前記第2基板の側面に配置される、(1)乃至(3)のいずれか一項に記載の固体撮像装置。
(9)前記導電体は、前記第1基板及び前記第2基板の側面と、前記第2基板の前記第2面とに配置される、(6)乃至(8)のいずれか一項に記載の固体撮像装置。
(10)前記導電体は、前記第2面のみ、又は、前記側面のみに配置される、(1)乃至(9)のいずれか一項に記載の固体撮像装置。
(11)前記導電体は、前記第2面から前記側面にかけて、途切れることなく配置される、(1)乃至(9)のいずれか一項に記載の固体撮像装置。
(12)前記第2面に配置される前記導電体と、前記側面に配置される前記導電体とが、互いに分離して設けられる、(1)乃至(9)のいずれか一項に記載の固体撮像装置。
(13)前記第2面及び前記側面の少なくとも一方に配置され、複数の前記導電体を結合する結合部をさらに備え、
前記結合部によって結合された複数の前記導電体は、前記導電体と電気的に接続されるとともに前記撮像素子との間で信号の送受を行う信号出力部を共有する、(1)乃至(12)のいずれか一項に記載の固体撮像装置。
(14)前記第2面及び前記側面の少なくとも一方に配置され、複数の前記導電体を結合する結合部をさらに備え、
前記結合部によって結合された複数の前記導電体は、前記導電体と電気的に接続されるとともに前記撮像素子との間で信号の送受を行う複数の信号出力部で共有される、(1)乃至(12)のいずれか一項に記載の固体撮像装置。
(15)前記導電体は、単層の導電層を有する、(1)乃至(14)のいずれか一項に記載の固体撮像装置。
(16)前記導電体は、積層された複数の導電層を有する、(1)乃至(14)のいずれか一項に記載の固体撮像装置。
(17)基板の第1面に、前記第1面に入射された光を光電変換した電気信号を生成する撮像素子を形成し、
前記基板の前記第1面の反対側の第2面と、前記基板の前記第2面に連なる側面と、の少なくとも一方に配置され、前記撮像素子に電気的に接続される導電体を形成する、ことを具備する、固体撮像装置の製造方法。
(18)前記基板の前記第1面に前記撮像素子を形成し、
前記撮像素子との間で信号の送受を行う信号出力部を露出させるように、前記基板の前記第2面側から前記基板の深さ方向に伸びるホールを形成し、
前記ホールを埋めるように前記基板の前記第2面側から金属層を形成することにより、前記基板の深さ方向に伸びるコンタクト部材及び前記コンタクト部材と電気的に接続される前記導電体を形成する、ことをさらに具備する、(17)に記載の固体撮像装置の製造方法。
(19)個片化される前の前記基板の前記第1面に前記撮像素子を形成し、
前記撮像素子との間で信号の送受を行う信号出力部と電気的に接続されるとともに、前記基板を個片化するための分割領域の一部を含む第1領域まで伸びる導電接続部を形成し、
前記導電接続部が露出するように、前記基板の前記第2面側から前記第1領域に前記基板の深さ方向に伸びるホールを形成し、
前記ホールを埋めるように前記基板の前記第2面側から金属層を形成することにより、前記導電接続部と電気的に接続される前記導電体を形成し、
前記分割領域に沿って前記基板を個片化する、ことをさらに具備する、(17)に記載の固体撮像装置の製造方法。
(20)個片化される前の前記基板の前記第1面に前記撮像素子を形成し、
前記基板を個片化するための分割領域の一部を含む第1領域まで伸びる犠牲層を形成し、
前記犠牲層が露出するように、前記基板の前記第2面側から前記第1領域に前記基板の深さ方向に伸びるホールを形成し、
前記犠牲層を除去し、
前記犠牲層が除去された領域に、前記撮像素子との間で信号の送受を行う信号出力部と電気的に接続される導電接続部を形成するとともに、前記ホールを埋めるように前記基板の前記第2面側から金属層を形成することにより前記導電接続部と電気的に接続される前記導電体を形成し、
前記分割領域に沿って前記基板を個片化する、ことをさらに具備する、(17)に記載の固体撮像装置の製造方法。
(1)第1面に入射された光を光電変換した電気信号を生成する撮像素子を有する基板と、
前記基板の前記第1面の反対側の第2面と、前記基板の前記第2面に連なる側面と、の少なくとも一方に配置され、前記撮像素子に電気的に接続される導電体と、を備える、固体撮像装置。
(2)前記導電体は、前記第2面及び前記側面の少なくとも一方に面接触される、(1)に記載の固体撮像装置。
(3)前記第2面及び前記側面の少なくとも一方において、前記導電体の配置場所とそれ以外の場所とは面一である、(1)又は(2)に記載の固体撮像装置。
(4)前記基板の深さ方向に伸び、前記撮像素子と電気的に接続されるコンタクト部材を備え、
前記導電体は、前記コンタクト部材と電気的に接続される、(1)乃至(3)のいずれか一項に記載の固体撮像装置。
(5)前記基板は、前記撮像素子との間で信号の送受を行う信号出力部を備え、
前記信号出力部は、前記コンタクト部材の一端部に接続される、(4)に記載の固体撮像装置。
(6)前記基板は、
前記撮像素子内の光電変換部が配置される第1基板と、
前記第1基板に積層され、前記光電変換部で光電変換された電気信号の信号処理を行う第2基板と、を有し、
前記コンタクト部材は、前記第1基板及び前記第2基板の深さ方向に伸びる、(4)又は(5)に記載の固体撮像装置。
(7)前記基板は、
前記撮像素子内の光電変換部が配置される第1基板と、
前記第1基板に積層され、前記光電変換部で光電変換された電気信号の信号処理を行う第2基板と、を有し、
前記第1基板は、前記撮像素子との間で信号の送受を行う信号出力部を備え、
前記第1基板は、前記信号出力部に電気的に接続されるとともに、前記第1基板の側面まで伸びる導電接続部を有し、
前記導電体は、前記導電接続部に接続されるとともに、前記第1基板の側面に配置される、(1)乃至(3)のいずれか一項に記載の固体撮像装置。
(8)前記基板は、
前記撮像素子内の光電変換部が配置される第1基板と、
前記第1基板に積層され、前記光電変換部で光電変換された電気信号の信号処理を行う第2基板と、を有し、
前記第2基板は、前記撮像素子との間で信号の送受を行う信号出力部を備え、
前記第2基板は、前記信号出力部に電気的に接続されるとともに、前記第2基板の側面まで伸びる導電接続部を有し、
前記導電体は、前記導電接続部に接続されるとともに、前記第2基板の側面に配置される、(1)乃至(3)のいずれか一項に記載の固体撮像装置。
(9)前記導電体は、前記第1基板及び前記第2基板の側面と、前記第2基板の前記第2面とに配置される、(6)乃至(8)のいずれか一項に記載の固体撮像装置。
(10)前記導電体は、前記第2面のみ、又は、前記側面のみに配置される、(1)乃至(9)のいずれか一項に記載の固体撮像装置。
(11)前記導電体は、前記第2面から前記側面にかけて、途切れることなく配置される、(1)乃至(9)のいずれか一項に記載の固体撮像装置。
(12)前記第2面に配置される前記導電体と、前記側面に配置される前記導電体とが、互いに分離して設けられる、(1)乃至(9)のいずれか一項に記載の固体撮像装置。
(13)前記第2面及び前記側面の少なくとも一方に配置され、複数の前記導電体を結合する結合部をさらに備え、
前記結合部によって結合された複数の前記導電体は、前記導電体と電気的に接続されるとともに前記撮像素子との間で信号の送受を行う信号出力部を共有する、(1)乃至(12)のいずれか一項に記載の固体撮像装置。
(14)前記第2面及び前記側面の少なくとも一方に配置され、複数の前記導電体を結合する結合部をさらに備え、
前記結合部によって結合された複数の前記導電体は、前記導電体と電気的に接続されるとともに前記撮像素子との間で信号の送受を行う複数の信号出力部で共有される、(1)乃至(12)のいずれか一項に記載の固体撮像装置。
(15)前記導電体は、単層の導電層を有する、(1)乃至(14)のいずれか一項に記載の固体撮像装置。
(16)前記導電体は、積層された複数の導電層を有する、(1)乃至(14)のいずれか一項に記載の固体撮像装置。
(17)基板の第1面に、前記第1面に入射された光を光電変換した電気信号を生成する撮像素子を形成し、
前記基板の前記第1面の反対側の第2面と、前記基板の前記第2面に連なる側面と、の少なくとも一方に配置され、前記撮像素子に電気的に接続される導電体を形成する、ことを具備する、固体撮像装置の製造方法。
(18)前記基板の前記第1面に前記撮像素子を形成し、
前記撮像素子との間で信号の送受を行う信号出力部を露出させるように、前記基板の前記第2面側から前記基板の深さ方向に伸びるホールを形成し、
前記ホールを埋めるように前記基板の前記第2面側から金属層を形成することにより、前記基板の深さ方向に伸びるコンタクト部材及び前記コンタクト部材と電気的に接続される前記導電体を形成する、ことをさらに具備する、(17)に記載の固体撮像装置の製造方法。
(19)個片化される前の前記基板の前記第1面に前記撮像素子を形成し、
前記撮像素子との間で信号の送受を行う信号出力部と電気的に接続されるとともに、前記基板を個片化するための分割領域の一部を含む第1領域まで伸びる導電接続部を形成し、
前記導電接続部が露出するように、前記基板の前記第2面側から前記第1領域に前記基板の深さ方向に伸びるホールを形成し、
前記ホールを埋めるように前記基板の前記第2面側から金属層を形成することにより、前記導電接続部と電気的に接続される前記導電体を形成し、
前記分割領域に沿って前記基板を個片化する、ことをさらに具備する、(17)に記載の固体撮像装置の製造方法。
(20)個片化される前の前記基板の前記第1面に前記撮像素子を形成し、
前記基板を個片化するための分割領域の一部を含む第1領域まで伸びる犠牲層を形成し、
前記犠牲層が露出するように、前記基板の前記第2面側から前記第1領域に前記基板の深さ方向に伸びるホールを形成し、
前記犠牲層を除去し、
前記犠牲層が除去された領域に、前記撮像素子との間で信号の送受を行う信号出力部と電気的に接続される導電接続部を形成するとともに、前記ホールを埋めるように前記基板の前記第2面側から金属層を形成することにより前記導電接続部と電気的に接続される前記導電体を形成し、
前記分割領域に沿って前記基板を個片化する、ことをさらに具備する、(17)に記載の固体撮像装置の製造方法。
本開示の態様は、上述した個々の実施形態に限定されるものではなく、当業者が想到しうる種々の変形も含むものであり、本開示の効果も上述した内容に限定されない。すなわち、特許請求の範囲に規定された内容およびその均等物から導き出される本開示の概念的な思想と趣旨を逸脱しない範囲で種々の追加、変更および部分的削除が可能である。
1 固体撮像装置、11 下側基板、12 上側基板、13 基板、13h ホール、14 導電体、141 コンタクト部材、142 導電接続部、14m 結合部、18 保護基板、26 接続パッド、29 金属層、F1 表面、F2 裏面、F3 側面、R1 第1領域、R2 第2領域
Claims (20)
- 第1面に入射された光を光電変換した電気信号を生成する撮像素子を有する基板と、
前記基板の前記第1面の反対側の第2面と、前記基板の前記第2面に連なる側面と、の少なくとも一方に配置され、前記撮像素子に電気的に接続される導電体と、を備える、固体撮像装置。 - 前記導電体は、前記第2面及び前記側面の少なくとも一方に面接触される、請求項1に記載の固体撮像装置。
- 前記第2面及び前記側面の少なくとも一方において、前記導電体の配置場所とそれ以外の場所とは面一である、請求項1に記載の固体撮像装置。
- 前記基板の深さ方向に伸び、前記撮像素子と電気的に接続されるコンタクト部材を備え、
前記導電体は、前記コンタクト部材と電気的に接続される、請求項1に記載の固体撮像装置。 - 前記基板は、前記撮像素子との間で信号の送受を行う信号出力部を備え、
前記信号出力部は、前記コンタクト部材の一端部に接続される、請求項4に記載の固体撮像装置。 - 前記基板は、
前記撮像素子内の光電変換部が配置される第1基板と、
前記第1基板に積層され、前記光電変換部で光電変換された電気信号の信号処理を行う第2基板と、を有し、
前記コンタクト部材は、前記第1基板及び前記第2基板の深さ方向に伸びる、請求項4に記載の固体撮像装置。 - 前記基板は、
前記撮像素子内の光電変換部が配置される第1基板と、
前記第1基板に積層され、前記光電変換部で光電変換された電気信号の信号処理を行う第2基板と、を有し、
前記第1基板は、前記撮像素子との間で信号の送受を行う信号出力部を備え、
前記第1基板は、前記信号出力部に電気的に接続されるとともに、前記第1基板の側面まで伸びる導電接続部を有し、
前記導電体は、前記導電接続部に接続されるとともに、前記第1基板の側面に配置される、請求項1に記載の固体撮像装置。 - 前記基板は、
前記撮像素子内の光電変換部が配置される第1基板と、
前記第1基板に積層され、前記光電変換部で光電変換された電気信号の信号処理を行う第2基板と、を有し、
前記第2基板は、前記撮像素子との間で信号の送受を行う信号出力部を備え、
前記第2基板は、前記信号出力部に電気的に接続されるとともに、前記第2基板の側面まで伸びる導電接続部を有し、
前記導電体は、前記導電接続部に接続されるとともに、前記第2基板の側面に配置される、請求項1に記載の固体撮像装置。 - 前記導電体は、前記第1基板及び前記第2基板の側面と、前記第2基板の前記第2面とに配置される、請求項6に記載の固体撮像装置。
- 前記導電体は、前記第2面のみ、又は、前記側面のみに配置される、請求項1に記載の固体撮像装置。
- 前記導電体は、前記第2面から前記側面にかけて、途切れることなく配置される、請求項1に記載の固体撮像装置。
- 前記第2面に配置される前記導電体と、前記側面に配置される前記導電体とが、互いに分離して設けられる、請求項1に記載の固体撮像装置。
- 前記第2面及び前記側面の少なくとも一方に配置され、複数の前記導電体を結合する結合部をさらに備え、
前記結合部によって結合された複数の前記導電体は、前記導電体と電気的に接続されるとともに前記撮像素子との間で信号の送受を行う信号出力部を共有する、請求項1に記載の固体撮像装置。 - 前記第2面及び前記側面の少なくとも一方に配置され、複数の前記導電体を結合する結合部をさらに備え、
前記結合部によって結合された複数の前記導電体は、前記導電体と電気的に接続されるとともに前記撮像素子との間で信号の送受を行う複数の信号出力部で共有される、請求項1に記載の固体撮像装置。 - 前記導電体は、単層の導電層を有する、請求項1に記載の固体撮像装置。
- 前記導電体は、積層された複数の導電層を有する、請求項1に記載の固体撮像装置。
- 基板の第1面に、前記第1面に入射された光を光電変換した電気信号を生成する撮像素子を形成し、
前記基板の前記第1面の反対側の第2面と、前記基板の前記第2面に連なる側面と、の少なくとも一方に配置され、前記撮像素子に電気的に接続される導電体を形成する、ことを具備する、固体撮像装置の製造方法。 - 前記基板の前記第1面に前記撮像素子を形成し、
前記撮像素子との間で信号の送受を行う信号出力部を露出させるように、前記基板の前記第2面側から前記基板の深さ方向に伸びるホールを形成し、
前記ホールを埋めるように前記基板の前記第2面側から金属層を形成することにより、前記基板の深さ方向に伸びるコンタクト部材及び前記コンタクト部材と電気的に接続される前記導電体を形成する、ことをさらに具備する、請求項17に記載の固体撮像装置の製造方法。 - 個片化される前の前記基板の前記第1面に前記撮像素子を形成し、
前記撮像素子との間で信号の送受を行う信号出力部と電気的に接続されるとともに、前記基板を個片化するための分割領域の一部を含む第1領域まで伸びる導電接続部を形成し、
前記導電接続部が露出するように、前記基板の前記第2面側から前記第1領域に前記基板の深さ方向に伸びるホールを形成し、
前記ホールを埋めるように前記基板の前記第2面側から金属層を形成することにより、前記導電接続部と電気的に接続される前記導電体を形成し、
前記分割領域に沿って前記基板を個片化する、ことをさらに具備する、請求項17に記載の固体撮像装置の製造方法。 - 個片化される前の前記基板の前記第1面に前記撮像素子を形成し、
前記基板を個片化するための分割領域の一部を含む第1領域まで伸びる犠牲層を形成し、
前記犠牲層が露出するように、前記基板の前記第2面側から前記第1領域に前記基板の深さ方向に伸びるホールを形成し、
前記犠牲層を除去し、
前記犠牲層が除去された領域に、前記撮像素子との間で信号の送受を行う信号出力部と電気的に接続される導電接続部を形成するとともに、前記ホールを埋めるように前記基板の前記第2面側から金属層を形成することにより前記導電接続部と電気的に接続される前記導電体を形成し、
前記分割領域に沿って前記基板を個片化する、ことをさらに具備する、請求項17に記載の固体撮像装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US18/546,631 US20240304648A1 (en) | 2021-02-24 | 2022-01-25 | Solid-state imaging device and manufacturing method for solid-state imaging device |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2021027869A JP2022129240A (ja) | 2021-02-24 | 2021-02-24 | 固体撮像装置及びその製造方法 |
JP2021-027869 | 2021-02-24 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2022181161A1 true WO2022181161A1 (ja) | 2022-09-01 |
Family
ID=83048920
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2022/002687 WO2022181161A1 (ja) | 2021-02-24 | 2022-01-25 | 固体撮像装置及びその製造方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20240304648A1 (ja) |
JP (1) | JP2022129240A (ja) |
WO (1) | WO2022181161A1 (ja) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008311280A (ja) * | 2007-06-12 | 2008-12-25 | Iwate Toshiba Electronics Co Ltd | カメラモジュールおよびその製造方法 |
US20130119556A1 (en) * | 2011-11-15 | 2013-05-16 | Xintec Inc. | Chip package |
JP2013219319A (ja) * | 2012-03-16 | 2013-10-24 | Sony Corp | 半導体装置、半導体装置の製造方法、半導体ウエハ、及び、電子機器 |
WO2015087705A1 (ja) * | 2013-12-10 | 2015-06-18 | ソニー株式会社 | 半導体装置、固体撮像素子、撮像装置および電子機器、並びにそれらの製造方法 |
-
2021
- 2021-02-24 JP JP2021027869A patent/JP2022129240A/ja active Pending
-
2022
- 2022-01-25 WO PCT/JP2022/002687 patent/WO2022181161A1/ja active Application Filing
- 2022-01-25 US US18/546,631 patent/US20240304648A1/en active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008311280A (ja) * | 2007-06-12 | 2008-12-25 | Iwate Toshiba Electronics Co Ltd | カメラモジュールおよびその製造方法 |
US20130119556A1 (en) * | 2011-11-15 | 2013-05-16 | Xintec Inc. | Chip package |
JP2013219319A (ja) * | 2012-03-16 | 2013-10-24 | Sony Corp | 半導体装置、半導体装置の製造方法、半導体ウエハ、及び、電子機器 |
WO2015087705A1 (ja) * | 2013-12-10 | 2015-06-18 | ソニー株式会社 | 半導体装置、固体撮像素子、撮像装置および電子機器、並びにそれらの製造方法 |
Also Published As
Publication number | Publication date |
---|---|
US20240304648A1 (en) | 2024-09-12 |
JP2022129240A (ja) | 2022-09-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2020045142A1 (ja) | 撮像装置および電子機器 | |
CN114365288A (zh) | 具有组合的动态视觉传感器功能和成像功能的固态成像器件和成像装置 | |
CN112868103A (zh) | 固态摄像设备和摄像设备 | |
US20220392936A1 (en) | Solid-state imaging device and method of producing the same | |
US20230013149A1 (en) | Solid-state image pickup device and electronic apparatus | |
JP7531272B2 (ja) | 撮像装置 | |
WO2022196141A1 (ja) | 固体撮像装置および電子機器 | |
WO2022181161A1 (ja) | 固体撮像装置及びその製造方法 | |
US11757053B2 (en) | Package substrate having a sacrificial region for heat sink attachment | |
WO2020100520A1 (ja) | 撮像装置および電子機器 | |
WO2023090053A1 (ja) | 光検出装置及び電子機器 | |
WO2022176530A1 (ja) | 撮像装置およびその製造方法 | |
WO2024135493A1 (ja) | 光検出装置 | |
WO2022080124A1 (ja) | 撮像装置および撮像装置の製造方法 | |
US20240186352A1 (en) | Imaging device | |
WO2024014134A1 (ja) | 固体撮像装置 | |
WO2024080192A1 (ja) | 半導体装置及び半導体装置の製造方法、光検出装置 | |
US12003878B2 (en) | Imaging device | |
WO2024084865A1 (ja) | 半導体装置 | |
WO2023181657A1 (ja) | 光検出装置及び電子機器 | |
WO2023127110A1 (ja) | 光検出装置及び電子機器 | |
TW202425305A (zh) | 固態攝像裝置 | |
JP2024085496A (ja) | 光検出装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 22759203 Country of ref document: EP Kind code of ref document: A1 |
|
WWE | Wipo information: entry into national phase |
Ref document number: 18546631 Country of ref document: US |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 22759203 Country of ref document: EP Kind code of ref document: A1 |