WO2022059606A1 - 表示装置、表示装置の駆動方法、及び、電子機器 - Google Patents

表示装置、表示装置の駆動方法、及び、電子機器 Download PDF

Info

Publication number
WO2022059606A1
WO2022059606A1 PCT/JP2021/033255 JP2021033255W WO2022059606A1 WO 2022059606 A1 WO2022059606 A1 WO 2022059606A1 JP 2021033255 W JP2021033255 W JP 2021033255W WO 2022059606 A1 WO2022059606 A1 WO 2022059606A1
Authority
WO
WIPO (PCT)
Prior art keywords
voltage
signal
display device
video signal
pixel
Prior art date
Application number
PCT/JP2021/033255
Other languages
English (en)
French (fr)
Inventor
尚司 豊田
Original Assignee
ソニーセミコンダクタソリューションズ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ソニーセミコンダクタソリューションズ株式会社 filed Critical ソニーセミコンダクタソリューションズ株式会社
Priority to US18/044,748 priority Critical patent/US20230368731A1/en
Publication of WO2022059606A1 publication Critical patent/WO2022059606A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/02Details
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0259Details of the generation of driving signals with use of an analog or digital ramp generator in the column driver or in the pixel circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Definitions

  • This disclosure relates to a display device, a display device driving method, and an electronic device.
  • flat panel type display devices are the mainstream of display devices.
  • a display device using a so-called current-driven electro-optical element whose emission brightness changes according to the current value flowing through the device as a pixel light emitting element.
  • an organic EL element that uses electroluminescence (EL), which is an organic material, and emits light when an electric field is applied to an organic thin film can be exemplified.
  • Flat-type display devices such as organic EL display devices (see, for example, Patent Document 1) that use organic EL elements as pixel light emitting elements (electro-optical elements) are used in electronic devices such as mobile devices and wearable devices. Can be used. Since these electronic devices are powered by batteries or batteries, low power consumption is required. Therefore, in display devices such as organic EL display devices, the voltage of the main power supply is being reduced for the purpose of reducing power consumption.
  • the amplitude of the video signal to be written to the pixels cannot be sufficiently secured, and the maximum brightness is limited by the amplitude of the video signal. There is a possibility.
  • an object of the present disclosure is to provide a display device capable of achieving high luminance even when the video signal has a low amplitude, a method for driving the display device, and an electronic device having the display device.
  • the display device of the present disclosure for achieving the above object is A pixel array unit in which pixels including a light emitting element and a drive transistor for driving the light emitting element are two-dimensionally arranged in a matrix, and A signal output unit that outputs the signal voltage of the video signal and the initialization voltage for initializing the gate voltage of the drive transistor for each pixel of the pixel array unit. Equipped with The signal output unit changes the initialization voltage according to the signal voltage of the video signal for each pixel in which the signal voltage of the video signal is written.
  • a pixel array unit in which pixels including a light emitting element and a drive transistor for driving the light emitting element are two-dimensionally arranged in a matrix, and A signal output unit that outputs the signal voltage of the video signal and the initialization voltage for initializing the gate voltage of the drive transistor for each pixel of the pixel array unit.
  • the initialization voltage is changed according to the signal voltage of the video signal for each pixel in which the signal voltage of the video signal is written.
  • the electronic devices disclosed in this disclosure to achieve the above objectives are: A pixel array unit in which pixels including a light emitting element and a drive transistor for driving the light emitting element are two-dimensionally arranged in a matrix, and A signal output unit that outputs the signal voltage of the video signal and the initialization voltage for initializing the gate voltage of the drive transistor for each pixel of the pixel array unit. Equipped with The signal output unit changes the initialization voltage according to the signal voltage of the video signal for each pixel in which the signal voltage of the video signal is written.
  • FIG. 1 is a system configuration diagram schematically showing an outline of the configuration of the organic EL display device according to the embodiment of the present disclosure.
  • FIG. 2 is a circuit diagram showing an example of a pixel circuit configuration in the organic EL display device according to the embodiment of the present disclosure.
  • FIG. 3 is a timing waveform diagram for explaining the basic operation of the organic EL display device according to the embodiment of the present disclosure.
  • FIG. 4A is a circuit diagram schematically showing another circuit configuration example of the pixel.
  • FIG. 4B is a circuit diagram schematically showing another circuit configuration example of the pixel.
  • FIG. 5A is a circuit diagram schematically showing another circuit configuration example of the pixel.
  • FIG. 5B is a circuit diagram schematically showing another circuit configuration example of the pixel.
  • FIG. 5A is a circuit diagram schematically showing another circuit configuration example of the pixel.
  • FIG. 5B is a circuit diagram schematically showing another circuit configuration example of the pixel.
  • FIG. 6A is an explanatory diagram of the relationship between the initialization voltage V ofs and the luminance.
  • FIG. 6B is an explanatory diagram of the relationship between the initialization voltage V ofs and the correction capability.
  • FIG. 7A is an explanatory diagram of a specific example in which the initialization voltage is changed according to the signal voltage of the video signal.
  • FIG. 7B is an explanatory diagram of a specific example in which the initialization voltage is changed according to the signal voltage of the video signal.
  • FIG. 7C is an explanatory diagram of a specific example in which the initialization voltage is changed according to the signal voltage of the video signal.
  • FIG. 8 is a timing waveform diagram for explaining the operation according to the difference in the initial voltage V of s when writing the signal voltage V sig of the black-luminance video signal.
  • FIG. 9 is a timing waveform diagram for explaining the operation according to the difference in the initial voltage V ofs when writing the signal voltage V sig of the white-luminance video signal.
  • FIG. 10A is a circuit diagram showing an example of the configuration of the signal output unit according to the first embodiment.
  • FIG. 10B is a circuit diagram showing an example of the configuration of the signal output unit according to the first embodiment.
  • FIG. 11 is a circuit diagram showing an example of the configuration of the signal output unit according to the second embodiment.
  • FIG. 12 is a system configuration diagram schematically showing an outline of the configuration of an organic EL display device using a lamp wave generation circuit as a gamma circuit for V sig .
  • FIG. 10A is a circuit diagram showing an example of the configuration of the signal output unit according to the first embodiment.
  • FIG. 10B is a circuit diagram showing an example of the configuration of the signal output unit according to the first embodiment.
  • FIG. 11 is a circuit diagram showing an example of the configuration of the signal output unit according to the second embodiment
  • FIG. 13 is a waveform diagram showing a lamp waveform in which the potential fluctuates uniformly from V sig_0 gradation to V sig_255 gradation in a 1H period.
  • FIG. 14 is a waveform diagram showing a lamp waveform for V sig in the signal output unit according to the third embodiment.
  • FIG. 15 is a waveform diagram showing another example of the lamp waveform for V sig in the signal output unit according to the third embodiment.
  • FIG. 16 is an external view showing an example of a head-mounted display according to a specific example of the electronic device of the present disclosure.
  • Example 1 Example of generating an initialization voltage V ofs using a ladder resistance circuit
  • Example 2 Modification example of Example 1: Example of generating an initialization voltage V of s by also using a ladder resistor circuit for V sig ) 2-6-3.
  • Example 3 Example of generating an initialization voltage V ofs using a lamp waveform
  • 3. Modification example 4.
  • Electronic device of the present disclosure (example of head-mounted display) 5. Configuration that can be taken by this disclosure
  • the voltage between the gate electrode and the source electrode of the driving transistor is relatively small in the relatively high brightness region of the signal output unit. In the brightness region that is set or is lower than the relatively high brightness region, the voltage between the gate electrode and the source electrode of the drive transistor can be set relatively large.
  • the drive method of the display device, and the electronic device when the drive transistor is composed of a P-channel type transistor, the brightness of the signal output unit is relatively high.
  • the initialization voltage may be set relatively high, or in the luminance region lower than the relatively high luminance region, the initialization voltage may be set relatively low.
  • the drive method of the display device, and the electronic device the display device is driven from the initialization voltage based on the initialization voltage obtained by initializing the gate voltage of the drive transistor.
  • the configuration may have a threshold correction function of changing the source voltage of the drive transistor toward a voltage obtained by subtracting the threshold voltage of the transistor.
  • the signal output unit is gamma-corrected with respect to the signal voltage of the video signal to obtain gradation. It has a first gamma circuit that determines the corresponding signal voltage, and further performs gamma correction on the initialization voltage based on the signal voltage of the video signal, and determines the initialization voltage corresponding to the gradation. It can be configured to have a gamma circuit.
  • the first gamma circuit comprises a ladder resistance circuit and is a signal corresponding to the gradation of the video signal.
  • the voltage can be generated, and the second gamma circuit can be configured to include a ladder resistance circuit and generate an initialization voltage corresponding to the gradation of the video signal.
  • the second gamma circuit can be configured to generate an initialization voltage corresponding to the gradation of the video signal by using the first gamma circuit including the ladder resistance circuit.
  • the lamp wave generation circuit for generating a lamp waveform whose potential fluctuates uniformly with respect to the first gamma circuit. It can be composed of. At this time, it has a switch unit that samples the lamp waveform at the timing corresponding to the gradation to be written to the pixel and determines the signal voltage to be written to the pixel, and also obtains the lamp waveform for the initialization voltage corresponding to the gradation of the video signal. It can be configured to be generated by using.
  • the lamp wave generation circuit can be configured to include a digital-to-analog conversion circuit.
  • the light emitting element is a current drive type in which the light emission brightness changes according to the current value flowing through the device.
  • the current-driven electro-optical element is composed of an electro-optical element, and can be configured to be composed of an organic electroluminescence element.
  • the display device is an active matrix type display device in which the current flowing through the electro-optical element is controlled by an active element provided in a pixel including the electro-optical element, for example, an insulated gate type field effect transistor. ..
  • an insulated gate type field effect transistor include a MOS (Metal Oxide Semiconductor) transistor and a TFT (Thin Film Transistor).
  • an organic EL display device that uses, for example, an organic EL element, which is a current-driven electro-optical element whose emission brightness changes according to the current value flowing through the device, as a pixel light-emitting element will be described as an example. It shall be.
  • FIG. 1 is a system configuration diagram schematically showing an outline of the configuration of the organic EL display device according to the embodiment of the present disclosure.
  • the organic EL display device 10 has a pixel array unit 30 in which a plurality of pixels 20 including an organic EL element are two-dimensionally arranged in a matrix, and the pixel array unit 30. It is configured to have a peripheral circuit unit arranged in the periphery.
  • the peripheral circuit unit includes, for example, a write scanning unit 40 mounted on the same display panel 70 as the pixel array unit 30, a first drive scanning unit 50A, a second drive scanning unit 50B, a signal output unit 60, and the like.
  • Each pixel 20 of the pixel array unit 30 is driven. It is also possible to adopt a configuration in which some or all of the writing scanning unit 40, the first driving scanning unit 50A, the second driving scanning unit 50B, and the signal output unit 60 are provided outside the display panel 70.
  • the organic EL display device 10 may be configured to support monochrome (black and white) display or may be configured to support color display.
  • one pixel (unit pixel / pixel) as a unit for forming a color image is composed of a plurality of sub-pixels (sub-pixels).
  • each of the sub-pixels corresponds to the pixel 20 in FIG. More specifically, in a display device that supports color display, one pixel is, for example, a sub-pixel that emits red (Red; R) light, a sub-pixel that emits green (Green; G) light, and blue (Blue).
  • B) It is composed of three sub-pixels of sub-pixels that emit light.
  • one pixel is not limited to the combination of the sub-pixels of the three primary colors of RGB, and one pixel may be formed by further adding the sub-pixels of one color or a plurality of colors to the sub-pixels of the three primary colors. It is possible. More specifically, for example, a sub-pixel that emits white (W) light is added to form one pixel for improving brightness, or at least complementary color light is emitted to expand the color reproduction range. It is also possible to add one sub-pixel to form one pixel.
  • W white
  • the pixel array unit 30 has scanning lines 31 (31 1 to 31 m ) and first drive lines 32 along the row direction (arrangement direction of pixels in the pixel row) with respect to the array of pixels 20 in m rows and n columns. (321 to 32 m ) and the second drive line 33 (331 to 33 m ) are wired for each pixel row. Further, signal lines 34 ( 341 to 34 n ) are wired for each pixel column along the column direction (arrangement direction of the pixels of the pixel column) with respect to the arrangement of the pixels 20 in the m rows and n columns.
  • the scan lines 31 1 to 31 m are connected to the output ends of the corresponding lines of the write scan unit 40, respectively.
  • the first drive lines 32 1 to 32 m are connected to the output ends of the corresponding rows of the first drive scanning unit 50A, respectively.
  • the second drive lines 331 to 33 m are connected to the output ends of the corresponding rows of the second drive scanning unit 50B, respectively.
  • the signal lines 34 1 to 34 n are connected to the output ends of the corresponding columns of the signal output unit 60, respectively.
  • the write scanning unit 40 is configured by a shift register circuit or the like. When writing the signal voltage of the video signal to each pixel 20 of the pixel array unit 30, the writing scanning unit 40 writes the writing scanning signal WS (WS 1 to WS m ) to the scanning lines 31 (31 1 to 31 m ). , So-called line sequential scanning, in which each pixel 20 of the pixel array unit 30 is sequentially scanned row by row is performed.
  • the first drive scanning unit 50A is configured by a shift register circuit or the like.
  • the first drive scanning unit 50A supplies the light emission control signal DS (DS 1 to DS m ) to the first drive line 32 (321 to 32 m ) in synchronization with the line sequential scanning by the write scanning unit 40. By doing so, the light emission / non-emission (quenching) of the pixel 20 is controlled.
  • the second drive scanning unit 50B is configured by a shift register circuit or the like, like the writing scanning unit 40.
  • the second drive scanning unit 50B supplies an auto zero signal AZ (AZ 1 to AZ m ) to the second drive line 33 (331 to 33 m ) in synchronization with the line sequential scanning by the write scanning unit 40. As a result, control is performed so that the pixel 20 does not emit light during the non-emission period.
  • the signal output unit 60 has a signal voltage (hereinafter, simply “signal”) of a video signal corresponding to the brightness information supplied from an external signal supply source (not shown) to the signal lines 34 ( 341 to 34 n ) . (Sometimes referred to as “voltage”) V sig and the initialization voltage V ofs for initializing the gate voltage of the drive transistor Tr 1 , which will be described later, are selectively output.
  • signal a signal voltage of a video signal corresponding to the brightness information supplied from an external signal supply source (not shown) to the signal lines 34 ( 341 to 34 n ) .
  • V sig and the initialization voltage V ofs for initializing the gate voltage of the drive transistor Tr 1 which will be described later, are selectively output.
  • the initialization voltage V ofs is set to a fixed voltage, for example, a voltage corresponding to the black level of a video signal, or a voltage in the vicinity thereof.
  • the initialization voltage V ofs is variable.
  • the signal output unit 60 is configured to change the initialization voltage V ofs according to the signal voltage V sig of the video signal for each pixel that writes the signal voltage V sig of the video signal.
  • the details of the signal output unit 60 that selectively outputs the signal voltage V sig of the video signal / the initialization voltage V ofs variable according to the signal voltage V sig will be described later.
  • the signal voltage V sig / initialization voltage V ofs selectively output from the signal output unit 60 is written to each pixel 20 of the pixel array unit 30 via the signal line 34 ( 341 to 34 n ) . It is written in units of pixel rows selected by line sequential scanning by the scanning unit 40. That is, the signal output unit 60 adopts a drive mode of line sequential writing in which the signal voltage V sig is written in pixel line units.
  • the pixel 20 is composed of an organic EL element OLED and a drive circuit unit that drives the organic EL element OLED by passing a current through the organic EL element OLED.
  • the cathode electrode is connected to the common power supply line 35 which is commonly wired to all the pixels 20.
  • the drive circuit unit that drives the organic EL element OLED has a drive transistor Tr 1 , a write transistor (sampling transistor) Tr 2 , a light emission control transistor Tr 3 , a switching transistor Tr 4 , a holding capacity C 1 , and an auxiliary capacity C 2 . It has a configuration of 4Tr (transistor) / 2C (capacitive element).
  • the pixel 20 is formed not on an insulator such as a glass substrate but on a semiconductor substrate such as a silicon substrate.
  • the drive transistor Tr 1 is composed of a P-channel type transistor.
  • the write transistor Tr 2 , the light emission control transistor Tr 3 , and the switching transistor Tr 4 also adopt a configuration in which a P-channel type transistor is used as in the drive transistor Tr 1 . There is. Therefore, the drive transistor Tr 1 , the write transistor Tr 2 , the light emission control transistor Tr 3 , and the switching transistor Tr 4 are not configured with three terminals of source / gate / drain, but have four terminals of source / gate / drain / back gate. It is composed of.
  • the drain electrode of the write transistor Tr 2 is connected to the anode electrode of the organic EL element OLED. That is, the write transistor Tr 2 is connected in series with the organic EL element OLED, and drives the organic EL element OLED according to the signal voltage V sig of the video signal supplied from the signal output unit 60 through the signal line 34. do.
  • the write transistor Tr 2 is connected between the signal line 34 and the gate electrode of the drive transistor Tr 1 , and the signal voltage V sig / initialization voltage V of the video signal supplied from the signal output unit 60 through the signal line 34. Write to the gate electrode of the drive transistor Tr 1 by sampling ofs . By writing the initialization voltage V ofs , the gate voltage V g of the drive transistor Tr 1 is initialized.
  • the light emission control transistor Tr 3 is connected between the power supply line of the high potential side power supply voltage V ccp and the source electrode of the drive transistor Tr 1 , and is connected to the gate electrode from the first drive scanning unit 50A through the first drive line 32.
  • the light emission / non-light emission of the organic EL element OLED is controlled under the drive of the applied light emission control signal DS.
  • the switching transistor Tr 4 is connected between the drain electrode of the drive transistor Tr 1 and the current discharge destination node (for example, the power supply line of the low potential side power supply voltage V ssp ), and is connected to the second drive scanning unit 50B to the second. Under the drive by the auto-zero signal AZ applied to the gate electrode through the drive line 33, the organic EL element OLED is controlled so as not to emit light during the non-light emission period of the organic EL element OLED.
  • the holding capacitance C 1 is connected between the gate electrode and the source electrode of the drive transistor Tr 1 and holds the signal voltage V sig written by sampling by the write transistor Tr 2 .
  • the drive transistor Tr 1 drives the organic EL element OLED by passing a drive current corresponding to the holding voltage of the holding capacity C 1 through the organic EL element OLED.
  • the auxiliary capacitance C 2 is connected between the source electrode of the drive transistor Tr 1 and a node having a fixed potential (for example, a power supply line having a high potential side power supply voltage V ccp ).
  • This auxiliary capacitance C 2 has the effect of suppressing fluctuations in the source voltage of the drive transistor Tr 1 when the signal voltage V sig of the video signal is written, and the voltage between the gate electrode and the source electrode of the drive transistor Tr 1 . It acts to make V g s the threshold voltage V th of the drive transistor Tr 1 .
  • the write transistor Tr 2 , the light emission control transistor Tr 3 and the switching transistor Tr 4 are P-channel type transistors, the low level state of the write scan signal WS, the light emission control signal DS, and the auto zero signal AZ is high. It becomes an active state, and a high level state becomes an inactive state.
  • the write transistor Tr 2 , the light emission control transistor Tr 3 , and the switching transistor Tr 4 are in a conductive state in the active state of the write scan signal WS, the light emission control signal DS, and the auto zero signal AZ, and are inactive in the inactive state. It becomes a state.
  • the write scan signal WS transitions from a high level to a low level, so that the write transistor Tr 2 becomes conductive.
  • the initialization voltage V ofs for initializing the gate voltage of the drive transistor Tr 1 is output from the signal output unit 60 to the signal line 34. Therefore, the initialization voltage V ofs is written to the gate electrode of the drive transistor Tr 1 by sampling by the write transistor Tr 2 , and therefore the gate voltage V g of the drive transistor Tr 1 is initialized to V ofs .
  • the light emission control signal DS also transitions from a high level to a low level, so that the light emission control transistor Tr 3 is in a conductive state. Therefore, the source voltage V s of the drive transistor Tr 1 becomes the power supply voltage V ccp .
  • the gate-source voltage V gs of the drive transistor Tr 1 is predetermined. It is preferable to set the voltage value to.
  • the initialization operation of setting (initializing) the gate voltage V g of the drive transistor Tr 1 to the initialization voltage V ofs and setting the source voltage V s of the drive transistor Tr 1 to the power supply voltage V ccp is performed.
  • the write scan signal WS transitions from a low level to a high level, and the write transistor Tr 2 becomes a non-conducting state, so that the writing of the initialization voltage V ofs is completed.
  • the source electrode of the drive transistor Tr 1 is in a floating state, and the drive transistor Tr 1 is in a floating state.
  • the threshold correction operation is started in a state where the gate voltage V g of is maintained at the initialization voltage V ofs . That is, the source voltage V s of the drive transistor Tr 1 starts to decrease (decrease) toward a voltage (V g ⁇ V th ) obtained by subtracting the threshold voltage V th from the gate voltage V g of the drive transistor Tr 1 .
  • the initialization voltage V ofs output from the signal output unit 60 to the signal line 34 and written to the gate electrode of the drive transistor Tr 1 via the write transistor Tr 2 is variable according to the signal voltage V sig of the video signal. Is. Then, with reference to the initialization voltage V ofs of the gate voltage V g of the drive transistor Tr 1 , the voltage (V g ⁇ V th ) obtained by subtracting the threshold voltage V th of the drive transistor Tr 1 from the initialization voltage V ofs is directed.
  • the operation of changing the source voltage V s of the drive transistor Tr 1 is the threshold correction operation. That is, the organic EL display device 10 according to the present embodiment has a threshold value correction function for correcting the variation of the threshold voltage V th of the drive transistor Tr 1 for each pixel 20.
  • the gate-source voltage V gs of the drive transistor Tr 1 eventually converges to the threshold voltage V th of the drive transistor Tr 1 .
  • the voltage corresponding to this threshold voltage V th is held in the holding capacity C 1 .
  • the write scan signal WS transitions from the high level to the low level again, and the write transistor Tr 2 becomes conductive.
  • the signal voltage V sig of the video signal is output from the signal output unit 60 to the signal line 34 instead of the initialization voltage V ofs .
  • the signal voltage V sig of the video signal is written in the pixel 20 by the writing transistor Tr 2 .
  • the gate voltage V g of the drive transistor Tr 1 becomes the signal voltage V sig .
  • the auxiliary capacitance C 2 connected between the source electrode of the drive transistor Tr 1 and the power supply line of the power supply voltage V ccp is the source voltage of the drive transistor Tr 1 . It acts to suppress fluctuations in V s . Then, when the drive transistor Tr 1 is driven by the signal voltage V sig of the video signal, the threshold voltage V th of the drive transistor Tr 1 cancels out the voltage corresponding to the threshold voltage V th held in the holding capacitance C 1 . Will be done.
  • the write scan signal WS transitions from a low level to a high level, and the write transistor Tr 2 becomes a non-conducting state, so that the write / write period of the signal voltage V sig of the video signal ends.
  • the light emission control signal DS transitions from a high level to a low level, so that the light emission control transistor Tr 3 becomes conductive.
  • a current is supplied from the power supply line of the power supply voltage V ccp to the drive transistor Tr 1 through the light emission control transistor Tr 3 .
  • the gate electrode of the driving transistor Tr 1 is electrically separated from the signal line 34 and is in the floating state.
  • the holding capacitance C 1 is connected between the gate and the source of the drive transistor Tr 1 , so that the source voltage V s of the drive transistor Tr 1 is increased.
  • the gate voltage V g also fluctuates in conjunction with the fluctuation.
  • the bootstrap operation is an operation in which the gate voltage V g and the source voltage V s of the drive transistor Tr 1 fluctuate due to the holding capacitance C 1 .
  • the drain-source current I ds of the drive transistor Tr 1 starts to flow in the organic EL element OLED, so that the anode voltage Vanod of the organic EL element OLED increases according to the current I ds .
  • the anode voltage V anod of the organic EL element OLED exceeds the threshold voltage V thel of the organic EL element OLED (time t 7 )
  • a drive current starts to flow in the organic EL element OLED, so that the organic EL element OLED starts emitting light. do.
  • the auto-zero signal AZ is in the active state, for example, during the period until the time t 6 when the light emission control signal DS transitions from the high level to the low level, and therefore the switching transistor Tr 4 is in the conductive state. Then, when the switching transistor Tr 4 is in a conductive state, the drain electrode of the drive transistor Tr 1 (the anode electrode of the organic EL element OLED) and the current discharge destination node (for example, the low potential side) are passed through the switching transistor Tr 4 .
  • the power supply V ssp is electrically short-circuited.
  • the on-resistance of the switching transistor Tr 4 is very small as compared with the organic EL element OLED. Therefore, during the non-light emitting period of the organic EL element OLED, the current flowing through the drive transistor Tr 1 can be forcibly flowed into the current discharge destination node so as not to flow into the organic EL element OLED.
  • the auto zero signal AZ becomes an active state, but the auto zero signal becomes an inactive state during the subsequent light emission period.
  • the switching transistor Tr 4 By the action of the switching transistor Tr 4 described above, it is possible to prevent the current flowing through the drive transistor Tr 1 from flowing into the organic EL element OLED during the non-light emitting period of the organic EL element OLED. As a result, it is possible to suppress the organic EL element OLED from emitting light during the non-light emitting period, so that the contrast of the display panel 70 can be improved as compared with the pixel configuration having no switching transistor Tr 4 .
  • each operation of threshold correction preparation, threshold correction, and writing of the signal voltage V sig of the video signal is executed, for example, in one horizontal period (1H). ..
  • the circuit configuration exemplified in FIG. 2 is an example, and is not limited to the circuit configuration example.
  • the circuit configuration may be composed of two N-channel transistors Tr 11 and T 12 and one capacitive element C 11 .
  • the high potential side power supply voltage VDD that causes the drive current to flow through the organic EL element OLED is pulsed, and the voltage value of the power supply voltage VDD is controlled to emit light / non-light emission of the organic EL element OLED. You can control it.
  • FIG. 4B a circuit configuration consisting of six P-channel transistors T 21 to T 26 and two capacitive elements C 21 and C 22 , and as shown in FIG. 5A, five P-channel transistors T 31 Even if the circuit configuration is composed of T 25 and one capacitive element C 31 , or as shown in FIG. 5B, the circuit configuration is composed of four P-channel transistors T 41 to T 44 and one capacitive element C 41 . good.
  • circuit configurations of the above four examples are exemplified as other circuit configuration examples of the pixel 20, the circuit configurations of the other four examples of the pixel 20 are not limited to these four examples.
  • the initialization voltage V ofs is a fixed voltage.
  • the correction ability is the correction ability of the threshold value correction described above.
  • the relationship between the initialization voltage V ofs and the luminance is shown in FIG. 6A.
  • the initialization voltage V ofs is relatively low, that is, when the gate-source voltage V gs of the initial drive transistor Tr 1 is large, the brightness becomes relatively dark even if the same signal voltage V sig is written. I know.
  • the initialization voltage V ofs is relatively high, that is, when the gate-source voltage V gs of the initialization drive transistor Tr 1 is small, the brightness is relative even if the same signal voltage V sig is written. It becomes brighter.
  • the initialization voltage V ofs is relatively high, even if the brightness is relatively bright, the brightness is preferable in the case of all white, but the brightness is not preferable in the case of all black. ..
  • the relationship between the initialization voltage V ofs and the correction capability is shown in FIG. 6B.
  • the initialization voltage V ofs When the initialization voltage V ofs is relatively low, the correction capability is relatively high from all black to all white, and when the initialization voltage V ofs is relatively high, the correction ability is relatively high from all black to all white. It is known that the ability is relatively low. In particular, when the initialization voltage V ofs is relatively high, it is possible to compromise even if the correction ability is low in all black, halftone bright, and all white, but in halftone darkness, the correction ability is high. This is an unfavorable condition.
  • the brightness is bright when the initialization voltage V ofs is relatively high.
  • the correction ability for the threshold correction is low, and conversely, when the initialization voltage V ofs is relatively low, the luminance is dark but the correction ability for the threshold correction is high.
  • the effect of the correction ability appears on the roughness (so-called surface roughness) on the display screen.
  • the organic EL display device 10 has a fixed initialization voltage V ofs .
  • the initialization voltage V ofs is variable with respect to the current organic EL display device.
  • the signal output unit 60 in the organic EL display device 10 according to the present embodiment has an initialization voltage V ofs according to the signal voltage V sig of the video signal for each pixel in which the signal voltage V sig of the video signal is written. It is configured to change.
  • the gate-source voltage V gs of the drive transistor Tr 1 is set to be relatively small.
  • the initialization voltage V is as shown in FIG. 7A. Set ofs relatively high (+).
  • FIG. 8 shows a timing waveform diagram for explaining the operation according to the difference in the initial voltage V ofs when writing the signal voltage V sig of the white-luminance video signal.
  • the gate-source voltage V gs of the drive transistor Tr 1 is set to be relatively large.
  • the initialization voltage V is as shown in FIG. 7B. Set ofs to a relatively low (-).
  • FIG. 9 shows a timing waveform diagram for explaining the operation according to the difference in the initial voltage V ofs when writing the signal voltage V sig of the black-luminance video signal.
  • the gate-source voltage V gs of the drive transistor Tr 1 is reduced by setting the initialization voltage V ofs relatively low (dotted line in the figure) according to the signal voltage V sig of the video signal. Therefore, the brightness becomes relatively dark.
  • the initialization voltage V is set according to the gradation between the V ofs in the case of all white and the V ofs in the case of all black. Set ofs . That is, in the case of halftone, when the brightness is bright, the initialization voltage V ofs is set to a high value (+) as shown by the broken line square in FIG. 7C, and when the brightness is dark, it is shown in FIG. 7C. The initialization voltage V ofs is set low (-) as shown by the dotted square, and when the brightness is in the middle, the initialization voltage V ofs is set in the middle as shown by the solid square in FIG. 7C. ..
  • the initialization voltage V of s is set according to the signal voltage V sig of the video signal for each pixel in which the signal voltage V sig of the video signal is written. Change and set. As a result, 0 gradation can be displayed in blacker, and high brightness can be realized even with a limited amplitude of the signal voltage V sig of the video signal, and both improvement of emission brightness and high contrast can be achieved at the same time.
  • the initialization voltage V ofs which is variable according to the signal voltage V sig of the video signal, is generated in the signal output unit 60 for each pixel in which the signal voltage V sig of the video signal is written. That is, the signal output unit 60 has an initialization voltage V ofs that is variable according to the signal voltage V sig for each pixel that writes the signal voltage V sig of the video signal according to the brightness information and the signal voltage V sig of the video signal. It is configured so that it can be output selectively.
  • the following is an example of the configuration of the signal output unit 60 that selectively outputs the signal voltage V sig of the video signal according to the brightness information and the variable initialization voltage V ofs according to the signal voltage V sig . This will be described with reference to the system configuration diagram of FIG.
  • the signal output unit 60 includes an interface 61, a gamma circuit 62 for V sig as a first gamma ( ⁇ ) circuit, a gamma circuit 63 for V ofs as a second gamma ( ⁇ ) circuit, and a gamma circuit 63 for V ofs . It is configured to have a horizontal drive unit 64.
  • the interface 61 takes in a video signal corresponding to the luminance information supplied from an external signal supply source (not shown), and outputs a signal voltage V sig and an initialization voltage V of s based on the video signal.
  • the signal voltage V sig output from the interface 61 is supplied to the V sig gamma circuit 62, the V ofs gamma circuit 63, and the horizontal drive unit 64.
  • the initialization voltage V ofs output from the interface 61 is supplied to the gamma circuit 63 for V ofs and the horizontal drive unit 64.
  • the gamma circuit 62 for V sig which is the first gamma circuit, performs gamma correction on the signal voltage V sig of the video signal supplied from the interface 61 to the horizontal drive unit 64, and obtains the signal voltage V sig corresponding to the gradation. decide.
  • the V ofs gamma circuit 63 which is the second gamma circuit, is based on the signal voltage V sig of the video signal supplied from the interface 61 with respect to the initialization voltage V ofs supplied from the interface 61 to the horizontal drive unit 64.
  • Gamma correction is performed to determine the initialization voltage V ofs corresponding to the gradation.
  • the signal voltage V sig of the video signal and the initialization voltage V of s variable according to the signal voltage V sig are selected from the signal output unit 60 to the signal line 34. It will be output uniformly.
  • the first embodiment is an example of generating an initialization voltage V ofs by using a ladder resistance circuit.
  • 10A and 10B show a configuration example of the signal output unit 60 according to the first embodiment.
  • FIG. 10A is a circuit diagram showing an example of the circuit configuration of the V sig gamma circuit 62
  • FIG. 10B is a circuit diagram showing an example of the circuit configuration of the V ofs gamma circuit 63.
  • the V sig gamma circuit 62 is composed of a ladder resistance circuit in which a plurality of resistance elements are connected in a ladder shape and a voltage is applied to the whole, and the signal voltage V sig corresponding to the gradation of the video signal. Is configured to generate. Specifically, in the V sig gamma circuit 62, the voltages of V sig_0 and V sig_255 are applied to both ends of the ladder resistor to generate signal voltages V sig_1 to V sig_254 .
  • the gamma circuit 63 for V of s also includes a ladder resistance circuit as shown in FIG. 10B, and has a configuration of generating an initialization voltage V of s corresponding to the gradation of the video signal. ing. Specifically, in the V sig gamma circuit 62, the voltages of V ofs_255 (for V sig_255 gradation) and V ofs_0 (for V sig_0 gradation) are applied to both ends of the ladder resistor, and the initialization voltage V of s_254 (V sig_254 floor). (Adjustment) to V ofs_1 (for V sig_1 gradation) are generated.
  • the initialization voltage V of s is generated according to the gradation of the video signal. Then, the initialization voltage V ofs generated according to the gradation of the video signal is applied from the horizontal drive unit 64 through the signal line 34 for each pixel that writes the signal voltage V sig of the video signal.
  • the second embodiment is a modification of the first embodiment, and is an example in which the initialization voltage V ofs is generated by also using the gamma circuit 62 for V sig composed of the ladder resistance circuit.
  • FIG. 11 shows a configuration example of the signal output unit 60 according to the second embodiment.
  • the signal output unit 60 also uses the V sig gamma circuit 62 including the ladder resistance circuit as the V ofs gamma circuit 63, and initially corresponds to the gradation of the video signal. It is configured to generate a voltage V ofs . Specifically, the voltages of V sig_0 and V sig_255 are applied to both ends of the ladder resistance to generate signal voltages V sig_1 to V sig_254 , and the same ladder resistance is used to generate the initialization voltage V of s_255 (for V sig_255 gradation). ) ⁇ V ofs_0 (for V sig_0 gradation) is generated. Then, the initialization voltage V ofs generated according to the gradation of the video signal is applied from the horizontal drive unit 64 through the signal line 34 for each pixel that writes the signal voltage V sig of the video signal.
  • Example 3 is an example of generating an initialization voltage V ofs using a lamp (RAMP) waveform whose potential fluctuates uniformly.
  • the gamma circuit 62 for V sig includes a lamp wave generation circuit that generates the lamp waveform.
  • a DAC digital-to-analog conversion circuit
  • FIG. 12 is a system configuration diagram schematically showing an outline of the configuration of an organic EL display device using a lamp wave generation circuit as the V sig gamma circuit 62.
  • the V sig gamma circuit 62 uses, for example, a DAC (digital-to-analog conversion circuit) as a lamp wave generation circuit, and as shown in FIG. 13, V sig_0 gradation ⁇ V sig_255 in a 1H period. Generates a lamp waveform whose potential fluctuates uniformly with gradation.
  • the signal output unit 60 is provided on the output side of the horizontal drive unit 64 for each pixel row, and has a switch unit 65 including a switch element SW for sampling the lamp waveform generated by the V sig gamma circuit 62. ..
  • Each switch element SW of the switch unit 65 is turned on (closed) at the timing corresponding to the gradation to be written to the pixel 20 (gradation timing in FIG. 13), thereby sampling the lamp waveform and writing to the pixel 20. Determine the voltage V sig .
  • the V sig gamma circuit 62 that generates the lamp waveform is also used as the V ofs gamma circuit 63, and the initialization voltage V corresponding to the gradation of the video signal using the lamp waveform is used. It is configured to generate ofs . As shown in FIG. 14, the voltage value of the initialization voltage V of s changes depending on the write timing as in the case of the signal voltage V sig .
  • the signal output unit 60 has an initialization voltage in an organic EL display device using a lamp wave generation circuit as a V sig gamma circuit 62, for example, a DAC (digital-to-analog conversion circuit). Similar to the signal voltage V sig , the V of s is also generated by using the lamp waveform as shown in FIG. The lamp waveform for the initialization voltage V ofs is also generated by the gamma circuit 62 for V sig composed of the DAC, similarly to the lamp waveform for the signal voltage V sig .
  • a lamp wave generation circuit as a V sig gamma circuit 62, for example, a DAC (digital-to-analog conversion circuit). Similar to the signal voltage V sig , the V of s is also generated by using the lamp waveform as shown in FIG. The lamp waveform for the initialization voltage V ofs is also generated by the gamma circuit 62 for V sig composed of the DAC, similarly to the lamp waveform for the signal voltage V sig
  • the ramp waveform for the initialization voltage V ofs has a ramp whose gradient uniformly fluctuates from a high potential to a low potential, but as shown in the waveform diagram of FIG. , It may be a ramp waveform having a gradient that uniformly fluctuates from a low potential to a high potential.
  • the technique according to the present disclosure has been described above based on the preferred embodiment, the technique according to the present disclosure is not limited to the embodiment.
  • the configuration and structure of the display device described in the above embodiment are examples, and can be changed as appropriate.
  • an organic EL display device has been exemplified as a display device to which the technology according to the present disclosure is applied, but the technology according to the present disclosure is not limited to application to the organic EL display device, and the initialization voltage V ofs is applied. It can be applied to all display devices having a configuration in which the gate voltage of the drive transistor Tr 1 is initialized and the threshold voltage is corrected.
  • the display device of the present disclosure described above is a display unit (display device) of an electronic device in all fields that displays a video signal input to the electronic device or a video signal generated in the electronic device as an image or a video.
  • Examples of the electronic device include a television set, a notebook personal computer, a digital still camera, a mobile terminal device (mobile device) such as a mobile phone, a head-mounted display, and the like. However, it is not limited to these.
  • the following effects can be obtained by using the display device of the present disclosure as the display unit. That is, according to the display device of the present disclosure, the frame of the display panel can be narrowed. Therefore, by using the display device of the present disclosure, it is possible to contribute to the miniaturization of the main body of the electronic device.
  • the display device of the present disclosure also includes a modular device having a sealed configuration.
  • a display module formed by attaching a facing portion such as transparent glass to a pixel array portion is applicable.
  • the display module may be provided with a circuit unit for inputting / outputting a signal or the like from the outside to the pixel array unit, a flexible printed circuit (FPC), or the like.
  • FPC flexible printed circuit
  • a head-mounted display will be illustrated as a specific example of an electronic device using the display device of the present disclosure.
  • FIG. 16 is an external view showing an example of a head-mounted display according to a specific example of the electronic device of the present disclosure.
  • the head-mounted display 100 has a transmissive head-mounted display configuration having a main body portion 101, an arm portion 102, and a lens barrel 103.
  • the main body 101 is connected to the arm 102 and the glasses 110. Specifically, the end portion of the main body portion 101 in the long side direction is attached to the arm portion 102. Further, one side of the side surface of the main body 101 is connected to the glasses 110 via a connecting member (not shown).
  • the main body 101 may be directly attached to the head of the human body.
  • the main body 101 has a built-in control board and display for controlling the operation of the head-mounted display 100.
  • the arm portion 102 supports the lens barrel 103 with respect to the main body 101 by connecting the main body 101 and the lens barrel 103. Specifically, the arm portion 102 is coupled to the end portion of the main body portion 101 and the end portion of the lens barrel 103 to fix the lens barrel 103 to the main body 101. Further, the arm portion 102 has a built-in signal line for communicating data related to an image provided from the main body portion 101 to the lens barrel 103.
  • the lens barrel 103 projects the image light provided from the main body 101 via the arm 102 through the lens 111 of the spectacles 110 toward the eyes of the user who wears the head-mounted display 100.
  • the display device of the present disclosure can be used as the display unit built in the main body unit 101. That is, the head-mounted display 100 according to this specific example is manufactured by using the display device of the present disclosure as its display unit.
  • the display device of the present disclosure By using the display device of the present disclosure, 0 gradation can be displayed blacker, and high brightness can be realized even with a limited amplitude of the signal voltage V sig of the video signal, resulting in improvement of emission brightness and high contrast. Can be compatible.
  • the present disclosure may also have the following configuration.
  • A. Display device ⁇ [A-01] A pixel array unit in which pixels including a light emitting element and a drive transistor for driving the light emitting element are two-dimensionally arranged in a matrix, and A signal output unit that outputs the signal voltage of the video signal and the initialization voltage for initializing the gate voltage of the drive transistor for each pixel of the pixel array unit. Equipped with The signal output unit changes the initialization voltage according to the signal voltage of the video signal for each pixel that writes the signal voltage of the video signal. Display device. [A-02] The signal output unit sets the voltage between the gate electrode and the source electrode of the drive transistor to be relatively small in the relatively high luminance region. The display device according to the above [A-01].
  • the signal output unit sets a relatively large voltage between the gate electrode and the source electrode of the drive transistor in the low luminance region than in the relatively high luminance region.
  • the drive transistor is composed of a P-channel type transistor.
  • the signal output unit sets the initialization voltage relatively high in the relatively high luminance region.
  • [A-05] The signal output unit sets the initialization voltage relatively low in the low luminance region than in the relatively high luminance region.
  • [A-06] It has a threshold correction function that changes the source voltage of the drive transistor toward a voltage obtained by subtracting the threshold voltage of the drive transistor from the initialization voltage with reference to the initialization voltage obtained by initializing the gate voltage of the drive transistor.
  • the display device according to any one of the above [A-01] to the above [A-05].
  • the signal output unit has a first gamma circuit that performs gamma correction on the signal voltage of the video signal and determines the signal voltage corresponding to the gradation.
  • the display device according to any one of the above [A-01] to the above [A-06].
  • the signal output unit has a second gamma circuit that performs gamma correction on the initialization voltage based on the signal voltage of the video signal and determines the initialization voltage corresponding to the gradation.
  • the display device according to the above [A-07].
  • the first gamma circuit is composed of a ladder resistance circuit and generates a signal voltage corresponding to the gradation of the video signal.
  • the second gamma circuit consists of a ladder resistance circuit and generates an initialization voltage corresponding to the gradation of the video signal.
  • the second gamma circuit uses a first gamma circuit including a ladder resistance circuit to generate an initialization voltage corresponding to the gradation of the video signal.
  • the display device according to the above [A-08].
  • the first gamma circuit comprises a lamp wave generation circuit that generates a lamp waveform whose potential fluctuates uniformly. It has a switch unit that samples the lamp waveform at the timing corresponding to the gradation to be written to the pixel and determines the signal voltage to be written to the pixel.
  • the initialization voltage corresponding to the gradation of the video signal is also generated using the lamp waveform.
  • the display device according to the above [A-08].
  • the lamp wave generation circuit consists of a digital-to-analog conversion circuit.
  • the light emitting element is composed of a current-driven electro-optical element whose emission brightness changes according to the current value flowing through the device.
  • the current-driven electro-optical element comprises an organic electroluminescence element.
  • the initialization voltage is changed according to the signal voltage of the video signal for each pixel that writes the signal voltage of the video signal.
  • the signal output unit sets the voltage between the gate electrode and the source electrode of the drive transistor to be relatively small in a relatively high luminance region. The method for driving the display device according to the above [B-01].
  • the signal output unit sets a relatively large voltage between the gate electrode and the source electrode of the drive transistor in the low luminance region than in the relatively high luminance region.
  • the drive transistor is composed of a P-channel type transistor.
  • the signal output unit sets the initialization voltage relatively high in the relatively high luminance region.
  • [B-05] The signal output unit sets the initialization voltage relatively low in the low luminance region than in the relatively high luminance region.
  • [B-06] It has a threshold correction function that changes the source voltage of the drive transistor toward a voltage obtained by subtracting the threshold voltage of the drive transistor from the initialization voltage with reference to the initialization voltage obtained by initializing the gate voltage of the drive transistor.
  • the light emitting element is composed of a current-driven electro-optical element whose emission brightness changes according to the current value flowing through the device.
  • the current-driven electro-optical element comprises an organic electroluminescence element. The method for driving the display device according to the above [B-07].
  • the signal output unit sets the voltage between the gate electrode and the source electrode of the drive transistor to be relatively small in a relatively high luminance region. The electronic device according to the above [C-01].
  • [C-03] The signal output unit sets a relatively large voltage between the gate electrode and the source electrode of the drive transistor in the low luminance region than in the relatively high luminance region.
  • the drive transistor is composed of a P-channel type transistor.
  • the signal output unit sets the initialization voltage relatively high in the relatively high luminance region.
  • [C-05] The signal output unit sets the initialization voltage relatively low in the low luminance region than in the relatively high luminance region.
  • [C-06] It has a threshold correction function that changes the source voltage of the drive transistor toward a voltage obtained by subtracting the threshold voltage of the drive transistor from the initialization voltage with reference to the initialization voltage obtained by initializing the gate voltage of the drive transistor.
  • the signal output unit has a first gamma circuit that performs gamma correction on the signal voltage of the video signal and determines the signal voltage corresponding to the gradation.
  • the electronic device according to any one of the above [C-01] to the above [C-06].
  • the signal output unit has a second gamma circuit that performs gamma correction on the initialization voltage based on the signal voltage of the video signal and determines the initialization voltage corresponding to the gradation.
  • the first gamma circuit is composed of a ladder resistance circuit and generates a signal voltage corresponding to the gradation of the video signal.
  • the second gamma circuit consists of a ladder resistance circuit and generates an initialization voltage corresponding to the gradation of the video signal.
  • the second gamma circuit uses a first gamma circuit including a ladder resistance circuit to generate an initialization voltage corresponding to the gradation of the video signal.
  • the first gamma circuit comprises a lamp wave generation circuit that generates a lamp waveform whose potential fluctuates uniformly. It has a switch unit that samples the lamp waveform at the timing corresponding to the gradation to be written to the pixel and determines the signal voltage to be written to the pixel.
  • the initialization voltage corresponding to the gradation of the video signal is also generated using the lamp waveform.
  • the lamp wave generation circuit consists of a digital-to-analog conversion circuit.
  • the light emitting element is composed of a current-driven electro-optical element whose emission brightness changes according to the current value flowing through the device.
  • the current-driven electro-optical element comprises an organic electroluminescence element.

Abstract

本開示の表示装置は、発光素子を含む画素が行列状に2次元配置されて成る画素アレイ部、並びに、画素アレイ部の各画素に対して、映像信号の信号電圧、及び、駆動トランジスタのゲート電圧を初期化するための初期化電圧を出力する信号出力部を備える。そして、信号出力部は、映像信号の信号電圧を書き込む画素毎に、映像信号の信号電圧に応じて初期化電圧を変化させる。

Description

表示装置、表示装置の駆動方法、及び、電子機器
 本開示は、表示装置、表示装置の駆動方法、及び、電子機器に関する。
 近年の表示装置は、平面型(フラットパネル型)の表示装置が主流である。平面型の表示装置の一つとして、デバイスに流れる電流値に応じて発光輝度が変化する、所謂、電流駆動型の電気光学素子を、画素の発光素子として用いた表示装置がある。電流駆動型の電気光学素子としては、有機材料のエレクトロルミネッセンス(EL:Electro Luminescence)を利用し、有機薄膜に電界をかけると発光する現象を用いた有機EL素子を例示することができる。
 画素の発光素子(電気光学素子)として有機EL素子を用いた有機EL表示装置(例えば、特許文献1参照)等の、平面型の表示装置は、例えば、モバイル機器やウェアラブル機器等の電子機器に用いることができる。これらの電子機器は、電池やバッテリを電源としているため、低消費電力化が要求される。そのため、有機EL表示装置等の表示装置では、低消費電力化を目的として、主電源の低電圧化が進められている。
特開2015-034861号公報
 上述したように、表示装置の低消費電力化を目的として、主電源の低電圧化が進むと、画素に書き込む映像信号の振幅を十分に確保できなくなり、映像信号の振幅によって最大輝度が制限される可能性がある。
 そこで、本開示は、映像信号が低振幅の状態でも高輝度を実現できる表示装置、表示装置の駆動方法、及び、当該表示装置を有する電子機器を提供することを目的とする。
 上記の目的を達成するための本開示の表示装置は、
 発光素子、及び、発光素子を駆動する駆動トランジスタを含む画素が行列状に2次元配置されて成る画素アレイ部、並びに、
 画素アレイ部の各画素に対して、映像信号の信号電圧、及び、駆動トランジスタのゲート電圧を初期化するための初期化電圧を出力する信号出力部、
を備え、
 信号出力部は、映像信号の信号電圧を書き込む画素毎に、映像信号の信号電圧に応じて初期化電圧を変化させる。
 上記の目的を達成するための本開示の表示装置の駆動方法は、
 発光素子、及び、発光素子を駆動する駆動トランジスタを含む画素が行列状に2次元配置されて成る画素アレイ部、並びに、
 画素アレイ部の各画素に対して、映像信号の信号電圧、及び、駆動トランジスタのゲート電圧を初期化するための初期化電圧を出力する信号出力部、
を備える表示装置の駆動に当たって、
 映像信号の信号電圧を書き込む画素毎に、映像信号の信号電圧に応じて初期化電圧を変化させる。
 上記の目的を達成するための本開示の電子機器は、
 発光素子、及び、発光素子を駆動する駆動トランジスタを含む画素が行列状に2次元配置されて成る画素アレイ部、並びに、
 画素アレイ部の各画素に対して、映像信号の信号電圧、及び、駆動トランジスタのゲート電圧を初期化するための初期化電圧を出力する信号出力部、
を備え、
 信号出力部は、映像信号の信号電圧を書き込む画素毎に、映像信号の信号電圧に応じて初期化電圧を変化させる。
図1は、本開示の実施形態に係る有機EL表示装置の構成の概略を模式的に示すシステム構成図である。 図2は、本開示の実施形態に係る有機EL表示装置における画素の回路構成の一例を示す回路図である。 図3は、本開示の実施形態に係る有機EL表示装置の基本的な動作の説明に供するタイミング波形図である。 図4Aは、画素の他の回路構成例を模式的に示す回路図である。 図4Bは、画素の他の回路構成例を模式的に示す回路図である。 図5Aは、画素の更に他の回路構成例を模式的に示す回路図である。 図5Bは、画素の更に他の回路構成例を模式的に示す回路図である。 図6Aは、初期化電圧Vofsと輝度との関係についての説明図である。 図6Bは、初期化電圧Vofsと補正能力との関係についての説明図である。 図7Aは、映像信号の信号電圧に応じて初期化電圧を変化させる具体例についての説明図である。 図7Bは、映像信号の信号電圧に応じて初期化電圧を変化させる具体例についての説明図である。 図7Cは、映像信号の信号電圧に応じて初期化電圧を変化させる具体例についての説明図である。 図8は、黒輝度の映像信号の信号電圧Vsigを書き込むときの初期化電圧Vofsの高低の違いに伴う動作説明のためのタイミング波形図である。 図9は、白輝度の映像信号の信号電圧Vsigを書き込むときの初期化電圧Vofsの高低の違いに伴う動作説明のためのタイミング波形図である。 図10Aは、実施例1に係る信号出力部の構成の一例を示す回路図である。 図10Bは、実施例1に係る信号出力部の構成の一例を示す回路図である。 図11は、実施例2に係る信号出力部の構成の一例を示す回路図である。 図12は、Vsig用ガンマ回路としてランプ波生成回路を用いる有機EL表示装置の構成の概略を模式的に示すシステム構成図である。 図13は、1H期間でVsig_0階調→Vsig_255階調に一様に電位変動するランプ波形を示す波形図である。 図14は、実施例3に係る信号出力部におけるVsig用のランプ波形を示す波形図である。 図15は、実施例3に係る信号出力部におけるVsig用のランプ波形の他の例を示す波形図である。 図16は、本開示の電子機器の具体例に係るヘッドマウントディスプレイの一例を示す外観図である。
 以下、本開示に係る技術を実施するための形態(以下、「実施形態」と記述する)について図面を用いて詳細に説明する。本開示に係る技術は実施形態に限定されるものではない。以下の説明において、同一要素又は同一機能を有する要素には同一符号を用いることとし、重複する説明は省略する。尚、説明は以下の順序で行う。
1.本開示の表示装置、その駆動方法、及び、電子機器、全般に関する説明
2.本開示の実施形態に係る有機EL表示装置
 2-1.システム構成例
 2-2.画素の回路構成例
 2-3.基本的な回路動作
 2-4.画素の他の回路構成例
 2-5.初期化電圧Vofsと輝度及び補正能力との関係について
 2-6.信号出力部の構成例
  2-6-1.実施例1(ラダー抵抗回路を用いて初期化電圧Vofsを生成する例)
  2-6-2.実施例2(実施例1の変形例:Vsig用ラダー抵抗回路を兼用して初期化電圧Vofsを生成する例)
  2-6-3.実施例3(ランプ波形を用いて初期化電圧Vofsを生成する例)
3.変形例
4.本開示の電子機器(ヘッドマウントディスプレイの例)
5.本開示がとることができる構成
<本開示の表示装置、その駆動方法、及び、電子機器、全般に関する説明>
 本開示の表示装置、その駆動方法、及び、電子機器にあっては、信号出力部について、相対的に高い輝度領域では、駆動トランジスタのゲート電極とソース電極との間の電圧を相対的に小さく設定する、あるいは又、相対的に高い輝度領域よりも低い輝度領域では、駆動トランジスタのゲート電極とソース電極との間の電圧を相対的に大きく設定する構成とすることができる。
 上述した好ましい構成を含む本開示の表示装置、表示装置の駆動方法、及び、電子機器にあっては、駆動トランジスタが、Pチャネル型のトランジスタから成るとき、信号出力部について、相対的に高い輝度領域では、初期化電圧を相対的に高めに設定する、あるいは又、相対的に高い輝度領域よりも低い輝度領域では、初期化電圧を相対的に低めに設定する構成とすることができる。
 また、上述した好ましい構成を含む本開示の表示装置、表示装置の駆動方法、及び、電子機器にあっては、駆動トランジスタのゲート電圧を初期化した初期化電圧を基準として、初期化電圧から駆動トランジスタの閾値電圧を減じた電圧に向けて駆動トランジスタのソース電圧を変化させる閾値補正機能を有する構成とすることができる。
 また、上述した好ましい構成を含む本開示の表示装置、表示装置の駆動方法、及び、電子機器にあっては、信号出力部について、映像信号の信号電圧に対してガンマ補正を行い、階調に対応する信号電圧を決定する第1ガンマ回路を有し、更に、映像信号の信号電圧に基づいて、初期化電圧に対してガンマ補正を行い、階調に対応する初期化電圧を決定する第2ガンマ回路を有する構成とすることができる。
 また、上述した好ましい構成を含む本開示の表示装置、表示装置の駆動方法、及び、電子機器にあっては、第1ガンマ回路について、ラダー抵抗回路から成り、映像信号の階調に対応する信号電圧を生成し、第2ガンマ回路について、ラダー抵抗回路から成り、映像信号の階調に対応する初期化電圧を生成する構成とすることができる。あるいは又、第2ガンマ回路について、ラダー抵抗回路から成る第1ガンマ回路を用いて、映像信号の階調に対応する初期化電圧を生成する構成とすることができる。
 また、上述した好ましい構成を含む本開示の表示装置、表示装置の駆動方法、及び、電子機器にあっては、第1ガンマ回路について、一様に電位変動するランプ波形を生成するランプ波生成回路から成る構成とすることができる。このとき、画素に書き込む階調に対応するタイミングでランプ波形をサンプリングして画素に書き込む信号電圧を確定するスイッチ部を有し、映像信号の階調に対応する初期化電圧についても、ランプ波形を用いて生成する構成とすることができる。ランプ波生成回路については、デジタル-アナログ変換回路から成る構成とすることができる。
 また、上述した好ましい構成を含む本開示の表示装置、表示装置の駆動方法、及び、電子機器にあっては、発光素子について、デバイスに流れる電流値に応じて発光輝度が変化する電流駆動型の電気光学素子によって構成され、電流駆動型の電気光学素子について、有機エレクトロルミネッセンス素子から成る構成とすることができる。
<本開示の実施形態に係る有機EL表示装置>
 本開示の実施形態に係る表示装置は、電気光学素子に流れる電流を、当該電気光学素子を含む画素内に設けた能動素子、例えば絶縁ゲート型電界効果トランジスタによって制御するアクティブマトリクス型表示装置である。絶縁ゲート型電界効果トランジスタとしては、典型的には、MOS(Metal Oxide Semiconductor)トランジスタやTFT(Thin FilmTransistor;薄膜トランジスタ)を例示することができる。ここでは、一例として、デバイスに流れる電流値に応じて発光輝度が変化する電流駆動型の電気光学素子である例えば有機EL素子を、画素の発光素子として用いる有機EL表示装置を例に挙げて説明するものとする。
[システム構成例]
 図1は、本開示の実施形態に係る有機EL表示装置の構成の概略を模式的に示すシステム構成図である。
 図1に示すように、本実施形態に係る有機EL表示装置10は、有機EL素子を含む複数の画素20が行列状に2次元配置されて成る画素アレイ部30と、当該画素アレイ部30の周辺に配置される周辺回路部とを有する構成となっている。周辺回路部は、例えば、画素アレイ部30と同じ表示パネル70上に搭載された書込み走査部40、第1駆動走査部50A、第2駆動走査部50B、及び、信号出力部60等から成り、画素アレイ部30の各画素20を駆動する。尚、書込み走査部40、第1駆動走査部50A、第2駆動走査部50B、及び、信号出力部60のいくつか、あるいは全部を表示パネル70外に設ける構成を採ることも可能である。
 有機EL表示装置10については、モノクロ(白黒)表示対応の構成とすることもできるし、カラー表示対応の構成とすることもできる。有機EL表示装置10がカラー表示対応の場合は、カラー画像を形成する単位となる1つの画素(単位画素/ピクセル)は複数の副画素(サブピクセル)から構成される。このとき、副画素の各々が図1の画素20に相当することになる。より具体的には、カラー表示対応の表示装置では、1つの画素は、例えば、赤色(Red;R)光を発光する副画素、緑色(Green;G)光を発光する副画素、青色(Blue;B)光を発光する副画素の3つの副画素から構成される。
 但し、1つの画素としては、RGBの3原色の副画素の組み合わせに限られるものではなく、3原色の副画素に更に1色あるいは複数色の副画素を加えて1つの画素を構成することも可能である。より具体的には、例えば、輝度向上のために白色(White;W)光を発光する副画素を加えて1つの画素を構成したり、色再現範囲を拡大するために補色光を発光する少なくとも1つの副画素を加えて1つの画素を構成したりすることも可能である。
 画素アレイ部30には、m行n列の画素20の配列に対して、行方向(画素行の画素の配列方向)に沿って走査線31(311~31m)、第1駆動線32(321~32m)、及び、第2駆動線33(331~33m)が画素行毎に配線されている。更に、m行n列の画素20の配列に対して、列方向(画素列の画素の配列方向)に沿って信号線34(341~34n)が画素列毎に配線されている。
 走査線311~31mは、書込み走査部40の対応する行の出力端にそれぞれ接続されている。第1駆動線321~32mは、第1駆動走査部50Aの対応する行の出力端にそれぞれ接続されている。第2駆動線331~33mは、第2駆動走査部50Bの対応する行の出力端にそれぞれ接続されている。信号線341~34nは、信号出力部60の対応する列の出力端にそれぞれ接続されている。
 書込み走査部40は、シフトレジスタ回路等によって構成されている。この書込み走査部40は、画素アレイ部30の各画素20への映像信号の信号電圧の書込みに際して、走査線31(311~31m)に対して書込み走査信号WS(WS1~WSm)を順次供給することによって画素アレイ部30の各画素20を行単位で順番に走査する、所謂、線順次走査を行う。
 第1駆動走査部50Aは、書込み走査部40と同様に、シフトレジスタ回路等によって構成されている。この第1駆動走査部50Aは、書込み走査部40による線順次走査に同期して、第1駆動線32(321~32m)に対して発光制御信号DS(DS1~DSm)を供給することによって画素20の発光/非発光(消光)の制御を行う。
 第2駆動走査部50Bは、書込み走査部40と同様に、シフトレジスタ回路等によって構成されている。この第2駆動走査部50Bは、書込み走査部40による線順次走査に同期して、第2駆動線33(331~33m)に対してオートゼロ信号AZ(AZ1~AZm)を供給することによって非発光期間において画素20に対して発光しないようにする制御を行う。
 信号出力部60は、信号線34(341~34n)に対して、外部の信号供給源(図示せず)から供給される輝度情報に応じた映像信号の信号電圧(以下、単に「信号電圧」と記述する場合がある)Vsigと、後述する駆動トランジスタTr1のゲート電圧を初期化するための初期化電圧Vofsとを択一的に出力する。
 現状の有機EL表示装置では、初期化電圧Vofsは、固定の電圧、例えば、映像信号の黒レベルに相当する電圧、あるいは、その近傍の電圧に設定されている。これに対して、本実施形態に係る有機EL表示装置10では、初期化電圧Vofsを可変としている。具体的には、信号出力部60は、映像信号の信号電圧Vsigを書き込む画素毎に、映像信号の信号電圧Vsigに応じて初期化電圧Vofsを変化させるように構成されている。
 映像信号の信号電圧Vsig/当該信号電圧Vsigに応じて可変な初期化電圧Vofsを択一的に出力する信号出力部60の詳細については後述する。
 信号出力部60から択一的に出力される信号電圧Vsig/初期化電圧Vofsは、信号線34(341~34n)を介して画素アレイ部30の各画素20に対して、書込み走査部40による線順次走査によって選択された画素行の単位で書き込まれる。すなわち、信号出力部60は、信号電圧Vsigを画素行(ライン)単位で書き込む線順次書込みの駆動形態を採っている。
[画素の回路構成例]
 図2に示すように、画素20は、有機EL素子OLEDと、有機EL素子OLEDに電流を流すことによって当該有機EL素子OLEDを駆動する駆動回路部とによって構成されている。有機EL素子OLEDは、全ての画素20に対して共通に配線された共通電源線35にカソード電極が接続されている。
 有機EL素子OLEDを駆動する駆動回路部は、駆動トランジスタTr1、書込みトランジスタ(サンプリングトランジスタ)Tr2、発光制御トランジスタTr3、スイッチングトランジスタTr4、保持容量C1、及び、補助容量C2を有する、4Tr(トランジスタ)/2C(容量素子)の構成となっている。尚、本例にあっては、画素20は、ガラス基板のような絶縁体上ではなく、シリコン基板のような半導体基板上に形成される。そして、駆動トランジスタTr1は、Pチャネル型のトランジスタから成る。
 また、本回路構成例にあっては、書込みトランジスタTr2、発光制御トランジスタTr3、及び、スイッチングトランジスタTr4についても、駆動トランジスタTr1と同様に、Pチャネル型のトランジスタを用いる構成を採っている。従って、駆動トランジスタTr1、書込みトランジスタTr2、発光制御トランジスタTr3、及び、スイッチングトランジスタTr4は、ソース/ゲート/ドレインの3端子の構成ではなく、ソース/ゲート/ドレイン/バックゲートの4端子の構成となっている。
 上記の構成の画素20において、書込みトランジスタTr2は、ドレイン電極が有機EL素子OLEDのアノード電極に接続されている。すなわち、書込みトランジスタTr2は、有機EL素子OLEDに対して直列に接続されており、信号出力部60から信号線34を通して供給される映像信号の信号電圧Vsigに応じて有機EL素子OLEDを駆動する。
 書込みトランジスタTr2は、信号線34と駆動トランジスタTr1のゲート電極との間に接続されており、信号出力部60から信号線34を通して供給される映像信号の信号電圧Vsig/初期化電圧Vofsをサンプリングすることによって駆動トランジスタTr1のゲート電極に書き込む。初期化電圧Vofsの書込みによって駆動トランジスタTr1のゲート電圧Vgの初期化が行われる。
 発光制御トランジスタTr3は、高電位側電源電圧Vccpの電源ラインと駆動トランジスタTr1のソース電極との間に接続されており、第1駆動走査部50Aから第1駆動線32を通してゲート電極に印加される発光制御信号DSによる駆動の下に、有機EL素子OLEDの発光/非発光を制御する。
 スイッチングトランジスタTr4は、駆動トランジスタTr1のドレイン電極と電流排出先ノード(例えば、低電位側電源電圧Vsspの電源ライン)との間に接続されており、第2駆動走査部50Bから第2駆動線33を通してゲート電極に印加されるオートゼロ信号AZによる駆動の下に、有機EL素子OLEDの非発光期間に当該有機EL素子OLEDが発光しないように制御する。
 保持容量C1は、駆動トランジスタTr1のゲート電極とソース電極との間に接続されており、書込みトランジスタTr2によるサンプリングによって書き込まれた信号電圧Vsigを保持する。駆動トランジスタTr1は、保持容量C1の保持電圧に応じた駆動電流を有機EL素子OLEDに流すことによって有機EL素子OLEDを駆動する。
 補助容量C2は、駆動トランジスタTr1のソース電極と、固定電位のノード(例えば、高電位側電源電圧Vccpの電源ライン)との間に接続されている。この補助容量C2は、映像信号の信号電圧Vsigを書き込んだときに駆動トランジスタTr1のソース電圧の変動を抑制する作用、及び、駆動トランジスタTr1のゲート電極とソース電極との間の電圧Vgsを駆動トランジスタTr1の閾値電圧Vthにする作用を為す。
[基本的な回路動作]
 ここで、上記の構成の有機EL表示装置10の基本的な回路動作について、図3のタイミング波形図を用いて説明する。
 図3のタイミング波形図には、駆動トランジスタTr1のソース電圧Vs、ゲート電圧Vg、ドレイン電圧Vd(=有機EL素子OLEDのアノード電圧Vanod)、書込み走査信号WS、発光制御信号DS、及び、オートゼロ信号AZのそれぞれの変化の様子を示している。
 尚、書込みトランジスタTr2、発光制御トランジスタTr3、及び、スイッチングトランジスタTr4がPチャネル型のトランジスタであるため、書込み走査信号WS、発光制御信号DS、及び、オートゼロ信号AZの低レベルの状態がアクティブ状態となり、高レベルの状態が非アクティブ状態となる。そして、書込みトランジスタTr2、発光制御トランジスタTr3、及び、スイッチングトランジスタTr4は、書込み走査信号WS、発光制御信号DS、及び、オートゼロ信号AZのアクティブ状態で導通状態となり、非アクティブ状態で非導通状態となる。
 時刻t1で、書込み走査信号WSが高レベルから低レベルに遷移することで、書込みトランジスタTr2が導通状態になる。このとき、信号出力部60から信号線34に対して、駆動トランジスタTr1のゲート電圧を初期化するための初期化電圧Vofsが出力されている状態にある。従って、初期化電圧Vofsが書込みトランジスタTr2によるサンプリングによって駆動トランジスタTr1のゲート電極に書き込まれ、従って、駆動トランジスタTr1のゲート電圧VgがVofsに初期化される。
 また、時刻t1では、発光制御信号DSも高レベルから低レベルに遷移するため、発光制御トランジスタTr3が導通状態となる。従って、駆動トランジスタTr1のソース電圧Vsは電源電圧Vccpになる。このとき、駆動トランジスタTr1のゲート電極とソース電極との間の電圧(以下、「ゲート-ソース間電圧Vgs」と記述する場合がある)は、Vgs=Vofs-Vccpとなる。
 ここで、駆動トランジスタTr1の閾値電圧Vthの画素20毎のバラツキを補正する閾値補正動作(閾値補正処理)を実行するには、駆動トランジスタTr1のゲート-ソース間電圧Vgsを、所定の電圧値に設定しておくことが好ましい。
 このように、駆動トランジスタTr1のゲート電圧Vgを初期化電圧Vofsに設定(初期化)し、且つ、駆動トランジスタTr1のソース電圧Vsを電源電圧Vccpに設定する初期化動作が、次の閾値補正動作を行う前の準備(閾値補正準備)の動作である。従って、初期化電圧Vofs及び電源電圧Vccpがそれぞれ、駆動トランジスタTr1のゲート電圧Vg及びソース電圧Vsの各初期化電圧ということになる。
 次に、時刻t2で、書込み走査信号WSが低レベルから高レベルに遷移し、書込みトランジスタTr2が非導通状態になることで、初期化電圧Vofsの書込みが終了する。次に、時刻t3で、発光制御信号DSが低レベルから高レベルに遷移し、発光制御トランジスタTr3が非導通状態になると、駆動トランジスタTr1のソース電極がフローティング状態となり、駆動トランジスタTr1のゲート電圧Vgが初期化電圧Vofsに保たれた状態で閾値補正動作が開始される。すなわち、駆動トランジスタTr1のゲート電圧Vgから閾値電圧Vthを減じた電圧(Vg-Vth)に向けて、駆動トランジスタTr1のソース電圧Vsが下降(低下)を開始する。
 ここで、信号出力部60から信号線34に出力され、書込みトランジスタTr2を介して駆動トランジスタTr1のゲート電極に書き込まれる初期化電圧Vofsは、映像信号の信号電圧Vsigに応じて可変である。そして、駆動トランジスタTr1のゲート電圧Vgの初期化電圧Vofsを基準とし、当該初期化電圧Vofsから駆動トランジスタTr1の閾値電圧Vthを減じた電圧(Vg-Vth)に向けて駆動トランジスタTr1のソース電圧Vsを変化させる動作が閾値補正動作となる。すなわち、本実施形態に係る有機EL表示装置10は、駆動トランジスタTr1の閾値電圧Vthの画素20毎のバラツキを補正する閾値補正機能を有している。
 上記の閾値補正動作が進むと、やがて、駆動トランジスタTr1のゲート-ソース間電圧Vgsが、駆動トランジスタTr1の閾値電圧Vthに収束する。この閾値電圧Vthに相当する電圧は保持容量C1に保持される。
 時刻t4で再び、書込み走査信号WSが高レベルから低レベルに遷移し、書込みトランジスタTr2が導通状態になる。このとき、信号出力部60から信号線34に対して、初期化電圧Vofsに代えて映像信号の信号電圧Vsigが出力されている状態にある。そして、映像信号の信号電圧Vsigが書込みトランジスタTr2によって画素20内に書き込まれる。この書込みトランジスタTr2による信号電圧Vsigの書込み動作により、駆動トランジスタTr1のゲート電圧Vgが信号電圧Vsigになる。
 この映像信号の信号電圧Vsigの書込みの際に、駆動トランジスタTr1のソース電極と電源電圧Vccpの電源ラインとの間に接続されている補助容量C2は、駆動トランジスタTr1のソース電圧Vsの変動を抑える作用を為す。そして、映像信号の信号電圧Vsigによる駆動トランジスタTr1の駆動の際に、当該駆動トランジスタTr1の閾値電圧Vthが、保持容量C1に保持された閾値電圧Vthに相当する電圧と相殺される。
 次に、時刻t5で、書込み走査信号WSが低レベルから高レベルに遷移し、書込みトランジスタTr2が非導通状態になることで、映像信号の信号電圧Vsigの書込み書込み期間が終了する。その後、時刻t6で、発光制御信号DSが高レベルから低レベルに遷移することで、発光制御トランジスタTr3が導通状態になる。これにより、電源電圧Vccpの電源ラインから発光制御トランジスタTr3を通して駆動トランジスタTr1に電流が供給される。
 このとき、書込みトランジスタTr2が非導通状態にあることで、駆動トランジスタTr1のゲート電極は信号線34から電気的に切り離されてフローティング状態にある。ここで、駆動トランジスタTr1のゲート電極がフローティング状態にあるときは、駆動トランジスタTr1のゲート-ソース間に保持容量C1が接続されていることにより、駆動トランジスタTr1のソース電圧Vsの変動に連動してゲート電圧Vgも変動する。
 このように、駆動トランジスタTr1のゲート電圧Vgがソース電圧Vsの変動に連動して変動する動作がブートストラップ動作である。換言すれば、ブートストラップ動作は、保持容量C1により、駆動トランジスタTr1のゲート電圧Vg及びソース電圧Vsが変動する動作である。
 そして、駆動トランジスタTr1のドレイン-ソース間電流Idsが有機EL素子OLEDに流れ始めることにより、当該電流Idsに応じて有機EL素子OLEDのアノード電圧Vanodが上昇する。やがて、有機EL素子OLEDのアノード電圧Vanodが有機EL素子OLEDの閾値電圧Vthelを超えると(時刻t7)、有機EL素子OLEDに駆動電流が流れ始めるため、有機EL素子OLEDが発光を開始する。
 一方、オートゼロ信号AZは、例えば、発光制御信号DSが高レベルから低レベルに遷移する時刻t6までの期間では、アクティブ状態にあり、従って、スイッチングトランジスタTr4が導通状態にある。そして、スイッチングトランジスタTr4が導通状態であることにより、当該スイッチングトランジスタTr4を介して、駆動トランジスタTr1のドレイン電極(有機EL素子OLEDのアノード電極)と電流排出先ノード(例えば、低電位側電源Vssp)との間が電気的に短絡される。
 ここで、スイッチングトランジスタTr4のオン抵抗は、有機EL素子OLEDに比べて非常に小さい。従って、有機EL素子OLEDの非発光期間において、駆動トランジスタTr1に流れる電流を電流排出先ノードに強制的に流し込み、有機EL素子OLEDには流れ込まないようにすることができる。因みに、閾値補正及び信号書込みが行われる1Hではオートゼロ信号AZがアクティブ状態となるが、以降の発光期間中ではオートゼロ信号が非アクティブ状態となる。
 上述したスイッチングトランジスタTr4の作用により、有機EL素子OLEDの非発光期間において、駆動トランジスタTr1に流れる電流が有機EL素子OLEDに流れ込まないようにすることができる。これにより、非発光期間において、有機EL素子OLEDが発光することを抑制することができるため、スイッチングトランジスタTr4を持たない画素構成に比べて表示パネル70の高コントラスト化を図ることができる。
 以上説明した一連の基本的な回路動作において、閾値補正準備、閾値補正、及び、映像信号の信号電圧Vsigの書込み(信号書込み)の各動作は、例えば1水平期間(1H)において実行される。
[画素の他の回路構成例]
 画素20の回路構成について、図2に例示した回路構成は一例であって、当該回路構成例に限定されるものではない。例えば、図4Aに示すように、2つのNチャネル型トランジスタTr11,T12及び1つの容量素子C11から成る回路構成であってもよい。この回路構成の場合、有機EL素子OLEDに駆動電流を流す高電位側電源電圧VDDをパルス化し、当該電源電圧VDDの電圧値を制御することによって、有機EL素子OLEDの発光/非発光の制御を行うことができる。
 また、図4Bに示すように、6つのPチャネル型トランジスタT21~T26及び2つの容量素子C21,C22から成る回路構成、図5Aに示すように、5つのPチャネル型トランジスタT31~T25及び1つの容量素子C31から成る回路構成、あるいは、図5Bに示すように、4つのPチャネル型トランジスタT41~T44及び1つの容量素子C41から成る回路構成であってもよい。
 尚、画素20の他の回路構成例として、上記の4例の回路構成を例示したが、画素20の他の回路構成としては、これら4例の回路構成に限定されるものではない。
[初期化電圧Vofsと輝度及び補正能力との関係について]
 現状の有機EL表示装置においては、初期化電圧Vofsは固定の電圧である。ここで、初期化電圧Vofsと輝度及び補正能力との関係について説明する。補正能力は、先述した閾値補正の補正能力である。
 初期化電圧Vofsと輝度との関係について図6Aに示す。初期化電圧Vofsが相対的に低い場合、即ち、初期の駆動トランジスタTr1のゲート-ソース間電圧Vgsが大きい場合、同じ信号電圧Vsigを書き込んだとしても輝度が相対的に暗くなることがわかっている。逆に、初期化電圧Vofsが相対的に高い場合、即ち、初期化の駆動トランジスタTr1のゲート-ソース間電圧Vgsが小さい場合、同じ信号電圧Vsigを書き込んだとしても輝度が相対的に明るくなる。但し、初期化電圧Vofsが相対的に高い場合、輝度が相対的に明るくても、全白の場合は好ましい明るさの状態であるが、全黒の場合は好ましくない明るさの状態である。
 初期化電圧Vofsと補正能力との関係について図6Bに示す。初期化電圧Vofsが相対的に低い場合、全黒~全白に亘って補正能力が相対的に高くなり、初期化電圧Vofsが相対的に高い場合、全黒~全白に亘って補正能力が相対的に低くなることがわかっている。特に、初期化電圧Vofsが相対的に高い場合、全黒、中間調の明、及び、全白では、補正能力が低くても妥協できる状態であるが、中間調の暗では、補正能力が好ましくない状態である。
 上述した、初期化電圧Vofsと輝度との関係、及び、初期化電圧Vofsと補正能力との関係から明らかなように、初期化電圧Vofsが相対的に高い状態では、輝度については明るいものの、閾値補正に対する補正能力については低く、逆に、初期化電圧Vofsが相対的に低い状態では、輝度については暗くなるものの、閾値補正に対する補正能力については高くなることがわかる。補正能力の影響は、表示画面上のザラツキ(所謂、面ザラ)に現れる。
[信号出力部の構成例]
 上述した、初期化電圧Vofsと輝度との関係、及び、初期化電圧Vofsと補正能力との関係に鑑み、本実施形態に係る有機EL表示装置10は、初期化電圧Vofsが固定の現状の有機EL表示装置に対して、初期化電圧Vofsが可変な構成となっている。具体的には、本実施形態に係る有機EL表示装置10における信号出力部60は、映像信号の信号電圧Vsigを書き込む画素毎に、映像信号の信号電圧Vsigに応じて初期化電圧Vofsを変化させる構成となっている。
 より具体的には、相対的に高い輝度領域では、面ザラが視認しづらいことから、駆動トランジスタTr1のゲート-ソース間電圧Vgsを相対的に小さく設定する。駆動トランジスタTr1がPチャネル型のトランジスタから成る図2の画素回路にあっては、映像信号の信号電圧Vsigが全白(高輝度)の場合、図7Aに示すように、初期化電圧Vofsを相対的に高め(+)に設定する。白輝度の映像信号の信号電圧Vsigを書き込むときの初期化電圧Vofsの高低の違いに伴う動作説明のためのタイミング波形図を図8に示す。白輝度の場合、映像信号の信号電圧Vsigに応じて初期化電圧Vofsを相対的に高め(図の破線)に設定することで、駆動トランジスタTr1のゲート-ソース間電圧Vgsが大きくなるため、輝度が相対的に明るくなる。
 また、相対的に高い輝度領域よりも低い輝度領域では、面ザラが視認しやすいことから、駆動トランジスタTr1のゲート-ソース間電圧Vgsを相対的に大きく設定する。駆動トランジスタTr1がPチャネル型のトランジスタから成る図2の画素回路にあっては、映像信号の信号電圧Vsigが全黒(低輝度)の場合、図7Bに示すように、初期化電圧Vofsを相対的に低め(-)に設定する。黒輝度の映像信号の信号電圧Vsigを書き込むときの初期化電圧Vofsの高低の違いに伴う動作説明のためのタイミング波形図を図9に示す。黒輝度の場合、映像信号の信号電圧Vsigに応じて初期化電圧Vofsを相対的に低め(図の点線)に設定することで、駆動トランジスタTr1のゲート-ソース間電圧Vgsが小さくなるため、輝度が相対的に暗くなる。
 映像信号の信号電圧Vsigが中間調の場合には、図7Cに示すように、全白の場合のVofsと全黒の場合のVofsの間において、階調に応じて初期化電圧Vofsを設定する。すなわち、中間調の場合において、輝度が明るめのときは、図7Cに破線の四角で示すように、初期化電圧Vofsを高め(+)に設定し、輝度が暗めのときは、図7Cに点線の四角で示すように、初期化電圧Vofsを低め(-)に設定し、輝度が中間のときは、図7Cに実線の四角で示すように、初期化電圧Vofsを中間に設定する。
 上述したように、本実施形態に係る有機EL表示装置10及びその駆動方法では、映像信号の信号電圧Vsigを書き込む画素毎に、映像信号の信号電圧Vsigに応じて初期化電圧Vofsを変化させて設定するようにする。これにより、0階調をより黒く表示できるとともに、映像信号の信号電圧Vsigの限られた振幅でも高輝度を実現でき、発光輝度の向上と高コントラスト化とを両立させることができる。
 映像信号の信号電圧Vsigを書き込む画素毎に、映像信号の信号電圧Vsigに応じて可変な初期化電圧Vofsは、信号出力部60において生成される。すなわち、信号出力部60は、輝度情報に応じた映像信号の信号電圧Vsigと、映像信号の信号電圧Vsigを書き込む画素毎に、当該信号電圧Vsigに応じて可変な初期化電圧Vofsとを択一的に出力可能な構成となっている。
 以下に、輝度情報に応じた映像信号の信号電圧Vsigと、当該信号電圧Vsigに応じて可変な初期化電圧Vofsとを択一的に出力する信号出力部60の構成の一例について、図1のシステム構成図を用いて説明する。
 図1に示すように、信号出力部60は、インタフェース61、第1ガンマ(γ)回路としてのVsig用ガンマ回路62、第2ガンマ(γ)回路としてのVofs用ガンマ回路63、及び、水平駆動部64を有する構成となっている。
 インタフェース61は、外部の信号供給源(図示せず)から供給される輝度情報に応じた映像信号を取り込み、当該映像信号に基づいて信号電圧Vsigと初期化電圧Vofsとを出力する。インタフェース61から出力される信号電圧Vsigは、Vsig用ガンマ回路62、Vofs用ガンマ回路63、及び、水平駆動部64に供給される。インタフェース61から出力される初期化電圧Vofsは、Vofs用ガンマ回路63及び水平駆動部64に供給される。
 第1ガンマ回路であるVsig用ガンマ回路62は、インタフェース61から水平駆動部64に供給される映像信号の信号電圧Vsigに対してガンマ補正を行い、階調に対応する信号電圧Vsigを決定する。第2ガンマ回路であるVofs用ガンマ回路63は、インタフェース61から供給される映像信号の信号電圧Vsigに基づいて、インタフェース61から水平駆動部64に供給される初期化電圧Vofsに対してガンマ補正を行い、階調に対応する初期化電圧Vofsを決定する。このVofs用ガンマ回路63の作用により、信号出力部60から信号線34に対して、映像信号の信号電圧Vsigと、当該信号電圧Vsigに応じて可変な初期化電圧Vofsとが択一的に出力されることになる。
 以下に、映像信号の信号電圧Vsigに応じて可変な初期化電圧Vofsを生成する信号出力部60の具体的な実施例について説明する。
(実施例1)
 実施例1は、ラダー抵抗回路を用いて初期化電圧Vofsを生成する例である。実施例1に係る信号出力部60の構成例を図10A及び図10Bに示す。図10Aは、Vsig用ガンマ回路62の回路構成の一例を示す回路図であり、図10Bは、Vofs用ガンマ回路63の回路構成の一例を示す回路図である。
 図10Aに示すように、Vsig用ガンマ回路62は、複数の抵抗素子をはしご状に接続し、全体に電圧を印加するラダー抵抗回路から成り、映像信号の階調に対応する信号電圧Vsigを生成する構成となっている。具体的には、Vsig用ガンマ回路62では、Vsig_0及びVsig_255の電圧をラダー抵抗の両端に印加し、信号電圧Vsig_1~Vsig_254を生成する。
 Vofs用ガンマ回路63も、Vsig用ガンマ回路62と同様に、図10Bに示すように、ラダー抵抗回路から成り、映像信号の階調に対応する初期化電圧Vofsを生成する構成となっている。具体的には、Vsig用ガンマ回路62では、Vofs_255(Vsig_255階調用)及びVofs_0(Vsig_0階調用)の電圧をラダー抵抗の両端に印加し、初期化電圧Vofs_254(Vsig_254階調用)~Vofs_1(Vsig_1階調用)を生成する。
 このように、Vsig用ガンマ回路62では、映像信号の階調に合わせた初期化電圧Vofsの生成が行われる。そして、映像信号の階調に合わせて生成された初期化電圧Vofsは、映像信号の信号電圧Vsigを書き込む画素毎に、水平駆動部64から信号線34を通して印加される。
(実施例2)
 実施例2は、実施例1の変形例であり、ラダー抵抗回路から成るVsig用ガンマ回路62を兼用して初期化電圧Vofsを生成する例である。実施例2に係る信号出力部60の構成例を図11に示す。
 図11に示すように、実施例2に係る信号出力部60は、ラダー抵抗回路から成るVsig用ガンマ回路62を、Vofs用ガンマ回路63として兼用し、映像信号の階調に対応する初期化電圧Vofsを生成する構成となっている。具体的には、Vsig_0及びVsig_255の電圧をラダー抵抗の両端に印加し、信号電圧Vsig_1~Vsig_254を生成するとともに、同じラダー抵抗を用いて、初期化電圧Vofs_255(Vsig_255階調用)~Vofs_0(Vsig_0階調用)を生成する。そして、映像信号の階調に合わせて生成された初期化電圧Vofsは、映像信号の信号電圧Vsigを書き込む画素毎に、水平駆動部64から信号線34を通して印加される。
(実施例3)
 実施例3は、一様に電位変動するランプ(RAMP)波形を用いて初期化電圧Vofsを生成する例である。ランプ波形を用いて初期化電圧Vofsを生成する場合、Vsig用ガンマ回路62が、ランプ波形を生成するランプ波生成回路から成ることが前提となる。ランプ波生成回路としては、DAC(デジタル-アナログ変換回路)を例示することができる。
 図12は、Vsig用ガンマ回路62としてランプ波生成回路を用いる有機EL表示装置の構成の概略を模式的に示すシステム構成図である。信号出力部60において、Vsig用ガンマ回路62は、ランプ波生成回路として、例えば、DAC(デジタル-アナログ変換回路)を用い、図13に示すように、1H期間でVsig_0階調→Vsig_255階調に一様に電位変動するランプ波形を生成する。
 信号出力部60は、水平駆動部64の出力側に、画素列毎に設けられ、Vsig用ガンマ回路62で生成されたランプ波形をサンプリングするスイッチ素子SWから成るスイッチ部65を有している。スイッチ部65の各スイッチ素子SWは、画素20に書き込む階調に対応するタイミング(図13の階調タイミング)でオン(閉)状態になることで、ランプ波形をサンプリングし、画素20に書き込む信号電圧Vsigを確定する。
 実施例3に係る信号出力部60では、ランプ波形を生成するVsig用ガンマ回路62をVofs用ガンマ回路63として兼用し、ランプ波形を用いて映像信号の階調に対応する初期化電圧Vofsを生成する構成となっている。図14に示すように、信号電圧Vsigと同様に書込みタイミングによって、初期化電圧Vofsの電圧値が変化する。
 上述したように、実施例3に係る信号出力部60は、Vsig用ガンマ回路62としてランプ波生成回路、例えば、DAC(デジタル-アナログ変換回路)を用いた有機EL表示装置において、初期化電圧Vofsについても、信号電圧Vsigと同様に、図14に示すように、ランプ波形を用いて生成するようにしている。初期化電圧Vofs用のランプ波形についても、信号電圧Vsig用のランプ波形と同様に、DACから成るVsig用ガンマ回路62で生成されることになる。
 尚、図14の波形図では、初期化電圧Vofs用のランプ波形について、その傾きが高電位から低電位に一様に電位変動するランプ波形としているが、図15の波形図に示すように、低電位から高電位に一様に電位変動する傾きのランプ波形であってもよい。
<変形例>
 以上、本開示に係る技術について、好ましい実施形態に基づき説明したが、本開示に係る技術は当該実施形態に限定されるものではない。上記の実施形態において説明した表示装置の構成、構造は例示であり、適宜、変更することができる。例えば、本開示に係る技術が適用される表示装置として有機EL表示装置を例示したが、本開示に係る技術は、有機EL表示装置への適用に限られるものではなく、初期化電圧Vofsを用いて駆動トランジスタTr1のゲート電圧を初期化して閾値補正を行う構成の表示装置全般に対して適用可能である。
<本開示の電子機器>
 以上説明した本開示の表示装置は、電子機器に入力された映像信号、若しくは、電子機器内で生成した映像信号を、画像若しくは映像として表示する、あらゆる分野の電子機器の表示部(表示装置)として用いることができる。電子機器としては、テレビジョンセット、ノート型パーソナルコンピュータ、デジタルスチルカメラ、携帯電話機等の携帯端末装置(モバイル機器)、ヘッドマウントディスプレイ等を例示することができる。但し、これらに限られるものではない。
 このように、あらゆる分野の電子機器において、その表示部として本開示の表示装置を用いることにより、以下のような効果を得ることができる。すなわち、本開示の表示装置によれば、表示パネルの狭額縁化を図ることができる。従って、本開示の表示装置を用いることにより、電子機器本体の小型化に寄与できる。
 本開示の表示装置は、封止された構成のモジュール形状のものをも含む。一例として、画素アレイ部に透明なガラス等の対向部が貼り付けられて形成された表示モジュールが該当する。尚、表示モジュールには、外部から画素アレイ部への信号等を入出力するための回路部やフレキシブルプリントサーキット(FPC)などが設けられていてもよい。以下に、本開示の表示装置を用いる電子機器の具体例として、ヘッドマウントディスプレイを例示する。
[ヘッドマウントディスプレイ]
 図16は、本開示の電子機器の具体例に係るヘッドマウントディスプレイの一例を示す外観図である。
 ヘッドマウントディスプレイ100は、本体部101、アーム部102及び鏡筒103を有する透過式ヘッドマウントディスプレイ構成となっている。本体部101は、アーム部102及び眼鏡110と接続されている。具体的には、本体部101の長辺方向の端部はアーム部102に取り付けられている。また、本体部101の側面の一方側は、接続部材(図示せず)を介して眼鏡110に連結されている。尚、本体部101は、直接的に人体の頭部に装着されてもよい。
 本体部101は、ヘッドマウントディスプレイ100の動作を制御するための制御基板や表示部を内蔵している。アーム部102は、本体部101と鏡筒103とを連結させることで、本体部101に対して鏡筒103を支える。具体的には、アーム部102は、本体部101の端部及び鏡筒103の端部と結合されることで、本体部101に対して鏡筒103を固定する。また、アーム部102は、本体部101から鏡筒103に提供される画像に係るデータを通信するための信号線を内蔵している。
 鏡筒103は、本体部101からアーム部102を経由して提供される画像光を、眼鏡110のレンズ111を透して、ヘッドマウントディスプレイ100を装着するユーザの目に向かって投射する。
 上記の構成のヘッドマウントディスプレイ100において、本体部101に内蔵される表示部として、本開示の表示装置を用いることができる。すなわち、本具体例に係るヘッドマウントディスプレイ100は、その表示部として、本開示の表示装置を用いることによって作製される。そして、本開示の表示装置を用いることで、0階調をより黒く表示できるとともに、映像信号の信号電圧Vsigの限られた振幅でも高輝度を実現でき、発光輝度の向上と高コントラスト化とを両立させることができる。
<本開示がとることができる構成>
 尚、本開示は、以下のような構成をとることもできる。
≪A.表示装置≫
[A-01]発光素子、及び、発光素子を駆動する駆動トランジスタを含む画素が行列状に2次元配置されて成る画素アレイ部、並びに、
 画素アレイ部の各画素に対して、映像信号の信号電圧、及び、駆動トランジスタのゲート電圧を初期化するための初期化電圧を出力する信号出力部、
を備え、
 信号出力部は、映像信号の信号電圧を書き込む画素毎に、映像信号の信号電圧に応じて初期化電圧を変化させる、
表示装置。
[A-02]信号出力部は、相対的に高い輝度領域では、駆動トランジスタのゲート電極とソース電極との間の電圧を相対的に小さく設定する、
上記[A-01]に記載の表示装置。
[A-03]信号出力部は、相対的に高い輝度領域よりも低い輝度領域では、駆動トランジスタのゲート電極とソース電極との間の電圧を相対的に大きく設定する、
上記[A-02]に記載の表示装置。
[A-04]駆動トランジスタは、Pチャネル型のトランジスタから成り、
 信号出力部は、相対的に高い輝度領域では、初期化電圧を相対的に高めに設定する、
上記[A-02]に記載の表示装置。
[A-05]信号出力部は、相対的に高い輝度領域よりも低い輝度領域では、初期化電圧を相対的に低めに設定する、
上記[A-04]に記載の表示装置。
[A-06]駆動トランジスタのゲート電圧を初期化した初期化電圧を基準として、初期化電圧から駆動トランジスタの閾値電圧を減じた電圧に向けて駆動トランジスタのソース電圧を変化させる閾値補正機能を有する、
上記[A-01]乃至上記[A-05]のいずれかに記載の表示装置。
[A-07]信号出力部は、映像信号の信号電圧に対してガンマ補正を行い、階調に対応する信号電圧を決定する第1ガンマ回路を有する、
上記[A-01]乃至上記[A-06]のいずれかに記載の表示装置。
[A-08]信号出力部は、映像信号の信号電圧に基づいて、初期化電圧に対してガンマ補正を行い、階調に対応する初期化電圧を決定する第2ガンマ回路を有する、
上記[A-07]に記載の表示装置。
[A-09]第1ガンマ回路は、ラダー抵抗回路から成り、映像信号の階調に対応する信号電圧を生成し、
 第2ガンマ回路は、ラダー抵抗回路から成り、映像信号の階調に対応する初期化電圧を生成する、
上記[A-08]に記載の表示装置。
[A-10]第2ガンマ回路は、ラダー抵抗回路から成る第1ガンマ回路を用いて、映像信号の階調に対応する初期化電圧を生成する、
上記[A-08]に記載の表示装置。
[A-11]第1ガンマ回路は、一様に電位変動するランプ波形を生成するランプ波生成回路から成り、
 画素に書き込む階調に対応するタイミングでランプ波形をサンプリングして画素に書き込む信号電圧を確定するスイッチ部を有し、
 映像信号の階調に対応する初期化電圧についても、ランプ波形を用いて生成する、
上記[A-08]に記載の表示装置。
[A-12]ランプ波生成回路は、デジタル-アナログ変換回路から成る、
上記[A-11]に記載の表示装置。
[A-13]発光素子は、デバイスに流れる電流値に応じて発光輝度が変化する電流駆動型の電気光学素子によって構成されている、
上記[A-01]乃至上記[A-12]のいずれかに記載の表示装置。
[A-14]電流駆動型の電気光学素子は、有機エレクトロルミネッセンス素子から成る、
上記[A-13]に記載の表示装置。
≪B.表示装置の駆動方法≫
[B-01]発光素子、及び、発光素子を駆動する駆動トランジスタを含む画素が行列状に2次元配置されて成る画素アレイ部、並びに、
 画素アレイ部の各画素に対して、映像信号の信号電圧、及び、駆動トランジスタのゲート電圧を初期化するための初期化電圧を出力する信号出力部、
を備える表示装置の駆動に当たって、
 映像信号の信号電圧を書き込む画素毎に、映像信号の信号電圧に応じて初期化電圧を変化させる、
表示装置の駆動方法。
[B-02]信号出力部は、相対的に高い輝度領域では、駆動トランジスタのゲート電極とソース電極との間の電圧を相対的に小さく設定する、
上記[B-01]に記載の表示装置の駆動方法。
[B-03]信号出力部は、相対的に高い輝度領域よりも低い輝度領域では、駆動トランジスタのゲート電極とソース電極との間の電圧を相対的に大きく設定する、
上記[B-02]に記載の表示装置の駆動方法。
[B-04]駆動トランジスタは、Pチャネル型のトランジスタから成り、
 信号出力部は、相対的に高い輝度領域では、初期化電圧を相対的に高めに設定する、
上記[B-02]に記載の表示装置の駆動方法。
[B-05]信号出力部は、相対的に高い輝度領域よりも低い輝度領域では、初期化電圧を相対的に低めに設定する、
上記[B-04]に記載の表示装置の駆動方法。
[B-06]駆動トランジスタのゲート電圧を初期化した初期化電圧を基準として、初期化電圧から駆動トランジスタの閾値電圧を減じた電圧に向けて駆動トランジスタのソース電圧を変化させる閾値補正機能を有する、
上記[B-01]乃至上記[B-05]のいずれかに記載の表示装置の駆動方法。
[B-07]発光素子は、デバイスに流れる電流値に応じて発光輝度が変化する電流駆動型の電気光学素子によって構成されている、
上記[B-01]乃至上記[B-06]のいずれかに記載の表示装置の駆動方法。
[B-08]電流駆動型の電気光学素子は、有機エレクトロルミネッセンス素子から成る、
上記[B-07]に記載の表示装置の駆動方法。
≪C.電子機器≫
[C-01]発光素子、及び、発光素子を駆動する駆動トランジスタを含む画素が行列状に2次元配置されて成る画素アレイ部、並びに、
 画素アレイ部の各画素に対して、映像信号の信号電圧、及び、駆動トランジスタのゲート電圧を初期化するための初期化電圧を出力する信号出力部、
を備え、
 信号出力部は、映像信号の信号電圧を書き込む画素毎に、映像信号の信号電圧に応じて初期化電圧を変化させる、
表示装置を有する電子機器。
[C-02]信号出力部は、相対的に高い輝度領域では、駆動トランジスタのゲート電極とソース電極との間の電圧を相対的に小さく設定する、
上記[C-01]に記載の電子機器。
[C-03]信号出力部は、相対的に高い輝度領域よりも低い輝度領域では、駆動トランジスタのゲート電極とソース電極との間の電圧を相対的に大きく設定する、
上記[C-02]に記載の電子機器。
[C-04]駆動トランジスタは、Pチャネル型のトランジスタから成り、
 信号出力部は、相対的に高い輝度領域では、初期化電圧を相対的に高めに設定する、
上記[C-02]に記載の電子機器。
[C-05]信号出力部は、相対的に高い輝度領域よりも低い輝度領域では、初期化電圧を相対的に低めに設定する、
上記[C-04]に記載の電子機器。
[C-06]駆動トランジスタのゲート電圧を初期化した初期化電圧を基準として、初期化電圧から駆動トランジスタの閾値電圧を減じた電圧に向けて駆動トランジスタのソース電圧を変化させる閾値補正機能を有する、
上記[C-01]乃至上記[C-05]のいずれかに記載の電子機器。
[C-07]信号出力部は、映像信号の信号電圧に対してガンマ補正を行い、階調に対応する信号電圧を決定する第1ガンマ回路を有する、
上記[C-01]乃至上記[C-06]のいずれかに記載の電子機器。
[C-08]信号出力部は、映像信号の信号電圧に基づいて、初期化電圧に対してガンマ補正を行い、階調に対応する初期化電圧を決定する第2ガンマ回路を有する、
上記[C-07]に記載の電子機器。
[C-09]第1ガンマ回路は、ラダー抵抗回路から成り、映像信号の階調に対応する信号電圧を生成し、
 第2ガンマ回路は、ラダー抵抗回路から成り、映像信号の階調に対応する初期化電圧を生成する、
上記[C-08]に記載の電子機器。
[C-10]第2ガンマ回路は、ラダー抵抗回路から成る第1ガンマ回路を用いて、映像信号の階調に対応する初期化電圧を生成する、
上記[C-08]に記載の電子機器。
[C-11]第1ガンマ回路は、一様に電位変動するランプ波形を生成するランプ波生成回路から成り、
 画素に書き込む階調に対応するタイミングでランプ波形をサンプリングして画素に書き込む信号電圧を確定するスイッチ部を有し、
 映像信号の階調に対応する初期化電圧についても、ランプ波形を用いて生成する、
上記[C-08]に記載の電子機器。
[C-12]ランプ波生成回路は、デジタル-アナログ変換回路から成る、
上記[C-11]に記載の電子機器。
[C-13]発光素子は、デバイスに流れる電流値に応じて発光輝度が変化する電流駆動型の電気光学素子によって構成されている、
上記[C-01]乃至上記[C-12]のいずれかに記載の電子機器。
[C-14]電流駆動型の電気光学素子は、有機エレクトロルミネッセンス素子から成る、
上記[C-13]に記載の電子機器。
 10・・・有機EL表示装置、20・・・画素、30・・・画素アレイ部、31(311~31m)・・・走査線、32(321~32m)・・・第1駆動線、33(331~33m)・・・第2駆動線、34(341~34n)・・・信号線、40・・・書込み走査部、50A・・・第1駆動走査部、50B・・・第2駆動走査部、60・・・信号出力部、61・・・インタフェース、62・・・Vsig用ガンマ回路、63・・・Vofs用ガンマ回路、64・・・水平駆動部、65・・・スイッチ部、70・・・表示パネル、OLED・・・有機EL素子、Tr1・・・駆動トランジスタ、Tr2・・・書込みトランジスタ(サンプリングトランジスタ)、Tr3・・・発光制御トランジスタ、Tr4・・・スイッチングトランジスタ、C1・・・保持容量、C2・・・補助容量

Claims (16)

  1.  発光素子、及び、発光素子を駆動する駆動トランジスタを含む画素が行列状に2次元配置されて成る画素アレイ部、並びに、
     画素アレイ部の各画素に対して、映像信号の信号電圧、及び、駆動トランジスタのゲート電圧を初期化するための初期化電圧を出力する信号出力部、
    を備え、
     信号出力部は、映像信号の信号電圧を書き込む画素毎に、映像信号の信号電圧に応じて初期化電圧を変化させる、
    表示装置。
  2.  信号出力部は、相対的に高い輝度領域では、駆動トランジスタのゲート電極とソース電極との間の電圧を相対的に小さく設定する、
    請求項1に記載の表示装置。
  3.  信号出力部は、相対的に高い輝度領域よりも低い輝度領域では、駆動トランジスタのゲート電極とソース電極との間の電圧を相対的に大きく設定する、
    請求項2に記載の表示装置。
  4.  駆動トランジスタは、Pチャネル型のトランジスタから成り、
     信号出力部は、相対的に高い輝度領域では、初期化電圧を相対的に高めに設定する、
    請求項2に記載の表示装置。
  5.  信号出力部は、相対的に高い輝度領域よりも低い輝度領域では、初期化電圧を相対的に低めに設定する、
    請求項4に記載の表示装置。
  6.  駆動トランジスタのゲート電圧を初期化した初期化電圧を基準として、初期化電圧から駆動トランジスタの閾値電圧を減じた電圧に向けて駆動トランジスタのソース電圧を変化させる閾値補正機能を有する、
    請求項1に記載の表示装置。
  7.  信号出力部は、映像信号の信号電圧に対してガンマ補正を行い、階調に対応する信号電圧を決定する第1ガンマ回路を有する、
    請求項1に記載の表示装置。
  8.  信号出力部は、映像信号の信号電圧に基づいて、初期化電圧に対してガンマ補正を行い、階調に対応する初期化電圧を決定する第2ガンマ回路を有する、
    請求項7に記載の表示装置。
  9.  第1ガンマ回路は、ラダー抵抗回路から成り、映像信号の階調に対応する信号電圧を生成し、
     第2ガンマ回路は、ラダー抵抗回路から成り、映像信号の階調に対応する初期化電圧を生成する、
    請求項8に記載の表示装置。
  10.  第2ガンマ回路は、ラダー抵抗回路から成る第1ガンマ回路を用いて、映像信号の階調に対応する初期化電圧を生成する、
    請求項8に記載の表示装置。
  11.  第1ガンマ回路は、一様に電位変動するランプ波形を生成するランプ波生成回路から成り、
     画素に書き込む階調に対応するタイミングでランプ波形をサンプリングして画素に書き込む信号電圧を確定するスイッチ部を有し、
     映像信号の階調に対応する初期化電圧についても、ランプ波形を用いて生成する、
    請求項8に記載の表示装置。
  12.  ランプ波生成回路は、デジタル-アナログ変換回路から成る、
    請求項11に記載の表示装置。
  13.  発光素子は、デバイスに流れる電流値に応じて発光輝度が変化する電流駆動型の電気光学素子によって構成されている、
    請求項1に記載の表示装置。
  14.  電流駆動型の電気光学素子は、有機エレクトロルミネッセンス素子から成る、
    請求項13に記載の表示装置。
  15.  発光素子、及び、発光素子を駆動する駆動トランジスタを含む画素が行列状に2次元配置されて成る画素アレイ部、並びに、
     画素アレイ部の各画素に対して、映像信号の信号電圧、及び、駆動トランジスタのゲート電圧を初期化するための初期化電圧を出力する信号出力部、
    を備える表示装置の駆動に当たって、
     映像信号の信号電圧を書き込む画素毎に、映像信号の信号電圧に応じて初期化電圧を変化させる、
    表示装置の駆動方法。
  16.  発光素子、及び、発光素子を駆動する駆動トランジスタを含む画素が行列状に2次元配置されて成る画素アレイ部、並びに、
     画素アレイ部の各画素に対して、映像信号の信号電圧、及び、駆動トランジスタのゲート電圧を初期化するための初期化電圧を出力する信号出力部、
    を備え、
     信号出力部は、映像信号の信号電圧を書き込む画素毎に、映像信号の信号電圧に応じて初期化電圧を変化させる、
    表示装置を有する電子機器。
PCT/JP2021/033255 2020-09-18 2021-09-10 表示装置、表示装置の駆動方法、及び、電子機器 WO2022059606A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US18/044,748 US20230368731A1 (en) 2020-09-18 2021-09-10 Display device, drive method for display device, and electronic device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2020157094A JP2022050906A (ja) 2020-09-18 2020-09-18 表示装置、表示装置の駆動方法、及び、電子機器
JP2020-157094 2020-09-18

Publications (1)

Publication Number Publication Date
WO2022059606A1 true WO2022059606A1 (ja) 2022-03-24

Family

ID=80777023

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2021/033255 WO2022059606A1 (ja) 2020-09-18 2021-09-10 表示装置、表示装置の駆動方法、及び、電子機器

Country Status (3)

Country Link
US (1) US20230368731A1 (ja)
JP (1) JP2022050906A (ja)
WO (1) WO2022059606A1 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20230317012A1 (en) * 2022-03-31 2023-10-05 Meta Platforms Technologies, Llc Self-compensation of driving transistor threshold voltage using body effect

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007534015A (ja) * 2004-04-12 2007-11-22 ニューライト・コーポレイション アクティブマトリクス発光ディスプレイ用低電力回路およびその動作方法
JP2009116115A (ja) * 2007-11-07 2009-05-28 Toshiba Matsushita Display Technology Co Ltd アクティブマトリクス型表示装置およびその駆動方法
JP2015011267A (ja) * 2013-07-01 2015-01-19 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 画素回路、駆動方法及びそれを用いた表示装置
JP2015055837A (ja) * 2013-09-13 2015-03-23 株式会社ジャパンディスプレイ 表示装置及びその駆動方法
JP2018041001A (ja) * 2016-09-09 2018-03-15 セイコーエプソン株式会社 表示ドライバー、電気光学装置、電子機器及び表示ドライバーの制御方法
JP2019095692A (ja) * 2017-11-27 2019-06-20 株式会社ジャパンディスプレイ 表示装置
JP2019101098A (ja) * 2017-11-29 2019-06-24 株式会社ジャパンディスプレイ 表示装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007534015A (ja) * 2004-04-12 2007-11-22 ニューライト・コーポレイション アクティブマトリクス発光ディスプレイ用低電力回路およびその動作方法
JP2009116115A (ja) * 2007-11-07 2009-05-28 Toshiba Matsushita Display Technology Co Ltd アクティブマトリクス型表示装置およびその駆動方法
JP2015011267A (ja) * 2013-07-01 2015-01-19 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 画素回路、駆動方法及びそれを用いた表示装置
JP2015055837A (ja) * 2013-09-13 2015-03-23 株式会社ジャパンディスプレイ 表示装置及びその駆動方法
JP2018041001A (ja) * 2016-09-09 2018-03-15 セイコーエプソン株式会社 表示ドライバー、電気光学装置、電子機器及び表示ドライバーの制御方法
JP2019095692A (ja) * 2017-11-27 2019-06-20 株式会社ジャパンディスプレイ 表示装置
JP2019101098A (ja) * 2017-11-29 2019-06-24 株式会社ジャパンディスプレイ 表示装置

Also Published As

Publication number Publication date
JP2022050906A (ja) 2022-03-31
US20230368731A1 (en) 2023-11-16

Similar Documents

Publication Publication Date Title
WO2017221584A1 (ja) 表示装置及び電子機器
JP6201465B2 (ja) 表示装置、表示装置の駆動方法、及び、電子機器
US8493294B2 (en) Display device and electronic apparatus
JP2015225150A (ja) 表示装置及び電子機器
US20110122325A1 (en) Display device, method of driving the display device, and electronic device
US20100309174A1 (en) Display device, driving method of display device, and electronic device performing duty control of a pixel
JP5780650B2 (ja) レベルシフタ回路、走査回路、表示装置、及び、電子機器
JP2009271337A (ja) 表示装置、表示装置の駆動方法および電子機器
JP2015034861A (ja) 表示装置、表示装置の駆動方法、及び、電子機器
JP2013106120A (ja) バッファ回路、走査回路、表示装置、及び、電子機器
JP2015014764A (ja) 表示装置、表示装置の駆動方法、及び、電子機器
JP6263752B2 (ja) 表示装置、表示装置の駆動方法、及び、電子機器
WO2022059606A1 (ja) 表示装置、表示装置の駆動方法、及び、電子機器
CN111326108B (zh) 用于防止基准电压畸变的有机发光显示装置
US10270462B2 (en) Digital analog conversion circuit, data driver, display device, electronic apparatus and driving method of digital analog conversion circuit, driving method of data driver, and driving method of display device
CN113270464A (zh) 显示装置
JP2010060802A (ja) 表示装置、表示装置の画素分割方法および電子機器
US11468849B2 (en) Source driver, display apparatus, and electronic apparatus
US20110175868A1 (en) Display device, method of driving the display device, and electronic unit
JP6867737B2 (ja) 表示装置及び電子機器
US20230317016A1 (en) Display device, driving method of display device, and electronic equipment
JP6690614B2 (ja) 表示装置
JP2015056800A (ja) 映像信号処理回路、映像信号処理方法、及び、表示装置
JP2011102932A (ja) 表示装置およびその駆動方法、電子機器、ならびに表示パネル

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 21869293

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 21869293

Country of ref document: EP

Kind code of ref document: A1