WO2021025024A1 - 多層基板及び多層基板の製造方法 - Google Patents

多層基板及び多層基板の製造方法 Download PDF

Info

Publication number
WO2021025024A1
WO2021025024A1 PCT/JP2020/029852 JP2020029852W WO2021025024A1 WO 2021025024 A1 WO2021025024 A1 WO 2021025024A1 JP 2020029852 W JP2020029852 W JP 2020029852W WO 2021025024 A1 WO2021025024 A1 WO 2021025024A1
Authority
WO
WIPO (PCT)
Prior art keywords
insulating protective
insulating
protective film
conductor
conductor pattern
Prior art date
Application number
PCT/JP2020/029852
Other languages
English (en)
French (fr)
Inventor
祐介 上坪
Original Assignee
株式会社村田製作所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社村田製作所 filed Critical 株式会社村田製作所
Priority to JP2021537324A priority Critical patent/JP7197018B2/ja
Priority to CN202090000786.6U priority patent/CN219644174U/zh
Publication of WO2021025024A1 publication Critical patent/WO2021025024A1/ja
Priority to US17/575,706 priority patent/US20220141965A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F17/00Fixed inductances of the signal type 
    • H01F17/0006Printed inductances
    • H01F17/0013Printed inductances with stacked layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F27/00Details of transformers or inductances, in general
    • H01F27/28Coils; Windings; Conductive connections
    • H01F27/2804Printed windings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F27/00Details of transformers or inductances, in general
    • H01F27/28Coils; Windings; Conductive connections
    • H01F27/32Insulating of coils, windings, or parts thereof
    • H01F27/324Insulation between coil and core, between different winding sections, around the coil; Other insulation structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F41/00Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties
    • H01F41/02Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties for manufacturing cores, coils, or magnets
    • H01F41/04Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties for manufacturing cores, coils, or magnets for manufacturing coils
    • H01F41/041Printed circuit coils
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F41/00Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties
    • H01F41/02Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties for manufacturing cores, coils, or magnets
    • H01F41/04Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties for manufacturing cores, coils, or magnets for manufacturing coils
    • H01F41/041Printed circuit coils
    • H01F41/043Printed circuit coils by thick film techniques
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F41/00Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties
    • H01F41/02Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties for manufacturing cores, coils, or magnets
    • H01F41/04Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties for manufacturing cores, coils, or magnets for manufacturing coils
    • H01F41/12Insulating of windings
    • H01F41/125Other insulating structures; Insulating between coil and core, between different winding sections, around the coil
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0237High frequency adaptations
    • H05K1/024Dielectric details, e.g. changing the dielectric material around a transmission line
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0296Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
    • H05K1/0298Multilayer circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4626Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials
    • H05K3/4632Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials laminating thermoplastic or uncured resin sheets comprising printed circuits without added adhesive materials between the sheets
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F27/00Details of transformers or inductances, in general
    • H01F27/28Coils; Windings; Conductive connections
    • H01F27/2804Printed windings
    • H01F2027/2809Printed windings on stacked layers
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/16Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
    • H05K1/165Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed inductors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0104Properties and characteristics in general
    • H05K2201/0129Thermoplastic polymer, e.g. auto-adhesive layer; Shaping of thermoplastic polymer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0137Materials
    • H05K2201/0141Liquid crystal polymer [LCP]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0137Materials
    • H05K2201/015Fluoropolymer, e.g. polytetrafluoroethylene [PTFE]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0137Materials
    • H05K2201/0175Inorganic, non-metallic layer, e.g. resist or dielectric for printed capacitor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0335Layered conductors or foils
    • H05K2201/0358Resin coated copper [RCC]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4614Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination

Definitions

  • the present invention relates to a multilayer substrate formed by laminating insulating substrates and a method for manufacturing a multilayer substrate.
  • a multilayer substrate composed of an insulating base material on which a conductor pattern is formed is laminated and thermocompression bonded is known.
  • Patent Document 1 describes an insulating protective film on at least one side of the conductor pattern in order to prevent a short circuit between the conductor patterns due to the displacement of the conductor pattern due to the flow of the insulating base material during thermocompression bonding.
  • the multilayer substrate in which the above is formed is disclosed.
  • thermocompression bonding since there is no adhesive layer for joining the base materials, the entire laminated insulating base materials are subjected to thermocompression bonding. It flows and the displacement, inclination, and deformation of the conductor pattern are relatively large. Further, in a multilayer substrate in which the conductor patterns face each other in the stacking direction via the prepreg in the uncured state, the prepreg flows before the thermosetting, and the displacement, inclination, and deformation of the conductor pattern are relatively large.
  • the conductor patterns may conduct with each other without being insulated by the insulating protective film. That is, when the conductor patterns facing each other across the insulating base material are formed on both sides of the insulating base material, or the conductor patterns are formed on the surfaces of the insulating base materials adjacent to each other in the stacking direction on the sides separated from each other. When formed, the parts of the conductor pattern that are not protected by the insulating protective film may come into contact with each other.
  • An object of the present invention is to provide a multilayer substrate that effectively suppresses contact between conductor patterns due to displacement, inclination, and deformation of a plurality of conductor patterns, and a method for manufacturing the same.
  • the multilayer substrate as an example of the present disclosure includes a plurality of insulating substrates, a plurality of conductor patterns provided on at least one or more insulating substrates of the plurality of insulating substrates, and the plurality of conductor patterns. At least one of the conductor patterns includes insulating protective films provided on both sides facing each other in the stacking direction, and the plurality of insulating substrates are laminated and thermocompression bonded.
  • the structure is such that insulating protective films are present on both sides of the conductor pattern in the stacking direction.
  • a method for manufacturing a multilayer substrate includes a step of forming an insulating protective film on both sides of a conductor film and a conductor film in which the insulating protective film is formed on an insulating base material.
  • the method for manufacturing a multilayer substrate as an example of the present disclosure includes a first insulating protective film forming step of forming a laminate in which an insulating base material, a first insulating protective film, and a conductor film are laminated in this order, and the above-mentioned.
  • the present invention it is possible to obtain a multilayer substrate in which short circuits between conductor patterns due to displacement, inclination, and deformation of a plurality of conductor patterns are effectively suppressed.
  • FIG. 1 is a perspective view of the multilayer substrate 101 according to the first embodiment.
  • 2 (A) and 2 (B) are partial cross-sectional views showing the internal configuration of the multilayer substrate 101.
  • 3 (A), 3 (B), and 3 (C) are partial cross-sectional views showing a method of forming the conductor pattern 21 and the insulating protective films 31 and 32 with respect to the insulating base material 11.
  • 4 (A) and 4 (B) are partial cross-sectional views showing the internal configuration of the multilayer substrate 102A according to the second embodiment.
  • 5 (A) and 5 (B) are partial cross-sectional views showing the internal configuration of another multilayer substrate 102B according to the second embodiment.
  • FIG. 6 is a perspective view of the multilayer substrate 103 according to the third embodiment.
  • FIG. 1 is a perspective view of the multilayer substrate 101 according to the first embodiment.
  • 2 (A) and 2 (B) are partial cross-sectional views showing the internal configuration of the multilayer substrate 101.
  • FIG. 7 is an exploded perspective view of the multilayer board 103.
  • 8 (A), 8 (B), 8 (C), and 8 (D) are cross-sectional views showing a procedure for forming the conductor pattern and the interlayer connecting conductor shown in FIG. 7.
  • FIG. 9A is a cross-sectional view of the plurality of insulating base materials 11 of the multilayer substrate 103 of the present embodiment at a stage before the laminating press
  • FIG. 9B is a cross-sectional view after the laminating pressing.
  • 10 (A), 10 (B), and 10 (C) are cross-sectional views showing a method of forming an insulating protective film and a conductor pattern included in the multilayer substrate according to the fourth embodiment.
  • FIG. 11 is a cross-sectional view of the multilayer substrate 104 according to the fourth embodiment.
  • FIG. 12A is a cross-sectional view of the plurality of insulating base materials 11 of the multilayer substrate 105A according to the fifth embodiment before laminating press
  • FIG. 12B is a cross-sectional view of the multilayer substrate 105A after laminating pressing.
  • 13 (A) and 13 (B) are cross-sectional views showing a method of forming an insulating protective film and a conductor pattern included in another multilayer substrate according to the fifth embodiment.
  • FIG. 14A is a cross-sectional view of the plurality of insulating base materials 11 of the multilayer substrate 105B according to the fifth embodiment before laminating press
  • FIG. 14A is a cross-sectional view of the plurality of insulating base materials 11 of the multilayer substrate 105B according to the fifth embodiment before laminating press
  • FIG. 14A is a cross-sectional view of the plurality of insulating base materials 11
  • FIG. 14B is a cross-sectional view of the multilayer substrate 105B after laminating pressing.
  • Is. 15 (A) and 15 (B) are comparative examples with respect to the multilayer substrate 102A shown in FIGS. 4 (A) and 4 (B).
  • 16 (A) and 16 (B) are comparative examples with respect to the multilayer substrate 102B shown in FIGS. 5 (A) and 5 (B).
  • FIG. 17 is a partial cross-sectional view showing the internal configuration of the multilayer substrate 101A and showing the insulating protective films 31a, 32a, 31b, 32b formed on the conductor patterns 21a, 21b.
  • FIG. 18 is a partial cross-sectional view showing the internal configuration of the multilayer substrate 101B and showing the insulating protective films 31c, 32c, 31d, and 32d formed on the conductor patterns 21c and 21d.
  • FIG. 1 is a perspective view of the multilayer substrate 101 according to the first embodiment.
  • 2 (A) and 2 (B) are partial cross-sectional views showing the internal configuration of the multilayer substrate 101.
  • FIG. 2A is a partial cross-sectional view of a plurality of base materials before laminating and pressing.
  • FIG. 2B is a partial cross-sectional view after the laminating press, and is a partial cross-sectional view of the portion AA in FIG.
  • the multilayer substrate 101 has a rectangular parallelepiped appearance.
  • the multilayer substrate 101 includes a plurality of insulating base materials 11 each made of a thermoplastic resin, and among these insulating base materials 11, a conductor pattern 21 provided on a predetermined insulating base material 11.
  • the number of laminated base materials is reduced in consideration of the clarity of the drawings and the ease of explanation.
  • An insulating protective film 31 is formed on the lower surface of the conductor pattern 21, and an insulating protective film 32 is formed on the upper surface of the conductor pattern 21.
  • the insulating protective films 31 and 32 are formed on both the lower surface and the upper surface of all the conductor patterns 21.
  • the insulating base material 11 is a sheet material of a thermoplastic resin such as a liquid crystal polymer (LCP).
  • the conductor pattern 21 is a pattern of a copper foil, and the insulating protective films 31 and 32 are, for example, an electrically insulating copper oxide film formed on the surface of the copper foil, as will be shown later.
  • the plurality of conductor patterns 21 having the insulating protective film 31 formed on the lower surface and the insulating protective film 32 formed on the upper surface have a plurality of insulating properties as shown in FIG. 2A in the state before the laminating press. It is provided on the base material 11. In the state before the laminating press, the conductor pattern 21 is provided on the insulating base material 11 so that the insulating protective film 31 comes into contact with the insulating base material 11. From the state shown in FIG. 2 (A), a plurality of insulating base materials 11 are laminated and heat-pressed, so that the conductor pattern 21 is formed in the insulating base material 10 as shown in FIG. 2 (B). A multilayer substrate 101 in which the insulating protective films 31 and 32 are embedded is configured.
  • the insulating base material 10 is a base material integrated by laminating a plurality of insulating base materials 11.
  • the conductor patterns 21 and the insulating protective films 31 and 32 may be displaced, inclined, or deformed as shown in FIG. 2 (B). ..
  • the conductor patterns 21 coated with the insulating protective films 31 and 32 may be extremely close to each other.
  • the conductor patterns 21 and 21 facing each other in the stacking direction, in this example, the upper conductor pattern 21 and the lower conductor pattern 21, are protected by the insulating protective films 31 and 32, respectively. Since the conductor pattern 21 is protected by the insulating protective films 31 and 32, it is possible to prevent the conductor patterns 21 from coming into contact with each other (short circuit).
  • the insulating protective film 31 formed on the lower surface of the upper conductor pattern 21 and the insulating property formed on the upper surface of the lower conductor pattern 21 It is possible to prevent the conductor patterns 21 from being short-circuited by being in contact with or in close proximity to the protective film 32.
  • 3 (A), 3 (B), and 3 (C) are partial cross-sectional views showing a method of forming the conductor pattern 21 and the insulating protective films 31 and 32 with respect to the insulating base material 11.
  • the conductor film 21F is a metal foil such as a copper foil or an aluminum foil
  • the insulating protective films 31F and 32F are metal oxide films such as a copper oxide film and an aluminum oxide film.
  • the insulating protective films 31F and 32F are thinner than the conductor films 21F.
  • the thickness of the conductor film 21F is 10 ⁇ m
  • the thickness of the insulating protective films 31F and 32F is 3 to 5 ⁇ m.
  • the conductor film 21F on which the insulating protective films 31F and 32F are formed is attached to the insulating base material 11 so that the insulating protective film 31F and the insulating base material 11 face each other (contact).
  • a copper foil having a copper oxide film formed on an insulating base material 11 which is a thermoplastic resin sheet such as a liquid crystal polymer (LCP) is thermocompression-bonded to the thermoplastic resin sheet to be integrated.
  • the conductor film 21F coated with the insulating protective films 31F and 32F is patterned by etching. For example, patterning by photolithography.
  • the insulating protective films 31F and 32F are thinner than the conductor films 21F.
  • the insulating protective films 31F and 32F are formed on both sides of the conductor film 21F, even if there is a difference in the coefficient of thermal expansion, the strain is canceled out, so that warpage and twist are small.
  • the insulating base material 11 having the conductor pattern 21 in which the insulating protective films 31 and 32 are formed on both sides is formed.
  • FIGS. 2 (A) and 2 (B) show examples in which the insulating protective films 31 and 32 are formed on both sides of all the conductor patterns 21, conductors that may be close to each other in the stacking direction. Insulating protective films 31 and 32 may be formed on both sides of the conductor pattern only on one of the patterns.
  • the insulating protective films 31F and 32F are thinner than the conductor films 21F, patterning by the above photolithography or the like can be efficiently performed. Further, by forming the conductor film 21F with a metal foil and the insulating protective films 31 and 32 with a metal oxide film, it is possible to form a conductor pattern in which the insulating protective films are formed on both sides with a small number of man-hours. Further, since the insulating base material 11 is a thermoplastic resin, the insulating base materials 11 can be directly thermocompression bonded to each other. Therefore, a thin multilayer board can be constructed with a small number of layers as a whole. Further, for example, a thermosetting base material can be manufactured with less man-hours as compared with a laminated structure in which a thermosetting base material is joined via an adhesive layer.
  • thermosetting resin a multilayer substrate having an insulating substrate made of a thermoplastic resin
  • a multilayer substrate in which conductor patterns face each other in the stacking direction via an uncured prepreg a base material obtained by impregnating a glass cloth with a thermosetting resin such as an epoxy resin and curing it to the B stage (semi-cured)
  • uncured prepreg a base material obtained by impregnating a glass cloth with a thermosetting resin such as an epoxy resin and curing it to the B stage (semi-cured)
  • Second Embodiment a multilayer substrate in which the positional relationship of the conductor patterns that are close to each other after lamination is different from the example shown in the first embodiment is shown.
  • FIG. 4 (A) and 4 (B) are partial cross-sectional views showing the internal configuration of the multilayer substrate 102A according to the second embodiment.
  • FIG. 4A is a partial cross-sectional view of a plurality of base materials before laminating and pressing.
  • FIG. 4B is a partial cross-sectional view after the laminating press.
  • 5 (A) and 5 (B) are partial cross-sectional views showing the internal configuration of another multilayer substrate 102B according to the second embodiment.
  • FIG. 5A is a partial cross-sectional view of a plurality of base materials before laminating and pressing.
  • FIG. 5B is a partial cross-sectional view after the laminating press.
  • Each of the multilayer boards 102A and 102B includes a plurality of insulating base materials 11 made of a thermoplastic resin, and among these insulating base materials 11, a conductor pattern 21 provided on a predetermined insulating base material 11. ..
  • An insulating protective film 31 is formed on the lower surface of the conductor pattern 21, and an insulating protective film 32 is formed on the upper surface of the conductor pattern 21.
  • the conductor pattern 21 coated with the insulating protective films 31 and 32 is different from the examples shown in FIGS. 2 (A) and 2 (B). , It is formed on both sides of a predetermined insulating base material 11.
  • the insulating base material 11 in which the conductor pattern 21 coated with the insulating protective films 31 and 32 is formed on the upper surface, and the insulating protective film 31.
  • An insulating base material 11 having a conductor pattern 21 covered with, 32 formed on the lower surface thereof is arranged adjacent to the insulating base material 11 in the stacking direction. Other configurations are as shown in the first embodiment.
  • a plurality of insulating base materials 11 are laminated and heat-pressed, so that the conductor pattern 21 is formed in the insulating base material 10 as shown in FIG. 4B.
  • a multilayer substrate 102A in which the insulating protective films 31 and 32 are embedded is configured.
  • a plurality of insulating base materials 11 are laminated and heat-pressed to form the insulating base material 10 in the insulating base material 10 as shown in FIG. 5 (B).
  • a multilayer substrate 102B in which a conductor pattern 21 and insulating protective films 31 and 32 are embedded is configured.
  • the insulating base material 10 is a base material integrated by laminating a plurality of insulating base materials 11.
  • the conductor patterns 21 coated with the insulating protective films 31 and 32 may be extremely close to each other as shown in FIG. 5 (B). However, since the conductor pattern 21 is protected by the insulating protective films 31 and 32, it is possible to prevent the conductor patterns 21 from coming into contact with each other (short circuit).
  • 15 (A) and 15 (B) are comparative examples with respect to the multilayer substrate 102A shown in FIGS. 4 (A) and 4 (B).
  • FIGS. 16 (A) and 16 (B) are comparative examples with respect to the multilayer substrate 102B shown in FIGS. 5 (A) and 5 (B).
  • FIG. 15 (A) is a partial cross-sectional view of a plurality of base materials before the laminating press
  • FIG. 15 (B) is a partial cross-sectional view of the plurality of base materials after the laminating press.
  • FIG. 16 (A) is a partial cross-sectional view of a plurality of substrates in a multilayer substrate of another example before the laminating press
  • FIG. 16 (B) is a partial cross-sectional view after the laminating press. ..
  • the insulating protective film 30 is coated on the exposed surface of the conductor pattern formed on the insulating base material 11.
  • the conductor patterns 21 are arranged so that the surfaces not covered with the insulating protective film 30 face each other in this way, as shown in FIGS. 15 (B) and 16 (B), the conductors The patterns 21 may come into contact with each other.
  • the conductor patterns 21 are protected by the insulating protective films 31 and 32, so that the conductor patterns 21 come into contact (short circuit) with each other. Can be suppressed.
  • FIG. 6 is a perspective view of the multilayer substrate 103 according to the third embodiment.
  • FIG. 7 is an exploded perspective view of the multilayer board 103.
  • the multilayer substrate 103 is formed by laminating a plurality of insulating base materials 11. Each insulating base material 11 is made of a thermoplastic resin.
  • conductor patterns 21 coated with the insulating protective films 31 and 32 are formed on the upper surfaces of the insulating base material 11 of the second layer from the bottom and the insulating base material 11 of the third layer from the bottom, respectively. ing.
  • the conductor patterns 21 coated with the insulating protective films 31 and 32 are all rectangular spiral coil conductor patterns.
  • terminal electrodes 51 and 52 are formed on the lower surface of the bottom layer insulating base material 11.
  • the terminal electrode 51 and the outer end of the second layer conductor pattern 21 are connected via interlayer connection conductors 41 and 42, and the inner end of the second layer conductor pattern 21 and the inner end of the third layer conductor pattern 21. It is connected to the end via an interlayer connection conductor 43. Further, the outer termination of the third layer conductor pattern 21 and the terminal electrode 52 are connected via interlayer connection conductors 44, 45, 46.
  • the interlayer connecting conductors 41, 42, 43, 44, 45, 46 are formed by printing and coating, for example, a Sn-based conductive paste in the holes formed in the base material, melting the conductors with the heat of a heating press, and then solidifying them. Is.
  • FIG. 8 (A), 8 (B), 8 (C), and 8 (D) are cross-sectional views showing a procedure for forming the conductor pattern and the interlayer connecting conductor shown in FIG. 7.
  • the conductor film (for example, copper foil) 21F on which the insulating protective film (for example, copper oxide film) 31F and 32F is formed is attached to the insulating base material 11 (FIG. 8 (A)).
  • the conductor film 21F coated with the insulating protective films 31F and 32F is patterned by etching (FIG. 8 (B)).
  • holes H are formed in the insulating base material 11, and for example, a Sn-based conductive paste containing a reducing agent is printed and applied in the holes H and temporarily cured to form the interlayer connection conductor 43 before solidification.
  • the reducing agent is, for example, an alcohol-based or aldehyde-based reducing agent.
  • FIG. 9A is a cross-sectional view of the plurality of insulating base materials 11 of the multilayer substrate 103 of the present embodiment at a stage before the laminating press
  • FIG. 9B is a cross-sectional view after the laminating pressing.
  • the third layer insulating base material 11 from the bottom is the insulating base material 11 shown in FIG. 8D.
  • a conductor pattern 21 having insulating protective films 31 and 32 formed on both sides is formed on the insulating base material 11 which is the second layer from the bottom.
  • the oxide film is reduced at each of the insulating protective films 31 and 32 in contact with the interlayer connecting conductor 43 by the reducing agent contained in the conductive paste.
  • the conductor patterns 21 become electrically conductive with each other via the interlayer connecting conductor 43.
  • the coil device and inductor are configured.
  • the effects of the present invention are remarkably exhibited when the coil conductor patterns are laminated.
  • FIG. 10 (A), 10 (B), and 10 (C) are cross-sectional views showing a method of forming an insulating protective film and a conductor pattern included in the multilayer substrate according to the fourth embodiment.
  • FIG. 11 is a cross-sectional view of the multilayer substrate 104 according to the fourth embodiment.
  • a sheet having a three-layer structure is formed by the insulating base material 11, the first insulating protective film 31F, and the conductor film 21F (FIG. 10 (A)).
  • the first insulating protective film 31F is, for example, a fluororesin film
  • the conductor film 21F is a copper foil.
  • the conductor film 21F is patterned together with the first insulating protective film 31F by photolithography or the like (FIG. 10 (B)). Then, the second insulating protective film 32F is printed and coated on the upper surface of the insulating base material 11 (FIG. 10 (C)).
  • the insulating protective film 32F is, for example, a fluororesin film.
  • each insulating base material 11 is laminated and heat-pressed at a predetermined temperature (for example, 300 ° C.) within the range of, for example, 180 ° C. or higher and 320 ° C. or lower.
  • a predetermined temperature for example, 300 ° C.
  • a multilayer substrate 104 having a conductor pattern 21 whose periphery is coated with the insulating protective films 31 and 32F is obtained.
  • PCTFE polychlorotrifluoroethylene (trifluorine)
  • ECTFE chlorotrifluoethylene / ethylene copolymer, etc.
  • epoxy resin or fluororesin having high adhesion can be used as the insulating protective films 31 and 32F. Due to the high adhesion between the insulating protective films 31 and 32F and the conductor pattern 21, if the insulating protective films 31 and 32F are displaced together with the conductor pattern 21 during thermocompression bonding, the films of the insulating protective films 31 and 32F Although the thickness may be reduced, the conductor pattern 21 is not exposed. Therefore, the insulating property of the conductor pattern 21 is ensured.
  • the insulating protective film is a fluororesin as in the present embodiment, since this fluororesin has a lower dielectric constant than the insulating base material 11 made of LCP or the like, the insulating protective films 31 and 32F are provided. As a result, there is little change in the characteristics of the signal line. Further, since the insulating protective films 31 and 32F have a lower dielectric constant than the insulating base material 11 and have a low dielectric loss tangent, loss to a high frequency signal can be suppressed.
  • the insulating protective films 31 and 32F are thinner than the insulating base material 11, but the insulating protective films 31 and 32F may be thicker than the insulating base material 11.
  • the low dielectric constant layers (insulating protective films 31, 32F) close to the conductor pattern 21 become thicker, so that changes in electrical characteristics due to displacement, inclination, and deformation of the conductor pattern 21 can be reduced and the above-mentioned low loss can be achieved. Is effectively made.
  • the insulating protective film 32F may be a thermosetting resin.
  • the insulating protective film 32F is formed by printing and applying a paste-like thermosetting resin on the upper surface of the insulating base material 11.
  • the insulating protective film 32F made of the thermosetting resin is a film containing a thermosetting resin as a main component, which is thermally cured at a temperature lower than the press temperature at the time of forming the laminate.
  • an epoxy adhesive for example, an epoxy adhesive.
  • the insulating protective film 32F made of a thermosetting resin is thermally cured at a temperature lower than the press temperature at the time of forming the laminate.
  • thermosetting start temperature of this thermosetting resin is, for example, 120 ° C. or higher
  • the insulating protective film 32F is thermally cured by heating at a temperature of 120 ° C. or higher and lower than the heating press temperature.
  • this thermosetting resin is thermoset, its fluidity at high temperature is lower than that of the insulating base material 11. Therefore, the displacement, inclination, and deformation of the conductor pattern 21 are suppressed.
  • a multilayer substrate provided with an insulating protective film other than an oxide film and a method for producing the same are shown.
  • FIG. 12A is a cross-sectional view of the plurality of insulating base materials 11 of the multilayer substrate 105A according to the fifth embodiment before laminating press
  • FIG. 12B is a cross-sectional view of the multilayer substrate 105A after laminating pressing. is there.
  • the insulating protective film 32F is sandwiched between the insulating base material 11 and the insulating base material 11 on which the conductor pattern 21 is formed, and the insulating protective film 32F is laminated and heat-pressed.
  • the structure of the insulating protective film 31 and the conductor pattern 21 formed on the insulating base material 11 of the lowermost layer is the same as the structure shown in FIG. 10B.
  • a multilayer substrate 105A having a conductor pattern 21 whose periphery is coated with insulating protective films 31 and 32F is obtained. Due to this structure. Contact between conductor patterns 21 adjacent to each other in the stacking direction is avoided.
  • FIG. 13 (A) and 13 (B) are cross-sectional views showing a method of forming an insulating protective film and a conductor pattern provided in another multilayer substrate according to the fifth embodiment.
  • a sheet having a three-layer structure is formed by the insulating base material 11, the insulating protective film 31F, and the conductor film 21F.
  • the insulating protective film 31F is, for example, a fluororesin layer
  • the conductor film 21F is a copper foil.
  • the conductor film 21F is patterned by photolithography or the like while leaving the insulating protective film 31F to form the conductor pattern 21 (FIG. 13 (B)).
  • FIG. 14A is a cross-sectional view of the plurality of insulating base materials 11 of another multilayer substrate 105B according to the fifth embodiment before laminating press
  • FIG. 14B is a cross-sectional view of the multilayer substrate 105B after laminating pressing. It is a sectional view.
  • the insulating protective film 32F is sandwiched between the insulating base material 11 and the insulating base material 11 on which the conductor pattern 21 is formed, and the insulating protective film 32F is laminated and heat-pressed.
  • a multilayer substrate 105B having a conductor pattern 21 whose periphery is coated with insulating protective films 31F and 32F is obtained. Due to this structure. Contact between conductor patterns 21 adjacent to each other in the stacking direction is avoided.
  • FIG. 14A shows an example in which individual insulating protective films 32F are laminated
  • the insulating protective film 32F is used as the lowermost insulating protective film 31F and the conductor pattern 21 shown in FIG. 14A. It may be applied and formed on the upper part of. Alternatively, it may be applied and formed on the lower surface of the insulating base material 11 which is the third layer from the bottom.
  • the fifth embodiment also has the following effects.
  • the adhesiveness between the insulating protective films 31, 32F (or 31F, 32F) and the conductor pattern 21 is high, when the insulating protective films 31, 32F (or 31F, 32F) are displaced together with the conductor pattern 21 during thermocompression bonding. Even if the film thickness of the insulating protective film 31, 32F (or 31F, 32F) becomes thin, the conductor pattern 21 is not exposed. Therefore, the insulating property of the conductor pattern 21 is ensured.
  • the insulating protective film has a low dielectric constant, the characteristic change as a signal line is small by providing the insulating protective film 31, 32F (or 31F, 32F). Further, since the insulating protective films 31, 32F (or 31F, 32F) have a lower dielectric constant than the insulating base material 11 and have a low dielectric loss tangent, loss to a high frequency signal can be suppressed.
  • the insulating protective films 31, 32F may be thicker than the insulating base material 11.
  • the low dielectric constant layer (insulating protective film 31, 32F (or 31F, 32F)) adjacent to the conductor pattern 21 becomes thicker, so that the electrical characteristics change due to displacement, inclination, and deformation of the conductor pattern 21. Is reduced, and the loss is effectively reduced.
  • the insulating protective film 32F may be a thermosetting resin.
  • the oxide film of the conductor pattern 21 or the conductor film 21F is used as the first insulating protective film 31 or the second insulating protective film 32, or the fluororesin layer is used as the first insulating protective film.
  • the first insulating protective film 31 and the second insulating protective film 32 may have higher fluidity than the insulating base material 11 at the temperature at the time of hot pressing. It is preferable that the first insulating protective film 31 and the second insulating protective film 32 have higher adhesion to the conductor pattern 21 or the conductor film 21F than the insulating base material 11.
  • the multilayer substrate in which the number of laminated insulating base materials 11 is intentionally reduced is shown, but for example, the total number of laminated insulating base materials 11 may be about 20 layers.
  • thermoplastic resin used for the multilayer substrate of the present invention for example, poly ether, ether ketone (PEEK) or the like can be used in addition to the above LCP.
  • PEEK poly ether, ether ketone
  • each process is processed (manufactured by a large format process) in the state of an assembled substrate including a plurality of element forming portions, and finally individual pieces. May be separated into.
  • the multilayer board of the present invention can be applied to various electronic components such as antennas, actuators and sensors. Further, the multilayer board of the present invention is not limited to the chip component shape, but includes components configured as other arbitrary shape components.
  • the insulating protective film 31 is provided so as to cover the entire lower surface of the conductor pattern 21 and the entire upper surface of the conductor pattern 21 of the insulating protective film 32.
  • the insulating protective films 31 and 32 formed on the conductor pattern 21 are not limited to the examples formed so as to cover the upper surface and the lower surface of the conductor pattern 21 as in each of the above-described embodiments.
  • FIG. 17 is a partial cross-sectional view showing the internal configuration of the multilayer substrate 101A and showing the insulating protective films 31a, 32a, 31b, 32b formed on the conductor patterns 21a, 21b.
  • FIG. 18 is a partial cross-sectional view showing the internal configuration of the multilayer substrate 101B and showing the insulating protective films 31c, 32c, 31d, and 32d formed on the conductor patterns 21c and 21d.
  • the conductor pattern 21a has an insulating protective film 31a formed on the lower surface and an insulating protective film 32a formed on the upper surface.
  • the insulating protective film 31a may be provided on a part of the lower surface of the conductor pattern 21a.
  • the insulating protective film 32b may be provided on a part of the upper surface of the conductor pattern 21b.
  • the insulating protective film 31a is formed so as to overlap a part of the insulating protective film 32a in the stacking direction.
  • the conductor pattern 21b is formed with an insulating protective film 31b on the lower surface and an insulating protective film 32b on the upper surface.
  • the insulating protective film 32b is formed so as to overlap a part of the insulating protective film 31b in the stacking direction.
  • the conductor pattern 21a on which the insulating protective films 31a and 32a are formed and the conductor pattern 21b on which the insulating protective films 31b and 32b are formed may be very close to each other.
  • the conductor pattern 21a and the conductor pattern 21b suppress the contact (short circuit) between the conductor pattern 21a and the conductor pattern 21b due to the contact (or very close proximity) between the insulating protective film 31a and the insulating protective film 32b. it can.
  • the insulating protective film 31a of the conductor pattern 21a and the insulating protective film 32b of the conductor pattern 21b that overlap each other in the stacking direction may be configured so that at least a part thereof overlaps.
  • insulating protective films 31c and 32c are formed on the conductor pattern 21c of the multilayer substrate 101B. Further, insulating protective films 31d and 32d are formed on the conductor pattern 21d.
  • the insulating protective film 31c of the conductor pattern 21c and the insulating protective film 32d of the conductor pattern 21d are formed only in the portions where the conductor pattern 21c and the conductor pattern 21 are extremely close to each other. Even in such a case, in the conductor pattern 21c and the conductor pattern 21d, since the insulating protective film 31c and the insulating protective film 32d are in contact with each other or in close proximity to each other, the conductor pattern 21c and the conductor pattern 21d are in contact (short circuit). Can be suppressed.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

多層基板(101)は、複数の絶縁性基材(11)と、複数の絶縁性基材(11)の少なくとも1つ以上の絶縁性基材(11)にそれぞれ設けられた複数の導体パターン(21)と前記複数の導体パターン(21)のうち、少なくとも1つの導体パターン(21)は、積層方向に互いに対向する両面に設けられた絶縁性保護膜(31,32)とを備え、これら複数の絶縁性基材(11)が積層され、熱圧着されることで構成される。

Description

多層基板及び多層基板の製造方法
 本発明は、絶縁性基材が積層されて形成された多層基板及び多層基板の製造方法に関する。
 従来、導体パターンが形成された絶縁性基材が積層され熱圧着されることで構成される多層基板が知られている。
 例えば、特許文献1には、熱圧着時の絶縁性基材の流動による導体パターンの位置ずれに起因する、導体パターン同士の短絡を防止するため、導体パターンの少なくとも一方面側に絶縁性保護膜が形成された多層基板が開示されている。
国際公開第2018/074139号
 複数の絶縁性基材が積層され、熱圧着されることで形成される多層基板においては、基材間を接合させる接着層が無いので、積層された複数の絶縁性基材全体が熱圧着時に流動し、導体パターンの変位、傾斜、変形、が比較的大きい。また、未硬化状態のプリプレグを介して導体パターンが積層方向に対向する多層基板においては、プリプレグが、その熱硬化前に流動し、導体パターンの変位、傾斜、変形、が比較的大きい。これらの構造において、導体パターンの絶縁性保護膜の形成されていない面同士が対向するような配置であると、絶縁性保護膜で絶縁されない状態で導体パターン同士が導通してしまうおそれがある。つまり、絶縁性基材の両面に、その絶縁性基材を挟んで対向する導体パターンが形成されている場合や、積層方向に隣接する絶縁性基材の互いに離れた側の面に導体パターンが形成される場合、導体パターンのうち、絶縁性保護膜で保護されていない部分同士が接触するおそれがある。
 本発明の目的は、複数の導体パターンの変位、傾斜、変形による、導体パターン同士の接触を効果的に抑制した多層基板、及びその製造方法を提供することにある。
 本開示の一例としての多層基板は、複数の絶縁性基材と、前記複数の絶縁性基材の少なくとも1つ以上の絶縁性基材にそれぞれ設けられた複数の導体パターンと前記複数の導体パターンのうち少なくとも1つ導体パターンは、積層方向に互いに対向する両面に設けられた絶縁性保護膜と、を備え、前記複数の絶縁性基材が積層され、熱圧着されることで構成される。
 上記構成により、導体パターンの積層方向の両面に絶縁性保護膜が存在する構造となる。
 本開示の一例としての多層基板の製造方法は、導体膜の両面に絶縁性保護膜を形成する絶縁性保護膜形成工程と、絶縁性基材に、前記絶縁性保護膜が形成された導体膜を貼付し、前記絶縁性保護膜が形成された導体膜をパターンニングして導体パターンを形成する導体パターン形成工程と、前記導体パターンが形成された絶縁性基材を含む複数の絶縁性基材を積層し、熱圧着して一体化する積層体形成工程と、を有する。
 上記製造方法により、導体パターンの積層方向の両面に絶縁性保護膜が存在する多層基板が得られる。
 また、本開示の一例としての多層基板の製造方法は、絶縁性基材、第1絶縁性保護膜、導体膜の順に積層される積層体を形成する第1絶縁性保護膜形成工程と、前記導体膜をパターンニングして導体パターンを形成する導体パターン形成工程と、前記絶縁性基材上に、前記導体パターンを覆う第2絶縁性保護膜を形成する第2絶縁性保護膜形成工程と、前記導体パターンが形成された絶縁性基材を含む複数の絶縁性基材を積層し、熱圧着して一体化する積層体形成工程と、を有する。
 上記製造方法により、導体パターンの周囲に絶縁性保護膜が存在する多層基板が得られる。
 本発明によれば、複数の導体パターンの変位、傾斜、変形による、導体パターン同士の短絡が効果的に抑制された多層基板が得られる。
図1は第1の実施形態に係る多層基板101の斜視図である。 図2(A)、図2(B)は、多層基板101の内部の構成を示す部分断面図である。 図3(A)、図3(B)、図3(C)は、絶縁性基材11に対する導体パターン21及び絶縁性保護膜31,32の形成方法を示す部分断面図である。 図4(A)、図4(B)は、第2の実施形態に係る多層基板102Aの内部の構成を示す部分断面図である。 図5(A)、図5(B)は、第2の実施形態に係る別の多層基板102Bの内部の構成を示す部分断面図である。 図6は第3の実施形態に係る多層基板103の斜視図である。 図7は多層基板103の分解斜視図である。 図8(A)、図8(B)、図8(C)、図8(D)は、図7に示した導体パターン及び層間接続導体の形成方法の手順を示す断面図である。 図9(A)は、本実施形態の多層基板103の複数の絶縁性基材11の積層プレス前の段階での断面図であり、図9(B)は積層プレス後の断面図である。 図10(A)、図10(B)、図10(C)は、第4の実施形態に係る多層基板が備える絶縁性保護膜及び導体パターンの形成方法を示す断面図である。 図11は第4の実施形態に係る多層基板104の断面図である。 図12(A)は第5の実施形態に係る多層基板105Aの複数の絶縁性基材11の積層プレス前の断面図であり、図12(B)は積層プレス後の多層基板105A断面図である。 図13(A)、図13(B)は、第5の実施形態に係る別の多層基板が備える、絶縁性保護膜及び導体パターンの形成方法を示す断面図である。 図14(A)は第5の実施形態に係る多層基板105Bの複数の絶縁性基材11の積層プレス前の断面図であり、図14(B)は積層プレス後の多層基板105Bの断面図である。 図15(A)、図15(B)は、図4(A)、図4(B)に示した多層基板102Aに対する比較例である。 図16(A)、図16(B)は、図5(A)、図5(B)に示した多層基板102Bに対する比較例である。 図17は、多層基板101Aの内部の構成であって、導体パターン21a、21bに形成された絶縁性保護膜31a、32a、31b、32bを示す部分断面図である。 図18は、多層基板101Bの内部の構成であって、導体パターン21c、21dに形成された絶縁性保護膜31c、32c、31d、32dを示す部分断面図である。
 以降、図を参照して幾つかの具体的な例を挙げて、本発明を実施するための複数の形態を示す。各図中には同一箇所に同一符号を付している。要点の説明又は理解の容易性を考慮して、便宜上実施形態を分けて示すが、異なる実施形態で示した構成の部分的な置換又は組み合わせが可能である。第2の実施形態以降では第1の実施形態と共通の事柄についての記述を省略し、異なる点についてのみ説明する。特に、同様の構成による同様の作用効果については実施形態毎には逐次言及しない。
《第1の実施形態》
 図1は第1の実施形態に係る多層基板101の斜視図である。図2(A)、図2(B)は、多層基板101の内部の構成を示す部分断面図である。図2(A)は複数の基材の積層プレス前の段階での部分断面図である。図2(B)は積層プレス後の部分断面図であり、図1におけるA-A部分の部分断面図である。
 本実施形態では、多層基板101は直方体状の外観を有する。多層基板101は、それぞれ熱可塑性樹脂からなる複数の絶縁性基材11と、これら絶縁性基材11のうち、所定の絶縁性基材11に設けられた導体パターン21と、を備える。なお、本実施形態では、図面の明瞭性及び説明の容易性を考慮して、基材の積層数を少なくして表している。
 導体パターン21の下面には絶縁性保護膜31が形成されていて、導体パターン21の上面には絶縁性保護膜32が形成されている。図2(A)、図2(B)に表れている範囲では、全ての導体パターン21の下面および上面の両面に上記絶縁性保護膜31,32が形成されている。
 絶縁性基材11は液晶ポリマー(LCP)等の熱可塑性樹脂のシート材である。導体パターン21は銅箔をパターン化したものであり、絶縁性保護膜31,32は、後に示すように、例えば銅箔表面に形成された電気絶縁性の銅酸化皮膜である。
 下面に絶縁性保護膜31および上面に絶縁性保護膜32が形成された複数の導体パターン21は、積層プレス前の状態において、図2(A)に表されているように、複数の絶縁性基材11に設けられている。積層プレス前の状態では、導体パターン21は、絶縁性保護膜31が絶縁性基材11に接触するように、絶縁性基材11に設けられている。図2(A)に示した状態から、複数の絶縁性基材11を積層し、加熱プレスすることにより、図2(B)に表れているように、絶縁性基材10中に導体パターン21及び絶縁性保護膜31,32が埋設された多層基板101が構成される。絶縁性基材10は複数の絶縁性基材11の積層により一体化された基材である。
 上記加熱プレス時に、絶縁性基材11の樹脂が流動することで、各導体パターン21及び絶縁性保護膜31,32は、図2(B)に示すように変位、傾斜、変形する場合がある。その結果、絶縁性保護膜31,32で被覆された導体パターン21同士が極近接する場合がある。しかし、積層方向に対向する導体パターン21、21、この例では、上側の導体パターン21と、下側の導体パターン21、のそれぞれは、絶縁性保護膜31、32で保護されている。導体パターン21は絶縁性保護膜31,32で保護されているので、導体パターン21同士が接触(短絡)することを抑制できる。
 例えば、Y方向から見て、図2(B)に示すように、上側の導体パターン21の下面に形成された絶縁性保護膜31と、下側の導体パターン21の上面に形成された絶縁性保護膜32とが接触または極近接することで、導体パターン21同士が短絡することを抑制できる。
 図3(A)、図3(B)、図3(C)は、絶縁性基材11に対する導体パターン21及び絶縁性保護膜31,32の形成方法を示す部分断面図である。この例では、図3(A)に示すように、先ず、例えば酸素プラズマ処理により、導体膜21Fに酸化処理を施すことによって、導体膜21Fの両面に酸化膜である絶縁性保護膜31F,32Fを形成する。例えば、導体膜21Fは銅箔やアルミニウム箔等の金属箔であり、絶縁性保護膜31F,32Fは銅酸化膜やアルミニウム酸化膜等の金属酸化膜である。絶縁性保護膜31F,32Fは導体膜21Fより薄い。例えば、導体膜21Fの厚みは10μmであり、絶縁性保護膜31F,32Fの厚みは3~5μmである。この絶縁性保護膜31F,32Fが形成された導体膜21Fを、絶縁性保護膜31Fと絶縁性基材11が対向(接触)するようにして、絶縁性基材11に貼付する。例えば、液晶ポリマー(LCP)等の熱可塑性樹脂シートである絶縁性基材11に、銅酸化膜が形成された銅箔を熱可塑性樹脂のシートに熱圧着することによって一体化する。例えば180℃以上320℃以下の範囲内の所定の温度(例えば300℃)で加熱プレスする。その後、図3(C)に示すように、絶縁性保護膜31F,32Fが被覆された導体膜21Fをエッチングによりパターンニングする。例えば、フォトリソグラフィによってパターンニングする。
 上記絶縁性保護膜31F,32Fと導体膜21Fとの熱膨張率の差は大きいので、絶縁性保護膜31F,32Fは導体膜21Fに比べて薄いほうが好ましい。ただし、導体膜21Fの両面に絶縁性保護膜31F,32Fが形成されるので、上記熱膨張率の差があっても、歪みが相殺されるので、反りや捩れは少ない。
 このようにして、両面に絶縁性保護膜31,32が形成された導体パターン21を備える絶縁性基材11を構成する。
 なお、図2(A)、図2(B)では、全ての導体パターン21の両面に絶縁性保護膜31,32が形成された例を示したが、積層方向で近接する可能性のある導体パターン同士の一方にのみ、その導体パターンの両面に絶縁性保護膜31,32が形成されていてもよい。
 本実施形態によれば、上記のとおり、絶縁性保護膜31F,32Fが導体膜21Fより薄いことにより、上記フォトリソグラフィなどによるパターンニングを効率良く行うことができる。また、導体膜21Fを金属箔で構成し、絶縁性保護膜31,32を金属酸化皮膜で構成することにより、両面に絶縁性保護膜が形成された導体パターンを少ない工数で形成できる。また、絶縁性基材11が熱可塑性樹脂であるので、絶縁性基材11同士を直接熱圧着させることができる。そのため、全体に少ない層数で、薄型の多層基板が構成できる。また、例えば熱硬化性基材を、接着層を介して接合するような積層構造に比べて、少ない工数で製造できる。
 なお、以上の例では、熱可塑性樹脂である絶縁性基材を有する多層基板について示したが、熱硬化性樹脂による絶縁性基材を有する多層基板についても同様に適用できる。例えば、未硬化状態のプリプレグ(ガラス布にエポキシ樹脂等の熱硬化性樹脂を含浸させてBステージ(半硬化)まで硬化させた基材)を介して導体パターンが積層方向に対向する多層基板においても適用できる。このことは以降に示す他の実施形態においても同様である。
《第2の実施形態》
 第2の実施形態では、積層後に互いに近接する導体パターンの位置関係が第1の実施形態で示した例とは異なる多層基板について示す。
 図4(A)、図4(B)は、第2の実施形態に係る多層基板102Aの内部の構成を示す部分断面図である。図4(A)は複数の基材の積層プレス前の段階での部分断面図である。図4(B)は積層プレス後の部分断面図である。また、図5(A)、図5(B)は、第2の実施形態に係る別の多層基板102Bの内部の構成を示す部分断面図である。図5(A)は複数の基材の積層プレス前の段階での部分断面図である。図5(B)は積層プレス後の部分断面図である。
 多層基板102A,102Bいずれも、それぞれ熱可塑性樹脂からなる複数の絶縁性基材11と、これら絶縁性基材11のうち、所定の絶縁性基材11に設けられた導体パターン21と、を備える。
 導体パターン21の下面には絶縁性保護膜31が形成されていて、導体パターン21の上面には絶縁性保護膜32が形成されている。図4(A)、図4(B)に示す例では、図2(A)、図2(B)に示した例とは異なり、絶縁性保護膜31,32で被覆された導体パターン21が、所定の絶縁性基材11の両面に形成されている。また、図5(A)、図5(B)に示す例では、絶縁性保護膜31,32で被覆された導体パターン21が上面に形成された絶縁性基材11と、絶縁性保護膜31,32で被覆された導体パターン21が下面に形成された絶縁性基材11と、が積層方向に隣接配置されている。その他の構成については第1の実施形態で示したとおりである。
 図4(A)に示した状態から、複数の絶縁性基材11を積層し、加熱プレスすることにより、図4(B)に表れているように、絶縁性基材10中に導体パターン21及び絶縁性保護膜31,32が埋設された多層基板102Aが構成される。同様に、図5(A)に示した状態から、複数の絶縁性基材11を積層し、加熱プレスすることにより、図5(B)に表れているように、絶縁性基材10中に導体パターン21及び絶縁性保護膜31,32が埋設された多層基板102Bが構成される。絶縁性基材10は複数の絶縁性基材11の積層により一体化された基材である。
 上記加熱プレス時に、絶縁性基材11の樹脂の流動に伴い、図5(B)に示すように、絶縁性保護膜31,32で被覆された導体パターン21同士が極近接する場合がある。しかし、導体パターン21は絶縁性保護膜31,32で保護されているので、導体パターン21同士が接触(短絡)することを抑制できる。
 ここで、比較例としての多層基板の構成及び問題点について、図15(A)、図15(B)、図16(A)、図16(B)を参照して説明する。図15(A)、図15(B)は、図4(A)、図4(B)に示した多層基板102Aに対する比較例である。また、図16(A)、図16(B)は、図5(A)、図5(B)に示した多層基板102Bに対する比較例である。図15(A)は複数の基材の積層プレス前の段階での部分断面図であり、図15(B)はその積層プレス後の部分断面図である。同様に、図16(A)は別の例の多層基板における複数の基材の積層プレス前の段階での部分断面図であり、図16(B)はその積層プレス後の部分断面図である。
 図15(A)、図16(A)に示すいずれの例も、絶縁性基材11上に形成された状態の導体パターンの露出面に絶縁性保護膜30が被覆されている。このように、絶縁性保護膜30が被覆されていない面同士が対向するように導体パターン21が配置される構造では、図15(B)、図16(B)に表れているように、導体パターン21同士が接触するおそれがある。
 これに対して、本実施形態の多層基板102A,102Bでは、既に示したとおり、導体パターン21は絶縁性保護膜31,32で保護されているので、導体パターン21同士が接触(短絡)することを抑制できる。
《第3の実施形態》
 第3の実施形態では、層間接続導体を備える多層基板について示す。図6は第3の実施形態に係る多層基板103の斜視図である。図7は多層基板103の分解斜視図である。多層基板103は複数の絶縁性基材11が積層されて成る。各絶縁性基材11は熱可塑性樹脂からなる。
 図7において、下から2層目の絶縁性基材11と、下から3層目の絶縁性基材11の上面に、絶縁性保護膜31,32で被覆された導体パターン21がそれぞれ形成されている。絶縁性保護膜31,32で被覆された導体パターン21はいずれも、矩形スパイラル状のコイル導体パターンである。
 図7において、最下層の絶縁性基材11の下面には端子電極51,52が形成されている。端子電極51と2層目の導体パターン21の外終端とは層間接続導体41,42を介して接続されていて、2層目の導体パターン21の内終端と3層目の導体パターン21の内終端とは層間接続導体43を介して接続されていている。また、3層目の導体パターン21の外終端と端子電極52とは層間接続導体44,45,46を介して接続されている。
 各層間接続導体41,42,43,44,45,46は、基材に形成した孔内に、例えばSn系導電性ペーストを印刷塗布し、加熱プレス時の熱で溶融し、その後固化したものである。
 図8(A)、図8(B)、図8(C)、図8(D)は、図7に示した導体パターン及び層間接続導体の形成方法の手順を示す断面図である。先ず、絶縁性保護膜(例えば銅酸化皮膜)31F,32Fが形成された導体膜(例えば銅箔)21Fを絶縁性基材11に貼付する(図8(A))。次に、絶縁性保護膜31F,32Fが被覆された導体膜21Fをエッチングによりパターンニングする(図8(B))。その後、絶縁性基材11に孔Hを形成し、その孔H内に、還元剤を含有する例えばSn系導電性ペーストを印刷塗布し、仮硬化させることにより、固化前の層間接続導体43を形成する。上記還元剤は、例えば、アルコール系、アルデヒド系等の還元剤である。
 図9(A)は、本実施形態の多層基板103の複数の絶縁性基材11の積層プレス前の段階での断面図であり、図9(B)は積層プレス後の断面図である。図9(A)において、下から3層目の絶縁性基材11は図8(D)に示した絶縁性基材11である。下から2層目の絶縁性基材11には、両面に絶縁性保護膜31,32が形成された導体パターン21が形成されている。
 各絶縁性基材11を積層し、加熱プレスすると、層間接続導体43が接する絶縁性保護膜31,32のそれぞれの箇所は、導電性ペーストに含まれる還元剤によって、酸化膜が還元されることで導電体となり、又は除去されて、層間接続導体43を介して導体パターン21同士が電気的に導通する。
 このようにして、コイルデバイスやインダクタが構成される。特に、コイル導体パターンが積層される場合に本発明の作用効果が顕著に現れる。
《第4の実施形態》
 第4の実施形態では、酸化膜以外の絶縁性保護膜を備える多層基板及びその製造方法について示す。
 図10(A)、図10(B)、図10(C)は、第4の実施形態に係る多層基板が備える絶縁性保護膜及び導体パターンの形成方法を示す断面図である。図11は第4の実施形態に係る多層基板104の断面図である。
 先ず、絶縁性基材11、第1絶縁性保護膜31F及び導体膜21Fによる3層構造のシートを形成する(図10(A))。ここで第1絶縁性保護膜31Fは例えばフッ素樹脂の膜であり、導体膜21Fは銅箔である。
 次に、第1絶縁性保護膜31Fと共に導体膜21Fをフォトリソグラフィ等によってパターンニングする(図10(B))。その後、絶縁性基材11の上面に、第2絶縁性保護膜32Fを印刷塗布する(図10(C))。この絶縁性保護膜32Fは例えばフッ素樹脂の膜である。
 その後、各絶縁性基材11を積層し、例えば180℃以上320℃以下の範囲内の所定の温度(例えば300℃)で加熱プレスする。このことによって、図11に示すように、周囲が絶縁性保護膜31,32Fで被覆された導体パターン21を備える多層基板104を得る。
 上記フッ素樹脂としては、例えば、
 PTFE=ポリテトラフルオロエチレン(4フッ化)
 PFA=テトラフルオロエチレン・パーフルオロアルキルビニルエーテル共重合体
 FEP=テトラフルオロエチレン・ヘキサフルオロプロピレン共重合体(4.6フッ化)
 ETFE=テトラフルオロエチレン・エチレン共重合体
 PVDF=ポリビニリデンフルオライド(2フッ化)
 PCTFE=ポリクロロトリフルオロエチレン(3フッ化)
 ECTFE=クロロトリフルオエチレン・エチレン共重合体
 等である。
 本実施形態のように、絶縁性保護膜31,32Fとして、密着性の高いエポキシ樹脂やフッ素樹脂を使用できる。この絶縁性保護膜31,32Fと導体パターン21との密着性が高いことにより、熱圧着時に、導体パターン21と共に絶縁性保護膜31,32Fが変位した場合、絶縁性保護膜31,32Fの膜厚が薄くなることはあっても、導体パターン21を露出させることはない。そのため、導体パターン21の絶縁性が確保される。
 また、本実施形態のように、絶縁性保護膜がフッ素樹脂であれば、このフッ素樹脂はLCP等による絶縁性基材11よりも低誘電率であるので、絶縁性保護膜31,32Fを設けることによる、信号線路としての特性変化が少ない。また、絶縁性保護膜31,32Fが絶縁性基材11よりも低誘電率であり、また、低誘電正接であるので、高周波信号に対する損失が抑えられる。
 図10、図11では、絶縁性保護膜31,32Fが絶縁性基材11より薄い例を示したが、絶縁性保護膜31,32Fは絶縁性基材11より厚くてもよい。そのことにより、導体パターン21に近接する低誘電率の層(絶縁性保護膜31,32F)が厚くなるので、導体パターン21の変位、傾斜、変形による電気的な特性変化の低減及び上記低損失化が効果的になされる。
 なお、上記絶縁性保護膜32Fは熱硬化性樹脂であってもよい。例えば、絶縁性基材11の上面に、ペースト状の熱硬化性樹脂を印刷塗布することによって、絶縁性保護膜32Fを形成する。この熱硬化性樹脂による絶縁性保護膜32Fは、積層体形成時のプレス温度よりも低い温度で熱硬化する熱硬化性樹脂を主成分とする膜である。例えばエポキシ系接着剤である。続いて、各絶縁性基材11の状態(積層前の単体の状態)で、熱硬化性樹脂による絶縁性保護膜32Fを積層体形成時のプレス温度よりも低い温度で熱硬化させる。この熱硬化性樹脂の熱硬化開始温度が例えば120℃以上である場合、120℃以上加熱プレス温度未満の温度で加熱することにより、絶縁性保護膜32Fを熱硬化させる。この熱硬化性樹脂が熱硬化すると、絶縁性基材11に比べて高温での流動性は低い。そのため、導体パターン21の変位、傾斜、変形が抑制される。
《第5の実施形態》
 第5の実施形態では、酸化膜以外の絶縁性保護膜を備える多層基板及びその製造方法について示す。
 図12(A)は第5の実施形態に係る多層基板105Aの複数の絶縁性基材11の積層プレス前の断面図であり、図12(B)は積層プレス後の多層基板105A断面図である。図12(A)に示すように、それぞれ導体パターン21を形成した絶縁性基材11と絶縁性基材11との間に、絶縁性保護膜32Fを挟み込んで積層し、加熱プレスする。図12(A)において、最下層の、絶縁性基材11に形成されている絶縁性保護膜31及び導体パターン21の構造は、図10(B)に示した構造と同じである。
 上記加熱プレスによって、図12(B)に示すように、周囲が絶縁性保護膜31,32Fで被覆された導体パターン21を備える多層基板105Aを得る。この構造により。積層方向に隣接する導体パターン21同士の接触が回避される。
 図13(A)、図13(B)は、第5の実施形態に係る別の多層基板が備える、絶縁性保護膜及び導体パターンの形成方法を示す断面図である。先ず、図13(A)に表れているように、絶縁性基材11、絶縁性保護膜31F及び導体膜21Fによる3層構造のシートを形成する。ここで絶縁性保護膜31Fは例えばフッ素樹脂層であり、導体膜21Fは銅箔である。次に、絶縁性保護膜31Fを残したまま、導体膜21Fをフォトリソグラフィ等によってパターンニングし、導体パターン21を形成する(図13(B))。
 図14(A)は第5の実施形態に係る別の多層基板105Bの複数の絶縁性基材11の積層プレス前の断面図であり、図14(B)は積層プレス後の多層基板105Bの断面図である。図14(A)に示すように、それぞれ導体パターン21を形成した絶縁性基材11と絶縁性基材11との間に、絶縁性保護膜32Fを挟み込んで積層し、加熱プレスする。
 上記加熱プレスによって、図14(B)に示すように、周囲が絶縁性保護膜31F,32Fで被覆された導体パターン21を備える多層基板105Bを得る。この構造により。積層方向に隣接する導体パターン21同士の接触が回避される。
 図14(A)では、個別の絶縁性保護膜32Fを積層する例を示したが、絶縁性保護膜32Fを、図14(A)に示した最下層の絶縁性保護膜31F及び導体パターン21の上部に塗布形成してもよい。または下から3層目の絶縁性基材11の下面に塗布形成してもよい。
 第5の実施形態でも第4の実施形態と同様に、次のような作用効果を奏する。
 絶縁性保護膜31,32F(又は31F,32F)と導体パターン21との密着性が高いので、熱圧着時に、導体パターン21と共に絶縁性保護膜31,32F(又は31F,32F)が変位した場合、絶縁性保護膜31,32F(又は31F,32F)の膜厚が薄くなることがあっても、導体パターン21を露出させることはない。そのため、導体パターン21の絶縁性が確保される。
 また、絶縁性保護膜が低誘電率であるので、絶縁性保護膜31,32F(又は31F,32F)を設けることによる、信号線路としての特性変化が少ない。また、絶縁性保護膜31,32F(又は31F,32F)が絶縁性基材11よりも低誘電率であり、また、低誘電正接であるので、高周波信号に対する損失が抑えられる。
 なお、第5の実施形態でも第4の実施形態と同様に、絶縁性保護膜31,32F(又は31F,32F)は絶縁性基材11より厚くてもよい。そのことにより、導体パターン21に近接する低誘電率の層(絶縁性保護膜31,32F(又は31F,32F))が厚くなるので、導体パターン21の変位、傾斜、変形による電気的な特性変化が低減され、低損失化が効果的になされる。
 また、上記絶縁性保護膜32Fは熱硬化性樹脂であってもよい。そのことにより、第4の実施形態で示したとおりの作用効果を奏する。
《他の実施形態》
 以上に示した第1の実施形態から第4の実施形態では、複数の層に形成されている、導体パターンのいずれもが絶縁性保護膜で被覆された例を示したが、積層方向に隣接する導体パターンの一方だけが絶縁性保護膜で被覆されていてもよい。
 以上に示した幾つかの例では、導体パターン21又は導体膜21Fの酸化膜を第1絶縁性保護膜31又は第2絶縁性保護膜32として用いるか、フッ素樹脂層を第1絶縁性保護膜31又は第2絶縁性保護膜32として用いたが、その他の絶縁性材料を用いることも可能である。この第1絶縁性保護膜31及び第2絶縁性保護膜32は、加熱プレス時の温度で、絶縁性基材11よりも流動性が高くてもよい。第1絶縁性保護膜31及び第2絶縁性保護膜32は、絶縁性基材11よりも導体パターン21又は導体膜21Fに対する密着性が高いことが好ましい。このことにより、第1絶縁性保護膜31及び第2絶縁性保護膜32が加熱プレス時に流動しても、導体パターン21に第1絶縁性保護膜31及び第2絶縁性保護膜32を密着させることができる。
 以上に示した各実施形態では、絶縁性基材11の積層数を敢えて少なくした多層基板を示したが、例えば、絶縁性基材11の総積層数を20層程度としてもよい。
 本発明の多層基板に用いる熱可塑性樹脂としては、上記LCP以外に例えばポリ・エーテル・エーテル・ケトン(PEEK)等を用いることもできる。
 以上に示した各実施形態では、一単位の部品について図示したが、当然ながら、複数の素子形成部を含む集合基板状態で各工程の処理がなされ(大判プロセスによって製造され)、最後に個片に分離されてもよい。
 図7、図8、図9に示した例では、コイルデバイスやインダクタを例示したが、本発明の多層基板は、アンテナ、アクチュエータ、センサ等各種電子部品に適用できる。また、本発明の多層基板は、チップ部品形状に限らず、その他の任意形状の部品として構成された部品を含む。
 また、位置精度および工数を考慮すると、絶縁性保護膜31が導体パターン21の下面の全体を、絶縁性保護膜32の導体パターン21の上面の全体を、覆うように設けられることが好ましい。しかし、導体パターン21に形成される絶縁性保護膜31、32は、以上に示した各実施形態のように、導体パターン21の上面および下面を覆うように形成される例に限定されない。
 図17は、多層基板101Aの内部の構成であって、導体パターン21a、21bに形成された絶縁性保護膜31a、32a、31b、32bを示す部分断面図である。図18は、多層基板101Bの内部の構成であって、導体パターン21c、21dに形成された絶縁性保護膜31c、32c、31d、32dを示す部分断面図である。
 導体パターン21aは、図17に示すように、下面に絶縁性保護膜31aと上面に絶縁性保護膜32aとが形成されている。絶縁性保護膜31aは、導体パターン21aの下面の一部に設けられていてもよい。また、絶縁性保護膜32bは、導体パターン21bの上面の一部に設けられていてもよい。例えば、絶縁性保護膜31aは、絶縁性保護膜32aの一部と積層方向において、重なるように形成されている。また、導体パターン21bには、下面に絶縁性保護膜31bと、上面に絶縁性保護膜32bが形成されている。絶縁性保護膜32bは、絶縁性保護膜31bの一部と積層方向において、重なるように形成されている。絶縁性保護膜31a,32aが形成された導体パターン21aおよび絶縁性保護膜31b,32bが形成された導体パターン21bが極近接する場合がある。しかし、導体パターン21aおよび導体パターン21bは、絶縁性保護膜31aおよび絶縁性保護膜32bが接触(または極近接)することで、導体パターン21aと導体パターン21bとが接触(短絡)することを抑制できる。
 また、積層方向に互いに重なる導体パターン21aの絶縁性保護膜31aと導体パターン21bの絶縁性保護膜32bとは、少なくともその一部が重なるように構成されていればよい。
 また、例えば、図18に示すように、多層基板101Bの導体パターン21cには、絶縁性保護膜31c、32cが形成されている。また、導体パターン21dには、絶縁性保護膜31d、32dが形成されている。導体パターン21cの絶縁性保護膜31cおよび導体パターン21dの絶縁性保護膜32dは、導体パターン21cと導体パターン21とが極近接する部分にのみ、それぞれ形成されている。このような場合においても、導体パターン21cおよび導体パターン21dは、絶縁性保護膜31cおよび絶縁性保護膜32dが接触または極近接するので、導体パターン21cと導体パターン21dとが接触(短絡)することを抑制できる。
 最後に、上述の実施形態の説明は、すべての点で例示であって、制限的なものではない。当業者にとって変形及び変更が適宜可能である。例えば、異なる実施形態で示した構成の部分的な置換又は組み合わせが可能である。本発明の範囲は、上述の実施形態ではなく、特許請求の範囲によって示される。さらに、本発明の範囲には、特許請求の範囲と均等の意味及び範囲内でのすべての変更が含まれることが意図される。
H…孔
10,11…絶縁性基材
21…導体パターン
21F…導体膜
30…絶縁性保護膜
31…第1絶縁性保護膜
32…第2絶縁性保護膜
31F,32F…絶縁性保護膜
41,42,43,44,45,46…各層間接続導体
51,52…端子電極
101,102A,102B,103,104,105A,105B…多層基板

Claims (14)

  1.  複数の絶縁性基材と、
     前記複数の絶縁性基材の少なくとも1つ以上の絶縁性基材にそれぞれ設けられた複数の導体パターンと前記複数の導体パターンのうち、少なくとも1つの導体パターンは、積層方向に互いに対向する両面に設けられた絶縁性保護膜と、を備え、
     前記複数の絶縁性基材が積層され、熱圧着された、
     多層基板。
  2.  前記複数の絶縁性基材は熱可塑性樹脂である、
     請求項1に記載の多層基板。
  3.  前記絶縁性保護膜は、前記導体パターンより薄い、
     請求項1又は2に記載の多層基板。
  4.  前記導体パターンはパターンニングされた金属箔であり、
     前記絶縁性保護膜は前記金属箔の酸化膜である、
     請求項1から3のいずれかに記載の多層基板。
  5.  前記絶縁性保護膜は前記熱圧着時の温度より低い温度で熱硬化する熱硬化性樹脂の膜である、
     請求項1又は2に記載の多層基板。
  6.  前記絶縁性保護膜は前記複数の絶縁性基材に比べて誘電率が低い、
     請求項1から5のいずれかに記載の多層基板。
  7.  前記絶縁性保護膜は前記絶縁性基材より厚い、
     請求項6に記載の多層基板。
  8.  前記導体パターンに導通する層間接続導体を備え、
     前記層間接続導体は、前記絶縁性保護膜を介さずに直接接続されている、
     請求項1から7のいずれかに記載の多層基板。
  9.  前記導体パターンは前記積層の方向に巻回軸を有するコイルパターンである、請求項1から8のいずれかに記載の多層基板。
  10.  導体膜の両面に絶縁性保護膜を形成する絶縁性保護膜形成工程と、
     絶縁性基材に、前記絶縁性保護膜が形成された導体膜を配置し、前記絶縁性保護膜が形成された導体膜をパターンニングして導体パターンを形成する導体パターン形成工程と、
     前記導体パターンが形成された絶縁性基材を含む複数の絶縁性基材を積層し、熱圧着して一体化する積層体形成工程と、を有する、
     多層基板の製造方法。
  11.  前記絶縁性保護膜は、前記絶縁性基材よりも前記導体膜に対する密着性が高い、
     請求項10に記載の多層基板の製造方法。
  12.  前記導体膜は金属箔であり、
     前記絶縁性保護膜は前記金属箔の酸化膜であり、
     前記導体パターン形成工程で、前記絶縁性基材に、還元剤を含有する導電性ペーストによる層間接続導体を形成し、
     前記積層体形成工程で、前記層間接続導体の前記導電性ペーストに含有される前記還元剤によって前記絶縁性保護膜を還元し、前記導体パターンと前記層間接続導体とを導通させる、
     請求項10又は11に記載の多層基板の製造方法。
  13.  絶縁性基材、第1絶縁性保護膜、導体膜の順に積層される積層体を形成する第1絶縁性保護膜形成工程と、
     前記導体膜をパターンニングして導体パターンを形成する導体パターン形成工程と、
     前記絶縁性基材上に、前記導体パターンを覆う第2絶縁性保護膜を形成する第2絶縁性保護膜形成工程と、
     前記導体パターンが形成された絶縁性基材を含む複数の絶縁性基材を積層し、熱圧着して一体化する積層体形成工程と、を有する、
     多層基板の製造方法。
  14.  前記第2絶縁性保護膜は、前記絶縁性基材よりも前記導体膜に対する密着性が高い、
     請求項13に記載の多層基板の製造方法。
PCT/JP2020/029852 2019-08-08 2020-08-04 多層基板及び多層基板の製造方法 WO2021025024A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2021537324A JP7197018B2 (ja) 2019-08-08 2020-08-04 多層基板及び多層基板の製造方法
CN202090000786.6U CN219644174U (zh) 2019-08-08 2020-08-04 多层基板
US17/575,706 US20220141965A1 (en) 2019-08-08 2022-01-14 Multilayer substrate and method of manufacturing multilayer substrate

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2019-146234 2019-08-08
JP2019146234 2019-08-08

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US17/575,706 Continuation US20220141965A1 (en) 2019-08-08 2022-01-14 Multilayer substrate and method of manufacturing multilayer substrate

Publications (1)

Publication Number Publication Date
WO2021025024A1 true WO2021025024A1 (ja) 2021-02-11

Family

ID=74503022

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2020/029852 WO2021025024A1 (ja) 2019-08-08 2020-08-04 多層基板及び多層基板の製造方法

Country Status (4)

Country Link
US (1) US20220141965A1 (ja)
JP (1) JP7197018B2 (ja)
CN (1) CN219644174U (ja)
WO (1) WO2021025024A1 (ja)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6284586A (ja) * 1985-10-08 1987-04-18 三菱電機株式会社 フレキシブル配線基板の製造方法
JPH0247607Y2 (ja) * 1984-04-20 1990-12-14
JPH06243753A (ja) * 1993-02-15 1994-09-02 Mitsubishi Cable Ind Ltd 電極構造
JP2003304047A (ja) * 2002-04-08 2003-10-24 Sumitomo Electric Ind Ltd 薄型配線体および配線形成方法
WO2018074139A1 (ja) * 2016-10-18 2018-04-26 株式会社村田製作所 多層基板およびその製造方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102009012255A1 (de) 2009-03-07 2010-09-09 Michalk, Manfred, Dr. Schaltungsanordnung
DE102009041359A1 (de) 2009-09-11 2011-03-24 Michalk, Manfred, Dr. Schaltungsanordnung mit einer vorgegebenen elektrischen Kapazität
DE102012023212B3 (de) 2012-11-28 2014-01-30 Wieland-Werke Ag Elektrisch leitendes Bauteil mit verbesserter Haftung und Verfahren zu seiner Herstellung, sowie zur Herstellung eines Werkstoffverbunds
JP5757376B1 (ja) 2013-11-28 2015-07-29 株式会社村田製作所 多層基板の製造方法、多層基板および電磁石
JP6243753B2 (ja) 2014-02-27 2017-12-06 Jfe建材株式会社 シールド工法用合成セグメント
JP6424453B2 (ja) 2014-04-10 2018-11-21 株式会社村田製作所 多層基板の製造方法および多層基板
JP6284586B2 (ja) 2016-07-19 2018-02-28 京楽産業.株式会社 遊技機

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0247607Y2 (ja) * 1984-04-20 1990-12-14
JPS6284586A (ja) * 1985-10-08 1987-04-18 三菱電機株式会社 フレキシブル配線基板の製造方法
JPH06243753A (ja) * 1993-02-15 1994-09-02 Mitsubishi Cable Ind Ltd 電極構造
JP2003304047A (ja) * 2002-04-08 2003-10-24 Sumitomo Electric Ind Ltd 薄型配線体および配線形成方法
WO2018074139A1 (ja) * 2016-10-18 2018-04-26 株式会社村田製作所 多層基板およびその製造方法

Also Published As

Publication number Publication date
US20220141965A1 (en) 2022-05-05
CN219644174U (zh) 2023-09-05
JPWO2021025024A1 (ja) 2021-02-11
JP7197018B2 (ja) 2022-12-27

Similar Documents

Publication Publication Date Title
JP6213698B2 (ja) コイル内蔵多層基板およびその製造方法
KR100962837B1 (ko) 다층 프린트 배선 기판 및 그 제조 방법
US9860978B1 (en) Rigid-flex board structure
JP4341588B2 (ja) 多層基板及びその製造方法
US9265146B2 (en) Method for manufacturing a multi-layer circuit board
JP6705567B2 (ja) 多層基板、多層基板の実装構造、多層基板の製造方法、および電子機器の製造方法
JP6380716B1 (ja) 多層基板、多層基板の回路基板への実装構造、および多層基板の製造方法
JP4622367B2 (ja) 電子部品
US11456108B2 (en) Multilayer board and manufacturing method thereof
JP6648832B2 (ja) 多層基板およびその製造方法
US11688553B2 (en) Multilayer coil and method for manufacturing the same
WO2021025024A1 (ja) 多層基板及び多層基板の製造方法
US11856693B2 (en) Resin multilayer substrate and method for manufacturing resin multilayer substrate
WO2012124362A1 (ja) 樹脂多層基板
JP2006324574A (ja) 多層プリント配線基板とその製造方法
JP2008311553A (ja) 複合多層プリント配線板の製造方法
WO2021025073A1 (ja) 多層基板の製造方法及び多層基板
JP2020088197A (ja) 樹脂多層基板および電子機器
JP5585035B2 (ja) 回路基板の製造方法
WO2020203724A1 (ja) 樹脂多層基板、および樹脂多層基板の製造方法
JP3934826B2 (ja) 多層配線板の製造方法
JPWO2021025024A5 (ja)
JP4802575B2 (ja) 電気回路基板
JPH09148742A (ja) 多層プリント配線板の製造方法およびそれにより製造される多層プリント配線板

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 20850282

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2021537324

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 202090000786.6

Country of ref document: CN

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 20850282

Country of ref document: EP

Kind code of ref document: A1