WO2020255343A1 - 炭化ケイ素単結晶、半導体素子 - Google Patents

炭化ケイ素単結晶、半導体素子 Download PDF

Info

Publication number
WO2020255343A1
WO2020255343A1 PCT/JP2019/024542 JP2019024542W WO2020255343A1 WO 2020255343 A1 WO2020255343 A1 WO 2020255343A1 JP 2019024542 W JP2019024542 W JP 2019024542W WO 2020255343 A1 WO2020255343 A1 WO 2020255343A1
Authority
WO
WIPO (PCT)
Prior art keywords
silicon carbide
single crystal
carbide single
room temperature
electrical resistivity
Prior art date
Application number
PCT/JP2019/024542
Other languages
English (en)
French (fr)
Inventor
木下 博之
Original Assignee
三菱電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三菱電機株式会社 filed Critical 三菱電機株式会社
Priority to PCT/JP2019/024542 priority Critical patent/WO2020255343A1/ja
Priority to JP2019566382A priority patent/JP6806270B1/ja
Priority to CN202080038374.6A priority patent/CN113939916A/zh
Priority to US17/432,087 priority patent/US20220195622A1/en
Priority to PCT/JP2020/024013 priority patent/WO2020256073A1/ja
Publication of WO2020255343A1 publication Critical patent/WO2020255343A1/ja

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/36Carbides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/167Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table further characterised by the doping material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/80Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
    • H01L29/812Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with a Schottky gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7786Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT

Definitions

  • the present invention relates to a silicon carbide single crystal and a semiconductor device using the same.
  • Nitride semiconductors such as GaN, AlN, and InN, or materials that are mixed crystals of these, have a wide bandgap and are used as high-power electronic devices, short-wavelength light emitting devices, and the like.
  • high-power electronic devices technologies related to field-effect transistors (FETs: Field-Effective Transistors), and in particular, high-electron mobility transistors (HEMTs: High Electron Mobility Transistors) have been developed.
  • FETs Field-Effective Transistors
  • HEMTs High Electron Mobility Transistors
  • HEMTs using nitride semiconductors can be used for high-output / high-efficiency amplifiers, high-power switching devices, etc., and their operating frequencies can cover microwave and millimeter-wave regions.
  • Patent Document 1 discloses an example of a high-power electronic device used as an amplifier for a base station of a mobile phone.
  • Silicon carbide single crystals grown by most techniques are generally too conductive to be used as substrates for nitride semiconductor HEMTs.
  • a silicon carbide single crystal having a high electrical resistivity is required.
  • At least 1 ⁇ 10 5 ⁇ ⁇ cm electrical resistivity silicon carbide single crystal needs to have as parasitic capacitance countermeasure It is said that. Further, in order to up the transmission line loss of the device in 0.1 db / cm or less acceptable level with a minimum is required 1 ⁇ 10 7 ⁇ ⁇ cm or more resistivity, more preferably electrical resistivity of the silicon carbide single crystal is required to approximate the range of more than 1 ⁇ 10 8 ⁇ ⁇ cm.
  • a method for realizing a silicon carbide single crystal having a high electrical resistivity there is a method of simply lowering the concentration of impurities in consideration of the wide band gap of the silicon carbide single crystal.
  • a 300K 4H silicon carbide single crystal has a wide bandgap of 3.2 eV, so that the electrical resistivity increases with high purification.
  • a method using V (vanadium) doping has been proposed.
  • a crystal defect as another realization method.
  • the electrical resistivity of the silicon carbide single crystal can be increased.
  • silicon carbide single crystals are often unintentionally mixed with a small amount of nitrogen during their growth, and their nitrogen concentration may reach 5 ⁇ 10 16 / cm 3 .
  • it is possible to reduce the size to 1 ⁇ 10 16 / cm 3 or less by purifying the material or constantly making advanced adjustments to the device it causes an increase in the price of the silicon carbide single crystal.
  • a small amount of nitrogen remaining in the silicon carbide single crystal acts as a donor, and its activation rate increases with increasing temperature.
  • the electrical resistivity of the silicon carbide single crystal decreases with increasing temperature, which causes unfavorable changes in the device characteristics formed on the substrate of the silicon carbide single crystal, for example, a decrease in high-speed and high-frequency operating characteristics.
  • the donor nitrogen can cause carrier excitation by, for example, radiation or light, which can cause a decrease in the electrical resistivity of the silicon carbide single crystal.
  • the first drawback is that the release time of carriers captured by V becomes exponentially shorter as the temperature rises, so electron capture at high temperatures is not practically effective. Therefore, the electrical resistivity at high temperature is dramatically reduced as compared with that at room temperature. Therefore, the electrical resistivity of the silicon carbide single crystal, which is sufficiently high at room temperature and sufficiently high enough to be regarded as semi-insulating, decreases at high temperature. Then, when the transistor is formed on the silicon carbide single crystal substrate, the parasitic capacitance between the transistor and the substrate increases. As a result, the capacitance between the gate and the drain source of the transistor increases, so that there is a serious problem that the output power of the transistor formed on the substrate of the silicon carbide single crystal decreases at a high temperature. It is considered that this problem occurs by the same principle even when the electrical resistivity is increased by capturing carriers due to crystal defects.
  • the second drawback is that the electron capture by V is temporary, so there is a problem that the potential of the substrate changes after a certain period of time has passed from the capture, and the characteristics of the transistor change.
  • Silicon carbide has a high electrical resistivity at room temperature, suppresses a decrease in electrical resistivity due to a temperature rise, and can suppress a temporal change in the potential of a substrate.
  • the purpose is to provide a single crystal.
  • Invention to such a silicon carbide single crystal of the present application has a correlation temperature and the electrical resistivity of a positive range of 400 ° C. from room temperature electrical resistivity of at least 1 ⁇ 10 7 ⁇ ⁇ cm in the range of 400 ° C. from room It is characterized in that it exhibits electrical conduction through holes at room temperature, and the concentration of transition elements is 1 ⁇ 10 17 / cm 3 or less.
  • the dopant is introduced so as to exhibit electrical conduction by holes at room temperature while suppressing the concentration of transition elements, the electrical resistivity is high, the decrease in electrical resistivity due to temperature rise can be suppressed, and the substrate can be used. It is possible to provide a silicon carbide single crystal capable of suppressing a change in potential over time.
  • the polytype of the silicon carbide single crystal according to the embodiment is, for example, 4H.
  • the silicon carbide single crystal according to the embodiment contains, for example, nitrogen as a donor dopant.
  • the concentration of nitrogen can be in the range of 1 ⁇ 10 15 / cm 3 to 5 ⁇ 10 16 / cm 3 .
  • the nitrogen concentration can be in the range of 1 ⁇ 10 15 / cm 3 to 3 ⁇ 10 16 / cm 3 .
  • the nitrogen concentration can be in the range of 1 ⁇ 10 15 / cm 3 to 1 ⁇ 10 16 / cm 3 .
  • the donor dopant may be nitrogen or silicon having a concentration of 5 ⁇ 10 16 / cm 3 or less, or nitrogen or silicon having a concentration of less than 1 ⁇ 10 17 / cm 3 .
  • the acceptor is a dopant is P-type, and has an electrical resistivity in the range of resistivity of at least 1 ⁇ 10 7 ⁇ ⁇ cm at room temperature.
  • the concentration of the acceptor dopant assuming boron is, for example, in the range of 2 ⁇ 10 15 / cm 3 to 1 ⁇ 10 17 / cm 3 .
  • the dopant concentration exceeds 1 ⁇ 10 17 / cm 3 , the conduction mechanism due to holes becomes remarkable, and the resistivity becomes too low, which affects the electrical characteristics of the crystal at room temperature. Therefore, the dopant concentration is 1 ⁇ 10 17 / cm. Must be 3 or less.
  • the concentration of the acceptor dopant can be in the range of 2 ⁇ 10 15 / cm 3 to 5 ⁇ 10 16 / cm 3 . In yet another example, the concentration of acceptor dopant is in the range of 2 ⁇ 10 15 / cm 3 to 3 ⁇ 10 16 / cm 3 .
  • the acceptor dopant aluminum, zinc, magnesium or other acceptor type dopant can be used in addition to boron. Needless to say, the concentration of the acceptor dopant described above increases or decreases depending on the activation rate of the dopant, and in the case of aluminum, for example, a large amount of doping is required several times as much as that of boron. That is, the acceptor dopant can be boron, aluminum, or the like having a concentration of 1 ⁇ 10 17 / cm 3 or less.
  • the silicon carbide single crystal according to the embodiment includes at least one kind of donor dopant and at least one kind of acceptor dopant.
  • the balance between the donor and the acceptor is adjusted so that the conduction characteristics by electrons are not observed at room temperature.
  • the silicon carbide single crystal according to the embodiment is compensated by the donor at room temperature and exhibits electrical conduction through holes.
  • the control of the electrical resistivity is not based on the deep level, and therefore, from this viewpoint, the concentration of the transition element such as vanadium does not need to be particularly limited.
  • the upper limit of the concentration of transition elements should be limited in order to avoid adverse effects on the delay characteristics due to deep levels.
  • the concentration of V be less than 1 ⁇ 10 17 / cm 3 .
  • the concentration of the transition element be 1 ⁇ 10 16 / cm 3 or less or 1 ⁇ 10 17 / cm 3 or less.
  • Silicon carbide single crystal according to the embodiment has an electrical resistivity of at least 1 ⁇ 10 7 ⁇ ⁇ cm in the range of 400 ° C. from room temperature. According to another example, it has an electrical resistivity of at least 10,000 ⁇ ⁇ cm in the range of room temperature to 400 ° C. According to yet another example, it has an electrical resistivity of at least 1 ⁇ 10 8 ⁇ ⁇ cm in the range of 400 ° C. from room temperature. In any of the examples, the silicon carbide single crystal according to the embodiment has an electrical resistivity increasing with increasing temperature in the range of room temperature to 400 ° C. This is because, in this temperature range, the electrical resistivity increases as the number of carriers contributing to electrical conduction decreases as the temperature rises.
  • the measurement of the electric resistance value of the silicon carbide single crystal was carried out as follows. First, the p / n determination of the conduction characteristics was performed. A sample was prepared by depositing two TiAl electrodes having a diameter of 2 mm on the front and back or at two points at regular intervals on the silicon carbide single crystal determined to be p-type. A Ni electrode having a diameter of 2 mm was vapor-deposited on the silicon carbide single crystal determined to be n-type to prepare a sample. Since the electrode area is large in both cases, the electric resistance value was calculated from the current-voltage characteristics, the electrode area, and the distance between the electrodes, which were measured by directly energizing, without being particular about rectification. In this way, the temperature dependence of the electric resistance value and the electric resistance value was measured.
  • the highly purified silicon carbide single crystal was determined to be n-type at room temperature, and the nitrogen concentration measured by SIMS was 1 ⁇ 10 16 / cm 3 .
  • the electric resistance value was 5000 to 10000 ⁇ ⁇ cm at room temperature, and the electric resistance value decreased as the temperature increased.
  • FIG. 1 is a diagram showing the temperature-dependent characteristics of the electrical resistivity of a V (vanadium) -doped silicon carbide single crystal. Since the electrical resistivity at room temperature is very high and exceeds the measurement limit, the p / n determination is not performed. The nitrogen concentration measured by SIMS was 3 ⁇ 10 16 / cm 3 .
  • the electrical resistivity at 80 ° C. or lower is a constant value (2 ⁇ 10 9 ⁇ ⁇ cm), but this is 2 ⁇ 10 9 ⁇ ⁇ cm due to the limitation of the measuring instrument and the prepared sample used in this measurement. Is the upper limit of the calculable electrical resistivity. From the externalization of the measured values obtained in the temperature range exceeding 80 ° C. by the Arenius plot, the electrical resistivity at room temperature is estimated to be 1 ⁇ 10 12 ⁇ ⁇ cm or more, so the actual electricity at room temperature The resistivity is considered to be at least 2 ⁇ 10 9 ⁇ ⁇ cm or more.
  • V-doped silicon carbide single crystals dramatically increases from 1 ⁇ 10 8 ⁇ ⁇ cm at 130 ° C to 1 ⁇ 10 4 ⁇ ⁇ cm at 400 ° C with increasing temperature by more than 5 orders of magnitude. The phenomenon of decrease was observed.
  • the decrease in electrical resistivity due to the temperature rise in the V-doped silicon carbide single crystal causes the electrons captured in V at room temperature to become extremely short in emission time from V as the temperature rises. It is probable that the temperature changed to a state where the capture function did not seem to work, and the number of electrons that became carriers increased.
  • FIG. 2 is a diagram showing temperature-dependent characteristics of the electrical resistivity of the silicon carbide single crystal according to the embodiment.
  • the nitrogen concentration obtained by SIMS analysis was 7 ⁇ 10 15 / cm 3
  • the boron concentration was 2 ⁇ 10 16 / cm 3 .
  • a sample prepared by depositing a p-type ohmic TiAl electrode having a diameter of 2 mm was used.
  • Silicon carbide single crystals showed electrical resistivity of about 1 ⁇ 10 8 ⁇ ⁇ cm at room temperature.
  • This value was lower than the electrical resistivity (at least 2 ⁇ 10 9 ⁇ ⁇ cm or more) of the V-added silicon carbide single crystal shown above at room temperature.
  • the intrinsic resistance tends to increase as the temperature rises in the range from room temperature to 400 ° C. That is, there is a positive correlation between temperature and electrical resistivity in the range of room temperature to 400 ° C.
  • the silicon carbide single crystal according to the embodiment had an electrical resistivity higher than that of the V-doped silicon carbide single crystal.
  • the increase in the activation rate of the donor is larger than the increase in the activation rate of the acceptor as the temperature rises, so the acceptor compensates for the hole as a carrier that has dominated electrical conduction until then, effectively. This is probably because the number of carriers effective for electrical conduction has decreased.
  • the holes are compensated by a donor dopant having a concentration so low that the electrical conduction characteristics by electrons are not observed at room temperature.
  • a donor dopant having a concentration so low that the electrical conduction characteristics by electrons are not observed at room temperature.
  • an example of the concentration of nitrogen as a donor dopant is 1 ⁇ 10 15 / cm 3 to 5 ⁇ 10 16 / cm 3 .
  • the activated donor is compensated by the acceptor, so that a silicon carbide single crystal having an electrical resistivity of 1 ⁇ 10 7 ⁇ ⁇ cm or more is provided. Can be done.
  • the concentration of the transition element contained in the silicon carbide single crystal can be any concentration as long as the transition element does not release carriers that contribute to electrical conduction in the range of room temperature to 400 ° C.
  • the concentration of the transition element can be 1 ⁇ 10 17 / cm 3 or less, or more preferably 1 ⁇ 10 16 / cm 3 or less, the transition element forms a deep trap and the temperature rises. It is possible to suppress the increase in the activation rate accompanying the capture of the increased electrons and holes and promoting the increase in either carrier.
  • the polytype of the silicon carbide crystal can be 3C, 4H, 6H or 15R polytype. Since the silicon carbide single crystal according to the embodiment positively allows hole conduction at room temperature, for example, 6H having a smaller hole mobility than polytype 4H can be adopted. Further, when a wide bandgap is required for application to a device, 4H and 6H can be adopted instead of 3C.
  • a semiconductor element can be provided by preparing a substrate containing a silicon carbide single crystal according to the above-described embodiment and forming a device on the substrate.
  • a device formed on the substrate for example, a metal-semiconductor field effect transistor (MESFET), a metal-insulator field effect transistor (MOSFET), a high electron mobility transistor (HEMT), or the like can be adopted.
  • Such a semiconductor element can be assumed to operate at, for example, 200 ° C. or higher.
  • FIG. 3 is a cross-sectional view of the semiconductor element.
  • This semiconductor device includes a substrate 1 made of the silicon carbide single crystal according to the embodiment. A plurality of compound semiconductor layers are laminated on the substrate 1. Specifically, it has a lower buffer layer 2 formed on the substrate 1, a buffer layer 3 formed on the lower buffer layer 2, and a Schottky layer 5 formed on the buffer layer 3.
  • the buffer layer 3 is formed of, for example, carbon-doped GaN.
  • the Schottky layer 5 is made of, for example, AlGaN.
  • a heterojunction structure is formed by laminating the lower buffer layer 2, the buffer layer 3, and the Schottky layer 5 in this order on the substrate 1.
  • a gate electrode 7, a source electrode 6, and a drain electrode 8 are formed on the Schottky layer 5.
  • the source electrode 6 and the drain electrode 8 as ohmic electrodes are formed by laminating AlTi and Au in this order on the Schottky layer 5.
  • the gate electrode 7 as a Schottky electrode is formed by laminating Pt and Au in this order on the Schottky layer 5.
  • FIG. 3 also shows that a two-dimensional electron gas 4 is formed just below the heterojunction interface between the Schottky layer 5 and the buffer layer 3.
  • FIGS. 4 and 5 show the GaN-HEMT prepared on the silicon carbide single crystal according to the embodiment and the GaN-HEMT prepared on the substrate of the silicon carbide single crystal to which V was added at a concentration of 8 ⁇ 10 16 / cm 3. It is a figure which shows the voltage-current characteristic of HEMT.
  • the solid line shows the voltage-current characteristics of the GaN-HEMT prepared on the silicon carbide single crystal according to the embodiment, and the broken line indicates the GaN prepared on the substrate of the silicon carbide single crystal to which V is added.
  • the voltage-current characteristics of HEMT are shown. Both GaN-HEMTs have the same transistor structure.
  • FIG. 4 shows the current-voltage characteristics of GaN-HEMT when the environmental temperature is normal temperature
  • FIG. 5 shows the voltage-current characteristics of GaN-HEMT when the environmental temperature is 250 degrees.
  • the gate voltage was 4 V
  • the operating frequency was 1 MHz.
  • FIG. 4 shows that the environmental temperature of the GaN-HEMT prepared on the silicon carbide single crystal according to the embodiment and the GaN-HEMT prepared on the substrate of the silicon carbide single crystal to which V is added is set to room temperature. This is the voltage-current characteristic when There is almost no difference between the two.
  • the electrical resistivity of the silicon carbide single crystal according to the embodiment is lower than the electrical resistivity of the silicon carbide single crystal to which V is added, but from FIG. 4, GaN-HEMT at room temperature It was confirmed that it does not affect the characteristics of.
  • FIG. 5 shows a case where the environmental temperature of the GaN-HEMT prepared on the silicon carbide single crystal according to the embodiment and the GaN-HEMT prepared on the substrate of the silicon carbide single crystal to which V is added is 250 degrees. Voltage-current characteristics.
  • the current of the GaN-HEMT produced on the substrate of the silicon carbide single crystal to which V is added greatly decreases as the environmental temperature rises.
  • the decrease in current due to the increase in environmental temperature is slight. That is, it is possible to suppress a decrease in the output power of the transistor at a high temperature.
  • This phenomenon is caused by the GaN-HEMT produced on the silicon carbide single crystal according to the embodiment, in which the electrical resistivity of the silicon carbide single crystal substrate is maintained even at a high temperature, while the silicon carbide single crystal substrate to which V is added is used.
  • the GaN-HEMT used it is considered that the emission time of the electrons captured in V is shortened at a high temperature, so that the electrical resistivity of the substrate is lowered and the high frequency characteristic is lowered.
  • FIG. 6 is an explanatory diagram showing the recovery characteristics of the transistor.
  • the upper part of FIG. 6 shows the input power Pin input to the transistor, and the lower part schematically shows the drain current ID of the transistor.
  • the horizontal axis of FIG. 6 is the time T in both the upper and lower stages.
  • the level of the large signal is the level at which the transistor is over-input.
  • the drain current of the transistor is ID1 before t0 and ID2 from time t0 to t1 according to the input power.
  • the drain current immediately after t1 when the input power is reduced from a large signal to a small signal is transient because the drain current decreases due to the influence of the gallium nitride (GaN) trap (semiconductor lattice defect) and once becomes ID1 or less. It gradually recovers to ID1 with a time constant. This phenomenon is commonly referred to as recovery characteristics.
  • GaN gallium nitride
  • FIG. 7 is a diagram showing the recovery characteristics of the GaN-HEMT prepared on the silicon carbide single crystal substrate according to the embodiment and the GaN-HEMT prepared on the silicon carbide single crystal substrate to which V is added.
  • the current-time characteristics of the GaN-HEMT prepared on the silicon carbide single crystal substrate according to the embodiment are shown by solid lines, and the current-time characteristics of the GaN-HEMT prepared on the silicon carbide single crystal substrate to which V is added are shown by broken lines. It is shown by.
  • the current of GaN-HEMT prepared on the substrate of the silicon carbide single crystal according to the embodiment is compared with the current of GaN-HEMT prepared on the substrate of the silicon carbide single crystal to which V is added. Then, the decrease in current is small. That is, the change in the characteristics of the transistor is suppressed. This is because, in the silicon carbide single crystal according to the embodiment, an effective amount of vanadium does not exist, that is, electrons are not captured and emitted by vanadium, so that the decrease in drain current Id becomes small and the recovery characteristics are improved. It is considered to have been improved.
  • the silicon carbide single crystal substrate according to the present embodiment can be suitably used for field effect transistors operating at high frequencies including microwaves and millimeter waves, particularly high electron mobility transistors.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Ceramic Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Organic Chemistry (AREA)
  • Materials Engineering (AREA)
  • Inorganic Chemistry (AREA)
  • Metallurgy (AREA)
  • Junction Field-Effect Transistors (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

炭化ケイ素単結晶は、室温から400℃の温度範囲においては温度と電気抵抗率が正の相関関係を示すものとなっており、室温から400℃の温度範囲においては少なくとも1×10Ω・cmの電気抵抗率を有するものとなっており、室温における電気伝導については電子による有意な電気伝導特性が見られずホールによる電気伝導を示すものとなっており、該炭化ケイ素単結晶の遷移元素の濃度は1×1017/cm以下であることを特徴とする。

Description

炭化ケイ素単結晶、半導体素子
 この発明は炭化ケイ素単結晶とそれを用いた半導体素子に関する。
 窒化物半導体であるGaN、AlN、InN等、又はこれらの混晶である材料は、広いバンドギャップを有しており、高出力電子デバイス又は短波長発光デバイス等として用いられている。このうち、高出力電子デバイスとしては、電界効果型トランジスタ(FET: Field-Effect Transistor)、特に、高電子移動度トランジスタ(HEMT: High Electron Mobility Transistor)に関する技術が開発されている。窒化物半導体を用いたHEMTは、高出力・高効率増幅器、大電力スイッチングデバイス等に用いることが可能であり、その動作周波数はマイクロ波、ミリ波の領域をカバーすることが可能である。特許文献1には携帯電話の基地局用アンプに用いられる高出力電子デバイスの一例が開示されている。
 ほとんどの技術によって成長させられた炭化ケイ素単結晶は、窒化物半導体HEMTの基板として使用するには一般にあまりにも導電性が高すぎる。特に、そのような炭化ケイ素単結晶の高い導電性によってトランジスタの高速動作が妨げられる場合があるため、電気抵抗率の高い炭化ケイ素単結晶が求められる。
 炭化ケイ素単結晶の基板上に作製されるデバイスにおいて安定した高速動作と高周波動作を実現するために、寄生容量対策として少なくとも1×10Ω・cmの電気抵抗率を持つ炭化ケイ素単結晶が必要とされる。また、デバイスの伝送線損失を最小限にして0.1デシベル/cm以下の許容レベルにまでするためには、1×10Ω・cm又はそれ以上の抵抗率が必要とされ、さらに好ましくは炭化ケイ素単結晶の電気抵抗率は1×10Ω・cm以上の範囲に近似している必要がある。
 電気抵抗率の高い炭化ケイ素単結晶の実現方法として、炭化ケイ素単結晶の持つ広いバンドギャップを考慮して単に不純物の濃度を下げる方法がある。例えば、300Kの4H炭化ケイ素単結晶は3.2eVといった広いバンドギャップを有するので、高純度化することで電気抵抗率は高くなる。他の実現方法として、V(バナジウム)のドーピングを用いる方法が提案されている。更に他の実現方法として結晶欠陥を用いる例もある。
日本特開2002-359256号公報
 先に述べたように炭化ケイ素単結晶の純度を高めることで、炭化ケイ素単結晶の電気抵抗率を高めることができる。しかし、炭化ケイ素単結晶はその成長時においてしばしば意図せず微量の窒素が混入してしまい、その窒素濃度は5×1016/cmに達する場合がある。材料を高純度化したり、装置に対し高度な調整を常時施したりすることにより1×1016/cm以下にする事は可能であるが、炭化ケイ素単結晶の価格上昇を引き起こす。さらに、このように高純度化した炭化ケイ素単結晶であっても、炭化ケイ素単結晶に残留した微量の窒素はドナーとして作用し、その活性化率は温度上昇に伴って増加する。このため、炭化ケイ素単結晶の電気抵抗率は温度上昇に伴い低下し、炭化ケイ素単結晶の基板上に作製されるデバイス特性に、例えば高速、高周波動作特性の低下といった、好ましくない変化をもたらす。またドナーとなった窒素は温度の上昇以外にも例えば放射線又は光によるキャリアの励起を引き起こし、炭化ケイ素単結晶の電気抵抗率が低下する原因となりうる。
 炭化ケイ素単結晶の電気抵抗率を高める他の方法として、前述のように遷移元素のドーピングにより電気伝導に寄与する電子を捕獲する方法がある。例えばVによる電子捕獲で高い電気特性を実現する方法は、前述した窒素及びドナーとして作用するその他の不純物の濃度が高い場合においても、非常に高い電気抵抗率を実現することができる。しかしながらこの方法は、室温又は温度上昇によって不純物又は結晶欠陥から活性化したキャリアをVによって一時的に捕獲することで、キャリアの移動を妨げて高い電気抵抗率を実現するものであるので、後述するような欠点がある。
 第1の欠点として、Vに捕獲されたキャリアの放出時間は、温度上昇に伴って指数的に短くなるので、高温における電子捕獲は実用上有効ではない。このため、高温における電気抵抗率は常温のそれと比較して劇的に低下してしまう。このため、常温では電気抵抗率が十分に高くほぼ半絶縁性と見なせるほど十分に高かった炭化ケイ素単結晶の電気抵抗率は高温において低下する。すると、炭化ケイ素単結晶の基板上にトランジスタが作成された場合では、トランジスタと基板との間の寄生容量が増えることになる。結果として、トランジスタのゲートとドレイン・ソース間の容量が増えるので、炭化ケイ素単結晶の基板上に作成されたトランジスタの出力電力が高温において低下してしまうという重大な問題がある。なお、結晶欠陥によるキャリアの捕獲により電気抵抗率を高くした場合でも、同じ原理によりこの問題は発生すると考えられる。
 第2の欠点として、Vによる電子捕獲は一時的であるため、捕獲から一定時間経過後に基板の電位が変化して、トランジスタの特性が変化する問題がある。
 炭化ケイ素単結晶の基板上に作成されたトランジスタをon/off動作させると、off時にはゲートにマイナス電位を印加しているので、Vにより生成された捕獲準位にフリーキャリアがトラップされる。この現象により基板はマイナスに帯電(チャージアップ)するので、基板の相対的な電位が変動しゲートの空乏層を広げる方向へ働き、トランジスタを流れる電流を減少させる。
 次にon/off動作を終了させると、off時にゲートに印加されていたマイナス電位は消滅する。しかし前述のように、Vによるフリーキャリアの捕獲は一時的であるため、on/off動作の終了から時間の経過に伴い徐々にフリーキャリアが放出され、基板電位も変化する。よって、on/off動作を再開させた場合にはon/off動作終了直前とはゲートの空乏層の状態が異なっているため、トランジスタを流れる電流が変化しトランジスタの特性が変化してしまう。
 本発明は上述の問題を解決するためになされたものであり、室温における電気抵抗率が高く、温度上昇に伴う電気抵抗率の低下が抑制され、基板のポテンシャルの時間的変化を抑制できる炭化ケイ素単結晶の提供を目的とする。
 本願の発明にかかる炭化ケイ素単結晶は、室温から400℃の範囲で温度と電気抵抗率が正の相関を有し、室温から400℃の範囲で少なくとも1×10Ω・cmの電気抵抗率を有し、室温でホールによる電気伝導を示し、遷移元素の濃度は1×1017/cm以下であることを特徴とする。
 本発明のその他の特徴は以下に明らかにする。
 この発明によれば、遷移元素の濃度を抑制しつつ室温でホールによる電気伝導を示すようにドーパントを導入するので、電気抵抗率が高く、温度上昇による電気抵抗率の低下を抑制でき、基板のポテンシャルの時間的変化を抑制できる炭化ケイ素単結晶を提供することができる。
Vをドーピングした炭化ケイ素単結晶の電気抵抗率の温度依存を示す図である。 実施の形態に係る炭化ケイ素単結晶の電気抵抗率の温度依存を示す図である。 半導体素子の断面図である。 環境温度が常温におけるGaN-HEMTの電流-電圧特性を示す図である。 環境温度が250度におけるGaN-HEMTの電圧-電流特性を示す図である。 トランジスタのリカバリ特性を示す説明図である。 GaN-HEMTのリカバリ特性を示す電流-時間特性の図である。
 実施の形態に係る炭化ケイ素単結晶と半導体素子について図面を参照して説明する。同じ又は対応する構成要素には同じ符号を付し、説明の繰り返しを省略する場合がある。
実施の形態.
 実施の形態に係る炭化ケイ素単結晶のポリタイプは、例えば4Hである。実施の形態に係る炭化ケイ素単結晶は、ドナードーパントとして例えば窒素を含む。窒素の濃度は1×1015/cm~5×1016/cmの範囲とすることができる。別の例によれば、窒素の濃度は1×1015/cm~3×1016/cmの範囲とすることができる。さらに別の例によれば、窒素の濃度は1×1015/cm~1×1016/cmの範囲とすることができる。またドナードーパントは、5×1016/cm以下の濃度の窒素又はシリコンとしたり、1×1017/cm未満の濃度の窒素又はシリコンとしたりすることができる。
 この実施形態に係る炭化ケイ素単結晶は、アクセプタがドーパントされたP形であり、室温で少なくとも1×10Ω・cmの固有抵抗の範囲の電気抵抗率を有している。ホウ素を想定したアクセプタドーパントの濃度は例えば2×1015/cm~1×1017/cmの範囲である。そのドーパント濃度が1×1017/cmを超えると、ホールによる伝導機構が顕著となり、抵抗率が下がりすぎて室温における結晶の電気特性に影響を与えるため、ドーパント濃度は1×1017/cm以下である必要がある。別の例によれば、アクセプタドーパントの濃度は2×1015/cm~5×1016/cmの範囲とすることができる。さらに別の例では、アクセプタドーパントの濃度は2×1015/cm~3×1016/cmの範囲である。アクセプタドーパントとして、ホウ素の他にアルミニウム、亜鉛、マグネシウム又は他のアクセプタ型ドーパントを用いることも可能である。前述したアクセプタドーパントの濃度はドーパントの活性化率に応じて増減されることは言うまでもなく、例えばアルミニウムの場合にはホウ素と比較して数倍の多量のドーピングが必要となる。つまり、アクセプタドーパントは1×1017/cm以下の濃度のホウ素又はアルミ等とすることができる。
 このように、実施の形態に係る炭化ケイ素単結晶は、少なくとも1種類のドナードーパントと、少なくとも1種類のアクセプタドーパントとを備える。そして、ドナーとアクセプタのバランスは、電子による伝導特性が室温において見られない範囲に調整されている。言いかえると、実施の形態に係る炭化ケイ素単結晶は、室温でドナーが補償され、ホールによる電気伝導を示す。
 実施の形態に係る炭化ケイ素単結晶では、電気抵抗率の制御は深準位によるものではないので、この観点からはバナジウムなどの遷移元素の濃度は特に限定される必要はない。しかしながら、深い準位による遅延特性への悪影響を避けるためには、遷移元素の濃度の上限は制限されるべきである。例えば遷移元素がVであれば、Vの濃度を1×1017/cm未満とすることが望ましい。またV以外の、例えばNi、Tiといった遷移元素の場合は、遷移元素の濃度を、1×1016/cm以下としたり、1×1017/cm以下としたりすることが望ましい。
 実施の形態に係る炭化ケイ素単結晶は、室温から400℃の範囲で少なくとも1×10Ω・cmの電気抵抗率を有している。別の例によれば、室温から400℃の範囲で少なくとも10000Ω・cmの電気抵抗率を有している。さらに別の例によれば、室温から400℃の範囲で少なくとも1×10Ω・cmの電気抵抗率を有している。いずれの例においても実施の形態に係る炭化ケイ素単結晶は、室温から400℃の範囲において、温度上昇に伴って電気抵抗率が上昇する。これは、この温度範囲において、温度上昇に伴い電気伝導に寄与するキャリアの数が減少することによって、電気抵抗率が上昇するためである。
 炭化ケイ素単結晶の電気抵抗値の測定は、以下のように実施した。まず初めに伝導特性のp/n判定を実施した。p型と判定した炭化ケイ素単結晶には、直径2ミリのTiAl電極を表裏又は一定間隔で2点蒸着して試料を作製した。n型と判定した炭化ケイ素単結晶には、直径2ミリのNi電極を蒸着して試料を作製した。どちらも電極の面積が大きいことから整流性にはこだわらず、直接通電して測定した電流電圧特性、電極面積、及び電極間距離から電気抵抗値を算出した。このようにして、電気抵抗値と電気抵抗値の温度依存について測定を行った。
 まず、高純度化された炭化ケイ素単結晶について検討を行った。高純度化された炭化ケイ素単結晶は、室温においてn型と判定され、SIMSにより測定された窒素の濃度は1×1016/cmであった。電気抵抗値は室温で5000~10000Ω・cmであり、温度上昇に伴って電気抵抗値が低下した。
 前述のように炭化ケイ素単結晶は、その製法上、窒素の混入を防ぐことが困難であって、高純度化した基板であっても微量の窒素がドナーとして機能する。こうした窒素が優勢な不純物半導体としての炭化ケイ素単結晶は、温度上昇に伴いドナーの活性化率が上昇し、飽和領域に至るまで指数的にキャリアが増加した結果、電気抵抗率が低下する現象が観察されたと考えられる。
 次に、Vをドーピングした炭化ケイ素単結晶について検討を行った。図1は、V(バナジウム)をドーピングした炭化ケイ素単結晶の電気抵抗率の温度依存特性を示す図である。常温において電気抵抗率が非常に高く測定限界を超えたためp/n判定は実施していない。SIMSにより測定された窒素の濃度は3×1016/cmであった。
 図1において、80℃以下における電気抵抗率は一定値(2×10Ω・cm)であるが、これは今回の測定で使用した計測器と作製試料の制限から2×10Ω・cmが算出可能な電気抵抗率の上限であるためである。80℃を超えた温度範囲で得られた測定値のアレニウスプロットによる外挿から、常温における電気抵抗率は1×1012Ω・cm以上であると推定されることから、実際の室温での電気抵抗率は少なくとも2×10Ω・cm以上であると考えられる。
 しかし、Vをドーピングした炭化ケイ素単結晶の電気抵抗率は、温度上昇に伴って130℃において1×10Ω・cmに、400℃において1×10Ω・cmまで5桁以上も劇的に低下する現象がみられた。
 このように、Vをドーピングした炭化ケイ素単結晶における温度上昇に伴う電気抵抗率の低下は、室温でVに捕獲されていた電子が温度上昇に伴ってVからの放出時間が極端に短くなって、見掛け上捕獲機能が作用していない状態へと変化し、キャリアとなる電子が増大したためと考えられる。
 次いで、実施の形態に係る炭化ケイ素単結晶について検討を行った。図2は、実施の形態に係る炭化ケイ素単結晶の電気抵抗率の温度依存特性を示す図である。SIMS分析によって得られた窒素の濃度は7×1015/cm、ホウ素の濃度は2×1016/cmであった。本測定では炭化ケイ素単結晶のホール伝導を確認した後、p型のオーミックである直径2ミリのTiAl電極を蒸着して作製した試料を使用した。炭化ケイ素単結晶は室温で1×10Ω・cm程度の電気抵抗率を示した。この値は、先に示したVを添加した炭化ケイ素単結晶の室温における電気抵抗率(少なくとも2×10Ω・cm以上)と比較すれば低い値であった。しかしながら、図2に示すとおり、実施形態に係る炭化ケイ素単結晶では、室温から400℃までの範囲で温度上昇に伴って固有抵抗が上昇する傾向がみられた。つまり、室温から400℃の範囲で温度と電気抵抗率が正の相関を有する。その結果、110℃以上の温度において、実施の形態に係る炭化ケイ素単結晶は、Vをドーピングした炭化ケイ素単結晶を上回る電気抵抗率を有していた。
 この現象は、温度上昇に伴うアクセプタの活性化率の上昇よりもドナーの活性化率の上昇が大きいため、それまで電気伝導を支配していたキャリアとしてのホールをアクセプタが補償し、実効的に電気伝導に有効なキャリアが減少したためであると考えられる。
 すなわち、ホールによる電気伝導を優位にするだけでは、単なるp型基板であるが、本実施形態においては、常温において電子による電気伝導特性が見られない程度に低い濃度のドナードーパントによってホールを補償する。ドナードーパントである窒素の濃度の一例は、上述したとおり、1×1015/cm~5×1016/cmである。これにより室温から400℃の範囲で温度上昇した場合に、活性化したドナーがアクセプタによって補償されるので、1×10Ω・cm以上の電気抵抗率を保持する炭化ケイ素単結晶を提供することができる。
 このとき、炭化ケイ素単結晶に含まれる遷移元素の濃度は、その遷移元素が室温から400℃の範囲で電気伝導に寄与するキャリアを自ら放出しない範囲において、任意の濃度とすることができる。しかしながら、例えば炭化ケイ素単結晶がホール伝導特性を示している場合において、遷移元素が高濃度の電子を補償すると温度上昇に伴って電気抵抗率が劇的に低下してしまう。そこで、上述のとおり、遷移元素の濃度を1×1017/cm以下としたり、さらに好ましくは1×1016/cm以下としたりすることで、遷移元素が深いトラップを形成して温度上昇に伴う活性化率の上昇で増加した電子とホールを捕獲してどちらか一方のキャリアの増加を助長してしまうことを抑制できる。
 炭化ケイ素結晶のポリタイプは、3C、4H、6H又は15Rポリタイプとすることができる。実施の形態に係る炭化ケイ素単結晶は、室温でのホール伝導を積極的に許容しているため、例えばポリタイプ4Hよりホール移動度が小さい6Hを採用することができる。また、デバイスへの応用上広いバンドギャップが必要な場合は、3Cではなく、4H、6Hを採用できる。
 上述した実施の形態に係る炭化ケイ素単結晶を含む基板を用意し、その基板上にデバイスを形成することで、半導体素子を提供することができる。基板上に形成するデバイスとして、例えば、金属-半導体電界効果トランジスタ(MESFET)、金属-絶縁体電界効果トランジスタ(MOSFET)、高電子移動度トランジスタ(HEMT)等を採用することができる。そのような半導体素子は、例えば200℃以上での動作を想定したものとすることができる。
 図3は、半導体素子の断面図である。この半導体素子は、実施の形態に係る炭化ケイ素単結晶を材料とする基板1を備えている。基板1の上には複数の化合物半導体層が積層されている。具体的には、基板1の上に形成された下部バッファ層2と、下部バッファ層2の上に形成されたバッファ層3と、バッファ層3の上に形成されたショットキー層5を有する。
 下部バッファ層2は、低温形成したAlN又はGaNを備えるので低温バッファ層と呼ばれることもある。バッファ層3は例えば炭素がドープされたGaNで形成されている。ショットキー層5は例えばAlGaNで形成されている。基板1の上に下部バッファ層2、バッファ層3、ショットキー層5の順に積層することでヘテロ接合構造が形成されている。ショットキー層5の上に、ゲート電極7、ソース電極6及びドレイン電極8が形成されている。オーミック電極としてのソース電極6およびドレイン電極8はショットキー層5の上にAlTi、Auをこの順に積層して形成されている。ショットキー電極としてのゲート電極7は、ショットキー層5の上にPt、Auをこの順に積層して形成されている。図3には、ショットキー層5とバッファ層3とのヘテロ接合界面直下に2次元電子ガス4が形成されることも図示されている。
 図4及び図5は、実施形態に係る炭化ケイ素単結晶の上に作製したGaN-HEMTと、Vを濃度8×1016/cmで添加した炭化ケイ素単結晶の基板上に作製したGaN-HEMTの、電圧-電流特性を示す図である。図4及び図5において、実線は実施形態に係る炭化ケイ素単結晶の上に作製したGaN-HEMTの電圧-電流特性を示し、破線はVを添加した炭化ケイ素単結晶の基板上に作製したGaN-HEMTの電圧-電流特性を示している。どちらのGaN-HEMTもトランジスタ構造は同一である。
 図4は環境温度が常温におけるGaN-HEMTの電流-電圧特性を示し、図5は環境温度が250度におけるGaN-HEMTの電圧-電流特性を示す。測定では、ゲート電圧は4V、動作周波数は1MHzとした。図4に示されるのは、実施形態に係る炭化ケイ素単結晶の上に作製したGaN-HEMTと、Vを添加した炭化ケイ素単結晶の基板上に作製したGaN-HEMTの、環境温度を常温とした場合の電圧-電流特性である。両者にはほとんど差がみられない。上述したように、110度以下の温度において、実施形態に係る炭化ケイ素単結晶の電気抵抗率は、Vを添加した炭化ケイ素単結晶の電気抵抗率を下回るが、図4から常温におけるGaN-HEMTの特性に影響を与えるものでは無い事が確認された。
 図5は、実施形態に係る炭化ケイ素単結晶の上に作製したGaN-HEMTと、Vを添加した炭化ケイ素単結晶の基板上に作製したGaN-HEMTの、環境温度を250度とした場合の電圧-電流特性である。
 図4と図5との比較から分かるように、Vを添加した炭化ケイ素単結晶の基板上に作製したGaN-HEMTは、環境温度の上昇により大きく電流が低下する。一方、実施形態に係る炭化ケイ素単結晶の上に作製したGaN-HEMTに、環境温度の上昇に伴う電流の低下はわずかである。つまり高温におけるトランジスタの出力電力の低下を抑制できる。この現象は、実施形態に係る炭化ケイ素単結晶の上に作製したGaN-HEMTでは、高温でも炭化ケイ素単結晶基板の電気抵抗率が維持される一方で、Vを添加した炭化ケイ素単結晶基板を用いたGaN-HEMTの場合、Vに捕獲されていた電子の放出時間が高温において短くなるため、基板の電気抵抗率が低くなり、高周波特性が低下するためと考えられる。
 図6は、トランジスタのリカバリ特性を示す説明図である。図6の上段はトランジスタに入力される入力電力Pinを示し、下段はトランジスタのドレイン電流IDを模式的に示したものである。図6の横軸は上下段ともに時間Tである。図6の上段に示されるように、トランジスタへ入力される信号の大きさは、時間T=t0まで小信号の水準であり、時間t0からt1まで大信号の水準へ引き上げられ、t1以降は再び小信号の水準へ引き下げられるとする。大信号の水準はトランジスタに対し過入力となる水準である。図6の下段に示されるように、トランジスタのドレイン電流は入力電力に応じてt0以前はID1に、時間t0からt1まではID2となる。ところが入力電力を大信号から小信号へ引き下げたt1直後のドレイン電流は、窒化ガリウム(GaN)のトラップ(半導体の格子欠損)の影響でドレイン電流が減少していったんID1以下となり、過渡的にある時定数をもって徐々にID1へ回復する。一般的に、この現象はリカバリ特性と呼ばれる。
 図7は、実施形態に係る炭化ケイ素単結晶の基板上に作製したGaN-HEMTと、Vを添加した炭化ケイ素単結晶の基板上に作製したGaN-HEMTの、リカバリ特性を示した図であって、図6におけるT=t1以降におけるドレイン電流の振舞いを比較したものである。実施形態に係る炭化ケイ素単結晶の基板上に作製したGaN-HEMTの電流-時間特性を実線で、Vを添加した炭化ケイ素単結晶の基板上に作製したGaN-HEMTの電流-時間特性を破線で示している。
 図7に示されるように、実施形態に係る炭化ケイ素単結晶の基板上に作製したGaN-HEMTの電流は、Vを添加した炭化ケイ素単結晶の基板上に作製したGaN-HEMTの電流と比較して、電流の減少が小さい。つまり、トランジスタの特性の変化が抑制されている。これは、実施形態に係る炭化ケイ素単結晶では、実効的な量のバナジウムが存在せず、すなわちバナジウムによる電子の捕獲・放出が起こらないため、ドレイン電流Idの減少が小さくなって、リカバリ特性が改善されたと考えられる。
 本実施形態に係る炭化ケイ素単結晶基板は、マイクロ波及びミリ波を含む高周波において動作する電界効果型トランジスタ、特に高電子移動度トランジスタに好適に用いることが出来る。
 1 基板、 2 下部バッファ層、 3 バッファ層、 4 2次元電子ガス、 5 ショットキー層、 6 ソース電極、 7 ゲート電極、 8 ドレイン電極

Claims (13)

  1.  室温から400℃の範囲で温度と電気抵抗率が正の相関を有し、
     室温から400℃の範囲で少なくとも1×10Ω・cmの電気抵抗率を有し、
     室温でホールによる電気伝導を示し、
     遷移元素の濃度は1×1017/cm以下であることを特徴とする炭化ケイ素単結晶。
  2.  少なくとも1種類のドナードーパントと、
     少なくとも1種類のアクセプタドーパントと、を備え、
     室温から400℃の範囲で温度上昇に伴い電気伝導に寄与するキャリアの数が減少することによって電気抵抗率が上昇することを特徴とする請求項1に記載の炭化ケイ素単結晶。
  3.  前記ドナードーパントは、1×1017/cm未満の濃度の窒素であることを特徴とする請求項2に記載の炭化ケイ素単結晶。
  4.  アクセプタドーパントは、1×1017/cm以下の濃度のホウ素又はアルミであることを特徴とする請求項2又は3に記載の炭化ケイ素単結晶。
  5.  バナジウムの濃度が1×1017/cm未満であることを特徴とする請求項1から4のいずれか1項に記載の炭化ケイ素単結晶。
  6.  室温から400℃の範囲で温度上昇した場合に活性化したドナーがアクセプタによって補償されることによって1×10Ω・cm以上の電気抵抗率を保持することを特徴とする請求項1から5のいずれか1項に記載の炭化ケイ素単結晶。
  7.  前記炭化ケイ素単結晶のポリタイプが、3C、4H、6H又は15Rポリタイプであることを特徴とする請求項1から6のいずれか1項に記載の炭化ケイ素単結晶。
  8.  前記ドナードーパントは、5×1016/cm以下の濃度の窒素であることを特徴とする請求項2に記載の炭化ケイ素単結晶。
  9.  室温で少なくとも10000Ω・cmの電気抵抗率を有することを特徴とする請求項1から8のいずれか1項に記載の炭化ケイ素単結晶。
  10.  室温で少なくとも1×10Ω・cmの電気抵抗率を有することを特徴とする請求項1から8のいずれか1項に記載の炭化ケイ素単結晶。
  11.  室温から400℃の範囲で温度と電気抵抗率が正の相関を有し、室温から400℃の範囲で少なくとも1×10Ω・cmの電気抵抗率を有し、室温でホールによる電気伝導を示し、遷移元素の濃度は1×1017/cm以下である炭化ケイ素単結晶を含む基板と、
     前記基板上に形成されたデバイスと、を備えたことを特徴とする半導体素子。
  12.  前記デバイスは、金属-半導体電界効果トランジスタ、金属-絶縁体電界効果トランジスタ、又は高電子移動度トランジスタであることを特徴とする請求項11に記載の半導体素子。
  13.  200℃以上での動作が想定されたことを特徴とする請求項11に記載の半導体素子。
PCT/JP2019/024542 2019-06-20 2019-06-20 炭化ケイ素単結晶、半導体素子 WO2020255343A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
PCT/JP2019/024542 WO2020255343A1 (ja) 2019-06-20 2019-06-20 炭化ケイ素単結晶、半導体素子
JP2019566382A JP6806270B1 (ja) 2019-06-20 2019-06-20 炭化ケイ素単結晶、半導体素子
CN202080038374.6A CN113939916A (zh) 2019-06-20 2020-06-18 碳化硅单晶,半导体元件
US17/432,087 US20220195622A1 (en) 2019-06-20 2020-06-18 Silicon carbide single crystal and semiconductor apparatus
PCT/JP2020/024013 WO2020256073A1 (ja) 2019-06-20 2020-06-18 炭化ケイ素単結晶、半導体素子

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2019/024542 WO2020255343A1 (ja) 2019-06-20 2019-06-20 炭化ケイ素単結晶、半導体素子

Publications (1)

Publication Number Publication Date
WO2020255343A1 true WO2020255343A1 (ja) 2020-12-24

Family

ID=73992790

Family Applications (2)

Application Number Title Priority Date Filing Date
PCT/JP2019/024542 WO2020255343A1 (ja) 2019-06-20 2019-06-20 炭化ケイ素単結晶、半導体素子
PCT/JP2020/024013 WO2020256073A1 (ja) 2019-06-20 2020-06-18 炭化ケイ素単結晶、半導体素子

Family Applications After (1)

Application Number Title Priority Date Filing Date
PCT/JP2020/024013 WO2020256073A1 (ja) 2019-06-20 2020-06-18 炭化ケイ素単結晶、半導体素子

Country Status (4)

Country Link
US (1) US20220195622A1 (ja)
JP (1) JP6806270B1 (ja)
CN (1) CN113939916A (ja)
WO (2) WO2020255343A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024042591A1 (ja) * 2022-08-22 2024-02-29 日本碍子株式会社 SiC基板及びSiC複合基板

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004247496A (ja) * 2003-02-13 2004-09-02 Denso Corp 炭化珪素半導体装置およびその製造方法
JP2005508821A (ja) * 2001-05-25 2005-04-07 クリー インコーポレイテッド バナジウム優位でない半導体炭化ケイ素
JP2008504203A (ja) * 2004-06-25 2008-02-14 クリー インコーポレイテッド 100ミリメートル高純度半絶縁単結晶炭化珪素ウエハ
JP2008505833A (ja) * 2004-07-07 2008-02-28 トゥー‐シックス・インコーポレイテッド 低ドーピング半絶縁性SiC結晶と方法
JP2012028579A (ja) * 2010-07-23 2012-02-09 Sumitomo Electric Device Innovations Inc 半導体装置
JP2019091873A (ja) * 2017-11-16 2019-06-13 国立大学法人京都大学 SiC接合型電界効果トランジスタ及びSiC相補型接合型電界効果トランジスタ

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4325804C3 (de) * 1993-07-31 2001-08-09 Daimler Chrysler Ag Verfahren zum Herstellen von hochohmigem Siliziumkarbid
JP3848700B2 (ja) * 1996-05-10 2006-11-22 株式会社イオン工学研究所 炭化ケイ素半導体装置
US6218680B1 (en) * 1999-05-18 2001-04-17 Cree, Inc. Semi-insulating silicon carbide without vanadium domination
SE520968C2 (sv) * 2001-10-29 2003-09-16 Okmetic Oyj Högresistiv monokristallin kiselkarbid och metod för dess framställning
JP4460236B2 (ja) * 2003-07-23 2010-05-12 新日本製鐵株式会社 炭化珪素単結晶ウェハ
JP4470690B2 (ja) * 2004-10-29 2010-06-02 住友電気工業株式会社 炭化珪素単結晶、炭化珪素基板および炭化珪素単結晶の製造方法
JP4853527B2 (ja) * 2009-02-19 2012-01-11 トヨタ自動車株式会社 n型SiC単結晶の製造方法、それによって得られるn型SiC単結晶およびその用途
CN102560671B (zh) * 2010-12-31 2015-05-27 中国科学院物理研究所 半绝缘碳化硅单晶
US8758510B2 (en) * 2011-12-28 2014-06-24 Sicrystal Aktiengesellschaft Production method for an SiC volume monocrystal with a non-homogeneous lattice plane course and a monocrystalline SiC substrate with a non-homogeneous lattice plane course
US9090989B2 (en) * 2012-05-24 2015-07-28 Ii-Vi Incorporated Vanadium compensated, SI SiC single crystals of NU and PI type and the crystal growth process thereof

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005508821A (ja) * 2001-05-25 2005-04-07 クリー インコーポレイテッド バナジウム優位でない半導体炭化ケイ素
JP2004247496A (ja) * 2003-02-13 2004-09-02 Denso Corp 炭化珪素半導体装置およびその製造方法
JP2008504203A (ja) * 2004-06-25 2008-02-14 クリー インコーポレイテッド 100ミリメートル高純度半絶縁単結晶炭化珪素ウエハ
JP2008505833A (ja) * 2004-07-07 2008-02-28 トゥー‐シックス・インコーポレイテッド 低ドーピング半絶縁性SiC結晶と方法
JP2012028579A (ja) * 2010-07-23 2012-02-09 Sumitomo Electric Device Innovations Inc 半導体装置
JP2019091873A (ja) * 2017-11-16 2019-06-13 国立大学法人京都大学 SiC接合型電界効果トランジスタ及びSiC相補型接合型電界効果トランジスタ

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024042591A1 (ja) * 2022-08-22 2024-02-29 日本碍子株式会社 SiC基板及びSiC複合基板

Also Published As

Publication number Publication date
JP6806270B1 (ja) 2021-01-06
WO2020256073A1 (ja) 2020-12-24
US20220195622A1 (en) 2022-06-23
CN113939916A (zh) 2022-01-14
JPWO2020255343A1 (ja) 2021-09-13

Similar Documents

Publication Publication Date Title
KR100651148B1 (ko) 반절연성 탄화규소 기판 상의 질화물 기반 트랜지스터
JP6371986B2 (ja) 窒化物半導体構造物
US20180097072A1 (en) Group III-V Device Structure with Variable Impurity Concentration
KR101620987B1 (ko) 갈륨 나이트라이드 완충층에서의 도펀트 확산 변조
US7538364B2 (en) Compound semiconductor FET
US20060231860A1 (en) Polarization-doped field effect transistors (POLFETS) and materials and methods for making the same
US8975640B2 (en) Heterojunction semiconductor device and manufacturing method
Maroldt et al. Gate-recessed AlGaN/GaN based enhancement-mode high electron mobility transistors for high frequency operation
KR20100015747A (ko) 공핍형 GaN 기반 FET를 이용하는 캐스코드 회로
JP2007201093A (ja) 窒化物半導体装置
JP6330148B2 (ja) 半導体装置
KR20140110615A (ko) 질화계 반도체 소자
WO2014031229A1 (en) Ingan channel n-polar gan hemt profile
CN109346521B (zh) 氮化物半导体元件
JP5640325B2 (ja) 化合物半導体装置
WO2020256073A1 (ja) 炭化ケイ素単結晶、半導体素子
US20030201459A1 (en) Nitride based transistors on semi-insulating silicon carbide substrates
JP2008053436A (ja) 半導体素子
JP2013179376A (ja) 半導体装置
KR20120040307A (ko) AlGaN계 HFET
Zhu III Review of III–V based high electron mobility transistors
US20240136431A1 (en) Back-barrier for gallium nitride based high electron mobility transistors
JP2010177416A (ja) 窒化物半導体装置
KR20180106026A (ko) 게이트 누설 전류가 감소된 고 전자 이동도 트랜지스터
Paul et al. Dependency of f T and f MAX on Various Device Parameters of AIGaN/GaN HEMT

Legal Events

Date Code Title Description
ENP Entry into the national phase

Ref document number: 2019566382

Country of ref document: JP

Kind code of ref document: A

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 19933875

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 19933875

Country of ref document: EP

Kind code of ref document: A1