WO2020188919A1 - 増幅回路 - Google Patents

増幅回路 Download PDF

Info

Publication number
WO2020188919A1
WO2020188919A1 PCT/JP2019/048765 JP2019048765W WO2020188919A1 WO 2020188919 A1 WO2020188919 A1 WO 2020188919A1 JP 2019048765 W JP2019048765 W JP 2019048765W WO 2020188919 A1 WO2020188919 A1 WO 2020188919A1
Authority
WO
WIPO (PCT)
Prior art keywords
transistor
source
fet
terminal
amplifier circuit
Prior art date
Application number
PCT/JP2019/048765
Other languages
English (en)
French (fr)
Inventor
太田 泰昭
Original Assignee
三菱電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三菱電機株式会社 filed Critical 三菱電機株式会社
Priority to JP2020536699A priority Critical patent/JP6864788B2/ja
Publication of WO2020188919A1 publication Critical patent/WO2020188919A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/08Modifications of amplifiers to reduce detrimental influences of internal impedances of amplifying elements
    • H03F1/22Modifications of amplifiers to reduce detrimental influences of internal impedances of amplifying elements by use of cascode coupling, i.e. earthed cathode or emitter stage followed by earthed grid or base stage respectively
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/34DC amplifiers in which all stages are DC-coupled
    • H03F3/343DC amplifiers in which all stages are DC-coupled with semiconductor devices only
    • H03F3/347DC amplifiers in which all stages are DC-coupled with semiconductor devices only in integrated circuits

Definitions

  • the present invention relates to an amplifier circuit, and more particularly to an amplifier circuit that amplifies a signal input to an input terminal and outputs the signal to an output terminal.
  • SSF supersource follower
  • BJT Bipolar Junction Transistor
  • FET field effect transistor
  • Patent Document 1 discloses an SSF circuit composed of an input transistor, a current source load transistor, a current source transistor composed of a MOSFET, and a feedback transistor composed of a MOSFET. Further, Patent Document 2 discloses a class AB SSF having a lower output impedance than that of the prior art.
  • the present invention has been made to solve such a problem, and an object of the present invention is to obtain an amplifier circuit capable of shortening the rising settling time and the falling settling time.
  • the amplifier circuit includes a first conductive type first transistor, a second conductive type second transistor different from the first conductive type, a third transistor which is a third conductive type field effect transistor, and a third conductive type. It includes a fourth transistor, which is a different fourth conductive field effect transistor.
  • the first transistor has a control terminal, a first terminal connected to the first potential, and a second terminal connected to the output terminal.
  • the second transistor has a control terminal connected to an input terminal, a first terminal connected to an output terminal, and a second terminal connected to a control terminal of the first transistor.
  • the third transistor has a gate connected to the first fixed potential, a source connected to the second potential, and a drain connected to the output terminal.
  • the fourth transistor has a gate connected to the control terminal of the first transistor, a source connected to the second potential, and a drain connected to the output terminal.
  • the amplifier circuit includes a first conductive type first field effect transistor, a second conductive type second field effect transistor different from the first conductive type, a second conductive type third field effect transistor, and a first conductive type.
  • the fourth field effect transistor is provided.
  • the first field effect transistor has a gate, a source connected to the first potential, and a drain connected to the output terminal.
  • the second field-effect transistor has a gate connected to the input terminal, a source connected to the output terminal, and a drain connected to the gate of the first field-effect transistor.
  • the third field effect transistor has a gate connected to the first fixed potential, a source connected to the second potential, and a drain connected to the output terminal.
  • the fourth field effect transistor has a gate connected to the control terminal of the first transistor, a source connected to the second potential, and a drain connected to the output terminal.
  • the amplifier circuit includes a first conductive type first transistor, a second conductive type second transistor different from the first conductive type, a third transistor which is a third conductive type field effect transistor, and an RC circuit.
  • the first transistor has a control terminal, a first terminal connected to the first potential, and a second terminal connected to the output terminal.
  • the second transistor has a control terminal connected to an input terminal, a first terminal connected to an output terminal, and a second terminal connected to a control terminal of the first transistor.
  • the third transistor has a gate connected to the first fixed potential, a source connected to the second potential, and a drain connected to the output terminal.
  • the RC circuit is connected in series between any of the output terminal, the input terminal, and the first potential and the second terminal of the second transistor.
  • the rising settling time and the falling settling time can be shortened.
  • FIG. 1A is a diagram showing a configuration of an amplifier circuit 100 according to a first embodiment of the present invention.
  • the amplifier circuit 100 is a form of a source follower circuit.
  • the amplifier circuit 100 can be used, for example, in an electronic circuit that drives an image sensor.
  • the amplifier circuit 100 includes a drive N-type FET 101, a load FET 102, a current source FET 103, a feedback P-type FET 104, and a feedback N-type FET 105.
  • the drive N-type FET 101, the load FET 102, and the feedback N-type FET 105 are composed of N-type FETs.
  • the current source FET 103 and the feedback P-type FET 104 are composed of P-type FETs.
  • the "N-type” and "P-type” representing the conductive type of the FET are the “first conductive type”, the “second conductive type”, the “third conductive type”, and the “fourth conductive type” of the present invention.
  • the first conductive type may be N type
  • the second conductive type may be P type, and vice versa.
  • the third conductive type may be an N type
  • the fourth conductive type may be a P type, and vice versa.
  • the source of the load FET 102 is connected to the GND, and the drain is connected to the source of the drive N-type FET 101.
  • the drain of the current source FET 103 is connected to the drain of the drive N-type FET 101, and the source of the current source FET 103 is connected to the power supply. That is, the current source FET 103, the drive N-type FET 101, and the load FET 102 are arranged in series between the power supply and the GND.
  • the above “power supply” represents a power supply terminal or a power supply potential
  • “GND” represents a ground potential
  • the “power source” and “GND” are examples of the “first potential” and “second potential” of the present invention.
  • the first potential may be the power source and the second potential may be GND or vice versa.
  • the input terminal IN of the amplifier circuit 100 is connected to the gate of the drive N-type FET 101.
  • a fixed potential V1 is input to the gate of the load FET 102.
  • the load FET 102 functions as a constant current source.
  • the "gate”, “source”, and “drain” of the FET are examples of the "control terminal”, “first terminal”, and “second terminal” of the present invention, respectively.
  • connection point between the source of the drive N-type FET 101 and the drain of the load FET 102 is connected to the output terminal OUT.
  • the source of the feedback P-type FET 104 is connected to the power supply, and the drain is connected to the drain of the feedback N-type FET 105.
  • the source of the feedback N-type FET 105 is connected to the GND.
  • the gates of the feedback P-type FET 104 and the feedback N-type FET 105 are both connected to the connection point between the drain of the current source FET 103 and the drain of the drive N-type FET 101.
  • connection point between the drain of the feedback P-type FET 104 and the drain of the feedback N-type FET 105 is connected to the output terminal OUT.
  • FIG. 2 is a diagram showing a configuration of a conventional source follower circuit 110.
  • the source of the load FET 102 is connected to the GND, and the drain is connected to the source of the drive N-type FET 101.
  • the drain of the drive N-type FET 101 is connected to the power supply. That is, the drive N-type FET 101 and the load FET 102 are arranged in series between the power supply and the GND.
  • the connection point between the source of the drive N-type FET 101 and the drain of the load FET 102 is connected to the output terminal OUT.
  • the gate of the load FET 102 is connected to the fixed potential V1, and the load FET 102 functions as a constant current source.
  • the source follower circuit 110 has a configuration in which the current source FET 103, the feedback P-type FET 104, and the feedback N-type FET 105 are omitted from the amplifier circuit 100.
  • FIG. 3 is a diagram showing a small signal equivalent circuit of the source follower circuit 110 of FIG.
  • the output resistance of the source follower circuit 110 is represented by the following equation (1).
  • r dn is the output resistance of the driving N-type FET 101
  • r ln is the output resistance of the load FET 102
  • gm dn is the transconductance of the driving N-type FET 101.
  • equation (1) can be approximated as the following equation (3).
  • FIG. 4 is a diagram showing the configuration of the SSF circuit 120.
  • the SSF circuit 120 of FIG. 4 has a configuration in which a current source FET 103 and a feedback P-type FET 104 are added to the source follower circuit 110 of FIG.
  • the SSF circuit 120 of FIG. 4 has a configuration in which the feedback N-type FET 105 is omitted from the amplifier circuit 100.
  • FIG. 5 is a diagram showing a small signal equivalent circuit of the SSF circuit 120 of FIG. From Kirchhoff's current law at the drain and output terminals of the drive N-type FET 101, the following equations (4) and (5) hold.
  • V fb is the drain voltage of the driving N-type FET 101
  • r cp is the output resistance of the current source FET 103
  • gm fbp is the transconductance of the feedback P-type FET 104
  • r fbp is the output resistance of the feedback P-type FET 104.
  • Equation (6) is given by the following equation. It can be approximated as in (7).
  • the gate voltage of the drive N-type FET 101 rises, so that the source-drain current of the drive N-type FET 101 increases.
  • the source voltage of the drive N-type FET 101 rises and the drain voltage falls. Since the output terminal is connected to the source of the drive N-type FET 101, the increase in the source voltage of the drive N-type FET 101 is, that is, the increase in the voltage of the output terminal.
  • the gate voltage of the feedback P-type FET 104 decreases and the source-drain current increases.
  • the load FET 102 is a constant current source
  • the source-drain current of the drive N-type FET 101 starts to decrease according to Kirchhoff's current law at the output terminal.
  • the rise in the source voltage and the fall in the drain voltage of the drive N-type FET 101 are suppressed. Suppression of the increase in the source voltage of the drive N-type FET 101 is, that is, suppression of the voltage increase in the output terminal.
  • the gate voltage of the drive N-type FET 101 drops, so that the source-drain current of the drive N-type FET 101 decreases.
  • the source voltage of the drive N-type FET 101 drops and the drain voltage rises.
  • the decrease in the source voltage of the drive N-type FET 101 is, that is, the decrease in the voltage of the output terminal.
  • the gate voltage of the feedback P-type FET 104 rises and the source-drain current decreases.
  • the load FET 102 is a constant current source
  • the source-drain current of the drive N-type FET 101 starts to increase according to Kirchhoff's current law at the output terminal.
  • the decrease in the source voltage and the increase in the drain voltage of the drive N-type FET 101 are suppressed.
  • Suppression of the source voltage drop of the drive N-type FET 101 is, that is, suppression of the voltage drop of the output terminal.
  • the output fluctuation shifts from the transient state to the steady state more quickly than in the source follower circuit 110.
  • a ground potential is applied to the source of the load FET 102, and a power supply potential Vdd is applied to the source of the current source FET 103 and the source of the feedback P-type FET 104.
  • V1 a fixed potential
  • V2 a fixed potential
  • FIG. 6 is a diagram showing a small signal equivalent circuit of the amplifier circuit 100 of FIG. 1A. From Kirchhoff's current law at the drain and output terminals of the drive N-type FET 101, equation (4) and the following equation (8) hold.
  • gm fbn is the transconductance of the feedback N-type FET 105
  • r fbn is the output resistance of the feedback N-type FET 105.
  • the gate voltage of the drive N-type FET 101 rises, so that the source-drain current of the drive N-type FET 101 increases.
  • the source voltage of the drive N-type FET 101 rises and the drain voltage falls.
  • the increase in the source voltage of the drive N-type FET 101 is, that is, an increase in the voltage of the output terminal.
  • the gate voltage of the feedback P-type FET 104 decreases and the source-drain current increases, and the gate voltage of the feedback N-type FET 105 decreases and the source- The drain current is reduced.
  • the load FET 102 is a constant current source
  • the source-drain current of the drive N-type FET 101 starts to decrease according to Kirchhoff's current law at the output terminal.
  • the rise in the source voltage and the fall in the drain voltage of the drive N-type FET 101 are suppressed.
  • Suppression of the increase in the source voltage of the drive N-type FET 101 is, that is, suppression of the voltage increase in the output terminal.
  • the gate voltage of the drive N-type FET 101 drops, so that the source-drain current of the drive N-type FET 101 decreases.
  • the source voltage of the drive N-type FET 101 drops and the drain voltage rises.
  • the decrease in the source voltage of the drive N-type FET 101 is, that is, the decrease in the voltage of the output terminal.
  • the gate voltage of the feedback P-type FET 104 rises and the source-drain current decreases, and the gate voltage of the feedback N-type FET 105 falls and the source-drain The current decreases.
  • the load FET 102 is a constant current source
  • the source-drain current of the drive N-type FET 101 starts to increase according to Kirchhoff's current law at the output terminal.
  • the decrease in the source voltage and the increase in the drain voltage of the drive N-type FET 101 are suppressed.
  • Suppression of the source voltage drop of the drive N-type FET 101 is, that is, suppression of the voltage drop of the output terminal.
  • the output feedback speed is increased because the feedback N-type FET 105 is added as compared with the SSF circuit 120, and the output fluctuation rapidly shifts from the transient state to the steady state.
  • the output feedback speed becomes faster at the time of falling than at the time of rising of the output waveform. Therefore, in the output waveform of the amplifier circuit 100, the rise and fall are steep, while the rise and fall overshoot and undershoot are suppressed, and the oscillation of the output waveform is also suppressed.
  • it is possible to rise time of the output waveform of the amplifier circuit 100 t r and Tatsuka time t f is shortened as shown in FIG. 7, to obtain an amplifier circuit capable of transmitting a faster clock signal. Further, the rising settling time t sr and the falling settling time t sf are shortened, and an amplifier circuit capable of driving a larger output load can be obtained.
  • a ground potential is applied to the source of the load FET 102 and the source of the feedback N-type FET 105, and the power supply potential Vdd is applied to the source of the current source FET 103 and the source of the feedback P-type FET 104.
  • V1 By applying a fixed potential V1 to the gate of the load FET 102, it is operated in a saturated region to be a constant current source, and by applying a fixed potential V2 to the gate of the current source FET 103, it is operated in a saturated region to be a constant current source.
  • Vdd> V2> V1> ground potential (GND) is satisfied.
  • the input signal is input to the input terminal, and the output signal is output from the output terminal connected to the source of the drive N-type FET 101.
  • a conventional amplifier circuit as disclosed in Patent Document 2 (International Publication No. 2019-107084) has a lower output impedance than a normal SSF, and therefore has a high driving force, high-speed signal transmission, and a large external structure. Suitable for driving loads.
  • impedance matching with the subsequent circuit is easy.
  • the rise and fall times are steep, so the rise and fall times are short, and conversely, over and undershoot are unlikely to occur during the rise and fall, so the settling time is short, or oscillation occurs. Ringing is less likely to occur.
  • the large signal operation of the amplifier circuit 100 will be described in comparison with the large signal operation of the conventional source follower circuit and SSF circuit.
  • the channel length modulation effect and the substrate bias effect are not considered here.
  • the threshold voltages Vth dn , Vth ln , and Vth fbn of the drive N-type FET 101, the load FET 102, and the feedback N-type FET 105 are set to positive values, and the gain coefficients ⁇ dn , ⁇ ln , and ⁇ fbn are positive values, respectively. And.
  • the threshold voltages Vth cp and Vth fbp of the current source FET 103 and the feedback P-type FET 104 are set to negative values, and the gain coefficients ⁇ cp and ⁇ fbp are set to positive values, respectively.
  • VA represents the voltage at the node (connection point) A shown in FIG.
  • FIG 1A showing a configuration of the amplifier circuit 100 according to the first embodiment of the present invention
  • the gate of the feedback N-type FET 105 - source voltage from a V A -Vth fbn, feedback N-type FET 105 operates in the saturation region
  • the drain-source current Ids fbn at the time is expressed by the following equation (109).
  • the current flowing between the source of the drive N-type FET 101 and the drain of the load FET 102 and the drain of the feedback P-type FET 104 and the drain of the feedback N-type FET 105 is defined as I0. Further, the current flowing in and out of the output terminal OUT is defined as Iout.
  • I0 ⁇ 0 in both the steady state (Iout 0) and the transition state (Iout ⁇ 0).
  • ⁇ ln is the channel length modulation coefficient of the load FET 102
  • ⁇ cp is the channel length modulation coefficient of the current source FET 103.
  • FIG. 1B is a diagram showing a configuration of an amplifier circuit 150 according to a first modification of the first embodiment of the present invention.
  • the amplifier circuit 150 has a source of the drive N-type FET 101 and a drain of the load FET 102 (node X in the figure), a drain of the feedback P-type FET 104, and a drain of the feedback N-type FET 105 (output terminal OUT) as compared with the amplifier circuit 100. Is not connected to.
  • the amplifier circuit 100 and the amplifier circuit 150 functioning as a TEG circuit may be a composite circuit formed on the same chip (same semiconductor device, same integrated circuit, etc.).
  • FIG. 1C is a diagram showing a configuration of an amplifier circuit 160 according to a second modification of the first embodiment of the present invention.
  • the amplifier circuit 160 further includes a switch 161 and a differential amplifier 162 as compared to the amplifier circuit 100.
  • the switch 161 and the differential amplifier 162 are connected between the node X and the output terminal OUT.
  • the switch 161 is turned on to short-circuit the node X and the output terminal OUT.
  • the currents are equal. Therefore, the input / output characteristics of the CMOS inverter including the feedback P-type FET 104 and the feedback N-type FET 105 become symmetrical, and the extra steady-state current in the amplifier circuit is reduced. That is, the rising and falling characteristics of the output waveforms of the amplifier circuits 100, 150, 160 are symmetrical and the shortest, and the power consumption of the amplifier circuits 100, 150, 160 is reduced.
  • the amplifier circuit 100 is characterized in that the feedback P-type FET 104 and the feedback N-type FET 105 are enhancement type (Normally Off).
  • Vth>0 it is called an enhancement type (Normally Off)
  • Vth ⁇ 0 it is called a depletion type (Normally On).
  • FIG. 1D is a graph showing the relationship between the input voltage and the through current in a CMOS inverter composed of a feedback P-type FET 104 and a feedback N-type FET 105.
  • the maximum value Imax of the through current is expressed by the following equation (118).
  • the time constant ⁇ of the CMOS inverter including the feedback P-type FET 104 and the feedback N-type FET 105 is expressed by the following equation (119). ⁇ corresponds to the rise time and the fall time.
  • Cout is the load capacitance of the output terminal.
  • Imax is a quadratic expression of Vth
  • is a linear expression of Vth. Therefore, the degree of decrease in Imax due to the increase in Vth is large, and the degree of increase in ⁇ is small.
  • Imax and ⁇ are both linear equations of ⁇ , the degree of decrease in Imax due to the decrease in ⁇ and the degree of increase in ⁇ are equivalent. Therefore, in order to reduce Imax while suppressing the increase in ⁇ , for example, Vth may be increased instead of decreasing ⁇ .
  • the amplifier circuit 100 in the present embodiment is different from the conventional SSF circuit 120 in that the drive N-type FET 101, the load FET 102, and the current source FET 103 are of the depletion type (Normally On).
  • the drive N-type FET 101 and the current source FET 103 operate in the saturation region, the relation between Vin and Vout of the amplifier circuit 100 is linear because the equation (107) holds.
  • the drive N-type FET 101 and the current source FET 103 operate in the linear region, they deviate from the equation (107), so that the linearity of the relationship between Vin and Vout deteriorates. Therefore, in order to maintain the linearity of the input / output characteristics of the amplifier circuit 100, the drive N-type FET 101, the load FET 102, and the current source FET 103 are optimized on the assumption that the FET operates in the saturation region.
  • the conditions under which the FET operates in the saturation region are Vds ⁇ Vgs ⁇ Vth ⁇ 0 for the N-type FET and Vds ⁇ Vgs + Vth ⁇ 0 for the P-type FET. Therefore, the drive N-type FET 101, the load FET 102, and the current source FET 103 operate in the saturation region when the following three equations (120), (121), and (122) hold.
  • Vds ln Vout
  • Vds dn V A -Vout
  • a Vds cp V A -Vdd
  • Vgs ln V1
  • Vgs dn Vin-Vout
  • Vgs cp V2-Vdd.
  • Equations (123), (124), and (125) can be summarized into the following equation (126). 0 ⁇ V1-Vth ⁇ Vin-Vth ⁇ V2 + Vth ⁇ Vdd ... (126)
  • the drive N-type FET 101, the load FET 102, and the current source FET 103 operate in the saturation region in V1 ⁇ Vin ⁇ V2 + 2Vth, and in this case, the linearity of the relationship between Vin and Vout is maintained.
  • the lower limit value of V1 is Vth
  • the upper limit value of V2 is Vdd-Vth
  • the maximum range of Vin is Vth ⁇ Vin ⁇ Vdd + Vth (voltage range Vdd).
  • the threshold voltage Vth ⁇ Vth cp is different from the enhancement type (Normally Off).
  • Vth ln Vth dn is 0 or less. Therefore, the input voltage of the amplifier circuit 100 can be reduced, and the power consumption of the amplifier circuit 100 and the generation of hot carriers can be suppressed.
  • the CMOS inverter input / output characteristics including the feedback P-type FET 104 and the feedback N-type FET 105 are symmetrical, and the extra steady-state current in the amplifier circuit is reduced. .. Therefore, the rising and falling characteristics of the output waveform are symmetrical and the shortest, and the power consumption can be reduced. Further, since the through current flowing through the CMOS inverter including the feedback P-type FET 104 and the feedback N-type FET 105 is reduced, the power consumption is reduced. Further, since the range in which the input / output characteristics are linear shifts as a whole, the power consumption of the amplifier circuit can be reduced and the generation of hot carriers can be suppressed.
  • FIG. 8A is a diagram showing a configuration of an amplifier circuit 200 according to a second embodiment of the present invention.
  • the amplifier circuit 200 is a form of a source follower circuit.
  • the drive FET is a P-type FET.
  • the amplifier circuit 200 includes a drive P-type FET 201, a load FET 202, a current source FET 203, a feedback P-type FET 104, and a feedback N-type FET 105.
  • the drive P-type FET 201, the load FET 202, and the feedback P-type FET 104 are composed of P-type FETs.
  • the current source FET 203 and the feedback N-type FET 105 are composed of an N-type FET.
  • the source of the load FET 202 is connected to the power supply, and the drain is connected to the source of the drive P-type FET 201.
  • the drain of the current source FET 203 is connected to the drain of the drive P-type FET 201, and the source of the current source FET 203 is connected to the GND.
  • the input terminal IN of the amplifier circuit 200 is connected to the gate of the drive P-type FET 201.
  • a fixed potential V1 is input to the gate of the load FET 202.
  • the load FET 202 functions as a constant current source.
  • connection point between the source of the drive P-type FET 201 and the drain of the load FET 202 is connected to the output terminal OUT.
  • the source of the feedback P-type FET 104 is connected to the power supply, and the drain is connected to the drain of the feedback N-type FET 105.
  • the source of the feedback N-type FET 105 is connected to the GND.
  • the gates of the feedback P-type FET 104 and the feedback N-type FET 105 are both connected to the connection point between the drain of the current source FET 203 and the drain of the drive P-type FET 201.
  • connection point between the drain of the feedback P-type FET 104 and the drain of the feedback N-type FET 105 is connected to the output terminal OUT.
  • FIG. 9 is a diagram showing the configuration of a conventional source follower circuit 210.
  • the source of the load FET 202 is connected to the power source and the drain is connected to the source of the drive P-type FET 201.
  • the drain of the drive P-type FET 201 is connected to the GND.
  • the connection point between the source of the drive P-type FET 201 and the drain of the load FET 202 is connected to the output terminal OUT.
  • the gate of the load FET 202 is connected to the fixed potential V1, and the load FET 202 functions as a constant current source.
  • FIG. 10 is a diagram showing a small signal equivalent circuit of the source follower circuit 210 of FIG.
  • the output resistance of the source follower circuit 210 is represented by the following equation (11).
  • r dp is the output resistance of the driving P-type FET 201
  • r lp is the output resistance of the load FET 202
  • gm dp is the transconductance of the driving P-type FET 201.
  • equation (11) can be approximated as the following equation (12).
  • FIG. 11 is a diagram showing the configuration of the SSF circuit 220.
  • the SSF circuit 220 of FIG. 11 has a configuration in which a current source FET 203 and a feedback N-type FET 105 are added to the source follower circuit 210 of FIG.
  • the SSF circuit 220 of FIG. 11 has a configuration in which the feedback P-type FET 104 is omitted from the amplifier circuit 200.
  • FIG. 12 is a diagram showing a small signal equivalent circuit of the SSF circuit 220 of FIG. From Kirchhoff's current law at the drain and output terminals of the drive P-type FET 201, the following equations (13) and (14) hold.
  • r cn is the output resistance of the current source FET 203.
  • Equation (15) is given by the following equation. It can be approximated as in (16).
  • the gate voltage of the drive P-type FET 201 rises, so that the source-drain current of the drive P-type FET 201 increases.
  • the source voltage of the drive P-type FET 201 rises and the drain voltage falls. Since the output terminal is connected to the source of the drive P-type FET 201, the increase in the source voltage of the drive P-type FET 201 means an increase in the voltage of the output terminal.
  • the drain voltage of the drive P-type FET 201 drops, the gate voltage of the feedback N-type FET 105 drops, and the source-drain current decreases.
  • the load FET 202 is a constant current source, the source-drain current of the drive P-type FET 201 starts to increase according to Kirchhoff's current law at the output terminal.
  • the rise in the source voltage and the fall in the drain voltage of the drive P-type FET 201 are suppressed.
  • Suppression of the increase in the source voltage of the drive P-type FET 201 is, that is, suppression of the voltage increase in the output terminal.
  • the gate voltage of the drive P-type FET 201 drops, so that the source-drain current of the drive P-type FET 201 increases.
  • the source voltage of the drive P-type FET 201 drops and the drain voltage rises.
  • the decrease in the source voltage of the drive P-type FET 201 is, that is, the decrease in the voltage of the output terminal.
  • the gate voltage of the feedback N-type FET 105 rises and the source-drain current increases.
  • the load FET 202 is a constant current source
  • the source-drain current of the drive P-type FET 201 starts to decrease due to Kirchhoff's current law at the output terminal.
  • the decrease in the source voltage and the increase in the drain voltage of the drive P-type FET 201 are suppressed.
  • Suppression of the source voltage drop of the drive P-type FET 201 is, that is, suppression of the voltage drop of the output terminal.
  • the output fluctuation shifts from the transient state to the steady state more quickly than in the source follower circuit 210.
  • the power supply potential Vdd is applied to the source of the load FET 202, and the ground potential is applied to the source of the current source FET 203 and the source of the feedback N-type FET 105.
  • V1 By applying a fixed potential V1 to the gate of the load FET 202, it is operated in a saturated region to be a constant current source, and by applying a fixed potential V2 to the gate of the current source FET 203, it is operated in a saturated region to be a constant current source.
  • Vdd> V1> V2> ground potential (GND) is satisfied. In this state, the input signal is input to the input terminal, and the output signal is output from the output terminal connected to the source of the drive P-type FET 201.
  • FIG. 13 is a diagram showing a small signal equivalent circuit of the amplifier circuit 200 of FIG. 8A. From Kirchhoff's current law at the drain and output terminals of the drive P-type FET 201, equation (13) and the following equation (17) hold.
  • the gate voltage of the drive P-type FET 201 rises, so that the source-drain current of the drive P-type FET 201 decreases.
  • the source voltage of the drive P-type FET 201 rises and the drain voltage falls.
  • the increase in the source voltage of the drive P-type FET 201 is, that is, an increase in the voltage of the output terminal.
  • the gate voltage of the feedback P-type FET 104 decreases and the source-drain current increases, and the gate voltage of the feedback N-type FET 105 decreases and the source- The drain current is reduced.
  • the load FET 202 is a constant current source
  • the source-drain current of the drive P-type FET 201 starts to increase according to Kirchhoff's current law at the output terminal.
  • the rise in the source voltage and the fall in the drain voltage of the drive P-type FET 201 are suppressed.
  • Suppression of the increase in the source voltage of the drive P-type FET 201 is, that is, suppression of the voltage increase in the output terminal.
  • the gate voltage of the drive P-type FET 201 drops, so that the source-drain current of the drive P-type FET 201 increases.
  • the source voltage of the drive P-type FET 201 drops and the drain voltage rises.
  • the decrease in the source voltage of the drive P-type FET 201 is, that is, the decrease in the voltage of the output terminal.
  • the gate voltage of the feedback P-type FET 104 rises and the source-drain current decreases, and the gate voltage of the feedback N-type FET 105 falls and the source-drain The current decreases.
  • the load FET 202 is a constant current source
  • the source-drain current of the drive P-type FET 201 starts to decrease due to Kirchhoff's current law at the output terminal.
  • the decrease in the source voltage and the increase in the drain voltage of the drive P-type FET 201 are suppressed.
  • Suppression of the source voltage drop of the drive P-type FET 201 is, that is, suppression of the voltage drop of the output terminal.
  • the output feedback speed becomes higher than that in the SSF circuit 220, and the output fluctuation rapidly shifts from the transient state to the steady state.
  • the output feedback speed becomes faster at the time of rising than at the time of falling of the output waveform. Therefore, in the output waveform of the amplifier circuit 200, the rise and fall are steep, while the rise and fall overshoot and undershoot are suppressed, and the oscillation of the output waveform is also suppressed.
  • rise time t r and Tatsuka time t f of the output waveform of the amplifier circuit 200 it is possible to shorten rise time t r and Tatsuka time t f of the output waveform of the amplifier circuit 200 to obtain an amplifying circuit capable of transmitting a faster clock signal. Further, the rising settling time t sr and the falling settling time t sf are shortened, and an amplifier circuit capable of driving a larger output load can be obtained.
  • the power supply potential Vdd is applied to the source of the load FET 202 and the source of the feedback P-type FET 104, and the ground potential is applied to the source of the current source FET 203 and the source of the feedback N-type FET 105.
  • V1 a fixed potential
  • V2 a fixed potential
  • the large signal operation of the amplifier circuit 200 will be described in comparison with the large signal operation of the conventional source follower circuit and SSF circuit. For the sake of simplicity, the channel length modulation effect and the substrate bias effect are not considered here. Further, the threshold voltages Vth dp , Vth lp , and Vth fbp of the drive P-type FET 201, the load FET 202, and the feedback P-type FET 104 are set to negative values, and the gain coefficients ⁇ dp , ⁇ lp , and ⁇ fbp are positive values, respectively. And. The threshold voltages Vth cn and Vth fbn of the current source FET 203 and the feedback N-type FET 105 are positive values, and the gain coefficients ⁇ cn and ⁇ fbn are positive values, respectively.
  • the current flowing between the source of the drive P-type FET 201 and the drain of the load FET 202 and the drain of the feedback P-type FET 104 and the drain of the feedback N-type FET 105 is defined as I0. Further, the current flowing in and out of the output terminal OUT is defined as Iout.
  • I0 ⁇ 0 in both the steady state (Iout 0) and the transition state (Iout ⁇ 0).
  • the channel length modulation effect is added to the equations (202) and (205), the following equations (212) and (213) are obtained, respectively.
  • ⁇ lp is the channel length modulation coefficient of the load FET 202
  • ⁇ cn is the channel length modulation coefficient of the current source FET 203.
  • FIG. 8B is a diagram showing a configuration of an amplifier circuit 250 according to a first modification of the second embodiment of the present invention.
  • the amplifier circuit 250 has a source of the drive P-type FET 201 and a drain of the load FET 202 (node X in the figure), a drain of the feedback P-type FET 104, and a drain of the feedback N-type FET 105 (output terminal OUT) as compared with the amplifier circuit 200. Is not connected to.
  • the amplifier circuit 200 and the amplifier circuit 250 functioning as the TEG circuit may be a composite circuit formed on the same chip.
  • FIG. 8C is a diagram showing a configuration of an amplifier circuit 260 according to a second modification of the first embodiment of the present invention.
  • the amplifier circuit 260 further includes a switch 261 and a differential amplifier 262 as compared to the amplifier circuit 200.
  • the switch 261 and the differential amplifier 262 are connected between the node X and the output terminal OUT.
  • the switch 261 is turned on to short-circuit the node X and the output terminal OUT.
  • the currents are equal. Therefore, the input / output characteristics of the CMOS inverter including the feedback P-type FET 104 and the feedback N-type FET 105 become symmetrical, and the extra steady-state current in the amplifier circuit is reduced. That is, the rising and falling characteristics of the output waveforms of the amplifier circuits 200, 250 and 260 are symmetrical and the shortest, and the power consumption of the amplifier circuits 200, 250 and 260 is reduced.
  • the amplifier circuit 200 is characterized in that, unlike the conventional SSF circuit 220, the feedback P-type FET 104 and the feedback N-type FET 105 are enhancement type (Normally Off). Also in this embodiment, the graph showing the relationship between the input voltage and the through current in the CMOS inverter composed of the feedback P-type FET 104 and the feedback N-type FET 105 is the same as in FIG. 1D, and the maximum value Imax of the through current is described above. It is represented by the equation (118). Further, the time constant ⁇ of the CMOS inverter including the feedback P-type FET 104 and the feedback N-type FET 105 is represented by the above equation (119). As described above, in order to reduce Imax while suppressing the increase in ⁇ , for example, Vth may be increased instead of decreasing ⁇ .
  • the amplifier circuit 200 in the present embodiment is characterized in that, unlike the conventional SSF circuit 220, the drive P-type FET 201, the load FET 202, and the current source FET 203 are depletion type (Normally On).
  • the drive P-type FET 201 and the current source FET 203 operate in the saturation region, the relation between Vin and Vout of the amplifier circuit 200 is linear because the equation (207) holds.
  • the drive P-type FET 201 and the current source FET 203 operate in the linear region, they deviate from the equation (207), so that the linearity of the relationship between Vin and Vout deteriorates. Therefore, in order to maintain the linearity of the input / output characteristics of the amplifier circuit 200, the drive P-type FET 201, the load FET 202, and the current source FET 203 are optimized on the assumption that the FET operates in the saturation region.
  • the conditions under which the FET operates in the saturation region are Vds ⁇ Vgs ⁇ Vth ⁇ 0 for the N-type FET and Vds ⁇ Vgs + Vth ⁇ 0 for the P-type FET. Therefore, the drive P-type FET 201, the load FET 202, and the current source FET 203 operate in the saturation region when the following three equations (218), (219), and (220) hold.
  • Equations (221), (222), and (223) can be summarized into the following equation (224). 0 ⁇ V2-Vth ⁇ Vin + Vth ⁇ V1 + Vth ⁇ Vdd ... (224)
  • the drive P-type FET 201, the load FET 202, and the current source FET 203 operate in the saturation region in V2-2Vth ⁇ Vin ⁇ V1, and in this case, the linearity of the relationship between Vin and Vout is maintained. Is done.
  • the lower limit value of V2 is Vth and the upper limit value of V1 is Vdd ⁇ Vth
  • the maximum range of Vin is ⁇ Vth ⁇ Vin ⁇ Vdd (voltage range Vdd).
  • the CMOS inverter input / output characteristics including the feedback P-type FET 104 and the feedback N-type FET 105 become symmetrical, and the extra steady current in the amplifier circuit is reduced. .. Therefore, the rising and falling characteristics of the output waveform are symmetrical and the shortest, and the power consumption can be reduced. Further, since the through current flowing through the CMOS inverter including the feedback P-type FET 104 and the feedback N-type FET 105 is reduced, the power consumption is reduced. Further, since the range in which the input / output characteristics are linear shifts as a whole, the power consumption of the amplifier circuit can be reduced and the generation of hot carriers can be suppressed.
  • FIG. 14 is a diagram showing a configuration of an amplifier circuit 300 according to a third embodiment of the present invention.
  • the amplifier circuit 300 is a form of a source follower circuit.
  • the amplifier circuit 300 has the same configuration as the SSF circuit 120 shown in FIG. 4 except for the connection of the gate of the current source FET 103. That is, the gate of the current source FET 103 is connected to the fixed potential V2 in the SSF circuit 120, but is connected to the input terminal in the amplifier circuit 300.
  • the drive N-type FET 101 and the current source FET 103 form an inverter circuit.
  • FIG. 15 is a diagram showing a small signal equivalent circuit of the amplifier circuit 300 of FIG. From Kirchhoff's current law at the drain and output terminals of the drive N-type FET 101, the following equations (20) and (21) hold.
  • gm cp is the transconductance of the current source FET 103.
  • Equation (22) is the same as equation (6) showing the output resistance of the SSF circuit 120. Therefore, it can be seen that the output resistance of the SSF circuit 120 and the amplifier circuit 300 in the present embodiment are the same, and the driving force of the output load is also the same.
  • the gate voltage of the drive N-type FET 101 and the current source FET 103 rises, so that the source-drain current of the drive N-type FET 101 increases and the source-drain current of the current source FET 103 decreases. To do.
  • the source voltage of the drive N-type FET 101 rises and the drain voltage falls faster than the SSF circuit 120.
  • the increase in the source voltage of the drive N-type FET 101 is, that is, an increase in the voltage of the output terminal.
  • the gate voltage of the feedback P-type FET 104 decreases, and the source-drain current increases.
  • the load FET 102 is a constant current source
  • the source-drain current of the drive N-type FET 101 starts to decrease due to Kirchhoff's current law at the output terminal.
  • the rise in the source voltage and the fall in the drain voltage of the drive N-type FET 101 are suppressed.
  • Suppression of the increase in the source voltage of the drive N-type FET 101 is, that is, suppression of the voltage increase in the output terminal.
  • the gate voltage of the drive N-type FET 101 and the current source FET 103 drops, so that the source-drain current of the drive N-type FET 101 decreases and the source-drain of the current source FET 103 The current increases.
  • the source voltage of the drive N-type FET 101 drops and the drain voltage rises faster than the SSF circuit 120.
  • the decrease in the source voltage of the drive N-type FET 101 is, that is, the decrease in the voltage of the output terminal.
  • the gate voltage of the feedback P-type FET 104 rises and the source-drain current decreases.
  • the load FET 102 is a constant current source
  • the source-drain current of the drive N-type FET 101 starts to increase according to Kirchhoff's current law at the output terminal.
  • the source voltage drop and the drain voltage rise of the drive N-type FET 101 are suppressed.
  • Suppression of the source voltage drop of the drive N-type FET 101 is, that is, suppression of the voltage drop of the output terminal.
  • the input transmission speed becomes faster, and the output fluctuation rapidly shifts from the transient state to the steady state.
  • the input transmission speed becomes faster at the time of rising than at the time of falling of the output waveform. Therefore, in the output waveform of the amplifier circuit 300, the rise and fall are steep, while the rise and fall overshoot and undershoot are suppressed, and the oscillation of the output waveform is also suppressed.
  • a ground potential is applied to the source of the load FET 102, and a power supply potential Vdd is applied to the source of the current source FET 103 and the source of the feedback P-type FET 104.
  • V1 a fixed potential
  • V1 ground potential
  • FIG. 16 is a diagram showing a configuration of an amplifier circuit 400 according to a fourth embodiment of the present invention.
  • the amplifier circuit 400 is a form of a source follower circuit.
  • the amplifier circuit 400 has the same configuration as the SSF circuit 220 shown in FIG. 11 except for the connection of the gate of the current source FET 203. That is, the gate of the current source FET 203 is connected to the fixed potential V2 in the SSF circuit 220, but is connected to the input terminal in the amplifier circuit 400.
  • the drive P-type FET 201 and the current source FET 203 form an inverter circuit.
  • FIG. 17 is a diagram showing a small signal equivalent circuit of the amplifier circuit 400 of FIG. From Kirchhoff's current law at the drain and output terminals of the drive P-type FET 201, the following equations (23) and (24) hold.
  • gm cn is the transconductance of the current source FET 203.
  • Equation (25) is the same as equation (15) showing the output resistance of the SSF circuit 220. Therefore, it can be seen that the output resistance of the SSF circuit 220 and the amplifier circuit 400 in the present embodiment are the same, and the driving force of the output load is also the same.
  • the gate voltage of the drive P-type FET 201 and the current source FET 203 rises, so that the source-drain current of the drive P-type FET 201 decreases and the source-drain current of the current source FET 203 increases. To do. As a result, the source voltage of the drive P-type FET 201 rises and the drain voltage falls more quickly than the SSF circuit 220.
  • the increase in the source voltage of the drive P-type FET 201 is, that is, an increase in the voltage of the output terminal.
  • the gate voltage of the feedback N-type FET 105 decreases, and the source-drain current decreases.
  • the load FET 202 is a constant current source
  • the source-drain current of the drive P-type FET 201 starts to increase due to Kirchhoff's current law at the output terminal.
  • the rise in the source voltage and the fall in the drain voltage of the drive P-type FET 201 are suppressed.
  • Suppression of the increase in the source voltage of the drive P-type FET 201 is, that is, suppression of the voltage increase in the output terminal.
  • the gate voltage of the drive P-type FET 201 and the current source FET 203 drops, so that the source-drain current of the drive P-type FET 201 increases and the source-drain of the current source FET 203 The current decreases.
  • the source voltage of the drive P-type FET 201 drops and the drain voltage rises faster than the SSF circuit 220.
  • the decrease in the source voltage of the drive P-type FET 201 is, that is, the decrease in the voltage of the output terminal.
  • the gate voltage of the feedback N-type FET 105 rises and the source-drain current increases.
  • the load FET 202 is a constant current source
  • the source-drain current of the drive P-type FET 201 starts to decrease due to Kirchhoff's current law at the output terminal.
  • the decrease in the source voltage and the increase in the drain voltage of the drive P-type FET 201 are suppressed.
  • Suppression of the source voltage drop of the drive P-type FET 201 is, that is, suppression of the voltage drop of the output terminal.
  • the input transmission speed becomes faster because the current source FET 203 is connected to the input terminal as compared with the SSF circuit 220, and the output fluctuation rapidly shifts from the transient state to the steady state.
  • the input transmission speed becomes faster at the time of rising than at the time of falling of the output waveform. Therefore, in the output waveform of the amplifier circuit 400, the rise and fall are steep, while the rise and fall overshoot and undershoot are suppressed, and the oscillation of the output waveform is also suppressed.
  • the power supply potential Vdd is applied to the source of the load FET 202, and the ground potential is applied to the source of the current source FET 203 and the source of the feedback N-type FET 105.
  • V1 By applying a fixed potential V1 to the gate of the load FET 202, it is operated in the saturation region to serve as a constant current source.
  • Vdd> V1> ground potential (GND) is satisfied.
  • the input signal is input to the input terminal connected to the gate of the drive P-type FET 201 and the gate of the current source FET 203, and the output signal is output from the output terminal connected to the source of the drive P-type FET 201.
  • FIG. 18 is a diagram showing a configuration of an amplifier circuit 500 according to a fifth embodiment of the present invention.
  • the amplifier circuit 500 has the same configuration as the amplifier circuit 100 shown in FIG. 1A except for the connection of the gate of the current source FET 103. That is, the gate of the current source FET 103 is connected to the fixed potential V2 in the amplifier circuit 100, but is connected to the input terminal in the amplifier circuit 500.
  • the drive N-type FET 101 and the current source FET 103 form an inverter circuit.
  • FIG. 19 is a diagram showing a small signal equivalent circuit of the amplifier circuit 500 of FIG. From Kirchhoff's current law at the drain and output terminals of the drive N-type FET 101, equation (20) and the following equation (26) hold.
  • Equation (27) is the same as equation (9) showing the output resistance of the amplifier circuit 100 of the first embodiment. Therefore, it can be seen that the output resistance of the amplifier circuit 100 and the amplifier circuit 500 in the present embodiment are the same, and the driving force of the output load is also the same.
  • the gate voltage of the drive N-type FET 101 and the current source FET 103 rises, so that the source-drain current of the drive N-type FET 101 increases and the source-drain current of the current source FET 103 decreases. To do. As a result, the source voltage of the drive N-type FET 101 rises and the drain voltage falls faster than the SSF circuit 120.
  • the increase in the source voltage of the drive N-type FET 101 is, that is, an increase in the voltage of the output terminal.
  • the gate voltage of the feedback P-type FET 104 decreases and the source-drain current increases, and the gate voltage of the feedback N-type FET 105 decreases and the source- The drain current is reduced.
  • the load FET 102 is a constant current source
  • the source-drain current of the drive N-type FET 101 starts to decrease according to Kirchhoff's current law at the output terminal.
  • the rise in the source voltage and the fall in the drain voltage of the drive N-type FET 101 are suppressed. Suppression of the increase in the source voltage of the drive N-type FET 101 is, that is, suppression of the voltage increase in the output terminal.
  • the gate voltage of the drive N-type FET 101 and the current source FET 103 drops, so that the source-drain current of the drive N-type FET 101 decreases and the source-drain of the current source FET 103 The current increases.
  • the source voltage of the drive N-type FET 101 drops and the drain voltage rises faster than the SSF circuit 120.
  • the decrease in the source voltage of the drive N-type FET 101 is, that is, the decrease in the voltage of the output terminal.
  • the gate voltage of the feedback P-type FET 104 rises and the source-drain current decreases, and the gate voltage of the feedback N-type FET 105 falls and the source-drain The current decreases.
  • the load FET 102 is a constant current source
  • the source-drain current of the drive N-type FET 101 starts to increase according to Kirchhoff's current law at the output terminal.
  • the decrease in the source voltage and the increase in the drain voltage of the drive N-type FET 101 are suppressed. Suppression of the source voltage drop of the drive N-type FET 101 is, that is, suppression of the voltage drop of the output terminal.
  • the output feedback speed is increased because the feedback N-type FET 105 is added as compared with the SSF circuit 120, and the output fluctuation rapidly shifts from the transient state to the steady state.
  • the output feedback speed becomes faster at the time of falling than at the time of rising of the output waveform. Therefore, in the output waveform of the amplifier circuit 500, the rise and fall are steep, while the rise and fall overshoot and undershoot are suppressed, and the oscillation of the output waveform is also suppressed.
  • rise time t r and Tatsuka time t f of the output waveform of the amplifier circuit 500 it is possible to shorten rise time t r and Tatsuka time t f of the output waveform of the amplifier circuit 500 to obtain an amplifying circuit capable of transmitting a faster clock signal. Further, the rising settling time t sr and the falling settling time t sf are shortened, and an amplifier circuit capable of driving a larger output load can be obtained.
  • a ground potential is applied to the source of the load FET 102 and the source of the feedback N-type FET 105, and the power supply potential Vdd is applied to the source of the current source FET 103 and the source of the feedback P-type FET 104.
  • V1 By applying a fixed potential V1 to the gate of the load FET 102, it is operated in the saturation region to serve as a constant current source. However, it is assumed that the relationship of Vdd> V1> ground potential (GND) is satisfied.
  • the input signal is input to the input terminal connected to the gate of the drive N-type FET 101 and the gate of the current source FET 103, and the output signal is output from the output terminal connected to the source of the drive N-type FET 101.
  • FIG. 20 is a diagram showing a configuration of an amplifier circuit 600 according to a sixth embodiment of the present invention.
  • the amplifier circuit 600 has the same configuration as the amplifier circuit 200 shown in FIG. 8A except that the gate of the current source FET 203 is connected. That is, the gate of the current source FET 203 is connected to the fixed potential V2 in the amplifier circuit 200, but is connected to the input terminal in the amplifier circuit 600.
  • the drive P-type FET 201 and the current source FET 203 form an inverter circuit.
  • FIG. 21 is a diagram showing a small signal equivalent circuit of the amplifier circuit 600 of FIG. 20. From Kirchhoff's current law at the drain and output terminals of the drive P-type FET 201, equation (23) and the following equation (28) hold.
  • Equation (29) is the same as equation (18) showing the output resistance of the amplifier circuit 200 of the second embodiment. Therefore, it can be seen that the output resistance of the amplifier circuit 200 and the amplifier circuit 600 in the present embodiment are the same, and the driving force of the output load is also the same.
  • the gate voltage of the drive P-type FET 201 rises, so that the source-drain current of the drive P-type FET 201 decreases and the source-drain current of the current source FET 203 increases.
  • the source voltage of the drive P-type FET 201 rises and the drain voltage falls more quickly than the SSF circuit 220.
  • the increase in the source voltage of the drive P-type FET 201 is, that is, an increase in the voltage of the output terminal.
  • the gate voltage of the feedback P-type FET 104 decreases and the source-drain current increases, and the gate voltage of the feedback N-type FET 105 decreases and the source- The drain current is reduced.
  • the load FET 202 is a constant current source
  • the source-drain current of the drive P-type FET 201 starts to increase according to Kirchhoff's current law at the output terminal.
  • the gate voltage of the drive P-type FET 201 drops, so that the source-drain current of the drive P-type FET 201 increases and the source-drain current of the current source FET 203 decreases. ..
  • the source voltage of the drive P-type FET 201 drops and the drain voltage rises faster than the SSF circuit 220.
  • the decrease in the source voltage of the drive P-type FET 201 is, that is, the decrease in the voltage of the output terminal.
  • the gate voltage of the feedback P-type FET 104 rises and the source-drain current decreases, and the gate voltage of the feedback N-type FET 105 falls and the source-drain The current decreases.
  • the load FET 202 is a constant current source
  • the source-drain current of the drive P-type FET 201 starts to decrease due to Kirchhoff's current law at the output terminal.
  • Suppression of the source voltage drop of the drive P-type FET 201 is, that is, suppression of the voltage drop of the output terminal.
  • the output feedback speed is increased because the feedback P-type FET 104 is added as compared with the SSF circuit 220, and the output fluctuation rapidly shifts from the transient state to the steady state.
  • the output feedback speed becomes faster at the time of rising than at the time of falling of the output waveform. Therefore, in the output waveform of the amplifier circuit 600, the rise and fall are steep, while the rise and fall overshoot and undershoot are suppressed, and the oscillation of the output waveform is also suppressed.
  • the power supply potential Vdd is applied to the source of the load FET 202 and the source of the feedback P-type FET 104, and the ground potential is applied to the source of the current source FET 203 and the source of the feedback N-type FET 105.
  • V1 By applying a fixed potential V1 to the gate of the load FET 202, it is operated in the saturation region to serve as a constant current source. However, it is assumed that the relationship of Vdd> V1> ground potential (GND) is satisfied.
  • the input signal is input to the input terminal connected to the gate of the drive P-type FET 201 and the gate of the current source FET 203, and the output signal is output from the output terminal connected to the source of the drive P-type FET 201.
  • FIG. 22 is a diagram showing a configuration of an amplifier circuit 700 according to a seventh embodiment of the present invention.
  • the amplifier circuit 700 is a form of a Darlington circuit.
  • the amplifier circuit 700 includes a drive N-type FET 101, a load FET 102, a feedback N-type FET 105, and a feedback PNP-type bipolar transistor (BJT, Bipolar Junction Transistor) 504.
  • BJT Bipolar Junction Transistor
  • the source of the load FET 102 is connected to the GND, and the drain is connected to the source of the drive N-type FET 101.
  • the drain of the drive N-type FET 101 is connected to the base of the feedback PNP type BJT504.
  • the input terminal IN of the amplifier circuit 100 is connected to the gate of the drive N-type FET 101.
  • a fixed potential V1 is input to the gate of the load FET 102.
  • the "PNP type” and “NPN type” representing the conductive type of BJT are examples of the "first conductive type” and the “second conductive type” of the present invention.
  • the first conductive type may be a PNP type
  • the second conductive type may be an NPN type, and vice versa.
  • the "base”, “emitter”, and “collector” of the BJT are examples of the "control terminal”, “first terminal”, and “second terminal” of the present invention, respectively.
  • the emitter of the feedback PNP type BJT504 is connected to the power supply, and the collector is connected to the gate of the feedback N type FET 105.
  • the source of the feedback N-type FET 105 is connected to the GND.
  • the connection point between the collector of the feedback PNP type BJT504 and the drain of the feedback N-type FET 105 is connected to the output terminal OUT.
  • the amplifier circuit 700 has a configuration in which the feedback P-type FET 104 is changed to the feedback PNP type BJT504 and the current source FET 103 is removed in the amplifier circuit 100.
  • FIG. 23 is a diagram showing the configuration of a conventional FET input ID circuit 720.
  • the FET input ID circuit 720 includes a feedback PNP type BJT504 in addition to the source follower circuit 110 shown in FIG.
  • the emitter of the feedback PNP type BJT504 is connected to the power supply, the collector is connected to the output terminal OUT, and the base is connected to the drain of the drive N type FET 101.
  • the feedback PNP type BJT504 constitutes a feedback circuit.
  • the FET input ID circuit 720 has a configuration in which the feedback N-type FET 105 is omitted from the amplifier circuit 700.
  • FIG. 24 is a diagram showing a small signal equivalent circuit of the FET input ID circuit 720 of FIG. 23. From Kirchhoff's current law at the drain and output terminals of the drive N-type FET 101, the following equations (30) and (31) hold.
  • r fbp_b is the base resistance of the feedback PNP type BJT50
  • r fbp_c is the collector resistance of the feedback PNP type BJT504.
  • Equation (32) is Can be approximated as in Eq. (33).
  • the gate voltage of the drive N-type FET 101 rises, so that the source-drain current of the drive N-type FET 101 increases.
  • the source voltage of the drive N-type FET 101 rises and the drain voltage falls.
  • the increase in the source voltage of the drive N-type FET 101 is, that is, an increase in the voltage of the output terminal.
  • the base voltage of the feedback PNP type BJT504 decreases and the collector current increases. Since the load FET 102 is a constant current source, the source-drain current of the drive N-type FET 101 starts to decrease due to Kirchhoff's current law at the output terminal.
  • the gate voltage of the drive N-type FET 101 drops, so that the source-drain current of the drive N-type FET 101 decreases.
  • the source voltage of the drive N-type FET 101 drops and the drain voltage rises.
  • the decrease in the source voltage of the drive N-type FET 101 is, that is, the decrease in the voltage of the output terminal.
  • the base voltage of the feedback PNP type BJT504 rises and the collector current decreases.
  • the load FET 102 is a constant current source
  • the source-drain current of the drive N-type FET 101 starts to increase due to Kirchhoff's current law at the output terminal, and the decrease of the source voltage and the increase of the drain voltage of the drive N-type FET 101 are suppressed. Will be done. Suppression of the source voltage drop of the drive N-type FET 101 is, that is, suppression of the voltage drop of the output terminal.
  • the output fluctuation shifts from the transient state to the steady state more quickly than in the source follower circuit 110.
  • a ground potential is applied to the source of the load FET 102, a power supply potential Vdd is applied to the emitter of the feedback PNP type BJT504, and a fixed potential V1 is applied to the gate of the load FET 102 to operate in the saturation region and serve as a constant current source.
  • Vdd> V1> ground potential (GND) is satisfied.
  • the input signal is input to the input terminal, and the output signal is output from the output terminal connected to the source of the drive N-type FET 101.
  • FIG. 25 is a diagram showing a small signal equivalent circuit of the amplifier circuit 700 of FIG. 22. From Kirchhoff's current law at the drain and output terminals of the drive N-type FET 101, equation (30) and the following equation (34) hold.
  • the gate voltage of the drive N-type FET 101 rises, so that the source-drain current increases.
  • the source voltage of the drive N-type FET 101 rises and the drain voltage falls.
  • the increase in the source voltage of the drive N-type FET 101 is, that is, an increase in the voltage of the output terminal.
  • the base voltage of the feedback PNP type BJT504 decreases and the collector current increases, and the gate voltage of the feedback N-type FET 105 decreases and the source-drain current decreases. ..
  • the load FET 102 is a constant current source
  • the source-drain current of the drive N-type FET 101 starts to decrease due to Kirchhoff's current law at the output terminal.
  • the rise in the source voltage and the fall in the drain voltage of the drive N-type FET 101 are suppressed.
  • Suppression of the increase in the source voltage of the drive N-type FET 101 is, that is, suppression of the voltage increase in the output terminal.
  • the gate voltage of the drive N-type FET 101 drops, so that the source-drain current decreases.
  • the source voltage of the drive N-type FET 101 drops and the drain voltage rises.
  • the decrease in the source voltage of the drive N-type FET 101 is, that is, the decrease in the voltage of the output terminal.
  • the drain voltage of the drive N-type FET 101 rises, the base voltage of the feedback PNP type BJT504 rises and the collector current decreases, and the gate voltage of the feedback N-type FET 105 rises and the source-drain current increases. ..
  • the load FET 102 is a constant current source
  • the source-drain current of the drive N-type FET 101 starts to increase according to Kirchhoff's current law at the output terminal.
  • the decrease in the source voltage and the increase in the drain voltage of the drive N-type FET 101 are suppressed.
  • Suppression of the source voltage drop of the drive N-type FET 101 is, that is, suppression of the voltage drop of the output terminal.
  • the output feedback speed becomes faster because the feedback N-type FET 105 is added as compared with the FET input ID circuit 720, and the output fluctuation rapidly shifts from the transient state to the steady state. ..
  • the output feedback speed becomes faster at the time of falling than at the time of rising of the output waveform. Therefore, in the output waveform of the amplifier circuit 700, the rise and fall are steep, while the rise and fall overshoot and undershoot are suppressed, and the oscillation of the output waveform is also suppressed.
  • a ground potential is applied to the source of the load FET 102 and the source of the feedback N-type FET 105, and the power supply potential Vdd is applied to the emitter of the feedback PNP type BJT504.
  • V1 By applying a fixed potential V1 to the gate of the load FET 102, it is operated in the saturation region to serve as a constant current source. However, it is assumed that the relationship of Vdd> V1> ground potential (GND) is satisfied. In this state, the input signal is input to the input terminal, and the output signal is output from the output terminal connected to the source of the drive N-type FET 101.
  • the feedback N-type FET 105 cannot be changed to the feedback NPN-type BJT. This is because, in that case, the emitter-base current of the feedback PNP type BJT504 becomes the base-emitter current of the feedback NPN type BJT, and a collector current always flows through both the feedback PNP type BJT504 and the feedback NPN type BJT. Because it ends up.
  • FIG. 26 is a diagram showing a configuration of an amplifier circuit 800 according to a sixth embodiment of the present invention.
  • the amplifier circuit 800 is a form of a Darlington circuit.
  • the drive FET is a P-type FET.
  • the amplifier circuit 800 includes a drive P-type FET 201, a load FET 202, a feedback P-type FET 104, and a feedback NPN-type BJT605.
  • the source of the load FET 202 is connected to the power supply, and the drain is connected to the source of the drive P-type FET 201.
  • the input terminal IN of the amplifier circuit 800 is connected to the gate of the drive P-type FET 201.
  • a fixed potential V1 is input to the gate of the load FET 202.
  • connection point between the source of the drive P-type FET 201 and the drain of the load FET 202 is connected to the output terminal OUT.
  • the source of the feedback P-type FET 104 is connected to the power supply, and the drain is connected to the collector of the feedback NPN-type BJT605.
  • the emitter of the feedback NPN type BJT605 is connected to the GND.
  • Both the gate of the feedback P-type FET 104 and the base of the feedback NPN-type BJT605 are connected to the drain of the drive P-type FET 201.
  • connection point between the drain of the feedback P-type FET 104 and the collector of the feedback NPN-type BJT605 is connected to the output terminal OUT.
  • FIG. 27 is a diagram showing the configuration of a conventional FET input ID circuit 820.
  • the FET input ID circuit 820 includes a feedback NPN type BJT605 in addition to the source follower circuit 110 shown in FIG.
  • the emitter of the feedback NPN type BJT605 is connected to the GND, the collector is connected to the output terminal OUT, and the base is connected to the source of the drive P type FET 201.
  • the feedback NPN type BJT605 constitutes a feedback circuit.
  • the FET input ID circuit 820 has a configuration in which the feedback P-type FET 104 is omitted from the amplifier circuit 800.
  • FIG. 28 is a diagram showing a small signal equivalent circuit of the FET input ID circuit 820 of FIG. 27. From Kirchhoff's current law at the drain and output terminals of the drive P-type FET 201, the following equations (37) and (38) hold.
  • r fbn_b is the base resistance of the feedback NPN type BJT605
  • r fbn_c is the collector resistance of the feedback NPN type BJT605.
  • Equation (39) is Can be approximated as in Eq. (40).
  • the gate voltage of the drive P-type FET 201 rises, so that the source-drain current of the drive P-type FET 201 decreases.
  • the source voltage of the drive P-type FET 201 rises and the drain voltage falls.
  • the increase in the source voltage of the drive P-type FET 201 is, that is, an increase in the voltage of the output terminal.
  • the decrease in the drain voltage of the drive P-type FET 201 causes the base voltage of the feedback NPN type BJT605 to decrease, and the collector current decreases.
  • the load FET 202 is a constant current source
  • the source-drain current of the drive P-type FET 201 starts to increase due to Kirchhoff's current law at the output terminal.
  • the rise in the source voltage and the fall in the drain voltage of the drive P-type FET 201 are suppressed.
  • Suppression of the increase in the source voltage of the drive P-type FET 201 is, that is, suppression of the voltage increase in the output terminal.
  • the gate voltage of the drive P-type FET 201 drops, so that the source-drain current of the drive P-type FET 201 increases.
  • the source voltage of the drive P-type FET 201 drops and the drain voltage rises.
  • the decrease in the source voltage of the drive P-type FET 201 is, that is, the decrease in the voltage of the output terminal.
  • the base voltage of the feedback NPN-type BJT605 rises and the collector current increases.
  • the load FET 202 is a constant current source
  • the source-drain current of the drive P-type FET 201 starts to decrease due to Kirchhoff's current law at the output terminal.
  • the decrease in the source voltage and the increase in the drain voltage of the drive P-type FET 201 are suppressed.
  • Suppression of the source voltage drop of the drive P-type FET 201 is, that is, suppression of the voltage drop of the output terminal.
  • the power supply potential Vdd is applied to the source of the load FET 102, and the ground potential is applied to the emitter of the feedback NPN type BJT605.
  • V1 By applying a fixed potential V1 to the gate of the load FET 202, it is operated in the saturation region to serve as a constant current source.
  • Vdd> V1> ground potential (GND) is satisfied.
  • the input signal is input to the input terminal, and the output signal is output from the output terminal connected to the drive P-type FET 201.
  • FIG. 29 is a diagram showing a small signal equivalent circuit of the amplifier circuit 800 of FIG. 26. From Kirchhoff's current law at the drain and output terminals of the drive P-type FET 201, equation (37) and the following equation (41) hold.
  • the gate voltage of the drive P-type FET 201 rises, so that the source-drain current decreases.
  • the source voltage of the drive P-type FET 201 rises and the drain voltage falls.
  • the increase in the source voltage of the drive P-type FET 201 is, that is, an increase in the voltage of the output terminal.
  • the gate voltage of the feedback P-type FET 104 decreases to increase the source-drain current, and the base voltage of the feedback NPN-type BJT605 decreases to decrease the collector current.
  • the load FET 202 is a constant current source
  • the source-drain current of the drive P-type FET 201 starts to increase due to Kirchhoff's current law at the output terminal, and the increase in the source voltage and the decrease in the drain voltage of the drive P-type FET 201 are suppressed. Will be done. Suppression of the increase in the source voltage of the drive P-type FET 201 is, that is, suppression of the voltage increase in the output terminal.
  • the gate voltage of the drive P-type FET 201 drops, so that the source-drain current increases.
  • the source voltage of the drive P-type FET 201 decreases and the drain voltage increases.
  • the drop in the source voltage of the drive P-type FET 201 is, that is, the voltage drop in the output terminal.
  • the gate voltage of the feedback P-type FET 104 rises to reduce the source-drain current, and the base voltage of the feedback NPN type BJT605 rises to increase the collector current. ..
  • the load FET 202 is a constant current source
  • the source-drain current of the drive P-type FET 201 starts to decrease due to Kirchhoff's current law at the output terminal, and the decrease of the source voltage and the increase of the drain voltage of the drive P-type FET 201 are suppressed. Will be done. Suppression of the source voltage drop of the drive P-type FET 201 is, that is, suppression of the voltage drop of the output terminal.
  • the output feedback speed becomes faster because the feedback P-type FET 104 is added as compared with the FET input ID circuit 820, and the output fluctuation rapidly shifts from the transient state to the steady state.
  • the output feedback speed becomes faster at the time of falling than at the time of rising of the output waveform. Therefore, in the output waveform of the amplifier circuit 800, the rise and fall are steep, while the rise and fall overshoot and undershoot are suppressed, and the oscillation of the output waveform is also suppressed.
  • the power supply potential Vdd is applied to the source of the load FET 202 and the source of the feedback P-type FET 104, and the ground potential is applied to the emitter of the feedback NPN type BJT605.
  • V1 By applying a fixed potential V1 to the gate of the load FET 202, it is operated in the saturation region to serve as a constant current source.
  • Vdd> V1> ground potential (GND) is satisfied.
  • the input signal is input to the input terminal, and the output signal is output from the output terminal connected to the source of the drive P-type FET 201.
  • the feedback P-type FET 104 cannot be changed to the feedback PNP-type BJT504. This is because, in that case, the emitter-base current of the feedback PNP type BJT504 becomes the base-emitter current of the feedback NPN type BJT605, and a collector current always flows through both the feedback PNP type BJT504 and the feedback NPN type BJT605. Because it ends up.
  • FIG. 30 is a diagram showing a configuration of an amplifier circuit 900 according to a ninth embodiment of the present invention.
  • the amplifier circuit 900 is a form of a Darlington circuit.
  • the amplifier circuit 900 has a configuration in which the drive N-type FET 101 is changed to the drive NPN type BJT701 in the amplifier circuit 700.
  • the collector of the drive NPN type BJT701 is connected to the base of the feedback PNP type BJT504 and the gate of the feedback N type FET 105.
  • the emitter of the drive NPN type BJT701 is connected to the drain of the load FET 102.
  • the base of the drive NPN type BJT701 is connected to the input terminal IN.
  • the connection point between the emitter of the drive NPN type BJT701 and the drain of the load FET 102 is connected to the output terminal OUT.
  • FIG. 31 is a diagram showing the configuration of a conventional emitter follower circuit 910.
  • the source of the load FET 102 is connected to the GND, and the drain is connected to the emitter of the driving NPN type BJT701.
  • the collector of the drive NPN type BJT701 is connected to the power supply. That is, the drive NPN type BJT701 and the load FET 102 are arranged in series between the power supply and the GND.
  • the connection point between the emitter of the drive NPN type BJT701 and the drain of the load FET 102 is connected to the output terminal OUT.
  • the gate of the load FET 102 is connected to the fixed potential V1, and the load FET 102 functions as a constant current source.
  • the emitter follower circuit 910 has a configuration in which the feedback PNP type BJT504 and the feedback N-type FET 105 are omitted from the amplifier circuit 900.
  • FIG. 32 is a diagram showing a small signal equivalent circuit of the emitter follower circuit 910 of FIG. 31.
  • the output resistance of the emitter follower circuit 910 is expressed by the following equation (44).
  • r s is the output resistance of the signal source V in
  • r dn_b the base resistance
  • r dn_c driving NPN type BJT701 is the collector resistance of the drive NPN type BJT701.
  • FIG. 33 is a diagram showing the configuration of the conventional ID circuit 920.
  • the ID circuit 920 of FIG. 33 has a configuration in which a feedback PNP type BJT504 is added to the emitter follower circuit 910 of FIG. 31.
  • the ID circuit 920 of FIG. 33 has a configuration in which the feedback N-type FET 105 is omitted from the amplifier circuit 900.
  • FIG. 34 is a diagram showing a small signal equivalent circuit of the ID circuit 920 of FIG. 33. From Kirchhoff's current law at the collector and output terminals of the drive NPN type BJT701, the following equations (46) and (47) hold.
  • the driving force of the output load in the ID circuit 920 is higher than that in the emitter follower circuit 910.
  • the base voltage of the drive NPN type BJT701 rises, so the emitter current increases. As a result, the emitter voltage of the drive NPN type BJT701 rises and the collector voltage falls.
  • the increase in the emitter voltage of the drive NPN type BJT701 is, that is, the increase in the voltage of the output terminal.
  • the collector voltage of the drive NPN type BJT701 decreases, the base voltage of the feedback PNP type BJT504 decreases and the collector current increases. Since the load FET 102 is a constant current source, the emitter current of the drive NPN type BJT701 starts to decrease due to Kirchhoff's current law at the output terminal.
  • the emitter current of the drive NPN type BJT701 decreases and the collector voltage increases.
  • the decrease in the emitter voltage of the drive NPN type BJT701 is, that is, the decrease in the voltage of the output terminal.
  • the base voltage of the feedback PNP type BJT504 increases and the collector current decreases. Since the load FET 102 is a constant current source, the emitter current of the drive NPN type BJT701 starts to increase due to Kirchhoff's current law at the output terminal.
  • the decrease in the emitter voltage and the increase in the collector voltage of the drive NPN type BJT701 are suppressed.
  • Suppressing the drop in the emitter voltage of the drive NPN type BJT701 is, that is, suppressing the drop in the voltage of the output terminal.
  • a ground potential is applied to the source of the load FET 102, and a power supply potential Vdd is applied to the emitter of the feedback PNP type BJT504.
  • V1 a fixed potential
  • V1 ground potential
  • FIG. 35 is a diagram showing a small signal equivalent circuit of the amplifier circuit 900 of FIG. From Kirchhoff's current law at the collector and output terminals of the drive NPN type BJT701, equation (46) and the following equation (51) hold.
  • the driving force of the output load in the amplifier circuit 900 is higher than that in the ID circuit 920.
  • the base voltage of the drive NPN type BJT701 rises, so the emitter and current increase. As a result, the emitter voltage of the drive NPN type BJT701 rises and the collector voltage falls.
  • the increase in the emitter voltage of the drive NPN type BJT701 is, that is, the increase in the voltage of the output terminal.
  • the base voltage of the feedback PNP type BJT504 decreases and the collector current increases, and the gate voltage of the feedback N type FET 105 decreases and the source-drain current decreases. ..
  • the emitter current of the drive NPN type BJT701 starts to decrease due to Kirchhoff's current law at the output terminal. As a result, an increase in the emitter voltage and a decrease in the collector voltage of the drive NPN type BJT701 are suppressed. Suppressing the rise in the emitter voltage of the drive NPN type BJT701 is, that is, suppressing the rise in the voltage of the output terminal.
  • the base voltage of the drive NPN type BJT701 drops, so that the emitter current decreases.
  • the emitter voltage of the drive NPN type BJT701 decreases and the collector voltage increases.
  • the decrease in the emitter voltage of the drive NPN type BJT701 is, that is, the decrease in the voltage of the output terminal.
  • the base voltage of the feedback PNP type BJT504 increases and the collector current decreases, and the gate voltage of the feedback N type FET 105 increases and the source-drain current increases. ..
  • the emitter current of the drive NPN type BJT701 starts to increase due to Kirchhoff's current law at the output terminal. As a result, the decrease in the emitter voltage and the increase in the collector voltage of the drive NPN type BJT701 are suppressed. Suppressing the drop in the emitter voltage of the drive NPN type BJT701 is, that is, suppressing the drop in the voltage of the output terminal.
  • the output feedback speed becomes faster because the feedback N-type FET 105 is added as compared with the ID circuit 920, and the output fluctuation quickly shifts from the transient state to the steady state.
  • the output feedback speed becomes faster at the time of falling than at the time of rising of the output waveform. Therefore, in the output waveform of the amplifier circuit 900, the rising and falling are steep, and conversely, the overshoot and undershoot of the rising and falling are suppressed, and the oscillation of the output waveform is also suppressed.
  • a ground potential is applied to the source of the load FET 102 and the source of the feedback N-type FET 105, and the power supply potential Vdd is applied to the emitter of the feedback PNP type BJT504.
  • V1 By applying a fixed potential V1 to the gate of the load FET 102, it is operated in the saturation region to serve as a constant current source. However, it is assumed that the relationship of Vdd> V1> ground potential (GND) is satisfied. In this state, the input signal is input to the input terminal, and the output signal is output from the output terminal connected to the emitter of the drive NPN type BJT701.
  • the feedback N-type FET 105 cannot be changed to the feedback NPN type BJT605. This is because, in that case, the emitter-base current of the feedback PNP type BJT504 becomes the base-emitter current of the feedback NPN type BJT605, and a collector current always flows through both the feedback PNP type BJT504 and the feedback NPN type BJT605. Because it ends up.
  • FIG. 36 is a diagram showing a configuration of an amplifier circuit 1000 according to an embodiment 1010 of the present invention.
  • the amplifier circuit 1000 is a form of a Darlington circuit.
  • the amplifier circuit 1000 has a configuration in which the drive P-type FET 201 is changed to the drive PNP type BJT801 in the amplifier circuit 800.
  • the collector of the drive PNP type BJT801 is connected to the gate of the feedback P type FET 104 and the base of the feedback NPN type BJT605.
  • the emitter of the drive PNP type BJT801 is connected to the drain of the load FET 202.
  • the base of the drive PNP type BJT801 is connected to the input terminal IN.
  • the connection point between the emitter of the drive PNP type BJT801 and the drain of the load FET 202 is connected to the output terminal OUT.
  • FIG. 37 is a diagram showing the configuration of a conventional emitter follower circuit 1010.
  • the source of the load FET 202 is connected to the power supply and the drain is connected to the emitter of the driving PNP type BJT801.
  • the collector of the drive PNP type BJT801 is connected to the GND. That is, the load FET 202 and the drive PNP type BJT801 are arranged in series between the power supply and the GND.
  • the connection point between the drain of the load FET 202 and the emitter of the drive PNP type BJT801 is connected to the output terminal OUT.
  • the gate of the load FET 202 is connected to the fixed potential V1, and the load FET 202 functions as a constant current source.
  • the emitter follower circuit 1010 has a configuration in which the feedback P-type FET 104 and the feedback NPN-type BJT605 are omitted from the amplifier circuit 1000.
  • FIG. 38 is a diagram showing a small signal equivalent circuit of the emitter follower circuit 1010 of FIG. 37.
  • the output resistance of the emitter follower circuit 1010 is expressed by the following equation (55).
  • gm dp transconductance driving the PNP BJT801, r dp_b the base resistance, r Dp_c drive PNP type BJT801 is the collector resistance of the driving PNP type BJT801.
  • FIG. 39 is a diagram showing the configuration of the conventional ID circuit 1020.
  • the ID circuit 1020 of FIG. 39 has a configuration in which a feedback NPN type BJT605 is added to the emitter follower circuit 1010 of FIG. 38.
  • the ID circuit 1020 of FIG. 39 has a configuration in which the feedback P-type FET 104 is omitted from the amplifier circuit 1000.
  • FIG. 40 is a diagram showing a small signal equivalent circuit of the ID circuit 1020 of FIG. 39. From Kirchhoff's current law at the collector and output terminals of the drive PNP type BJT801, the following equations (57) and (58) hold.
  • the driving force of the output load in the ID circuit 1020 is higher than that in the emitter follower circuit 1010.
  • the base voltage of the drive PNP type BJT801 rises, so that the emitter current decreases.
  • the emitter voltage of the drive PNP type BJT801 rises and the collector voltage falls.
  • the increase in the emitter voltage of the drive PNP type BJT801 is, that is, the increase in the voltage of the output terminal.
  • the decrease in the collector voltage of the drive PNP type BJT801 causes the base voltage of the feedback NPN type BJT605 to decrease, and the collector current decreases. Since the load FET 202 is a constant current source, the inter-emitter current of the drive PNP type BJT801 starts to increase due to Kirchhoff's current law at the output terminal.
  • the emitter current of the drive PNP type BJT801 decreases and the collector voltage increases.
  • the decrease in the emitter voltage of the drive PNP type BJT801 is, that is, the decrease in the voltage of the output terminal.
  • the collector voltage of the drive PNP type BJT801 rises, the base voltage of the feedback NPN type BJT605 rises and the collector current increases. Since the load FET 202 is a constant current source, the emitter current of the drive PNP type BJT801 starts to decrease due to Kirchhoff's current law at the output terminal.
  • the decrease in the emitter voltage and the increase in the collector voltage of the drive PNP type BJT801 are suppressed.
  • Suppressing the drop in the emitter voltage of the drive PNP type BJT801 is, that is, suppressing the drop in the voltage of the output terminal.
  • the output fluctuation shifts from the transient state to the steady state more quickly than in the emitter follower circuit 1010.
  • the power supply potential Vdd is applied to the source of the load FET 202, and the ground potential is applied to the emitter of the feedback NPN type BJT605.
  • V1 By applying a fixed potential V1 to the gate of the load FET 202, it is operated in the saturation region to serve as a constant current source.
  • Vdd> V1> ground potential (GND) is satisfied.
  • the input signal is input to the input terminal, and the output signal is output from the output terminal connected to the emitter of the drive PNP type BJT801.
  • FIG. 41 is a diagram showing a small signal equivalent circuit of the amplifier circuit 1000 of FIG. 36. From Kirchhoff's current law at the collector and output terminals of the drive PNP type BJT801, equation (57) and the following equation (62) hold.
  • the driving force of the output load in the amplifier circuit 1000 is higher than that in the ID circuit 1020.
  • the base voltage of the drive PNP type BJT801 rises, so that the emitter current decreases.
  • the emitter voltage of the drive PNP type BJT801 rises and the collector voltage falls.
  • the increase in the emitter voltage of the drive PNP type BJT801 is, that is, the increase in the voltage of the output terminal.
  • the gate voltage of the feedback P type FET 104 decreases and the source-drain current increases, and the base voltage of the feedback NPN type BJT605 decreases and the collector current decreases. ..
  • the emitter current of the drive PNP type BJT801 starts to increase due to Kirchhoff's current law at the output terminal. As a result, an increase in the emitter voltage and a decrease in the collector voltage of the drive PNP type BJT801 are suppressed. Suppressing the rise in the emitter voltage of the drive PNP type BJT801 is, that is, suppressing the rise in the voltage of the output terminal.
  • the base voltage of the drive PNP type BJT801 drops, so that the emitter current increases.
  • the emitter voltage of the drive PNP type BJT801 decreases and the collector voltage increases.
  • the decrease in the emitter voltage of the drive PNP type BJT801 is, that is, the decrease in the voltage of the output terminal.
  • the gate voltage of the feedback P type FET 104 rises to reduce the source-drain current, and the base voltage of the feedback NPN type BJT605 rises to increase the collector current.
  • the emitter current of the drive PNP type BJT801 starts to decrease due to Kirchhoff's current law at the output terminal. As a result, the decrease in the emitter voltage and the increase in the collector voltage of the drive PNP type BJT801 are suppressed. Suppressing the drop in the emitter voltage of the drive PNP type BJT801 is, that is, suppressing the drop in the voltage of the output terminal.
  • the output feedback speed becomes faster because the feedback P-type FET 104 is added as compared with the ID circuit 1020, and the output fluctuation rapidly shifts from the transient state to the steady state.
  • the output feedback speed becomes faster at the time of falling than at the time of rising of the output waveform. Therefore, in the output waveform of the amplifier circuit 1000, the rising and falling are steep, and conversely, the overshoot and undershoot of the rising and falling are suppressed, and the oscillation of the output waveform is also suppressed.
  • the power supply potential Vdd is applied to the source of the load FET 202 and the source of the feedback P-type FET 104, and the ground potential is applied to the emitter of the feedback NPN type BJT605.
  • V1 By applying a fixed potential V1 to the gate of the load FET 202, it is operated in the saturation region to serve as a constant current source.
  • Vdd> V1> ground potential (GND) is satisfied.
  • the input signal is input to the input terminal, and the output signal is output from the output terminal connected to the emitter of the drive PNP type BJT801.
  • the feedback P-type FET 104 cannot be changed to the feedback PNP-type BJT504. This is because, in that case, the emitter-base current of the feedback PNP type BJT504 becomes the base-emitter current of the feedback NPN type BJT605, and a collector current always flows through both the feedback PNP type BJT504 and the feedback NPN type BJT605. Because it ends up.
  • Embodiment 11. 42 to 47 are diagrams showing the configurations of the amplifier circuits 1100 to 1105 according to the eleventh embodiment of the present invention, respectively.
  • the amplifier circuits 1100 to 1105 include an RC circuit 11 composed of a capacitor and a resistor connected in series between one end P and the other end Q.
  • the amplifier circuit 1100 shown in FIG. 42 has a configuration in which the RC circuit 11 is added to the SSF circuit 120 which is the conventional amplifier circuit shown in FIG.
  • One end P of the RC circuit 11 is connected to the drain of the current source FET 103 and the drain of the drive N-type FET 101, and the other end Q is connected to the output terminal.
  • the amplifier circuit 1101 shown in FIG. 43 has a configuration in which the RC circuit 11 is added to the FET input ID circuit 720, which is the conventional amplifier circuit shown in FIG. 23.
  • One end P of the RC circuit 11 is connected to the drain of the drive N-type FET 101, and the other end Q is connected to the output terminal.
  • the amplifier circuit 1102 shown in FIG. 44 has a configuration in which the RC circuit 11 is added to the ID circuit 920, which is the conventional amplifier circuit shown in FIG. 33.
  • One end P of the RC circuit 11 is connected to the collector of the drive NPN type BJT701, and the other end Q is connected to the output terminal.
  • the amplifier circuit 1103 shown in FIG. 45 has a configuration in which the RC circuit 11 is added to the SSF circuit 220 which is the conventional amplifier circuit shown in FIG.
  • One end P of the RC circuit 11 is connected to the output terminal, and the other end Q is connected to the drain of the drive P-type FET 201 and the drain of the current source FET 203.
  • the amplifier circuit 1104 shown in FIG. 46 has a configuration in which an RC circuit 11 is added to the FET input ID circuit 820, which is the conventional amplifier circuit shown in FIG. 27.
  • One end P of the RC circuit 11 is connected to the output terminal, and the other end Q is connected to the drain of the drive P-type FET 201.
  • the amplifier circuit 1105 shown in FIG. 47 has a configuration in which the RC circuit 11 is added to the ID circuit 1020 which is the conventional amplifier circuit shown in FIG. 39.
  • One end P of the RC circuit 11 is connected to the output terminal, and the other end Q is connected to the collector of the drive PNP type BJT801.
  • each of the amplifier circuits 1100-1105 is the same as that of each conventional amplifier circuit. However, due to the addition of the RC circuit 11, the rise and fall of the output waveforms of the amplifier circuits 1100 to 1105 become slow.
  • the present embodiment can provide an amplifier circuit capable of driving a larger output load by shortening the rising settling time and the falling settling time.
  • the RC circuit 11 has a configuration in which one end P, a capacitor, a resistor, and the other end Q are connected in series in this order, but the configuration of the RC circuit according to the present embodiment is limited to this. Not done.
  • the RC circuit may have a configuration in which one end P, a resistor, a capacitor, and the other end Q are connected in series in this order. The same applies to other embodiments.
  • FIGS. 48 to 53 are diagrams showing the configurations of the amplifier circuits 1200 to 1205 according to the twelfth embodiment of the present invention, respectively.
  • the amplifier circuits 1200 to 1205 include an RC circuit 11 as in the eleventh embodiment.
  • the amplifier circuit 1200 shown in FIG. 48 has a configuration in which the RC circuit 11 is added to the SSF circuit 120 which is the conventional amplifier circuit shown in FIG.
  • One end P of the RC circuit 11 is connected to the input terminal, and the other end Q is connected to the drain of the current source FET 103 and the drain of the drive N-type FET 101.
  • the amplifier circuit 1201 shown in FIG. 49 has a configuration in which the RC circuit 11 is added to the FET input ID circuit 720, which is the conventional amplifier circuit shown in FIG. 23.
  • One end P of the RC circuit 11 is connected to the input terminal, and the other end Q is connected to the drain of the drive N-type FET 101.
  • the amplifier circuit 1202 shown in FIG. 50 has a configuration in which the RC circuit 11 is added to the ID circuit 920, which is the conventional amplifier circuit shown in FIG. 33.
  • One end P of the RC circuit 11 is connected to the input terminal, and the other end Q is connected to the collector of the drive NPN type BJT701.
  • the amplifier circuit 1203 shown in FIG. 51 has a configuration in which the RC circuit 11 is added to the SSF circuit 220 which is the conventional amplifier circuit shown in FIG.
  • One end P of the RC circuit 11 is connected to the input terminal, and the other end Q is connected to the drain of the drive P-type FET 201 and the drain of the current source FET 203.
  • the amplifier circuit 1204 shown in FIG. 52 has a configuration in which the RC circuit 11 is added to the FET input ID circuit 820, which is the conventional amplifier circuit shown in FIG. 27.
  • One end P of the RC circuit 11 is connected to the input terminal, and the other end Q is connected to the drain of the drive P-type FET 201.
  • the amplifier circuit 1205 shown in FIG. 53 has a configuration in which the RC circuit 11 is added to the ID circuit 1020 which is the conventional amplifier circuit shown in FIG. 39.
  • One end P of the RC circuit 11 is connected to the input terminal, and the other end Q is connected to the collector of the drive PNP type BJT801.
  • each of the amplifier circuits 1200 to 1205 is the same as that of each conventional amplifier circuit. However, due to the addition of the RC circuit 11, the rise and fall of the output waveforms of the amplifier circuits 1200 to 1205 become slow.
  • the present embodiment can provide an amplifier circuit capable of driving a larger output load by shortening the rising settling time and the falling settling time.
  • each of the amplifier circuits 1200 to 1205 according to the present embodiment is advantageous in that the output waveform is not affected by the output load.
  • Embodiment 13 54 to 59 are diagrams showing the configurations of the amplifier circuits 1300 to 1305 according to the thirteenth embodiment of the present invention, respectively.
  • the amplifier circuits 1300 to 1305 include an RC circuit 11 as in the 11th and 12th embodiments.
  • the amplifier circuit 1300 shown in FIG. 54 has a configuration in which an RC circuit 11 is added to the SSF circuit 120 which is the conventional amplifier circuit shown in FIG.
  • One end P of the RC circuit 11 is connected to the power supply, and the other end Q is connected to the drain of the current source FET 103 and the drain of the driving N-type FET 101.
  • the present embodiment is not limited to this, and one end P of the RC circuit 11 may be connected to a fixed potential.
  • one end P of the RC circuit 11 may be connected to GND, a fixed potential V1, or the like.
  • the amplifier circuit 1301 shown in FIG. 55 has a configuration in which the RC circuit 11 is added to the FET input ID circuit 720, which is the conventional amplifier circuit shown in FIG. 23.
  • One end P of the RC circuit 11 is connected to the power supply, and the other end Q is connected to the drain of the drive N-type FET 101.
  • the present embodiment is not limited to this, and one end P of the RC circuit 11 may be connected to a fixed potential.
  • one end P of the RC circuit 11 may be connected to GND, a fixed potential V1, or the like.
  • the amplifier circuit 1302 shown in FIG. 56 has a configuration in which the RC circuit 11 is added to the ID circuit 920, which is the conventional amplifier circuit shown in FIG. 33.
  • One end P of the RC circuit 11 is connected to the power supply, and the other end Q is connected to the collector of the drive NPN type BJT701.
  • the present embodiment is not limited to this, and one end P of the RC circuit 11 may be connected to a fixed potential.
  • one end P of the RC circuit 11 may be connected to GND, a fixed potential V1, or the like.
  • the amplifier circuit 1303 shown in FIG. 57 has a configuration in which the RC circuit 11 is added to the SSF circuit 220 which is the conventional amplifier circuit shown in FIG.
  • One end P of the RC circuit 11 is connected to the drain of the drive P-type FET 201 and the drain of the current source FET 203, and the other end Q is connected to the GND.
  • the present embodiment is not limited to this, and the other end Q of the RC circuit 11 may be connected to a fixed potential.
  • the other end Q of the RC circuit 11 may be connected to a power source, a fixed potential V1, or the like.
  • the amplifier circuit 1304 shown in FIG. 58 has a configuration in which an RC circuit 11 is added to the FET input ID circuit 820, which is the conventional amplifier circuit shown in FIG. 27.
  • One end P of the RC circuit 11 is connected to the drain of the drive P-type FET 201, and the other end Q is connected to the GND.
  • the present embodiment is not limited to this, and the other end Q of the RC circuit 11 may be connected to a fixed potential.
  • the other end Q of the RC circuit 11 may be connected to a power source, a fixed potential V1, or the like.
  • the amplifier circuit 1305 shown in FIG. 59 has a configuration in which the RC circuit 11 is added to the ID circuit 1020 which is the conventional amplifier circuit shown in FIG. 39.
  • One end P of the RC circuit 11 is connected to the collector of the drive PNP type BJT801, and the other end Q is connected to the GND.
  • the present embodiment is not limited to this, and the other end Q of the RC circuit 11 may be connected to a fixed potential.
  • the other end Q of the RC circuit 11 may be connected to a power source, a fixed potential V1, or the like.
  • each of the amplifier circuits 1300 to 1305 is the same as that of each conventional amplifier circuit. However, due to the addition of the RC circuit 11, the rise and fall of the output waveforms of the amplifier circuits 1300 to 1305 become slow.
  • the present embodiment can provide an amplifier circuit capable of driving a larger output load by shortening the rising settling time and the falling settling time.
  • each of the amplifier circuits 1300 to 1305 according to the present embodiment is advantageous in that the output waveform is not affected by the output load.
  • each of the amplifier circuits 1300 to 1305 according to the present embodiment is not connected to the input terminal. Therefore, each of the amplifier circuits 1300 to 1305 according to the present embodiment is advantageous in that the pre-stage circuit connected to the input terminal is not affected by the RC circuit 11.
  • 100 amplification circuit 101 drive N-type FET, 102 load FET, 103 current source FET, 104 feedback P-type FET, 105 feedback N-type FET, 201 drive P-type FET, 202 load FET, 203 current source FET, 504 feedback PNP type BJT, 605 feedback NPN type BJT, 701 drive NPN type BJT, 801 drive PNP type BJT.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Amplifiers (AREA)

Abstract

増幅回路は、第1導電型の第1トランジスタと、第1導電型と異なる第2導電型の第2トランジスタと、第3導電型の電界効果トランジスタである第3トランジスタと、第3導電型と異なる第4導電型の電界効果トランジスタである第4トランジスタと、を備える。第1トランジスタは、制御端子と、第1電位に接続された第1端子と、出力端子に接続された第2端子と、を有する。第2トランジスタは、入力端子に接続された制御端子と、出力端子に接続された第1端子と、第1トランジスタの制御端子に接続された第2端子と、を有する。第3トランジスタは、第1固定電位に接続されたゲートと、第2電位に接続されたソースと、出力端子に接続されたドレインと、を有する。第4トランジスタは、第1トランジスタの制御端子に接続されたゲートと、第2電位に接続されたソースと、出力端子に接続されたドレインと、を有する。

Description

増幅回路
 本発明は、増幅回路に関し、特に入力端子に入力された信号を増幅して出力端子に出力する増幅回路に関する。
 電子回路において、出力インピーダンスが低く、出力負荷の駆動力が大きい増幅回路が要求されている。このような増幅回路として、例えばスーパーソースフォロワ(Super Source Follower、SSF)が知られている。SSF回路は、インバーテッドダーリントン回路において、バイポーラトランジスタ(Bipolar Junction Transistor、BJT)を電界効果トランジスタ(Field Effect Transistor、FET)に置き換えたものである。
 特許文献1は、入力トランジスタと、電流源負荷トランジスタと、PMOSで構成された電流源トランジスタと、PMOSで構成されたフィードバックトランジスタと、により構成されたSSF回路を開示している。また、特許文献2は、従来技術よりもさらに低出力インピーダンスのAB級SSFを開示している。
特開2013-179077号公報 国際公開第2019-107084号
 しかしながら、SSF回路などの大駆動力の増幅回路では、出力波形の立上及び立下に大きなオーバシュート及びアンダシュートが発生し、立上セトリング時間及び立下セトリング時間が長くなる。本発明は、このような課題を解決するためになされたものであり、立上セトリング時間及び立下セトリング時間を短縮することができる増幅回路を得ることを目的とする。
 本発明の一態様は、入力端子に入力された信号を増幅して出力端子に出力する増幅回路を提供する。増幅回路は、第1導電型の第1トランジスタと、第1導電型と異なる第2導電型の第2トランジスタと、第3導電型の電界効果トランジスタである第3トランジスタと、第3導電型と異なる第4導電型の電界効果トランジスタである第4トランジスタと、を備える。第1トランジスタは、制御端子と、第1電位に接続された第1端子と、出力端子に接続された第2端子と、を有する。第2トランジスタは、入力端子に接続された制御端子と、出力端子に接続された第1端子と、第1トランジスタの制御端子に接続された第2端子と、を有する。第3トランジスタは、第1固定電位に接続されたゲートと、第2電位に接続されたソースと、出力端子に接続されたドレインと、を有する。第4トランジスタは、第1トランジスタの制御端子に接続されたゲートと、第2電位に接続されたソースと、出力端子に接続されたドレインと、を有する。
 本発明の他の態様は、入力端子に入力された信号を増幅して出力端子に出力する増幅回路を提供する。増幅回路は、第1導電型の第1電界効果トランジスタと、第1導電型と異なる第2導電型の第2電界効果トランジスタと、第2導電型の第3電界効果トランジスタと、第1導電型の第4電界効果トランジスタと、を備える。第1電界効果トランジスタは、ゲートと、第1電位に接続されたソースと、出力端子に接続されたドレインと、を有する。第2電界効果トランジスタは、入力端子に接続されたゲートと、出力端子に接続されたソースと、第1電界効果トランジスタのゲートに接続されたドレインと、を有する。第3電界効果トランジスタは、第1固定電位に接続されたゲートと、第2電位に接続されたソースと、出力端子に接続されたドレインと、を有する。第4電界効果トランジスタは、第1トランジスタの制御端子に接続されたゲートと、第2電位に接続されたソースと、出力端子に接続されたドレインと、を有する。
 本発明の更に他の態様は、入力端子に入力された信号を増幅して出力端子に出力する増幅回路を提供する。増幅回路は、第1導電型の第1トランジスタと、第1導電型と異なる第2導電型の第2トランジスタと、第3導電型の電界効果トランジスタである第3トランジスタと、RC回路と、を備える。第1トランジスタは、制御端子と、第1電位に接続された第1端子と、出力端子に接続された第2端子と、を有する。第2トランジスタは、入力端子に接続された制御端子と、出力端子に接続された第1端子と、第1トランジスタの制御端子に接続された第2端子と、を有する。第3トランジスタは、第1固定電位に接続されたゲートと、第2電位に接続されたソースと、出力端子に接続されたドレインと、を有する。RC回路は、出力端子、入力端子、及び第1電位のうちのいずれかと、第2トランジスタの第2端子と、の間に直列に接続される。
 本発明の増幅回路により、立上セトリング時間及び立下セトリング時間を短縮することができる。
本発明の実施の形態1に係る増幅回路の構成を示す図である。 本発明の実施の形態1の第1変形例に係る増幅回路の構成を示す図である。 本発明の実施の形態1の第2変形例に係る増幅回路の構成を示す図である。 帰還P型FET及び帰還N型FETから成るCMOSインバータにおける入力電圧と貫通電流との関係を示すグラフである。 駆動FETがN型FETであるソースフォロワ回路の構成を示す図である。 図2のソースフォロワ回路の小信号等価回路を示す図である。 駆動FETがN型FETであるSSF回路の構成を示す図である。 図4のSSF回路の小信号等価回路を示す図である。 図1Aの増幅回路の小信号等価回路を示す図である。 増幅回路の出力波形を示す模式図である。 本発明の実施の形態2に係る増幅回路の構成を示す図である。 本発明の実施の形態2の第1変形例に係る増幅回路の構成を示す図である。 本発明の実施の形態2の第2変形例に係る増幅回路の構成を示す図である。 駆動FETがP型FETであるソースフォロワ回路の構成を示す図である。 図9のソースフォロワ回路の小信号等価回路を示す図である。 駆動FETがP型FETであるSSF回路の構成を示す図である。 図11のSSF回路の小信号等価回路を示す図である。 図8Aの増幅回路の小信号等価回路を示す図である。 本発明の実施の形態3に係る増幅回路の構成を示す図である。 図14の増幅回路の小信号等価回路を示す図である。 本発明の実施の形態4に係る増幅回路の構成を示す図である。 図16の増幅回路の小信号等価回路を示す図である。 本発明の実施の形態5に係る増幅回路の構成を示す図である。 図18の増幅回路の小信号等価回路を示す図である。 本発明の実施の形態6に係る増幅回路の構成を示す図である。 図20の増幅回路の小信号等価回路を示す図である。 本発明の実施の形態7に係る増幅回路の構成を示す図である。 駆動FETがN型FETであるFET入力ID回路の構成を示す図である。 図23のFET入力ID回路の小信号等価回路を示す図である。 図22の増幅回路の小信号等価回路を示す図である。 本発明の実施の形態8に係る増幅回路の構成を示す図である。 駆動FETがP型FETであるFET入力ID回路の構成を示す図である。 図27のFET入力ID回路の小信号等価回路を示す図である。 図26の増幅回路の小信号等価回路を示す図である。 本発明の実施の形態9に係る増幅回路の構成を示す図である。 駆動BJTがNPN型BJTであるエミッタフォロワ回路の構成を示す図である。 図31のエミッタフォロワ回路の小信号等価回路を示す図である。 駆動BJTがNPN型BJTであるID回路の構成を示す図である。 図33のID回路の小信号等価回路を示す図である。 図30の増幅回路の小信号等価回路を示す図である。 本発明の実施の形態10に係る増幅回路の構成を示す図である。 駆動BJTがPNP型BJTであるエミッタフォロワ回路の構成を示す図である。 図37のエミッタフォロワ回路の小信号等価回路を示す図である。 駆動BJTがPNP型BJTであるID回路の構成を示す図である。 図39のID回路の小信号等価回路を示す図である。 図36の増幅回路の小信号等価回路を示す図である。 本発明の実施の形態11に係る増幅回路の構成を示す図である。 本発明の実施の形態11に係る増幅回路の構成を示す図である。 本発明の実施の形態11に係る増幅回路の構成を示す図である。 本発明の実施の形態11に係る増幅回路の構成を示す図である。 本発明の実施の形態11に係る増幅回路の構成を示す図である。 本発明の実施の形態11に係る増幅回路の構成を示す図である。 本発明の実施の形態12に係る増幅回路の構成を示す図である。 本発明の実施の形態12に係る増幅回路の構成を示す図である。 本発明の実施の形態12に係る増幅回路の構成を示す図である。 本発明の実施の形態12に係る増幅回路の構成を示す図である。 本発明の実施の形態12に係る増幅回路の構成を示す図である。 本発明の実施の形態12に係る増幅回路の構成を示す図である。 本発明の実施の形態13に係る増幅回路の構成を示す図である。 本発明の実施の形態13に係る増幅回路の構成を示す図である。 本発明の実施の形態13に係る増幅回路の構成を示す図である。 本発明の実施の形態13に係る増幅回路の構成を示す図である。 本発明の実施の形態13に係る増幅回路の構成を示す図である。 本発明の実施の形態13に係る増幅回路の構成を示す図である。
 本発明の実施の形態に係る増幅回路について、図面を参照しながら以下に説明する。各実施の形態において、同一又は同様の構成部分については同じ符号を付して、説明を省略する。また、以下の説明が不必要に冗長になるのを避け、当業者の理解を容易にするため、既によく知られた事項の詳細説明及び実質的に同一の構成に対する重複説明を省略する場合がある。また、以下の説明及び図面の内容は、特許請求の範囲に記載の主題を限定することを意図するものではない。各実施の形態で説明した各構成要素を組み合わせて、新たな実施の形態とすることもできる。
実施の形態1.
[1-1.構成]
 図1Aは、本発明の実施の形態1に係る増幅回路100の構成を示す図である。増幅回路100は、ソースフォロワ回路の一形態である。増幅回路100は、例えばイメージセンサを駆動する電子回路に採用可能である。
 増幅回路100は、駆動N型FET101、負荷FET102、電流源FET103、帰還P型FET104及び帰還N型FET105を備える。駆動N型FET101、負荷FET102及び帰還N型FET105は、N型FETで構成されている。電流源FET103及び帰還P型FET104は、P型FETで構成されている。
 ここで、FETの導電型を表す「N型」及び「P型」は、本発明の「第1導電型」、「第2導電型」、「第3導電型」、及び「第4導電型」の一例である。第1導電型がN型であり、第2導電型がP型であってもよいし、その逆であってもよい。また、第3導電型がN型であり、第4導電型がP型であってもよいし、その逆であってもよい。
 負荷FET102のソースはGNDに接続され、ドレインは駆動N型FET101のソースに接続されている。電流源FET103のドレインは駆動N型FET101のドレインに接続され、電流源FET103のソースは電源に接続されている。すなわち、電流源FET103と、駆動N型FET101と、負荷FET102とは、電源-GND間に直列に配置されている。
 なお、上記の「電源」は電源端子又は電源電位を表し、「GND」は接地電位を表す。「電源」及び「GND」は、本発明の「第1電位」及び「第2電位」の一例である。第1電位が電源であり、第2電位がGNDであってもよいし、その逆であってもよい。
 駆動N型FET101のゲートには、増幅回路100の入力端子INが接続されている。負荷FET102のゲートには、固定電位V1が入力される。これにより、負荷FET102は定電流源として機能する。
 なお、FETの「ゲート」、「ソース」、及び「ドレイン」は、それぞれ本発明の「制御端子」、「第1端子」、及び「第2端子」の一例である。
 駆動N型FET101のソースと負荷FET102のドレインとの接続点は、出力端子OUTに接続されている。
 帰還P型FET104のソースは電源に接続され、ドレインは帰還N型FET105のドレインに接続されている。帰還N型FET105のソースは、GNDに接続されている。帰還P型FET104及び帰還N型FET105のゲートは、共に、電流源FET103のドレインと駆動N型FET101のドレインとの接続点に接続されている。
 帰還P型FET104のドレインと帰還N型FET105のドレインとの接続点は、出力端子OUTに接続されている。
[1-2.小信号動作]
 増幅回路100の小信号動作を、従来のソースフォロワ回路及びSSF回路の小信号動作と比較しながら説明する。
 図2は、従来のソースフォロワ回路110の構成を示す図である。図2では、負荷FET102のソースはGNDに接続され、ドレインは駆動N型FET101のソースに接続されている。駆動N型FET101のドレインは電源に接続されている。すなわち、駆動N型FET101と、負荷FET102とは、電源-GND間に直列に配置されている。駆動N型FET101のソースと負荷FET102のドレインとの接続点は、出力端子OUTに接続されている。負荷FET102のゲートは固定電位V1に接続され、負荷FET102は定電流源として機能する。図1Aの増幅回路100と比較すると、ソースフォロワ回路110は、増幅回路100から電流源FET103、帰還P型FET104及び帰還N型FET105を省いた構成を有する。
 図3は、図2のソースフォロワ回路110の小信号等価回路を示す図である。ソースフォロワ回路110の出力抵抗は、次の式(1)で表される。
Figure JPOXMLDOC01-appb-I000005
 ここで、rdnは駆動N型FET101の出力抵抗、rlnは負荷FET102の出力抵抗、gmdnは駆動N型FET101の相互コンダクタンスである。また、式(1)において、「//」の記号は、次の式(2)で定義されるものである。
Figure JPOXMLDOC01-appb-I000006
 チャネル長変調が無い理想的なFETでは、rln→∞、gmdn>>1であるから、式(1)は、次の式(3)のように近似できる。
Figure JPOXMLDOC01-appb-I000007
 図4は、SSF回路120の構成を示す図である。図4のSSF回路120は、図3のソースフォロワ回路110に電流源FET103及び帰還P型FET104を追加した構成を有する。図1Aの増幅回路100と比較すると、図4のSSF回路120は、増幅回路100から帰還N型FET105を省いた構成を有する。
 図5は、図4のSSF回路120の小信号等価回路を示す図である。駆動N型FET101のドレイン及び出力端子におけるキルヒホッフの電流則から、次の式(4)及び式(5)が成り立つ。
Figure JPOXMLDOC01-appb-I000008
Figure JPOXMLDOC01-appb-I000009
 ここで、Vfbは駆動N型FET101のドレイン電圧、rcpは電流源FET103の出力抵抗、gmfbpは帰還P型FET104の相互コンダクタンス、rfbpは帰還P型FET104の出力抵抗である。
 Vin=0とすると、式(4)及び式(5)から、出力抵抗を次の式(6)のように算出できる。
Figure JPOXMLDOC01-appb-I000010
 チャネル長変調が無い理想的なFETでは、rln→∞、rcp→∞、gmdndn>>1、及びgmfbpfbp>>1であるから、式(6)は、次の式(7)のように近似できる。
Figure JPOXMLDOC01-appb-I000011
 式(7)を式(3)と比較すると、SSF回路120では、出力抵抗がソースフォロワ回路110の1/rdngmfbp倍に低減することがわかる。このため、SSF回路120における出力負荷の駆動力は、ソースフォロワ回路110に比べて高い。
 図4に戻り、SSF回路120の小信号動作について説明する。
 入力端子の電圧が上昇すると、駆動N型FET101のゲート電圧が上昇するため、駆動N型FET101のソース-ドレイン間電流が増加する。その結果、駆動N型FET101のソース電圧が上昇し、かつドレイン電圧が下降する。出力端子は駆動N型FET101のソースに接続されているから、駆動N型FET101のソース電圧の上昇とは、すなわち出力端子の電圧の上昇である。
 同時に、駆動N型FET101のドレイン電圧が下降することによって、帰還P型FET104のゲート電圧が下降してソース-ドレイン間電流が増加する。ここで、負荷FET102は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動N型FET101のソース-ドレイン間電流が減少に転じる。これにより、駆動N型FET101のソース電圧の上昇及びドレイン電圧の下降が抑制される。駆動N型FET101のソース電圧の上昇の抑制とは、すなわち出力端子の電圧上昇の抑制である。
 逆に、入力端子の電圧が下降すると、駆動N型FET101のゲート電圧が下降するため、駆動N型FET101のソース-ドレイン間電流が減少する。その結果、駆動N型FET101のソース電圧が下降し、かつドレイン電圧が上昇する。駆動N型FET101のソース電圧の下降とは、すなわち出力端子の電圧の下降である。同時に、駆動N型FET101のドレイン電圧の上昇によって、帰還P型FET104のゲート電圧が上昇してソース-ドレイン間電流が減少する。負荷FET102は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動N型FET101のソース-ドレイン間電流が増加に転じる。これにより、駆動N型FET101のソース電圧の下降及びドレイン電圧の上昇が抑制される。駆動N型FET101のソース電圧下降の抑制とは、すなわち出力端子の電圧下降の抑制である。
 以上のことから、SSF回路120では、ソースフォロワ回路110に比べて、出力変動が過渡状態から定常状態へ速やかに移行する。
 次に、SSF回路120の駆動方法を説明する。
 負荷FET102のソースに接地電位を印加し、電流源FET103のソース及び帰還P型FET104のソースに電源電位Vddを印加する。負荷FET102のゲートに固定電位V1を印加することにより飽和領域で動作させて定電流源とし、電流源FET103のゲートに固定電位V2を印加することにより飽和領域で動作させて定電流源とする。ただし、Vdd>V2>V1>接地電位(GND)の関係が満たされるものとする。この状態で入力端子に入力信号を入力し、駆動N型FET101のソースに接続された出力端子から出力信号を出力する。
 次に、本実施の形態に係る増幅回路100の小信号動作について説明する。図6は、図1Aの増幅回路100の小信号等価回路を示す図である。駆動N型FET101のドレイン及び出力端子におけるキルヒホッフの電流則から、式(4)及び次の式(8)が成り立つ。
Figure JPOXMLDOC01-appb-I000012
 ここで、gmfbnは帰還N型FET105の相互コンダクタンスであり、rfbnは帰還N型FET105の出力抵抗である。
 Vin=0とすると、式(4)及び式(8)から、出力抵抗を次の式(9)のように算出できる。
Figure JPOXMLDOC01-appb-I000013
 チャネル長変調が無い理想的なFETでは、rln→∞、rcp→∞、gmdndn>>1、gmfbpfbp>>1、及びgmfbnfbn>>1であるから、式(9)は、次の式(10)のように近似できる。
Figure JPOXMLDOC01-appb-I000014
 式(10)を式(7)と比較すると、増幅回路100では、出力抵抗がSSF回路120のgmfbp/(gmfbn+gmfbp)倍に低減することがわかる。このため、増幅回路100における出力負荷の駆動力は、SSF回路120に比べて高い。
 図1Aに戻り、増幅回路100の小信号動作について説明する。
 入力端子の電圧が上昇すると、駆動N型FET101のゲート電圧が上昇するため、駆動N型FET101のソース-ドレイン間電流が増加する。その結果、駆動N型FET101のソース電圧が上昇し、かつドレイン電圧が下降する。駆動N型FET101のソース電圧の上昇とは、すなわち出力端子の電圧の上昇である。同時に、駆動N型FET101のドレイン電圧が下降することによって、帰還P型FET104のゲート電圧が下降してソース-ドレイン間電流が増加し、かつ、帰還N型FET105のゲート電圧が下降してソース-ドレイン間電流が減少する。ここで、負荷FET102は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動N型FET101のソース-ドレイン間電流が減少に転じる。これにより、駆動N型FET101のソース電圧の上昇及びドレイン電圧の下降が抑制される。駆動N型FET101のソース電圧の上昇の抑制とは、すなわち出力端子の電圧上昇の抑制である。
 逆に、入力端子の電圧が下降すると、駆動N型FET101のゲート電圧が下降するため、駆動N型FET101のソース-ドレイン間電流が減少する。その結果、駆動N型FET101のソース電圧が下降し、かつドレイン電圧が上昇する。駆動N型FET101のソース電圧の下降とは、すなわち出力端子の電圧の下降である。同時に、駆動N型FET101のドレイン電圧の上昇によって、帰還P型FET104のゲート電圧が上昇してソース-ドレイン間電流が減少し、かつ、帰還N型FET105のゲート電圧が下降してソース-ドレイン間電流が減少する。負荷FET102は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動N型FET101のソース-ドレイン間電流が増加に転じる。これにより、駆動N型FET101のソース電圧の下降及びドレイン電圧の上昇が抑制される。駆動N型FET101のソース電圧下降の抑制とは、すなわち出力端子の電圧下降の抑制である。
 以上から、増幅回路100では、SSF回路120に比べて、帰還N型FET105が追加されたため出力帰還速度が大きくなり、出力変動が過渡状態から定常状態へ速やかに移行する。特に、出力波形の立上時よりも立下時において、出力帰還速度が速くなる。そのため、増幅回路100の出力波形において、立上及び立下は急峻となる一方で、立上及び立下のオーバシュート及びアンダシュートは抑制され、出力波形の発振も抑制される。その結果、図7に示した増幅回路100の出力波形の立上時間t及び立下時間tが短縮し、より高速なクロック信号を伝達可能な増幅回路を得ることができる。また、立上セトリング時間tsr及び立下セトリング時間tsfが短縮し、より大きな出力負荷を駆動できる増幅回路を得ることができる。
 次に、増幅回路100の駆動方法を説明する。
 負荷FET102のソース及び帰還N型FET105のソースに接地電位を印加し、電流源FET103のソース及び帰還P型FET104のソースに電源電位Vddを印加する。負荷FET102のゲートに固定電位V1を印加することにより飽和領域で動作させて定電流源とし、電流源FET103のゲートに固定電位V2を印加することにより飽和領域で動作させて定電流源とする。ただし、Vdd>V2>V1>接地電位(GND)の関係が満たされるものとする。この状態で入力端子に入力信号を入力し、駆動N型FET101のソースに接続された出力端子から出力信号を出力する。
[1-3.大信号動作]
 特許文献2(国際公開第2019-107084号)に開示されているような従来の増幅回路は、通常のSSFに比べて出力インピーダンスが低いため、駆動力が高く、高速な信号の伝達や大きな外部負荷の駆動に適している。また、後段回路とのインピーダンス整合が容易である。さらに、出力信号の波形において、立上及び立下が急峻なため立上及び立下時間が短く、逆に立上及び立下にオーバ及びアンダシュートが発生しにくいためセトリング時間が短く、又は発振によるリンギングが生じにくい。
 しかしながら、従来の増幅回路では、設計条件が最適化されていないため、出力波形の立上/立下特性が非対称であって最短ではなく、消費電力が大きく、ホットキャリア発生が多い、という課題がある。本発明の実施の形態1に係る増幅回路100は、回路の定常動作Iout=0時の大信号解析を行い、設計条件を最適化した増幅回路を提供することを目的とする。
 増幅回路100の大信号動作を、従来のソースフォロワ回路及びSSF回路の大信号動作と比較しながら説明する。ここでは簡単のため、チャネル長変調効果及び基板バイアス効果は考慮しない。また、駆動N型FET101、負荷FET102、及び帰還N型FET105のそれぞれのしきい値電圧Vthdn,Vthln,Vthfbnは正値とし、それぞれの利得係数βdn,βln,βfbnは正値とする。電流源FET103及び帰還P型FET104のそれぞれのしきい値電圧Vthcp,Vthfbpは負値とし、それぞれの利得係数βcp,βfbpは正値とする。
 従来のソースフォロワ回路110の構成を示す図2において、駆動N型FET101のゲート-ソース間電圧はVgsdn=Vin-Voutであり、負荷FET102のゲート-ソース間電圧はVgsln=V1である。したがって、β=μ/Lとすると、飽和領域で動作する時の駆動N型FET101及び負荷FET102のそれぞれのドレイン-ソース間電流Idsdn,Idslnは、以下の式(101),式(102)で表される。
Figure JPOXMLDOC01-appb-I000015
Figure JPOXMLDOC01-appb-I000016
 図2においてIdsdn=Idslnであるから、VoutとVinの関係式は、次の式(103)のようになる。
Figure JPOXMLDOC01-appb-I000017
 この式から、Vout≠Vinであり、次の式(104)で表されるオフセット電圧Vosが存在することがわかる。
Figure JPOXMLDOC01-appb-I000018
 SSF回路120の構成を示す図4において、電流源FET103のゲート-ソース間電圧はVgscp=V2-Vdd-Vthcpであり、帰還P型FET104のゲート-ソース間電圧はVgsfbp=Vin-Voutである。したがって、飽和領域で動作する時の電流源FET103及び帰還P型FET104のそれぞれのドレイン-ソース間電流Idscp,Idsfbpは、以下の式(105),式(106)で表される。
Figure JPOXMLDOC01-appb-I000019
Figure JPOXMLDOC01-appb-I000020
 ここで、Vは、図4に示されたノード(接続点)Aにおける電圧を表す。
 図4では、Idsdn=-Idscpであるから、VoutとVinの関係式は、次の式(107)のようになる。
Figure JPOXMLDOC01-appb-I000021
 この式から、Vout≠Vinであり、次の式(108)で表されるオフセット電圧Vosが存在することがわかる。
Figure JPOXMLDOC01-appb-I000022
 本発明の実施の形態1に係る増幅回路100の構成を示す図1Aにおいて、帰還N型FET105のゲート-ソース間電圧はV-Vthfbnであるから、帰還N型FET105が飽和領域で動作する時のドレイン-ソース間電流Idsfbnは、次の式(109)で表される。
Figure JPOXMLDOC01-appb-I000023
 図1AにおいてIdsdn=-Idscpであるから、VoutとVinの関係式は、次の式(110)のようになる。
Figure JPOXMLDOC01-appb-I000024
 この式から、Vout≠Vinであり、次の式(111)で表されるオフセット電圧Vosが存在することがわかる。
Figure JPOXMLDOC01-appb-I000025
 図1Aにおいて、駆動N型FET101のソース及び負荷FET102のドレインと、帰還P型FET104のドレイン及び帰還N型FET105のドレインとの間に流れる電流をI0とする。また、出力端子OUTに出入りする電流をIoutとする。増幅回路100が過渡状態で動作しているときはIout≠0であるが、定常状態で動作しているときはIout=0である。
 本実施の形態における増幅回路100は、従来のSSF回路120と異なり、定常状態(Iout=0)においてI0=0であることを特徴とする。あるいは、増幅回路100は、定常状態(Iout=0)においてI0が-1μA≦I0≦+1μAを満たすことを特徴とする。これに対して、従来のSSF回路120では、定常状態(Iout=0)及び過渡状態(Iout≠0)のいずれにおいてもI0≠0である。ここで、式(102)及び式(105)にチャネル長変調効果を入れると、それぞれ次の式(112)及び式(113)となる。
Figure JPOXMLDOC01-appb-I000026
Figure JPOXMLDOC01-appb-I000027
 ここで、λlnは、負荷FET102のチャネル長変調係数であり、λcpは、電流源FET103のチャネル長変調係数である。
 I0=0のとき、駆動N型FET101、負荷FET102、及び電流源FET103の電流は帰還P型FET104及び帰還N型FET105との間で出入りしないから、Idsln=-Idscpとなり、負荷FET102のゲート電圧V1と電流源FET103のゲート電圧V2との間には、次の式(114)の関係が成り立つ。
Figure JPOXMLDOC01-appb-I000028
 特に、チャネル長変調効果が無い場合、すなわちλln=λcp=0の場合、V1とV2との間には、次の式(115)の関係が成り立つ。
Figure JPOXMLDOC01-appb-I000029
 特に、Vthln=-Vthcp、かつβln=βcpのとき、V1とV2の関係式は次の式(116)となる。
   V1+V2=Vdd     …(116)
 同様に、I0=0のとき、帰還P型FET104及び帰還N型FET105の電流は駆動N型FET101、負荷FET102、及び電流源FET103との間で出入りしないから、CMOSインバータの定常状態と同様に-Idsfbp=Idsfbnとなる。したがって、しきい値電圧VthfbpとVthfbnとの間、及び利得係数βfbpとβfbnとの間には次の関係式(117)が成り立つ。
   -Vthfbp=Vthfbn かつ βfbp=βfbn  …(117)
 よって、理論上は式(115)及び式(117)が満たされる時にI0=0となるが、実際の回路では製造ばらつきがあるため、I0=0から若干ずれることがある。その場合、以下に述べる方法でV1又はV2を調整してI0=0とすることができる。
 図1Bは、本発明の実施の形態1の第1変形例に係る増幅回路150の構成を示す図である。増幅回路150は、増幅回路100と比較して、駆動N型FET101のソース及び負荷FET102のドレイン(図示のノードX)と、帰還P型FET104のドレイン及び帰還N型FET105のドレイン(出力端子OUT)との間が接続されていない。増幅回路150のノードXと出力端子OUTとの間に差動増幅器又は検流計を接続したものは、ホイートストンブリッジとなる。このホイートストンブリッジにおいて、I0=0とするためには、差動増幅器の出力が0Vとなるように、又は検流計の指針が0点となるように、V1又はV2を変化させればよい。
 ここで、増幅回路100と増幅回路150とが同一チップ上で近傍にある時、増幅回路150でI0=0となるV1又はV2の条件は、増幅回路100でI0=0となるV1又はV2の条件に等しいと考えられる。よって、増幅回路150を用いてI0=0となるV1又はV2の条件を抽出した後、当該条件を増幅回路100に適用してI0=0とすることができる。あるいは、増幅回路150でI0=0となるようにV1又はV2を調整した後、増幅回路150のノードXと出力端子OUTとを短絡して使用してもよい。例えば、増幅回路150は、I0=0となるV1及び/又はV2の条件を抽出するために使用されるTEG(Test Element Groupe)回路であってもよい。このように、増幅回路100と、TEG回路として機能する増幅回路150とは、同一チップ(同一の半導体デバイス、同一の集積回路等)の上に形成される複合回路であってもよい。
 図1Cは、本発明の実施の形態1の第2変形例に係る増幅回路160の構成を示す図である。増幅回路160は、増幅回路100と比較して、スイッチ161及び差動増幅器162を更に備える。スイッチ161及び差動増幅器162は、ノードXと出力端子OUTとの間に接続されている。増幅回路160においてI0=0とするためには、スイッチ161をOFFしてノードXと出力端子OUTを切断し、差動増幅器162の出力電圧が0VになるようにV1又はV2を調整する。増幅回路160の使用時は、スイッチ161をONしてノードXと出力端子OUTとを短絡する。
 このように、増幅回路100において、ノードXと出力端子OUTとは、事後的に、すなわちI0=0となるようにV1又はV2を調整した後に、短絡することができるように構成されてもよい。
 以上から、本実施の形態における増幅回路100,150,160では、従来のSSF回路120と異なり、定常状態Iout=0でI0=0となり、帰還P型FET104及び帰還N型FET105のソース-ドレイン間電流が同等になる。したがって、帰還P型FET104及び帰還N型FET105から成るCMOSインバータの入出力特性が対称となるとともに、増幅回路内の余分な定常電流が低減する。つまり、増幅回路100,150,160の出力波形の立上及び立下特性が対称であって最短となるとともに、増幅回路100,150,160の消費電力が低減する。
 図1Dを参照して、本実施の形態における増幅回路100の更なる特徴について説明する。増幅回路100では、従来のSSF回路120と異なり、帰還P型FET104及び帰還N型FET105がエンハンスメント型(Normally Off)であることを特徴とする。ここでは簡単のため、Vth=-Vthfbp=Vthfbn、β=βfbp=βfbnの場合について説明する。一般的に、Vth>0のときエンハンスメント型(Normally Off)、Vth≦0のときデプレッション型(Normally On)と呼ぶ。
 図1Dは、帰還P型FET104及び帰還N型FET105から成るCMOSインバータにおける入力電圧と貫通電流との関係を示すグラフである。図1Dにおいて、貫通電流の最大値Imaxは、次の式(118)で表される。
Figure JPOXMLDOC01-appb-I000030
 帰還P型FET104及び帰還N型FET105から成るCMOSインバータの時定数τは次の式(119)で表される。τは、立上時間及び立下時間に相当する。ここで、Coutは出力端子の負荷容量である。
Figure JPOXMLDOC01-appb-I000031
 式(118)及び式(119)から、Vthが増加するとImaxは減少するがτは増加する(遅延が大きくなる)というトレードオフと、βが小さくなるとImaxは減少するがτは増加するというトレードオフとが存在することがわかる。そこで、τの増加を抑えつつImaxを小さくする際、Vthとβのどちらを制御すべきかを検討し、帰還P型FET104及び帰還N型FET105の駆動条件を最適化する。なお、Vddを制御することによってImaxを減少させ得るが、VddはVinの電圧範囲を決めるという制約があることに注意すべきである。
 ImaxはVthの2次式であり、τはVthの1次式である。したがって、Vthの増加によるImaxの減少の程度は大きく、τの増加の程度は小さい。これに対して、Imax及びτは両方ともβの1次式なので、βの減少によるImaxの減少の程度とτの増加の程度は同等である。よって、τの増加を抑えつつImaxを減少させるためには、例えば、βを減少させるのではなく、Vthを増加させればよい。
 以上から、本実施の形態における増幅回路100では、帰還P型FET104及び帰還N型FET105がエンハンスメント型(Normally Off)であるため、デプレッション型(Normally On)と異なり、しきい値電圧Vth=-Vthfbp=Vthfbnが0より大きくなる。そのため、帰還P型FET104及び帰還N型FET105から成るCMOSインバータの貫通電流が低減して、増幅回路100の消費電力が低減する。
 さらに、本実施の形態における増幅回路100では、従来のSSF回路120と異なり、駆動N型FET101、負荷FET102、及び電流源FET103がデプレッション型(Normally On)であることを特徴とする。ここでは簡単のため、Vth=-Vthcp=Vthln=Vthdn、β=βcp=βln=βdnの場合について説明する。
 駆動N型FET101及び電流源FET103が飽和領域で動作する時は、式(107)が成り立つため、増幅回路100のVinとVoutとの関係は線形である。しかし、駆動N型FET101及び電流源FET103が線形領域で動作する時は、式(107)からずれるため、VinとVoutとの関係の線形性が低下する。そこで、増幅回路100の入出力特性の線形性を保つため、FETが飽和領域で動作することを前提に、駆動N型FET101、負荷FET102、及び電流源FET103を最適化する。
 FETが飽和領域で動作する条件は、N型FETではVds≧Vgs-Vth≧0であり、P型FETではVds≦Vgs+Vth≦0である。そのため、駆動N型FET101、負荷FET102、及び電流源FET103が飽和領域で動作するのは、次の3式(120),(121),(122)が成り立つ場合である。
   Vdsln≧Vgsln-Vth≧0   …(120)
   Vdsdn≧Vgsdn-Vth≧0   …(121)
   Vdscp≦Vgscp+Vth≦0   …(122)
 ここで、Vdsln=Vout、Vdsdn=V-Vout、及びVdscp=V-Vddであり、Vgsln=V1、Vgsdn=Vin-Vout、及びVgscp=V2-Vddである。これらを式(120),(121),(122)に代入すると次の式(123),(124),(125)が得られる。
   Vout≧V1-Vth≧0     …(123)
   V≧Vin-Vth≧Vout   …(124)
   V≦V2+Vth≦Vdd     …(125)
 式(123),(124),(125)をまとめると次の式(126)となる。
0≦V1-Vth≦Vin-Vth≦V2+Vth≦Vdd …(126)
 式(126)から、駆動N型FET101、負荷FET102、及び電流源FET103は、V1≦Vin≦V2+2Vthにおいて飽和領域で動作し、この場合にはVinとVoutとの関係の線形性が保たれる。ここで、V1の下限値はVth、V2の上限値はVdd-Vthであるから、Vinの最大範囲はVth≦Vin≦Vdd+Vth(電圧範囲Vdd)となる。
 よって、Vthを低減することで、VinとVoutとの関係が線形となるVin範囲が全体的に下方へシフトする。そのため、N型FETのホットキャリア発生を抑制できる。また、Vinと同様にVout(=Vdsln)も全体的に下方へシフトし、チャネル長変調効果λVdslnによってIdslnが低減するため、消費電力が低減する。
 以上から、本実施の形態における増幅回路100では、駆動N型FET101及び電流源FET103がデプレッション型(Normally On)であるため、エンハンスメント型(Normally Off)と異なり、しきい値電圧Vth=-Vthcp=Vthln=Vthdnが0以下となる。そのため、増幅回路100の入力電圧を低減でき、増幅回路100の消費電力及びホットキャリア発生を抑制できる。
 以上のように、本実施の形態における増幅回路100によれば、帰還P型FET104及び帰還N型FET105からなるCMOSインバータ入出力特性が対称となるとともに、増幅回路内の余分な定常電流が低減する。そのため、出力波形の立上及び立下特性が対称であって最短となるとともに、消費電力を低減することができる。また、帰還P型FET104及び帰還N型FET105からなるCMOSインバータに流れる貫通電流が低減するため、消費電力が低減する。さらに、入出力特性が線形となる範囲が全体的にシフトするため、増幅回路の消費電力が低減し、ホットキャリア発生を抑制できる。
実施の形態2.
[2-1.構成]
 図8Aは、本発明の実施の形態2に係る増幅回路200の構成を示す図である。増幅回路200は、ソースフォロワ回路の一形態である。実施の形態2の増幅回路200では、実施の形態1の増幅回路100と異なり、駆動FETがP型FETである。
 増幅回路200は、駆動P型FET201、負荷FET202、電流源FET203、帰還P型FET104及び帰還N型FET105を備える。駆動P型FET201、負荷FET202及び帰還P型FET104は、P型FETで構成されている。電流源FET203及び帰還N型FET105は、N型FETで構成されている。
 負荷FET202のソースは電源に接続され、ドレインは駆動P型FET201のソースに接続されている。電流源FET203のドレインは駆動P型FET201のドレインに接続され、電流源FET203のソースはGNDに接続されている。
 駆動P型FET201のゲートには、増幅回路200の入力端子INが接続されている。負荷FET202のゲートには、固定電位V1が入力される。これにより、負荷FET202は定電流源として機能する。
 駆動P型FET201のソースと負荷FET202のドレインとの接続点は、出力端子OUTに接続されている。
 帰還P型FET104のソースは電源に接続され、ドレインは帰還N型FET105のドレインに接続されている。帰還N型FET105のソースは、GNDに接続されている。帰還P型FET104及び帰還N型FET105のゲートは、共に、電流源FET203のドレインと駆動P型FET201のドレインとの接続点に接続されている。
 帰還P型FET104のドレインと帰還N型FET105のドレインとの接続点は、出力端子OUTに接続されている。
[2-2.動作]
 増幅回路200の動作原理を、従来のソースフォロワ回路及びSSF回路の動作原理と比較しながら説明する。
 図9は、従来のソースフォロワ回路210の構成を示す図である。図9では、負荷FET202のソースは電源に接続され、ドレインは駆動P型FET201のソースに接続されている。駆動P型FET201のドレインはGNDに接続されている。駆動P型FET201のソースと負荷FET202のドレインとの接続点は、出力端子OUTに接続されている。負荷FET202のゲートは固定電位V1に接続され、負荷FET202は定電流源として機能する。
 図10は、図9のソースフォロワ回路210の小信号等価回路を示す図である。ソースフォロワ回路210の出力抵抗は、次の式(11)で表される。
Figure JPOXMLDOC01-appb-I000032
 ここで、rdpは駆動P型FET201の出力抵抗、rlpは負荷FET202の出力抵抗、gmdpは駆動P型FET201の相互コンダクタンスである。
 チャネル長変調が無い理想的なFETでは、rln→∞、gmdn>>1であるから、式(11)は、次の式(12)のように近似できる。
Figure JPOXMLDOC01-appb-I000033
 図11は、SSF回路220の構成を示す図である。図11のSSF回路220は、図9のソースフォロワ回路210に電流源FET203及び帰還N型FET105を追加した構成を有する。図8Aの増幅回路200と比較すると、図11のSSF回路220は、増幅回路200から帰還P型FET104を省いた構成を有する。
 図12は、図11のSSF回路220の小信号等価回路を示す図である。駆動P型FET201のドレイン及び出力端子におけるキルヒホッフの電流則から、次の式(13)及び式(14)が成り立つ。
Figure JPOXMLDOC01-appb-I000034
Figure JPOXMLDOC01-appb-I000035
 ここで、rcnは電流源FET203の出力抵抗である。
 Vin=0とすると、式(13)及び式(14)から、出力抵抗を次の式(15)のように算出できる。
Figure JPOXMLDOC01-appb-I000036
 チャネル長変調が無い理想的なFETでは、rlp→∞、rcn→∞、gmdpdp>>1、及びgmfpnfpn>>1であるから、式(15)は、次の式(16)のように近似できる。
Figure JPOXMLDOC01-appb-I000037
 式(16)を式(12)と比較すると、SSF回路220では、出力抵抗がソースフォロワ回路210の1/rdpgmfbn倍に低減することがわかる。このため、SSF回路220における出力負荷の駆動力は、ソースフォロワ回路210に比べて高い。
 図11に戻り、SSF回路220の動作原理について説明する。
 入力端子の電圧が上昇すると、駆動P型FET201のゲート電圧が上昇するため、駆動P型FET201のソース-ドレイン間電流が増加する。その結果、駆動P型FET201のソース電圧が上昇し、かつドレイン電圧が下降する。出力端子は駆動P型FET201のソースに接続されているから、駆動P型FET201のソース電圧の上昇とは、すなわち出力端子の電圧の上昇である。
 同時に、駆動P型FET201のドレイン電圧が下降することによって、帰還N型FET105のゲート電圧が下降してソース-ドレイン間電流が減少する。ここで、負荷FET202は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動P型FET201のソース-ドレイン間電流が増加に転じる。これにより、駆動P型FET201のソース電圧の上昇及びドレイン電圧の下降が抑制される。駆動P型FET201のソース電圧の上昇の抑制とは、すなわち出力端子の電圧上昇の抑制である。
 逆に、入力端子の電圧が下降すると、駆動P型FET201のゲート電圧が下降するため、駆動P型FET201のソース-ドレイン間電流が増加する。その結果、駆動P型FET201のソース電圧が下降し、かつドレイン電圧が上昇する。駆動P型FET201のソース電圧の下降とは、すなわち出力端子の電圧の下降である。同時に、駆動P型FET201のドレイン電圧の上昇によって、帰還N型FET105のゲート電圧が上昇してソース-ドレイン間電流が増加する。負荷FET202は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動P型FET201のソース-ドレイン間電流が減少に転じる。これにより、駆動P型FET201のソース電圧の下降及びドレイン電圧の上昇が抑制される。駆動P型FET201のソース電圧下降の抑制とは、すなわち出力端子の電圧下降の抑制である。
 以上のことから、SSF回路220では、ソースフォロワ回路210に比べて、出力変動が過渡状態から定常状態へ速やかに移行する。
 次に、SSF回路220の駆動方法を説明する。
 負荷FET202のソースに電源電位Vddを印加し、電流源FET203のソース及び帰還N型FET105のソースに接地電位を印加する。負荷FET202のゲートに固定電位V1を印加することにより飽和領域で動作させて定電流源とし、電流源FET203のゲートに固定電位V2を印加することにより飽和領域で動作させて定電流源とする。ただし、Vdd>V1>V2>接地電位(GND)の関係が満たされるものとする。この状態で入力端子に入力信号を入力し、駆動P型FET201のソースに接続された出力端子から出力信号を出力する。
 次に、本実施の形態に係る増幅回路200の動作原理について説明する。図13は、図8Aの増幅回路200の小信号等価回路を示す図である。駆動P型FET201のドレイン及び出力端子におけるキルヒホッフの電流則から、式(13)及び次の式(17)が成り立つ。
Figure JPOXMLDOC01-appb-I000038
 Vin=0とすると、式(13)及び式(17)から、出力抵抗を次の式(18)のように算出できる。
Figure JPOXMLDOC01-appb-I000039
 チャネル長変調が無い理想的なFETでは、rlp→∞、rcn→∞、gmdpdp>>1、gmfbnfbn>>1、及びgmfbpfbp>>1であるから、式(18)は、次の式(19)のように近似できる。
Figure JPOXMLDOC01-appb-I000040
 式(19)を式(16)と比較すると、増幅回路200では、出力抵抗がSSF回路220のgmfbn/(gmfbn+gmfbp)倍に低減することがわかる。このため、増幅回路200における出力負荷の駆動力は、SSF回路220に比べて高い。
 図8Aに戻り、増幅回路200の動作原理について説明する。
 入力端子の電圧が上昇すると、駆動P型FET201のゲート電圧が上昇するため、駆動P型FET201のソース-ドレイン間電流が減少する。その結果、駆動P型FET201のソース電圧が上昇し、かつドレイン電圧が下降する。駆動P型FET201のソース電圧の上昇とは、すなわち出力端子の電圧の上昇である。同時に、駆動P型FET201のドレイン電圧が下降することによって、帰還P型FET104のゲート電圧が下降してソース-ドレイン間電流が増加し、かつ、帰還N型FET105のゲート電圧が下降してソース-ドレイン間電流が減少する。ここで、負荷FET202は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動P型FET201のソース-ドレイン間電流が増加に転じる。これにより、駆動P型FET201のソース電圧の上昇及びドレイン電圧の下降が抑制される。駆動P型FET201のソース電圧の上昇の抑制とは、すなわち出力端子の電圧上昇の抑制である。
 逆に、入力端子の電圧が下降すると、駆動P型FET201のゲート電圧が下降するため、駆動P型FET201のソース-ドレイン間電流が増加する。その結果、駆動P型FET201のソース電圧が下降し、かつドレイン電圧が上昇する。駆動P型FET201のソース電圧の下降とは、すなわち出力端子の電圧の下降である。同時に、駆動P型FET201のドレイン電圧の上昇によって、帰還P型FET104のゲート電圧が上昇してソース-ドレイン間電流が減少し、かつ、帰還N型FET105のゲート電圧が下降してソース-ドレイン間電流が減少する。負荷FET202は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動P型FET201のソース-ドレイン間電流が減少に転じる。これにより、駆動P型FET201のソース電圧の下降及びドレイン電圧の上昇が抑制される。駆動P型FET201のソース電圧下降の抑制とは、すなわち出力端子の電圧下降の抑制である。
 以上から、増幅回路200では、SSF回路220に比べて、帰還P型FET104が追加されたため出力帰還速度が大きくなり、出力変動が過渡状態から定常状態へ速やかに移行する。特に、出力波形の立下時よりも立上時において、出力帰還速度が速くなる。そのため、増幅回路200の出力波形において、立上及び立下は急峻となる一方で、立上及び立下のオーバシュート及びアンダシュートは抑制され、出力波形の発振も抑制される。その結果、増幅回路200の出力波形の立上時間t及び立下時間tが短縮し、より高速なクロック信号を伝達可能な増幅回路を得ることができる。また、立上セトリング時間tsr及び立下セトリング時間tsfが短縮し、より大きな出力負荷を駆動できる増幅回路を得ることができる。
 次に、増幅回路200の駆動方法を説明する。
 負荷FET202のソース及び帰還P型FET104のソースに電源電位Vddを印加し、電流源FET203のソース及び帰還N型FET105のソースに接地電位を印加する。負荷FET202のゲートに固定電位V1を印加することにより飽和領域で動作させて定電流源とし、電流源FET203のゲートに固定電位V2を印加することにより飽和領域で動作させて定電流源とする。ただし、Vdd>V1>V2>接地電位(GND)の関係が満たされるものとする。この状態で入力端子に入力信号を入力し、駆動P型FET201のソースに接続された出力端子から出力信号を出力する。
[2-3.大信号動作]
 増幅回路200の大信号動作を、従来のソースフォロワ回路及びSSF回路の大信号動作と比較しながら説明する。ここでは簡単のため、チャネル長変調効果及び基板バイアス効果は考慮しない。また、駆動P型FET201、負荷FET202、及び帰還P型FET104のそれぞれのしきい値電圧Vthdp,Vthlp,Vthfbpは負値とし、それぞれの利得係数βdp,βlp,βfbpは正値とする。電流源FET203及び帰還N型FET105のそれぞれのしきい値電圧Vthcn,Vthfbnは正値とし、それぞれの利得係数βcn,βfbnは正値とする。
 従来のソースフォロワ回路210の構成を示す図9において、駆動P型FET201のゲート-ソース間電圧はVgsdp=Vin-Voutであり、負荷FET202のゲート-ソース間電圧はVgslp=V1-Vddである。したがって、β=μ/Lとすると、飽和領域で動作する時の駆動P型FET201及び負荷FET202のそれぞれのドレイン-ソース間電流Idsdp,Idslpは、以下の式(201),式(202)で表される。
Figure JPOXMLDOC01-appb-I000041
Figure JPOXMLDOC01-appb-I000042
 図9において-Idsdn=-Idslnであるから、VoutとVinの関係式は、次の式(203)のようになる。
Figure JPOXMLDOC01-appb-I000043
 この式から、Vout≠Vinであり、次の式(204)で表されるオフセット電圧Vosが存在することがわかる。
Figure JPOXMLDOC01-appb-I000044
 SSF回路220の構成を示す図11において、電流源FET203のゲート-ソース間電圧はVgscn=V2-Vthcnであり、帰還N型FET105のゲート-ソース間電圧はVgsfbn=V-Vdd-Vthfbnである。したがって、飽和領域で動作する時の電流源FET203及び帰還N型FET105のそれぞれのドレイン-ソース間電流Idscn,Idsfbnは、以下の式(205),式(206)で表される。
Figure JPOXMLDOC01-appb-I000045
Figure JPOXMLDOC01-appb-I000046
 図11では、-Idsdp=Idscnであるから、VoutとVinの関係式は、次の式(207)のようになる。
Figure JPOXMLDOC01-appb-I000047
 この式から、Vout≠Vinであり、次の式(208)で表されるオフセット電圧Vosが存在することがわかる。
Figure JPOXMLDOC01-appb-I000048
 本発明の実施の形態2に係る増幅回路200の構成を示す図8Aにおいて、帰還P型FET104のゲート-ソース間電圧はV-Vdd-Vthfbpであるから、帰還P型FET104が飽和領域で動作する時のドレイン-ソース間電流Idsfbpは、次の式(209)で表される。
Figure JPOXMLDOC01-appb-I000049
 図8Aにおいて-Idsdp=Idscnであるから、VoutとVinの関係式は、次の式(210)のようになる。
Figure JPOXMLDOC01-appb-I000050
 この式から、Vout≠Vinであり、次の式(211)で表されるオフセット電圧Vosが存在することがわかる。
Figure JPOXMLDOC01-appb-I000051
 図8Aにおいて、駆動P型FET201のソース及び負荷FET202のドレインと、帰還P型FET104のドレイン及び帰還N型FET105のドレインとの間に流れる電流をI0とする。また、出力端子OUTに出入りする電流をIoutとする。増幅回路200が過渡状態で動作しているときはIout≠0であるが、定常状態で動作しているときはIout=0である。
 本実施の形態における増幅回路200は、従来のSSF回路220と異なり、定常状態(Iout=0)においてI0=0であることを特徴とする。あるいは、増幅回路200は、定常状態(Iout=0)においてI0が-1μA≦I0≦+1μAを満たすことを特徴とする。これに対して、従来のSSF回路220では、定常状態(Iout=0)及び過渡状態(Iout≠0)のいずれにおいてもI0≠0である。ここで、式(202)及び式(205)にチャネル長変調効果を入れると、それぞれ次の式(212)及び式(213)となる。
Figure JPOXMLDOC01-appb-I000052
Figure JPOXMLDOC01-appb-I000053
 ここで、λlpは、負荷FET202のチャネル長変調係数であり、λcnは、電流源FET203のチャネル長変調係数である。
 I0=0のとき、駆動P型FET201、負荷FET202、及び電流源FET203の電流は帰還P型FET104及び帰還N型FET105との間で出入りしないから、Idslp=-Idscnとなり、負荷FET202のゲート電圧V1と電流源FET203のゲート電圧V2との間には、次の式(214)の関係が成り立つ。
Figure JPOXMLDOC01-appb-I000054
 特に、チャネル長変調効果が無い場合、すなわちλlp=λcn=0の場合、V1とV2との間には、次の式(215)の関係が成り立つ。
Figure JPOXMLDOC01-appb-I000055
 特に、Vthlp=-Vthcn、かつβlp=βcnのとき、V1とV2の関係式は次の式(216)となる。
   V1+V2=Vdd     …(216)
 同様に、I0=0のとき、帰還P型FET104及び帰還N型FET105の電流は駆動N型FET101、負荷FET102、及び電流源FET103との間で出入りしないから、CMOSインバータの定常状態と同様に-Idsfbp=Idsfbnとなる。したがって、しきい値電圧VthfbpとVthfbnとの間、及び利得係数βfbpとβfbnとの間には次の関係式(217)が成り立つ。
   -Vthfbp=Vthfbn かつ βfbp=βfbn  …(217)
 よって、理論上は式(215)及び式(217)が満たされる時にI0=0となるが、実際の回路では製造ばらつきがあるため、I0=0から若干ずれることがある。その場合、以下に述べる方法でV1又はV2を調整してI0=0とすることができる。
 図8Bは、本発明の実施の形態2の第1変形例に係る増幅回路250の構成を示す図である。増幅回路250は、増幅回路200と比較して、駆動P型FET201のソース及び負荷FET202のドレイン(図示のノードX)と、帰還P型FET104のドレイン及び帰還N型FET105のドレイン(出力端子OUT)との間が接続されていない。増幅回路250のノードXと出力端子OUTとの間に差動増幅器又は検流計を接続したものは、ホイートストンブリッジとなる。このホイートストンブリッジにおいて、I0=0とするためには、差動増幅器の出力が0Vとなるように、又は検流計の指針が0点となるように、V1又はV2を変化させればよい。
 ここで、増幅回路200と増幅回路250とが同一チップ上で近傍にある時、増幅回路250でI0=0となるV1又はV2の条件は、増幅回路200でI0=0となるV1又はV2の条件に等しいと考えられる。よって、増幅回路250を用いてI0=0となるV1又はV2の条件を抽出した後、当該条件を増幅回路200に適用してI0=0とすることができる。あるいは、増幅回路250でI0=0となるようにV1又はV2を調整した後、増幅回路250のノードXと出力端子OUTとを短絡して使用してもよい。例えば、増幅回路250は、I0=0となるV1及び/又はV2の条件を抽出するために使用されるTEG回路であってもよい。このように、増幅回路200と、TEG回路として機能する増幅回路250とは、同一チップの上に形成される複合回路であってもよい。
 図8Cは、本発明の実施の形態1の第2変形例に係る増幅回路260の構成を示す図である。増幅回路260は、増幅回路200と比較して、スイッチ261及び差動増幅器262を更に備える。スイッチ261及び差動増幅器262は、ノードXと出力端子OUTとの間に接続されている。増幅回路260においてI0=0とするためには、スイッチ261をOFFしてノードXと出力端子OUTを切断し、差動増幅器262の出力電圧が0VになるようにV1又はV2を調整する。増幅回路260の使用時は、スイッチ261をONしてノードXと出力端子OUTとを短絡する。
 このように、増幅回路200において、ノードXと出力端子OUTとは、事後的に、すなわちI0=0となるようにV1又はV2を調整した後に、短絡することができるように構成されてもよい。
 以上から、本実施の形態における増幅回路200,250,260では、従来のSSF回路120と異なり、定常状態Iout=0でI0=0となり、帰還P型FET104及び帰還N型FET105のソース-ドレイン間電流が同等になる。したがって、帰還P型FET104及び帰還N型FET105から成るCMOSインバータの入出力特性が対称となるとともに、増幅回路内の余分な定常電流が低減する。つまり、増幅回路200,250,260の出力波形の立上及び立下特性が対称であって最短となるとともに、増幅回路200,250,260の消費電力が低減する。
 増幅回路200では、従来のSSF回路220と異なり、帰還P型FET104及び帰還N型FET105がエンハンスメント型(Normally Off)であることを特徴とする。本実施の形態においても、帰還P型FET104及び帰還N型FET105から成るCMOSインバータにおける入力電圧と貫通電流との関係を示すグラフは図1Dと同様であり、貫通電流の最大値Imaxは、前述の式(118)で表される。また、帰還P型FET104及び帰還N型FET105から成るCMOSインバータの時定数τは前述の式(119)で表される。前述のように、τの増加を抑えつつImaxを減少させるためには、例えば、βを減少させるのではなく、Vthを増加させればよい。
 以上から、本実施の形態における増幅回路200では、帰還P型FET104及び帰還N型FET105がエンハンスメント型(Normally Off)であるため、デプレッション型(Normally On)と異なり、しきい値電圧Vth=-Vthfbp=Vthfbnが0より大きくなる。そのため、帰還P型FET104及び帰還N型FET105から成るCMOSインバータの貫通電流が低減して、増幅回路200の消費電力が低減する。
 さらに、本実施の形態における増幅回路200では、従来のSSF回路220と異なり、駆動P型FET201、負荷FET202、及び電流源FET203がデプレッション型(Normally On)であることを特徴とする。ここでは簡単のため、Vth=Vthcn=-Vthlp=-Vthdp、β=βcn=βlp=βdpの場合について説明する。
 駆動P型FET201及び電流源FET203が飽和領域で動作する時は、式(207)が成り立つため、増幅回路200のVinとVoutとの関係は線形である。しかし、駆動P型FET201及び電流源FET203が線形領域で動作する時は、式(207)からずれるため、VinとVoutとの関係の線形性が低下する。そこで、増幅回路200の入出力特性の線形性を保つため、FETが飽和領域で動作することを前提に、駆動P型FET201、負荷FET202、及び電流源FET203を最適化する。
 FETが飽和領域で動作する条件は、N型FETではVds≧Vgs-Vth≧0であり、P型FETではVds≦Vgs+Vth≦0である。そのため、駆動P型FET201、負荷FET202、及び電流源FET203が飽和領域で動作するのは、次の3式(218),(219),(220)が成り立つ場合である。
   Vdslp≦Vgslp+Vth≦0   …(218)
   Vdsdp≦Vgsdp+Vth≦0   …(219)
   Vdscn≧Vgscn-Vth≧0   …(220)
 ここで、Vdslp=Vout-Vdd、Vdsdp=V-Vout、及びVdscn=Vであり、Vgslp=V1-Vdd、Vgsdp=Vin-Vout、及びVgscn=V2である。これらを式(218),(219),(220)に代入すると次の式(221),(222),(223)が得られる。
   Vout≦V1+Vth≦Vdd   …(221)
   V≦Vin+Vth≦Vout   …(222)
   V≧V2-Vth≧0       …(223)
 式(221),(222),(223)をまとめると次の式(224)となる。
0≦V2-Vth≦Vin+Vth≦V1+Vth≦Vdd …(224)
 式(224)から、駆動P型FET201、負荷FET202、及び電流源FET203は、V2-2Vth≦Vin≦V1において飽和領域で動作し、この場合にはVinとVoutとの関係の線形性が保たれる。ここで、V2の下限値はVth、V1の上限値はVdd-Vthであるから、Vinの最大範囲は-Vth≦Vin≦Vdd(電圧範囲Vdd)となる。
 よって、Vthを低減することで、VinとVoutとの関係が線形となるVin範囲が全体的に上方へシフトする。そのため、P型FETのホットキャリア発生を抑制できる。また、Vinと同様にVout(=Vdd+Vdslp)も全体的に上方へシフトし、チャネル長変調効果λVdslpによってIdslpが低減するため、消費電力が低減する。
 以上から、本実施の形態における増幅回路200では、駆動P型FET201及び電流源FET203がデプレッション型(Normally On)であるため、エンハンスメント型(Normally Off)と異なり、しきい値電圧Vth=Vthcn=-Vthlp=-Vthdpが0以下となる。そのため、増幅回路200の入力電圧を低減でき、増幅回路200の消費電力及びホットキャリア発生を抑制できる。
 以上のように、本実施の形態における増幅回路200によれば、帰還P型FET104及び帰還N型FET105からなるCMOSインバータ入出力特性が対称となるとともに、増幅回路内の余分な定常電流が低減する。そのため、出力波形の立上及び立下特性が対称であって最短となるとともに、消費電力を低減することができる。また、帰還P型FET104及び帰還N型FET105からなるCMOSインバータに流れる貫通電流が低減するため、消費電力が低減する。さらに、入出力特性が線形となる範囲が全体的にシフトするため、増幅回路の消費電力が低減し、ホットキャリア発生を抑制できる。
実施の形態3.
[3-1.構成]
 図14は、本発明の実施の形態3に係る増幅回路300の構成を示す図である。増幅回路300は、ソースフォロワ回路の一形態である。増幅回路300は、電流源FET103のゲートの接続以外は図4に示したSSF回路120と同様の構成を有する。すなわち、電流源FET103のゲートは、SSF回路120では固定電位V2に接続されているが、増幅回路300では入力端子に接続されている。これによって、駆動N型FET101と電流源FET103はインバータ回路を構成する。
[3-2.動作]
 図15は、図14の増幅回路300の小信号等価回路を示す図である。駆動N型FET101のドレイン及び出力端子におけるキルヒホッフの電流則から、次の式(20)及び式(21)が成り立つ。
Figure JPOXMLDOC01-appb-I000056
Figure JPOXMLDOC01-appb-I000057
 ここで、gmcpは電流源FET103の相互コンダクタンスである。
 Vin=0とすると、式(20)及び式(21)から、出力抵抗を次の式(22)のように算出できる。
Figure JPOXMLDOC01-appb-I000058
 式(22)は、SSF回路120の出力抵抗を示す式(6)と同一である。したがって、SSF回路120と本実施の形態における増幅回路300の出力抵抗は同じであり、出力負荷の駆動力も同じであることがわかる。
 図14に戻り、増幅回路300の動作原理について説明する。
 入力端子の電圧が上昇すると、駆動N型FET101及び電流源FET103のゲート電圧が上昇するため、駆動N型FET101のソース-ドレイン間電流が増加し、かつ電流源FET103のソース-ドレイン間電流が減少する。その結果、SSF回路120よりも速やかに、駆動N型FET101のソース電圧が上昇し、かつドレイン電圧が下降する。駆動N型FET101のソース電圧の上昇とは、すなわち出力端子の電圧の上昇である。同時に、駆動N型FET101のドレイン電圧の下降によって、帰還P型FET104のゲート電圧が下降してソース-ドレイン間電流が増加する。負荷FET102は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動N型FET101のソース-ドレイン間電流が減少に転じる。これにより、駆動N型FET101のソース電圧の上昇及びドレイン電圧の下降が抑制される。駆動N型FET101のソース電圧の上昇の抑制とは、すなわち出力端子の電圧上昇の抑制である。
 逆に、入力端子の電圧が下降すると、駆動N型FET101及び電流源FET103のゲート電圧が下降するため、駆動N型FET101のソース-ドレイン間電流が減少し、かつ電流源FET103のソース-ドレイン間電流が増加する。その結果、SSF回路120よりも速やかに、駆動N型FET101のソース電圧が下降し、かつドレイン電圧が上昇する。駆動N型FET101のソース電圧の下降とは、すなわち出力端子の電圧の下降である。同時に、駆動N型FET101のドレイン電圧の上昇によって、帰還P型FET104のゲート電圧が上昇してソース-ドレイン間電流が減少する。負荷FET102は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動N型FET101のソース-ドレイン間電流が増加に転じる。これにより、駆動N型FET101のソース電圧下降及びドレイン電圧上昇が抑制される。駆動N型FET101のソース電圧下降の抑制とは、すなわち出力端子の電圧下降の抑制である。
 以上から、増幅回路300では、SSF回路120に比べて、電流源FET103が入力端子に接続されたため入力伝達速度が速くなり、出力変動が過渡状態から定常状態へ速やかに移行する。特に、出力波形の立下時よりも立上時において、入力伝達速度が速くなる。そのため、増幅回路300の出力波形において、立上及び立下は急峻となる一方で、立上及び立下のオーバシュート及びアンダシュートは抑制され、出力波形の発振も抑制される。その結果、増幅回路300の出力波形の立上時間t及び立下時間tが短縮し、より高速なクロック信号を伝達可能な増幅回路を得ることができる。また、立上セトリング時間tsr及び立下セトリング時間tsfが短縮し、より大きな出力負荷を駆動できる増幅回路を得ることができる。
 次に、増幅回路300の駆動方法を説明する。
 負荷FET102のソースに接地電位を印加し、電流源FET103のソース及び帰還P型FET104のソースに電源電位Vddを印加する。負荷FET102のゲートに固定電位V1を印加することにより飽和領域で動作させて定電流源とする。ただし、Vdd>V1>接地電位(GND)の関係が満たされるものとする。この状態で、駆動N型FET101のゲート及び電流源FET103のゲートに接続された入力端子に入力信号を入力し、駆動N型FET101のソースに接続された出力端子から出力信号を出力する。
実施の形態4.
[4-1.構成]
 図16は、本発明の実施の形態4に係る増幅回路400の構成を示す図である。増幅回路400は、ソースフォロワ回路の一形態である。増幅回路400は、電流源FET203のゲートの接続以外は図11に示したSSF回路220と同様の構成を有する。すなわち、電流源FET203のゲートは、SSF回路220では固定電位V2に接続されているが、増幅回路400では入力端子に接続されている。これによって、駆動P型FET201と電流源FET203はインバータ回路を構成する。
[4-2.動作]
 図17は、図16の増幅回路400の小信号等価回路を示す図である。駆動P型FET201のドレイン及び出力端子におけるキルヒホッフの電流則から、次の式(23)及び式(24)が成り立つ。
Figure JPOXMLDOC01-appb-I000059
Figure JPOXMLDOC01-appb-I000060
 ここで、gmcnは電流源FET203の相互コンダクタンスである。
 Vin=0とすると、式(23)及び式(24)から、出力抵抗を次の式(25)のように算出できる。
Figure JPOXMLDOC01-appb-I000061
 式(25)は、SSF回路220の出力抵抗を示す式(15)と同一である。したがって、SSF回路220と本実施の形態における増幅回路400の出力抵抗は同じであり、出力負荷の駆動力も同じであることがわかる。
 図16に戻り、増幅回路400の動作原理について説明する。
 入力端子の電圧が上昇すると、駆動P型FET201及び電流源FET203のゲート電圧が上昇するため、駆動P型FET201のソース-ドレイン間電流が減少し、かつ電流源FET203のソース-ドレイン間電流が増加する。その結果、SSF回路220よりも速やかに、駆動P型FET201のソース電圧が上昇し、かつドレイン電圧が下降する。駆動P型FET201のソース電圧の上昇とは、すなわち出力端子の電圧の上昇である。同時に、駆動P型FET201のドレイン電圧の下降によって、帰還N型FET105のゲート電圧が下降してソース-ドレイン間電流が減少する。負荷FET202は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動P型FET201のソース-ドレイン間電流が増加に転じる。これにより、駆動P型FET201のソース電圧の上昇及びドレイン電圧の下降が抑制される。駆動P型FET201のソース電圧の上昇の抑制とは、すなわち出力端子の電圧上昇の抑制である。
 逆に、入力端子の電圧が下降すると、駆動P型FET201及び電流源FET203のゲート電圧が下降するため、駆動P型FET201のソース-ドレイン間電流が増加し、かつ電流源FET203のソース-ドレイン間電流が減少する。その結果、SSF回路220よりも速やかに、駆動P型FET201のソース電圧が下降し、かつドレイン電圧が上昇する。駆動P型FET201のソース電圧の下降とは、すなわち出力端子の電圧の下降である。同時に、駆動P型FET201のドレイン電圧の上昇によって、帰還N型FET105のゲート電圧が上昇してソース-ドレイン間電流が増加する。負荷FET202は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動P型FET201のソース-ドレイン間電流が減少に転じる。これにより、駆動P型FET201のソース電圧の下降及びドレイン電圧の上昇が抑制される。駆動P型FET201のソース電圧の下降の抑制とは、すなわち出力端子の電圧下降の抑制である。
 以上から、増幅回路400では、SSF回路220に比べて、電流源FET203が入力端子に接続されたため入力伝達速度が速くなり、出力変動が過渡状態から定常状態へ速やかに移行する。特に、出力波形の立下時よりも立上時において、入力伝達速度が速くなる。そのため、増幅回路400の出力波形において、立上及び立下は急峻となる一方で、立上及び立下のオーバシュート及びアンダシュートは抑制され、出力波形の発振も抑制される。その結果、増幅回路400の出力波形の立上時間t及び立下時間tが短縮し、より高速なクロック信号を伝達可能な増幅回路を得ることができる。また、立上セトリング時間tsr及び立下セトリング時間tsfが短縮し、より大きな出力負荷を駆動できる増幅回路を得ることができる。
 次に、増幅回路400の駆動方法を説明する。
 負荷FET202のソースに電源電位Vddを印加し、電流源FET203のソース及び帰還N型FET105のソースに接地電位を印加する。負荷FET202のゲートに固定電位V1を印加することにより飽和領域で動作させて定電流源とする。ただし、Vdd>V1>接地電位(GND)の関係が満たされるものとする。この状態で、駆動P型FET201のゲート及び電流源FET203のゲートに接続した入力端子に入力信号を入力し、駆動P型FET201のソースに接続された出力端子から出力信号を出力する。
実施の形態5.
[5-1.構成]
 図18は、本発明の実施の形態5に係る増幅回路500の構成を示す図である。増幅回路500は、電流源FET103のゲートの接続以外は図1Aに示した増幅回路100と同様の構成を有する。すなわち、電流源FET103のゲートは、増幅回路100では固定電位V2に接続されているが、増幅回路500では入力端子に接続されている。これによって、駆動N型FET101と電流源FET103はインバータ回路を構成する。
[5-2.動作]
 図19は、図18の増幅回路500の小信号等価回路を示す図である。駆動N型FET101のドレイン及び出力端子におけるキルヒホッフの電流則から、式(20)及び次の式(26)が成り立つ。
Figure JPOXMLDOC01-appb-I000062
 Vin=0とすると、式(20)及び式(26)から、出力抵抗を次の式(27)のように算出できる。
Figure JPOXMLDOC01-appb-I000063
 式(27)は、実施の形態1の増幅回路100の出力抵抗を示す式(9)と同一である。したがって、増幅回路100と本実施の形態における増幅回路500の出力抵抗は同じであり、出力負荷の駆動力も同じであることがわかる。
 図18に戻り、増幅回路500の動作原理について説明する。
 入力端子の電圧が上昇すると、駆動N型FET101及び電流源FET103のゲート電圧が上昇するため、駆動N型FET101のソース-ドレイン間電流が増加し、かつ電流源FET103のソース-ドレイン間電流が減少する。その結果、SSF回路120よりも速やかに、駆動N型FET101のソース電圧が上昇し、かつドレイン電圧が下降する。駆動N型FET101のソース電圧の上昇とは、すなわち出力端子の電圧の上昇である。同時に、駆動N型FET101のドレイン電圧が下降することによって、帰還P型FET104のゲート電圧が下降してソース-ドレイン間電流が増加し、かつ、帰還N型FET105のゲート電圧が下降してソース-ドレイン間電流が減少する。ここで、負荷FET102は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動N型FET101のソース-ドレイン間電流が減少に転じる。これにより、駆動N型FET101のソース電圧の上昇及びドレイン電圧の下降が抑制される。駆動N型FET101のソース電圧の上昇の抑制とは、すなわち出力端子の電圧上昇の抑制である。
 逆に、入力端子の電圧が下降すると、駆動N型FET101及び電流源FET103のゲート電圧が下降するため、駆動N型FET101のソース-ドレイン間電流が減少し、かつ電流源FET103のソース-ドレイン間電流が増加する。その結果、SSF回路120よりも速やかに、駆動N型FET101のソース電圧が下降し、かつドレイン電圧が上昇する。駆動N型FET101のソース電圧の下降とは、すなわち出力端子の電圧の下降である。同時に、駆動N型FET101のドレイン電圧の上昇によって、帰還P型FET104のゲート電圧が上昇してソース-ドレイン間電流が減少し、かつ、帰還N型FET105のゲート電圧が下降してソース-ドレイン間電流が減少する。負荷FET102は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動N型FET101のソース-ドレイン間電流が増加に転じる。これにより、駆動N型FET101のソース電圧の下降及びドレイン電圧の上昇が抑制される。駆動N型FET101のソース電圧下降の抑制とは、すなわち出力端子の電圧下降の抑制である。
 以上から、増幅回路500では、SSF回路120に比べて、帰還N型FET105が追加されたため出力帰還速度が大きくなり、出力変動が過渡状態から定常状態へ速やかに移行する。特に、出力波形の立上時よりも立下時において、出力帰還速度が速くなる。そのため、増幅回路500の出力波形において、立上及び立下は急峻となる一方で、立上及び立下のオーバシュート及びアンダシュートは抑制され、出力波形の発振も抑制される。その結果、増幅回路500の出力波形の立上時間t及び立下時間tが短縮し、より高速なクロック信号を伝達可能な増幅回路を得ることができる。また、立上セトリング時間tsr及び立下セトリング時間tsfが短縮し、より大きな出力負荷を駆動できる増幅回路を得ることができる。
 次に、増幅回路500の駆動方法を説明する。
 負荷FET102のソース及び帰還N型FET105のソースに接地電位を印加し、電流源FET103のソース及び帰還P型FET104のソースに電源電位Vddを印加する。負荷FET102のゲートに固定電位V1を印加することにより飽和領域で動作させて定電流源とする。ただし、Vdd>V1>接地電位(GND)の関係が満たされるものとする。この状態で、駆動N型FET101のゲート及び電流源FET103のゲートに接続された入力端子に入力信号を入力し、駆動N型FET101のソースに接続された出力端子から出力信号を出力する。
実施の形態6.
[6-1.構成]
 図20は、本発明の実施の形態6に係る増幅回路600の構成を示す図である。増幅回路600は、電流源FET203のゲートの接続以外は図8Aに示した増幅回路200と同様の構成を有する。すなわち、電流源FET203のゲートは、増幅回路200では固定電位V2に接続されているが、増幅回路600では入力端子に接続されている。これによって、駆動P型FET201と電流源FET203はインバータ回路を構成する。
[6-2.動作]
 図21は、図20の増幅回路600の小信号等価回路を示す図である。駆動P型FET201のドレイン及び出力端子におけるキルヒホッフの電流則から、式(23)及び次の式(28)が成り立つ。
Figure JPOXMLDOC01-appb-I000064
 Vin=0とすると、式(23)及び式(28)から、出力抵抗を次の式(29)のように算出できる。
Figure JPOXMLDOC01-appb-I000065
 式(29)は、実施の形態2の増幅回路200の出力抵抗を示す式(18)と同一である。したがって、増幅回路200と本実施の形態における増幅回路600の出力抵抗は同じであり、出力負荷の駆動力も同じであることがわかる。
 図20に戻り、増幅回路600の動作原理について説明する。
 入力端子の電圧が上昇すると、駆動P型FET201のゲート電圧が上昇するため、駆動P型FET201のソース-ドレイン間電流が減少し、かつ電流源FET203のソース-ドレイン間電流が増加する。その結果、SSF回路220よりも速やかに、駆動P型FET201のソース電圧が上昇し、かつドレイン電圧が下降する。駆動P型FET201のソース電圧の上昇とは、すなわち出力端子の電圧の上昇である。同時に、駆動P型FET201のドレイン電圧が下降することによって、帰還P型FET104のゲート電圧が下降してソース-ドレイン間電流が増加し、かつ、帰還N型FET105のゲート電圧が下降してソース-ドレイン間電流が減少する。ここで、負荷FET202は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動P型FET201のソース-ドレイン間電流が増加に転じる。これにより、駆動P型FET201のソース電圧の上昇及びドレイン電圧の下降が抑制される。駆動P型FET201のソース電圧の上昇の抑制とは、すなわち出力端子の電圧上昇の抑制である。
 逆に、入力端子の電圧が下降すると、駆動P型FET201のゲート電圧が下降するため、駆動P型FET201のソース-ドレイン間電流が増加し、かつ電流源FET203のソース-ドレイン間電流が減少する。その結果、SSF回路220よりも速やかに、駆動P型FET201のソース電圧が下降し、かつドレイン電圧が上昇する。駆動P型FET201のソース電圧の下降とは、すなわち出力端子の電圧の下降である。同時に、駆動P型FET201のドレイン電圧の上昇によって、帰還P型FET104のゲート電圧が上昇してソース-ドレイン間電流が減少し、かつ、帰還N型FET105のゲート電圧が下降してソース-ドレイン間電流が減少する。負荷FET202は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動P型FET201のソース-ドレイン間電流が減少に転じる。これにより、駆動P型FET201のソース電圧の下降及びドレイン電圧の上昇が抑制される。駆動P型FET201のソース電圧下降の抑制とは、すなわち出力端子の電圧下降の抑制である。
 以上から、増幅回路600では、SSF回路220に比べて、帰還P型FET104が追加されたため出力帰還速度が大きくなり、出力変動が過渡状態から定常状態へ速やかに移行する。特に、出力波形の立下時よりも立上時において、出力帰還速度が速くなる。そのため、増幅回路600の出力波形において、立上及び立下は急峻となる一方で、立上及び立下のオーバシュート及びアンダシュートは抑制され、出力波形の発振も抑制される。その結果、増幅回路600の出力波形の立上時間t及び立下時間tが短縮し、より高速なクロック信号を伝達可能な増幅回路を得ることができる。また、立上セトリング時間tsr及び立下セトリング時間tsfが短縮し、より大きな出力負荷を駆動できる増幅回路を得ることができる。
 次に、増幅回路600の駆動方法を説明する。
 負荷FET202のソース及び帰還P型FET104のソースに電源電位Vddを印加し、電流源FET203のソース及び帰還N型FET105のソースに接地電位を印加する。負荷FET202のゲートに固定電位V1を印加することにより飽和領域で動作させて定電流源とする。ただし、Vdd>V1>接地電位(GND)の関係が満たされるものとする。この状態で駆動P型FET201のゲート及び電流源FET203のゲートに接続された入力端子に入力信号を入力し、駆動P型FET201のソースに接続された出力端子から出力信号を出力する。
実施の形態7.
[7-1.構成]
 図22は、本発明の実施の形態7に係る増幅回路700の構成を示す図である。増幅回路700は、ダーリントン回路の一形態である。増幅回路700は、駆動N型FET101、負荷FET102、帰還N型FET105及び帰還PNP型バイポーラトランジスタ(BJT、Bipolar Junction Transistor)504を備える。
 負荷FET102のソースはGNDに接続され、ドレインは駆動N型FET101のソースに接続されている。駆動N型FET101のドレインは帰還PNP型BJT504のベースに接続されている。駆動N型FET101のゲートには、増幅回路100の入力端子INが接続されている。負荷FET102のゲートには、固定電位V1が入力される。
 ここで、BJTの導電型を表す「PNP型」及び「NPN型」は、本発明の「第1導電型」及び「第2導電型」の一例である。第1導電型がPNP型であり、第2導電型がNPN型であってもよいし、その逆であってもよい。
 また、BJTの「ベース」、「エミッタ」、及び「コレクタ」は、それぞれ本発明の「制御端子」、「第1端子」、及び「第2端子」の一例である。
 帰還PNP型BJT504のエミッタは電源に接続され、コレクタは帰還N型FET105のゲートに接続されている。帰還N型FET105のソースは、GNDに接続されている。帰還PNP型BJT504のコレクタと帰還N型FET105のドレインとの接続点は、出力端子OUTに接続されている。
 図1Aに示した実施の形態1の増幅回路100と比較すると、増幅回路700は、増幅回路100において、帰還P型FET104を帰還PNP型BJT504に変更し、電流源FET103を取り除いた構成を有する。
[7-2.動作]
 増幅回路700の動作原理を、従来のソースフォロワ回路110(図2)及び従来のFET入力インバ-テッドダーリントン(ID)回路の動作原理と比較しながら説明する。
 図23は、従来のFET入力ID回路720の構成を示す図である。FET入力ID回路720は、図2に示したソースフォロワ回路110に加えて、帰還PNP型BJT504を備える。帰還PNP型BJT504のエミッタは電源に接続され、コレクタは出力端子OUTに接続され、ベースは駆動N型FET101のドレインに接続されている。これによって、帰還PNP型BJT504は帰還回路を構成する。図22の増幅回路700と比較すると、FET入力ID回路720は、増幅回路700から帰還N型FET105を省いた構成を有する。
 図24は、図23のFET入力ID回路720の小信号等価回路を示す図である。駆動N型FET101のドレイン及び出力端子におけるキルヒホッフの電流則から、次の式(30)及び式(31)が成り立つ。
Figure JPOXMLDOC01-appb-I000066
Figure JPOXMLDOC01-appb-I000067
 ここで、rfbp_bは帰還PNP型BJT504のベース抵抗、rfbp_cは帰還PNP型BJT504のコレクタ抵抗である。
 Vin=0とすると、式(30)及び式(31)から、出力抵抗を次の式(32)のように算出できる。
Figure JPOXMLDOC01-appb-I000068
 チャネル長変調が無い理想的なFETでは、rln→∞、rdn>>rfbp_b、gmdndn>>1、及びgmfbpfbp_c>>1であるから、式(32)は、次の式(33)のように近似できる。
Figure JPOXMLDOC01-appb-I000069
 式(33)を式(3)と比較すると、FET入力ID回路720では、出力抵抗がソースフォロワ回路110の1/gmfbpfbp_b倍に低減することがわかる。このため、FET入力ID回路720における出力負荷の駆動力は、ソースフォロワ回路110に比べて高い。
 図23に戻り、FET入力ID回路720の動作原理について説明する。
 入力端子の電圧が上昇すると、駆動N型FET101のゲート電圧が上昇するため、駆動N型FET101のソース-ドレイン間電流が増加する。その結果、駆動N型FET101のソース電圧が上昇し、かつドレイン電圧が下降する。駆動N型FET101のソース電圧の上昇とは、すなわち出力端子の電圧の上昇である。同時に、駆動N型FET101のドレイン電圧の下降によって、帰還PNP型BJT504のベース電圧が下降してコレクタ電流が増加する。負荷FET102は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動N型FET101のソース-ドレイン間電流が減少に転じる。これにより、駆動N型FET101のソース電圧の上昇及びドレイン電圧の下降が抑制される。駆動N型FET101のソース電圧の上昇の抑制とは、すなわち出力端子の電圧上昇の抑制である。
 逆に、入力端子の電圧が下降すると、駆動N型FET101のゲート電圧が下降するため、駆動N型FET101のソース-ドレイン間電流が減少する。その結果、駆動N型FET101のソース電圧が下降し、かつドレイン電圧が上昇する。駆動N型FET101のソース電圧の下降とは、すなわち出力端子の電圧の下降である。同時に、駆動N型FET101のドレイン電圧の上昇によって、帰還PNP型BJT504のベース電圧が上昇してコレクタ電流が減少する。負荷FET102は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動N型FET101のソース-ドレイン間電流が増加に転じ、駆動N型FET101のソース電圧の下降及びドレイン電圧の上昇が抑制される。駆動N型FET101のソース電圧の下降の抑制とは、すなわち出力端子の電圧下降の抑制である。
 以上のことから、FET入力ID回路720では、ソースフォロワ回路110に比べて、出力変動が過渡状態から定常状態へ速やかに移行する。
 次に、FET入力ID回路720の駆動方法を説明する。
 負荷FET102のソースに接地電位を印加し、帰還PNP型BJT504のエミッタに電源電位Vddを印加し、負荷FET102のゲートに固定電位V1を印加することにより飽和領域で動作させて定電流源とする。ただし、Vdd>V1>接地電位(GND)の関係が満たされるものとする。この状態で入力端子に入力信号を入力し、駆動N型FET101のソースに接続された出力端子から出力信号を出力する。
 次に、本実施の形態に係る増幅回路700の動作原理について説明する。図25は、図22の増幅回路700の小信号等価回路を示す図である。駆動N型FET101のドレイン及び出力端子におけるキルヒホッフの電流則から、式(30)及び次の式(34)が成り立つ。
Figure JPOXMLDOC01-appb-I000070
 Vin=0とすると、式(30)及び式(34)から、出力抵抗を次の式(35)のように算出できる。
Figure JPOXMLDOC01-appb-I000071
 チャネル長変調が無い理想的なFETでは、rln→∞、rdn>>rfbp_b、gmdndn>>1、gmfbnfbn、及びgmfbpfbp_c>>1であるから、式(35)は、次の式(36)のように近似できる。
Figure JPOXMLDOC01-appb-I000072
 式(36)を式(33)と比較すると、増幅回路700では、出力抵抗がFET入力ID回路720のgmfbp/(gmfbn+gmfbp)倍に低減することがわかる。このため、増幅回路700における出力負荷の駆動力は、FET入力ID回路720に比べて高い。
 図22に戻り、増幅回路700の動作原理について説明する。
 入力端子の電圧が上昇すると、駆動N型FET101のゲート電圧が上昇するため、ソース-ドレイン間電流が増加する。その結果、駆動N型FET101のソース電圧が上昇し、かつドレイン電圧が下降する。駆動N型FET101のソース電圧の上昇とは、すなわち出力端子の電圧の上昇である。同時に、駆動N型FET101のドレイン電圧の下降によって、帰還PNP型BJT504のベース電圧が下降してコレクタ電流が増加し、かつ帰還N型FET105のゲート電圧が下降してソース-ドレイン間電流が減少する。負荷FET102は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動N型FET101のソース-ドレイン間電流が減少に転じる。これにより、駆動N型FET101のソース電圧の上昇及びドレイン電圧の下降が抑制される。駆動N型FET101のソース電圧の上昇の抑制とは、すなわち出力端子の電圧上昇の抑制である。
 逆に、入力端子の電圧が下降すると、駆動N型FET101のゲート電圧が下降するため、ソース-ドレイン間電流が減少する。その結果、駆動N型FET101のソース電圧が下降し、かつドレイン電圧が上昇する。駆動N型FET101のソース電圧の下降とは、すなわち出力端子の電圧の下降である。同時に、駆動N型FET101のドレイン電圧の上昇によって、帰還PNP型BJT504のベース電圧が上昇してコレクタ電流が減少し、かつ帰還N型FET105のゲート電圧が上昇してソース-ドレイン間電流が増加する。負荷FET102は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動N型FET101のソース-ドレイン間電流が増加に転じる。これにより、駆動N型FET101のソース電圧の下降及びドレイン電圧の上昇が抑制される。駆動N型FET101のソース電圧の下降の抑制とは、すなわち出力端子の電圧下降の抑制である。
 以上から、本実施の形態における増幅回路700では、FET入力ID回路720に比べて、帰還N型FET105が追加されたため出力帰還速度が速くなり、出力変動が過渡状態から定常状態へ速やかに移行する。特に、出力波形の立上時よりも立下時において、出力帰還速度が速くなる。そのため、増幅回路700の出力波形において、立上及び立下は急峻となる一方で、立上及び立下のオーバシュート及びアンダシュートは抑制され、出力波形の発振も抑制される。その結果、増幅回路700の出力波形の立上時間t及び立下時間tが短縮し、より高速なクロック信号を伝達可能な増幅回路を得ることができる。また、立上セトリング時間tsr及び立下セトリング時間tsfが短縮し、より大きな出力負荷を駆動できる増幅回路を得ることができる。
 次に、増幅回路700の駆動方法を説明する。
 負荷FET102のソース及び帰還N型FET105のソースに接地電位を印加し、帰還PNP型BJT504のエミッタに電源電位Vddを印加する。負荷FET102のゲートに固定電位V1を印加することにより飽和領域で動作させて定電流源とする。ただし、Vdd>V1>接地電位(GND)の関係を満たすものとする。この状態で入力端子に入力信号を入力し、駆動N型FET101のソースに接続された出力端子から出力信号を出力する。
 なお、本実施の形態において、帰還N型FET105を帰還NPN型BJTに変更することはできない。なぜなら、その場合は帰還PNP型BJT504のエミッタ-ベース間電流が、帰還NPN型BJTのベース-エミッタ間電流となってしまい、帰還PNP型BJT504及び帰還NPN型BJTの両方に、常時コレクタ電流が流れてしまうからである。
実施の形態8.
[8-1.構成]
 図26は、本発明の実施の形態6に係る増幅回路800の構成を示す図である。増幅回路800は、ダーリントン回路の一形態である。実施の形態8の増幅回路800では、実施の形態7の増幅回路700と異なり、駆動FETがP型FETである。
 増幅回路800は、駆動P型FET201、負荷FET202、帰還P型FET104及び帰還NPN型BJT605を備える。
 負荷FET202のソースは電源に接続され、ドレインは駆動P型FET201のソースに接続されている。駆動P型FET201のゲートには、増幅回路800の入力端子INが接続されている。負荷FET202のゲートには、固定電位V1が入力される。
 駆動P型FET201のソースと負荷FET202のドレインとの接続点は、出力端子OUTに接続されている。
 帰還P型FET104のソースは電源に接続され、ドレインは帰還NPN型BJT605のコレクタに接続されている。帰還NPN型BJT605のエミッタは、GNDに接続されている。帰還P型FET104のゲート及び帰還NPN型BJT605のベースは、共に、駆動P型FET201のドレインに接続されている。
 帰還P型FET104のドレインと帰還NPN型BJT605のコレクタとの接続点は、出力端子OUTに接続されている。
[8-2.動作]
 増幅回路800の動作原理を、従来のソースフォロワ回路110(図2)及び従来のFET入力インバ-テッドダーリントン(ID)回路の動作原理と比較しながら説明する。
 図27は、従来のFET入力ID回路820の構成を示す図である。FET入力ID回路820は、図2に示したソースフォロワ回路110に加えて、帰還NPN型BJT605を備える。帰還NPN型BJT605のエミッタはGNDに接続され、コレクタは出力端子OUTに接続され、ベースは駆動P型FET201のソースに接続されている。これによって、帰還NPN型BJT605は帰還回路を構成する。図26の増幅回路800と比較すると、FET入力ID回路820は、増幅回路800から帰還P型FET104を省いた構成を有する。
 図28は、図27のFET入力ID回路820の小信号等価回路を示す図である。駆動P型FET201のドレイン及び出力端子におけるキルヒホッフの電流則から、次の式(37)及び式(38)が成り立つ。
Figure JPOXMLDOC01-appb-I000073
Figure JPOXMLDOC01-appb-I000074
 ここで、rfbn_bは帰還NPN型BJT605のベース抵抗、rfbn_cは帰還NPN型BJT605のコレクタ抵抗である。
 Vin=0とすると、式(37)及び式(38)から、出力抵抗を次の式(39)のように算出できる。
Figure JPOXMLDOC01-appb-I000075
 チャネル長変調が無い理想的なFETでは、rlp→∞、rdn>>rfbn_b、gmdpdp>>1、及びgmfbnfbn_c>>1であるから、式(39)は、次の式(40)のように近似できる。
Figure JPOXMLDOC01-appb-I000076
 式(40)を式(3)と比較すると、FET入力ID回路820では、出力抵抗がソースフォロワ回路110の1/gmfbnfbn_b倍に低減することがわかる。このため、FET入力ID回路820における出力負荷の駆動力は、ソースフォロワ回路110に比べて高い。
 図27に戻り、FET入力ID回路820の動作原理について説明する。
 入力端子の電圧が上昇すると、駆動P型FET201のゲート電圧が上昇するため、駆動P型FET201のソース-ドレイン間電流が減少する。その結果、駆動P型FET201のソース電圧が上昇し、かつドレイン電圧が下降する。駆動P型FET201のソース電圧の上昇とは、すなわち出力端子の電圧の上昇である。同時に、駆動P型FET201のドレイン電圧の下降によって、帰還NPN型BJT605のベース電圧が下降してコレクタ電流が減少する。負荷FET202は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動P型FET201のソース-ドレイン間電流が増加に転じる。これにより、駆動P型FET201のソース電圧の上昇及びドレイン電圧の下降が抑制される。駆動P型FET201のソース電圧の上昇の抑制とは、すなわち出力端子の電圧上昇の抑制である。
 逆に、入力端子の電圧が下降すると、駆動P型FET201のゲート電圧が下降するため、駆動P型FET201のソース-ドレイン間電流が増加する。その結果、駆動P型FET201のソース電圧が下降し、かつドレイン電圧が上昇する。駆動P型FET201のソース電圧の下降とは、すなわち出力端子の電圧の下降である。同時に、駆動P型FET201のドレイン電圧の上昇によって、帰還NPN型BJT605のベース電圧が上昇してコレクタ電流が増加する。負荷FET202は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動P型FET201のソース-ドレイン間電流が減少に転じる。これにより、駆動P型FET201のソース電圧の下降及びドレイン電圧の上昇が抑制される。駆動P型FET201のソース電圧の下降の抑制とは、すなわち出力端子の電圧下降の抑制である。
 以上のことから、FET入力ID回路820では、ソースフォロワ回路110に比べて、出力変動が過渡状態から定常状態へ速やかに移行する。
 次に、FET入力ID回路820の駆動方法を説明する。
 負荷FET102のソースに電源電位Vddを印加し、帰還NPN型BJT605のエミッタに接地電位を印加する。負荷FET202のゲートに固定電位V1を印加することにより飽和領域で動作させて定電流源とする。ただし、Vdd>V1>接地電位(GND)の関係が満たされるものとする。この状態で入力端子に入力信号を入力し、駆動P型FET201に接続された出力端子から出力信号を出力する。
 次に、本実施の形態に係る増幅回路800の動作原理について説明する。図29は、図26の増幅回路800の小信号等価回路を示す図である。駆動P型FET201のドレイン及び出力端子におけるキルヒホッフの電流則から、式(37)及び次の式(41)が成り立つ。
Figure JPOXMLDOC01-appb-I000077
 Vin=0とすると、式(37)及び式(41)から、出力抵抗を次の式(42)のように算出できる。
Figure JPOXMLDOC01-appb-I000078
 チャネル長変調が無い理想的なFETでは、rlp→∞、rdn>>rfbn_b、gmdpdp>>1、gmfbnfbn_c、及びgmfbpfbp>>1であるから、式(42)は、次の式(43)のように近似できる。
Figure JPOXMLDOC01-appb-I000079
 式(43)を式(30)と比較すると、増幅回路800では、出力抵抗がFET入力ID回路820のgmfbn/(gmfbn+gmfbp)倍に低減することがわかる。このため、増幅回路800における出力負荷の駆動力は、FET入力ID回路820に比べて高い。
 図26に戻り、増幅回路800の動作原理について説明する。
 入力端子の電圧が上昇すると、駆動P型FET201のゲート電圧が上昇するため、ソース-ドレイン間電流が減少する。その結果、駆動P型FET201のソース電圧が上昇し、かつドレイン電圧が下降する。駆動P型FET201のソース電圧の上昇とは、すなわち出力端子の電圧の上昇である。同時に、駆動P型FET201のドレイン電圧の下降によって、帰還P型FET104のゲート電圧が下降してソース-ドレイン間電流が増加、かつ帰還NPN型BJT605のベース電圧が下降してコレクタ電流が減少する。負荷FET202は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動P型FET201のソース-ドレイン間電流が増加に転じ、駆動P型FET201のソース電圧の上昇及びドレイン電圧の下降が抑制される。駆動P型FET201のソース電圧の上昇の抑制とは、すなわち出力端子の電圧上昇の抑制である。
 逆に、入力端子の電圧が下降すると、駆動P型FET201のゲート電圧が下降するため、ソース-ドレイン間電流が増加する。その結果、駆動P型FET201のソース電圧が下降、かつドレイン電圧が上昇する。駆動P型FET201のソース電圧の下降とは、すなわち出力端子の電圧下降である。同時に、駆動P型FET201のドレイン電圧の上昇によって、帰還P型FET104のゲート電圧が上昇してソース-ドレイン間電流が減少し、かつ帰還NPN型BJT605のベース電圧が上昇してコレクタ電流が増加する。負荷FET202は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動P型FET201のソース-ドレイン間電流が減少に転じ、駆動P型FET201のソース電圧の下降及びドレイン電圧の上昇が抑制される。駆動P型FET201のソース電圧の下降の抑制とは、すなわち出力端子の電圧下降の抑制である。
 以上から、本実施の形態における増幅回路800ではFET入力ID回路820に比べて、帰還P型FET104が追加されたため出力帰還速度が速くなり、出力変動が過渡状態から定常状態へ速やかに移行する。特に、出力波形の立上時よりも立下時において、出力帰還速度が速くなる。そのため、増幅回路800の出力波形において、立上及び立下は急峻となる一方で、立上及び立下のオーバシュート及びアンダシュートは抑制され、出力波形の発振も抑制される。その結果、増幅回路300の出力波形の立上時間t及び立下時間tが短縮し、より高速なクロック信号を伝達可能な増幅回路を得ることができる。また、立上セトリング時間tsr及び立下セトリング時間tsfが短縮し、より大きな出力負荷を駆動できる増幅回路を得ることができる。
 次に、増幅回路800の駆動方法を説明する。
 負荷FET202のソース及び帰還P型FET104のソースに電源電位Vddを印加し、帰還NPN型BJT605のエミッタに接地電位を印加する。負荷FET202のゲートに固定電位V1を印加することにより飽和領域で動作させて定電流源とする。ただし、Vdd>V1>接地電位(GND)の関係が満たされるものとする。この状態で、入力端子に入力信号を入力し、駆動P型FET201のソースに接続された出力端子から出力信号を出力する。
 なお、本実施の形態において、帰還P型FET104を帰還PNP型BJT504に変更することはできない。なぜなら、その場合は帰還PNP型BJT504のエミッタ-ベース間電流が、帰還NPN型BJT605のベース-エミッタ間電流となってしまい、帰還PNP型BJT504及び帰還NPN型BJT605の両方に、常時コレクタ電流が流れてしまうからである。
実施の形態9.
[9-1.構成]
 図30は、本発明の実施の形態9に係る増幅回路900の構成を示す図である。増幅回路900は、ダーリントン回路の一形態である。
 図22に示した実施の形態7の増幅回路700と比較すると、増幅回路900は、増幅回路700において、駆動N型FET101を駆動NPN型BJT701に変更した構成を有する。駆動NPN型BJT701のコレクタは、帰還PNP型BJT504のベースと帰還N型FET105のゲートとに接続されている。駆動NPN型BJT701のエミッタは、負荷FET102のドレインに接続されている。駆動NPN型BJT701のベースは、入力端子INに接続されている。駆動NPN型BJT701のエミッタと、負荷FET102のドレインとの接続点は、出力端子OUTに接続されている。
[9-2.動作]
 増幅回路900の動作原理を、従来のエミッタフォロワ回路及びID回路の動作原理と比較しながら説明する。
 図31は、従来のエミッタフォロワ回路910の構成を示す図である。図31では、負荷FET102のソースはGNDに接続され、ドレインは駆動NPN型BJT701のエミッタに接続されている。駆動NPN型BJT701のコレクタは電源に接続されている。すなわち、駆動NPN型BJT701と、負荷FET102とは、電源-GND間に直列に配置されている。駆動NPN型BJT701のエミッタと負荷FET102のドレインとの接続点は、出力端子OUTに接続されている。負荷FET102のゲートは固定電位V1に接続され、負荷FET102は定電流源として機能する。図30の増幅回路900と比較すると、エミッタフォロワ回路910は、増幅回路900から帰還PNP型BJT504及び帰還N型FET105を省いた構成を有する。
 図32は、図31のエミッタフォロワ回路910の小信号等価回路を示す図である。エミッタフォロワ回路910の出力抵抗は、次の式(44)で表される。
Figure JPOXMLDOC01-appb-I000080
 ここで、rは信号源Vinの出力抵抗、gmdnは駆動NPN型BJT701の相互コンダクタンス、rdn_bは駆動NPN型BJT701のベース抵抗、rdn_cは駆動NPN型BJT701のコレクタ抵抗である。
 チャネル長変調が無い理想的なFETでは、rln→∞である。また、アーリー効果が無い理想的なBJTでは、rdn_c→∞であり、gmdndn_b>>1であるから、式(44)は、次の式(45)のように近似できる。
Figure JPOXMLDOC01-appb-I000081
 図33は、従来のID回路920の構成を示す図である。図33のID回路920は、図31のエミッタフォロワ回路910に帰還PNP型BJT504を追加した構成を有する。図30の増幅回路900と比較すると、図33のID回路920は、増幅回路900から帰還N型FET105を省いた構成を有する。
 図34は、図33のID回路920の小信号等価回路を示す図である。駆動NPN型BJT701のコレクタ及び出力端子におけるキルヒホッフの電流則から、次の式(46)及び式(47)が成り立つ。
Figure JPOXMLDOC01-appb-I000082
Figure JPOXMLDOC01-appb-I000083
 Vin=0とすると、式(46)及び式(47)から、出力抵抗を次の式(48)のように算出できる。
Figure JPOXMLDOC01-appb-I000084
 チャネル長変調が無い理想的なFETでは、rln→∞である。BJTに関しては、rdn_c>>rfbp_bである。また、gmdndn_c>>1、gmfbpfbp_c>>1、及びgmdndn_b>>1であるから、式(48)は、次の式(49)のように近似できる。
Figure JPOXMLDOC01-appb-I000085
 式(49)を式(45)と比較すると、ID回路920では、出力抵抗がエミッタフォロワ回路910のA920/910倍に低減することがわかる。ここで、A920/910は次の式(50)の通りである。
Figure JPOXMLDOC01-appb-I000086
 このため、ID回路920における出力負荷の駆動力は、エミッタフォロワ回路910に比べて高い。
 図33に戻り、ID回路920の動作原理について説明する。
 入力端子の電圧が上昇すると、駆動NPN型BJT701のベース電圧が上昇するため、エミッタ電流が増加する。その結果、駆動NPN型BJT701のエミッタ電圧が上昇、かつコレクタ電圧が下降する。駆動NPN型BJT701のエミッタ電圧の上昇とは、すなわち出力端子の電圧の上昇である。同時に、駆動NPN型BJT701のコレクタ電圧の下降によって、帰還PNP型BJT504のベース電圧が下降してコレクタ電流が増加する。負荷FET102は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動NPN型BJT701のエミッタ電流が減少に転じる。これにより、駆動NPN型BJT701のエミッタ電圧の上昇及びコレクタ電圧の下降が抑制される。駆動NPN型BJT701のエミッタ電圧の上昇の抑制とは、すなわち出力端子の電圧上昇の抑制である。
 逆に、入力端子の電圧が下降すると、駆動NPN型BJT701のベース電圧が下降するため、エミッタ電流が減少する。その結果、駆動NPN型BJT701のエミッタ電圧が下降し、かつコレクタ電圧が上昇する。駆動NPN型BJT701のエミッタ電圧の下降とは、すなわち出力端子の電圧の下降である。同時に、駆動NPN型BJT701のコレクタ電圧上昇によって、帰還PNP型BJT504のベース電圧が上昇してコレクタ電流が減少する。負荷FET102は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動NPN型BJT701のエミッタ電流が増加に転じる。これにより、駆動NPN型BJT701のエミッタ電圧の下降及びコレクタ電圧の上昇が抑制される。駆動NPN型BJT701のエミッタ電圧の下降の抑制とは、すなわち出力端子の電圧下降の抑制である。
 以上のことから、ID回路920ではエミッタフォロワ回路910に比べて、出力変動が過渡状態から定常状態へ速やかに移行する。
 次に、ID回路920の駆動方法を説明する。
 負荷FET102のソースに接地電位を印加し、帰還PNP型BJT504のエミッタに電源電位Vddを印加する。負荷FET102のゲートに固定電位V1を印加することにより飽和領域で動作させて定電流源とする。ただし、Vdd>V1>接地電位(GND)の関係が満たされるものとする。この状態で入力端子に入力信号を入力し、駆動NPN型BJT701のエミッタに接続された出力端子から出力信号を出力する。
 次に、本実施の形態に係る増幅回路900の動作原理について説明する。図35は、図30の増幅回路900の小信号等価回路を示す図である。駆動NPN型BJT701のコレクタ及び出力端子におけるキルヒホッフの電流則から、式(46)及び次の式(51)が成り立つ。
Figure JPOXMLDOC01-appb-I000087
 Vin=0とすると、式(46)及び式(51)から、出力抵抗を次の式(52)のように算出できる。
Figure JPOXMLDOC01-appb-I000088
 チャネル長変調が無い理想的なFETでは、rln→∞である。BJTに関しては、rdn_c>>rfbp_bである。また、gmdndn_c>>1、gmfbnfbn>>1、gmfbpfbp_c>>1、及びgmdndn_b>>1であるから、式(52)は、次の式(53)のように近似できる。
Figure JPOXMLDOC01-appb-I000089
 式(53)を式(49)と比較すると、増幅回路900では、出力抵抗がID回路920のA900/920倍に低減することがわかる。ここで、A900/920は次の式(54)の通りである。
Figure JPOXMLDOC01-appb-I000090
 このため、増幅回路900における出力負荷の駆動力は、ID回路920に比べて高い。
 図30に戻り、増幅回路900の動作原理について説明する。
 入力端子の電圧が上昇すると、駆動NPN型BJT701のベース電圧が上昇するためエミッタ、電流が増加する。その結果、駆動NPN型BJT701のエミッタ電圧が上昇し、かつコレクタ電圧が下降する。駆動NPN型BJT701のエミッタ電圧の上昇とは、すなわち出力端子の電圧の上昇である。同時に、駆動NPN型BJT701のコレクタ電圧の下降によって、帰還PNP型BJT504のベース電圧が下降してコレクタ電流が増加し、かつ帰還N型FET105のゲート電圧が下降してソース-ドレイン間電流が減少する。負荷FET102は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動NPN型BJT701のエミッタ電流が減少に転じる。これにより、駆動NPN型BJT701のエミッタ電圧の上昇及びコレクタ電圧の下降が抑制される。駆動NPN型BJT701のエミッタ電圧の上昇の抑制とは、すなわち出力端子の電圧上昇の抑制である。
 逆に、入力端子の電圧が下降すると、駆動NPN型BJT701のベース電圧が下降するため、エミッタ電流が減少する。その結果、駆動NPN型BJT701のエミッタ電圧が下降し、かつコレクタ電圧が上昇する。駆動NPN型BJT701のエミッタ電圧の下降とは、すなわち出力端子の電圧の下降である。同時に、駆動NPN型BJT701のコレクタ電圧の上昇によって、帰還PNP型BJT504のベース電圧が上昇してコレクタ電流が減少し、かつ帰還N型FET105のゲート電圧が上昇してソース-ドレイン間電流が増加する。負荷FET102は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動NPN型BJT701のエミッタ電流が増加に転じる。これにより、駆動NPN型BJT701のエミッタ電圧の下降及びコレクタ電圧の上昇が抑制される。駆動NPN型BJT701のエミッタ電圧の下降の抑制とは、すなわち出力端子の電圧下降の抑制である。
 以上から、増幅回路900では、ID回路920に比べて、帰還N型FET105が追加されたため出力帰還速度が速くなり、出力変動が過渡状態から定常状態へ速やかに移行する。特に、出力波形の立上時よりも立下時において、出力帰還速度が速くなる。そのため、増幅回路900の出力波形において、立上及び立下は急峻となり、逆に立上及び立下のオーバシュート及びアンダシュートは抑制され、出力波形の発振も抑制される。その結果、増幅回路900の出力波形の立上時間t及び立下時間tが短縮し、より高速なクロック信号を伝達可能な増幅回路を得ることができる。また、立上セトリング時間tsr及び立下セトリング時間tsfが短縮し、より大きな出力負荷を駆動できる増幅回路を得ることができる。
 次に、増幅回路900の駆動方法を説明する。
 負荷FET102のソース及び帰還N型FET105のソースに接地電位を印加し、帰還PNP型BJT504のエミッタに電源電位Vddを印加する。負荷FET102のゲートに固定電位V1を印加することにより飽和領域で動作させて定電流源とする。ただし、Vdd>V1>接地電位(GND)の関係が満たされるものとする。この状態で入力端子に入力信号を入力し、駆動NPN型BJT701のエミッタに接続された出力端子から出力信号を出力する。
 なお、本実施の形態において、帰還N型FET105を帰還NPN型BJT605に変更することはできない。なぜなら、その場合は帰還PNP型BJT504のエミッタ-ベース間電流が、帰還NPN型BJT605のベース-エミッタ間電流となってしまい、帰還PNP型BJT504及び帰還NPN型BJT605の両方に、常時コレクタ電流が流れてしまうからである。
実施の形態10.
[10-1.構成]
 図36は、本発明の実施の形態1010に係る増幅回路1000の構成を示す図である。増幅回路1000は、ダーリントン回路の一形態である。
 図26に示した実施の形態8の増幅回路800と比較すると、増幅回路1000は、増幅回路800において、駆動P型FET201を駆動PNP型BJT801に変更した構成を有する。駆動PNP型BJT801のコレクタは、帰還P型FET104のゲートと帰還NPN型BJT605のベースとに接続されている。駆動PNP型BJT801のエミッタは、負荷FET202のドレインに接続されている。駆動PNP型BJT801のベースは、入力端子INに接続されている。駆動PNP型BJT801のエミッタと、負荷FET202のドレインとの接続点は、出力端子OUTに接続されている。
[10-2.動作]
 増幅回路1000の動作原理を、従来のエミッタフォロワ回路及びID回路の動作原理と比較しながら説明する。
 図37は、従来のエミッタフォロワ回路1010の構成を示す図である。図32では、負荷FET202のソースは電源に接続され、ドレインは駆動PNP型BJT801のエミッタに接続されている。駆動PNP型BJT801のコレクタはGNDに接続されている。すなわち、負荷FET202と、駆動PNP型BJT801とは、電源-GND間に直列に配置されている。負荷FET202のドレインと駆動PNP型BJT801のエミッタとの接続点は、出力端子OUTに接続されている。負荷FET202のゲートは固定電位V1に接続され、負荷FET202は定電流源として機能する。図36の増幅回路1000と比較すると、エミッタフォロワ回路1010は、増幅回路1000から帰還P型FET104及び帰還NPN型BJT605を省いた構成を有する。
 図38は、図37のエミッタフォロワ回路1010の小信号等価回路を示す図である。エミッタフォロワ回路1010の出力抵抗は、次の式(55)で表される。
Figure JPOXMLDOC01-appb-I000091
 ここで、gmdpは駆動PNP型BJT801の相互コンダクタンス、rdp_bは駆動PNP型BJT801のベース抵抗、rdp_cは駆動PNP型BJT801のコレクタ抵抗である。
 チャネル長変調が無い理想的なFETでは、rlp→∞である。また、アーリー効果が無い理想的なBJTでは、rdp_c→∞であり、gmdpdp_b>>1であるから、式(55)は、次の式(56)のように近似できる。
Figure JPOXMLDOC01-appb-I000092
 図39は、従来のID回路1020の構成を示す図である。図39のID回路1020は、図38のエミッタフォロワ回路1010に帰還NPN型BJT605を追加した構成を有する。図36の増幅回路1000と比較すると、図39のID回路1020は、増幅回路1000から帰還P型FET104を省いた構成を有する。
 図40は、図39のID回路1020の小信号等価回路を示す図である。駆動PNP型BJT801のコレクタ及び出力端子におけるキルヒホッフの電流則から、次の式(57)及び式(58)が成り立つ。
Figure JPOXMLDOC01-appb-I000093
Figure JPOXMLDOC01-appb-I000094
 Vin=0とすると、式(57)及び式(58)から、出力抵抗を次の式(59)のように算出できる。
Figure JPOXMLDOC01-appb-I000095
 チャネル長変調が無い理想的なFETでは、rlp→∞である。BJTに関しては、rdp_c>>rfbn_bである。また、gmdpdp_c>>1、gmfbnfbn_c>>1、及びgmdpdp_b>>1であるから、式(59)は、次の式(60)のように近似できる。
Figure JPOXMLDOC01-appb-I000096
 式(60)を式(56)と比較すると、ID回路1020では、出力抵抗がエミッタフォロワ回路1010のA1020/1010倍に低減することがわかる。ここで、A1020/1010は次の式(61)の通りである。
Figure JPOXMLDOC01-appb-I000097
 このため、ID回路1020における出力負荷の駆動力は、エミッタフォロワ回路1010に比べて高い。
 図39に戻り、ID回路1020の動作原理について説明する。
 入力端子の電圧が上昇すると、駆動PNP型BJT801のベース電圧が上昇するため、エミッタ電流が減少する。その結果、駆動PNP型BJT801のエミッタ電圧が上昇し、かつコレクタ電圧が下降する。駆動PNP型BJT801のエミッタ電圧の上昇とは、すなわち出力端子の電圧の上昇である。同時に、駆動PNP型BJT801のコレクタ電圧の下降によって、帰還NPN型BJT605のベース電圧が下降してコレクタ電流が減少する。負荷FET202は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動PNP型BJT801のエミッタ間電流が増加に転じる。これにより、駆動PNP型BJT801のエミッタ電圧の上昇及びコレクタ電圧の下降が抑制される。駆動PNP型BJT801のエミッタ電圧の上昇の抑制とは、すなわち出力端子の電圧上昇の抑制である。
 逆に、入力端子の電圧が下降すると、駆動PNP型BJT801のベース電圧が下降するため、エミッタ電流が増加する。その結果、駆動PNP型BJT801のエミッタ電圧が下降し、かつコレクタ電圧が上昇する。駆動PNP型BJT801のエミッタ電圧の下降とは、すなわち出力端子の電圧の下降である。同時に、駆動PNP型BJT801のコレクタ電圧の上昇によって、帰還NPN型BJT605のベース電圧が上昇してコレクタ電流が増加する。負荷FET202は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動PNP型BJT801のエミッタ電流が減少に転じる。これにより、駆動PNP型BJT801のエミッタ電圧の下降及びコレクタ電圧の上昇が抑制される。駆動PNP型BJT801のエミッタ電圧の下降の抑制とは、すなわち出力端子の電圧下降の抑制である。
 以上のことから、ID回路1020ではエミッタフォロワ回路1010に比べて、出力変動が過渡状態から定常状態へ速やかに移行する。
 次に、ID回路1020の駆動方法を説明する。
 負荷FET202のソースに電源電位Vddを印加し、帰還NPN型BJT605のエミッタに接地電位を印加する。負荷FET202のゲートに固定電位V1を印加することにより飽和領域で動作させて定電流源とする。ただし、Vdd>V1>接地電位(GND)の関係が満たされるものとする。この状態で入力端子に入力信号を入力し、駆動PNP型BJT801のエミッタに接続された出力端子から出力信号を出力する。
 次に、本実施の形態に係る増幅回路1000の動作原理について説明する。図41は、図36の増幅回路1000の小信号等価回路を示す図である。駆動PNP型BJT801のコレクタ及び出力端子におけるキルヒホッフの電流則から、式(57)及び次の式(62)が成り立つ。
Figure JPOXMLDOC01-appb-I000098
 Vin=0とすると、式(57)及び式(62)から、出力抵抗を次の式(63)のように算出できる。
Figure JPOXMLDOC01-appb-I000099
 チャネル長変調が無い理想的なFETでは、rln→∞である。BJTに関しては、rdp_c>>rfbn_bである。また、gmdpdp_c>>1、gmfbnfbn_c>>1、gmfbpfbp>>1、及びgmdpdp_b>>1であるから、式(63)は、次の式(64)のように近似できる。
Figure JPOXMLDOC01-appb-I000100
 式(64)を式(60)と比較すると、増幅回路1000では、出力抵抗がID回路1020のA1000/1020倍に低減することがわかる。ここで、A1000/1020は次の式(65)の通りである。
Figure JPOXMLDOC01-appb-I000101
 このため、増幅回路1000における出力負荷の駆動力は、ID回路1020に比べて高い。
 図36に戻り、増幅回路1000の動作原理について説明する。
 入力端子の電圧が上昇すると、駆動PNP型BJT801のベース電圧が上昇するため、エミッタ電流が減少する。その結果、駆動PNP型BJT801のエミッタ電圧が上昇し、かつコレクタ電圧が下降する。駆動PNP型BJT801のエミッタ電圧の上昇とは、すなわち出力端子の電圧の上昇である。同時に、駆動PNP型BJT801のコレクタ電圧の下降によって、帰還P型FET104のゲート電圧が下降してソース-ドレイン間電流が増加し、かつ帰還NPN型BJT605のベース電圧が下降してコレクタ電流が減少する。負荷FET202は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動PNP型BJT801のエミッタ電流が増加に転じる。これにより、駆動PNP型BJT801のエミッタ電圧の上昇及びコレクタ電圧の下降が抑制される。駆動PNP型BJT801のエミッタ電圧の上昇の抑制とは、すなわち出力端子の電圧上昇の抑制である。
 逆に、入力端子の電圧が下降すると、駆動PNP型BJT801のベース電圧が下降するため、エミッタ電流が増加する。その結果、駆動PNP型BJT801のエミッタ電圧が下降し、かつコレクタ電圧が上昇する。駆動PNP型BJT801のエミッタ電圧の下降とは、すなわち出力端子の電圧の下降である。同時に、駆動PNP型BJT801のコレクタ電圧の上昇によって、帰還P型FET104のゲート電圧が上昇してソース-ドレイン間電流が減少、かつ帰還NPN型BJT605のベース電圧が上昇してコレクタ電流が増加する。負荷FET202は定電流源であるから、出力端子におけるキルヒホッフの電流則により、駆動PNP型BJT801のエミッタ電流が減少に転じる。これにより、駆動PNP型BJT801のエミッタ電圧の下降及びコレクタ電圧の上昇が抑制される。駆動PNP型BJT801のエミッタ電圧の下降の抑制とは、すなわち出力端子の電圧下降の抑制である。
 以上から、増幅回路1000では、ID回路1020に比べて、帰還P型FET104が追加されたため出力帰還速度が速くなり、出力変動が過渡状態から定常状態へ速やかに移行する。特に、出力波形の立上時よりも立下時において、出力帰還速度が速くなる。そのため、増幅回路1000の出力波形において、立上及び立下は急峻となり、逆に立上及び立下のオーバシュート及びアンダシュートは抑制され、出力波形の発振も抑制される。その結果、増幅回路1000の出力波形の立上時間t及び立下時間tが短縮し、より高速なクロック信号を伝達可能な増幅回路を得ることができる。また、立上セトリング時間tsr及び立下セトリング時間tsfが短縮し、より大きな出力負荷を駆動できる増幅回路を得ることができる。
 次に、増幅回路1000の駆動方法を説明する。
 負荷FET202のソース及び帰還P型FET104のソースに電源電位Vddを印加し、帰還NPN型BJT605のエミッタに接地電位を印加する。負荷FET202のゲートに固定電位V1を印加することにより飽和領域で動作させて定電流源とする。ただし、Vdd>V1>接地電位(GND)の関係が満たされるものとする。この状態で入力端子に入力信号を入力し、駆動PNP型BJT801のエミッタに接続された出力端子から出力信号を出力する。
 なお、本実施の形態において、帰還P型FET104を帰還PNP型BJT504に変更することはできない。なぜなら、その場合は帰還PNP型BJT504のエミッタ-ベース間電流が、帰還NPN型BJT605のベース-エミッタ間電流となってしまい、帰還PNP型BJT504及び帰還NPN型BJT605の両方に、常時コレクタ電流が流れてしまうからである。
実施の形態11.
 図42~47は、本発明の実施の形態11に係る増幅回路1100~1105の構成をそれぞれ示す図である。
 増幅回路1100~1105は、一端Pと他端Qとの間に直列に接続されたコンデンサと抵抗とからなるRC回路11を備える。
 図42に示した増幅回路1100は、図4に示した従来の増幅回路であるSSF回路120にRC回路11を加えた構成を有する。RC回路11の一端Pは電流源FET103のドレイン及び駆動N型FET101のドレインに接続され、他端Qは出力端子に接続されている。
 図43に示した増幅回路1101は、図23に示した従来の増幅回路であるFET入力ID回路720にRC回路11を加えた構成を有する。RC回路11の一端Pは駆動N型FET101のドレインに接続され、他端Qは出力端子に接続されている。
 図44に示した増幅回路1102は、図33に示した従来の増幅回路であるID回路920にRC回路11を加えた構成を有する。RC回路11の一端Pは駆動NPN型BJT701のコレクタに接続され、他端Qは出力端子に接続されている。
 図45に示した増幅回路1103は、図11に示した従来の増幅回路であるSSF回路220にRC回路11を加えた構成を有する。RC回路11の一端Pは出力端子に接続され、他端Qは駆動P型FET201のドレイン及び電流源FET203のドレインに接続されている。
 図46に示した増幅回路1104は、図27に示した従来の増幅回路であるFET入力ID回路820にRC回路11を加えた構成を有する。RC回路11の一端Pは出力端子に接続され、他端Qは駆動P型FET201のドレインに接続されている。
 図47に示した増幅回路1105は、図39に示した従来の増幅回路であるID回路1020にRC回路11を加えた構成を有する。RC回路11の一端Pは出力端子に接続され、他端Qは駆動PNP型BJT801のコレクタに接続されている。
 本実施の形態に係る各増幅回路1100~1105の動作原理は、それぞれの従来の増幅回路と同様である。ただし、RC回路11が追加されたことによって、各増幅回路1100~1105の出力波形において、立上及び立下は緩慢となる。
 したがって、本実施の形態に係る各増幅回路1100~1105では、RC回路11が追加されたため、出力波形の立上及び立下のオーバシュート及びアンダシュートは抑制され、出力波形の発振も抑制される。本実施の形態は、立上セトリング時間及び立下セトリング時間を短縮することで、より大きな出力負荷を駆動可能な増幅回路を提供できる。
 なお、図42~43では、RC回路11は、一端P、コンデンサ、抵抗、他端Qの順番で直列に接続された構成を有するが、本実施の形態に係るRC回路の構成はこれに限定されない。例えば、RC回路は、一端P、抵抗、コンデンサ、他端Qの順番で直列に接続された構成を有してもよい。他の実施の形態でも同様である。
実施の形態12.
 図48~53は、本発明の実施の形態12に係る増幅回路1200~1205の構成をそれぞれ示す図である。増幅回路1200~1205は、実施の形態11と同様に、RC回路11を備える。
 図48に示した増幅回路1200は、図4に示した従来の増幅回路であるSSF回路120にRC回路11を加えた構成を有する。RC回路11の一端Pは入力端子に接続され、他端Qは電流源FET103のドレイン及び駆動N型FET101のドレインに接続されている。
 図49に示した増幅回路1201は、図23に示した従来の増幅回路であるFET入力ID回路720にRC回路11を加えた構成を有する。RC回路11の一端Pは入力端子に接続され、他端Qは駆動N型FET101のドレインに接続されている。
 図50に示した増幅回路1202は、図33に示した従来の増幅回路であるID回路920にRC回路11を加えた構成を有する。RC回路11の一端Pは入力端子に接続され、他端Qは駆動NPN型BJT701のコレクタに接続されている。
 図51に示した増幅回路1203は、図11に示した従来の増幅回路であるSSF回路220にRC回路11を加えた構成を有する。RC回路11の一端Pは入力端子に接続され、他端Qは駆動P型FET201のドレイン及び電流源FET203のドレインに接続されている。
 図52に示した増幅回路1204は、図27に示した従来の増幅回路であるFET入力ID回路820にRC回路11を加えた構成を有する。RC回路11の一端Pは入力端子に接続され、他端Qは駆動P型FET201のドレインに接続されている。
 図53に示した増幅回路1205は、図39に示した従来の増幅回路であるID回路1020にRC回路11を加えた構成を有する。RC回路11の一端Pは入力端子に接続され、他端Qは駆動PNP型BJT801のコレクタに接続されている。
 本実施の形態に係る各増幅回路1200~1205の動作原理は、それぞれの従来の増幅回路と同様である。ただし、RC回路11が追加されたことによって、各増幅回路1200~1205の出力波形において、立上及び立下は緩慢となる。
 したがって、本実施の形態に係る各増幅回路1200~1205では、RC回路11が追加されたため、出力波形の立上及び立下のオーバシュート及びアンダシュートは抑制され、出力波形の発振も抑制される。本実施の形態は、立上セトリング時間及び立下セトリング時間を短縮することで、より大きな出力負荷を駆動可能な増幅回路を提供できる。
 さらに、本実施の形態に係る各増幅回路1200~1205では、RC回路11は出力端子に接続されていない。したがって、本実施の形態に係る各増幅回路1200~1205は、出力波形が出力負荷の影響を受けない点で有利である。
実施の形態13.
 図54~59は、本発明の実施の形態13に係る増幅回路1300~1305の構成をそれぞれ示す図である。増幅回路1300~1305は、実施の形態11及び12と同様に、RC回路11を備える。
 図54に示した増幅回路1300は、図4に示した従来の増幅回路であるSSF回路120にRC回路11を加えた構成を有する。RC回路11の一端Pは電源に接続され、他端Qは電流源FET103のドレイン及び駆動N型FET101のドレインに接続されている。もっとも、本実施の形態はこれに限定されず、RC回路11の一端Pは固定電位に接続されればよい。例えば、RC回路11の一端Pは、GND又は固定電位V1等に接続されてもよい。
 図55に示した増幅回路1301は、図23に示した従来の増幅回路であるFET入力ID回路720にRC回路11を加えた構成を有する。RC回路11の一端Pは電源に接続され、他端Qは駆動N型FET101のドレインに接続されている。もっとも、本実施の形態はこれに限定されず、RC回路11の一端Pは固定電位に接続されればよい。例えば、RC回路11の一端Pは、GND又は固定電位V1等に接続されてもよい。
 図56に示した増幅回路1302は、図33に示した従来の増幅回路であるID回路920にRC回路11を加えた構成を有する。RC回路11の一端Pは電源に接続され、他端Qは駆動NPN型BJT701のコレクタに接続されている。もっとも、本実施の形態はこれに限定されず、RC回路11の一端Pは固定電位に接続されればよい。例えば、RC回路11の一端Pは、GND又は固定電位V1等に接続されてもよい。
 図57に示した増幅回路1303は、図11に示した従来の増幅回路であるSSF回路220にRC回路11を加えた構成を有する。RC回路11の一端Pは駆動P型FET201のドレイン及び電流源FET203のドレインに接続され、他端QはGNDに接続されている。もっとも、本実施の形態はこれに限定されず、RC回路11の他端Qは固定電位に接続されればよい。例えば、RC回路11の他端Qは、電源又は固定電位V1等に接続されてもよい。
 図58に示した増幅回路1304は、図27に示した従来の増幅回路であるFET入力ID回路820にRC回路11を加えた構成を有する。RC回路11の一端Pは駆動P型FET201のドレインに接続され、他端QはGNDに接続されている。もっとも、本実施の形態はこれに限定されず、RC回路11の他端Qは固定電位に接続されればよい。例えば、RC回路11の他端Qは、電源又は固定電位V1等に接続されてもよい。
 図59に示した増幅回路1305は、図39に示した従来の増幅回路であるID回路1020にRC回路11を加えた構成を有する。RC回路11の一端Pは駆動PNP型BJT801のコレクタに接続され、他端QはGNDに接続されている。もっとも、本実施の形態はこれに限定されず、RC回路11の他端Qは固定電位に接続されればよい。例えば、RC回路11の他端Qは、電源又は固定電位V1等に接続されてもよい。
 本実施の形態に係る各増幅回路1300~1305の動作原理は、それぞれの従来の増幅回路と同様である。ただし、RC回路11が追加されたことによって、各増幅回路1300~1305の出力波形において、立上及び立下は緩慢となる。
 したがって、本実施の形態に係る各増幅回路1300~1305では、RC回路11が追加されたため、出力波形の立上及び立下のオーバシュート及びアンダシュートは抑制され、出力波形の発振も抑制される。本実施の形態は、立上セトリング時間及び立下セトリング時間を短縮することで、より大きな出力負荷を駆動可能な増幅回路を提供できる。
 さらに、本実施の形態に係る各増幅回路1300~1305では、RC回路11は出力端子に接続されていない。したがって、本実施の形態に係る各増幅回路1300~1305は、出力波形が出力負荷の影響を受けない点で有利である。
 さらにまた、本実施の形態に係る各増幅回路1300~1305では、RC回路11は入力端子に接続されていない。したがって、本実施の形態に係る各増幅回路1300~1305は、入力端子に接続される前段回路がRC回路11の影響を受けない点で有利である。
 100 増幅回路、101 駆動N型FET、102 負荷FET、103 電流源FET、104 帰還P型FET、105 帰還N型FET、201 駆動P型FET、202 負荷FET、203 電流源FET、504 帰還PNP型BJT、605 帰還NPN型BJT、701 駆動NPN型BJT、801 駆動PNP型BJT。

Claims (26)

  1.  入力端子に入力された信号を増幅して出力端子に出力する増幅回路であって、
     制御端子と、第1電位に接続された第1端子と、前記出力端子に接続された第2端子と、を有する第1導電型の第1トランジスタと、
     前記入力端子に接続された制御端子と、前記出力端子に接続された第1端子と、前記第1トランジスタの前記制御端子に接続された第2端子と、を有する、前記第1導電型と異なる第2導電型の第2トランジスタと、
     第1固定電位に接続されたゲートと、第2電位に接続されたソースと、前記出力端子に接続されたドレインと、を有する第3導電型の電界効果トランジスタである第3トランジスタと、
     前記第1トランジスタの前記制御端子に接続されたゲートと、前記第2電位に接続されたソースと、前記出力端子に接続されたドレインと、を有する、前記第3導電型と異なる第4導電型の電界効果トランジスタである第4トランジスタと、
     を備える増幅回路。
  2.  前記第1トランジスタは、バイポーラトランジスタであり、前記第1トランジスタの前記制御端子はベースであり、前記第1端子はエミッタであり、前記第2端子はコレクタである、請求項1に記載の増幅回路。
  3.  前記第2トランジスタは、バイポーラトランジスタであり、前記第2トランジスタの前記制御端子はベースであり、前記第1端子はエミッタであり、前記第2端子はコレクタである、請求項2に記載の増幅回路。
  4.  前記第2トランジスタは、電界効果トランジスタであり、前記第2トランジスタの前記制御端子はゲートであり、前記第1端子はソースであり、前記第2端子はドレインである、請求項2に記載の増幅回路。
  5.  前記第1トランジスタは、電界効果トランジスタであり、前記第1トランジスタの前記制御端子はゲートであり、前記第1端子はソースであり、前記第2端子はドレインであり、
     前記第2トランジスタは、電界効果トランジスタであり、前記第2トランジスタの前記制御端子はゲートであり、前記第1端子はソースであり、前記第2端子はドレインであり、
     前記増幅回路は、前記第2トランジスタのドレインに電流を供給する電流源素子を更に備える、
     請求項1に記載の増幅回路。
  6.  前記電流源素子は、第2固定電位に接続されたゲートと、前記第1電位に接続されたソースと、前記第2トランジスタのドレインに接続されたドレインと、を有する前記第1導電型の電界効果トランジスタである、請求項5に記載の増幅回路。
  7.  前記第2固定電位は、前記入力端子に接続された、請求項6に記載の増幅回路。
  8.  定常状態のとき、前記第2トランジスタの第1端子と前記第3トランジスタのドレインとの接続点と、前記出力端子と、の間に電流が流れない、請求項6又は7に記載の増幅回路。
  9.  前記第1電位は電源電位Vddであり、前記第2電位は接地電位であり、定常状態において、式:
    Figure JPOXMLDOC01-appb-M000001
    [式中、βlnは、前記第3トランジスタの利得係数であり、
     λlnは、前記第3トランジスタのチャネル長変調係数であり、
     βcpは、前記電流源素子の利得係数であり、
     λcpは、前記電流源素子のチャネル長変調係数であり、
     V1は、前記第1固定電位であり、
     V2は、前記第2固定電位であり、
     VAは、前記第1トランジスタの前記制御端子における電位であり、
     Vthlnは、前記第3トランジスタのしきい値電圧であり、
     Vthcpは、前記電流源素子のしきい値電圧である。]
    を満たす、請求項8に記載の増幅回路。
  10.  前記第1電位は電源電位Vddであり、前記第2電位は接地電位であり、定常状態において、式:
    Figure JPOXMLDOC01-appb-M000002
    [式中、βlnは、前記第3トランジスタの利得係数であり、
     βcpは、前記電流源素子の利得係数であり、
     V1は、前記第1固定電位であり、
     V2は、前記第2固定電位であり、
     Vthlnは、前記第3トランジスタのしきい値電圧であり、
     Vthcpは、前記電流源素子のしきい値電圧である。]
    を満たす、請求項8に記載の増幅回路。
  11.  前記第1電位は接地電位であり、前記第2電位は電源電位Vddであり、定常状態において、式:
    Figure JPOXMLDOC01-appb-M000003
    [式中、βlpは、前記第3トランジスタの利得係数であり、
     λlpは、前記第3トランジスタのチャネル長変調係数であり、
     βcnは、前記電流源素子の利得係数であり、
     λcnは、前記電流源素子のチャネル長変調係数であり、
     V1は、前記第1固定電位であり、
     V2は、前記第2固定電位であり、
     VAは、前記第1トランジスタの前記制御端子における電位であり、
     Vthlpは、前記第3トランジスタのしきい値電圧であり、
     Vthcnは、前記電流源素子のしきい値電圧である。]
    を満たす、請求項8に記載の増幅回路。
  12.  前記第1電位は接地電位であり、前記第2電位は電源電位Vddであり、定常状態において、式:
    Figure JPOXMLDOC01-appb-M000004
    [式中、βlpは、前記第3トランジスタの利得係数であり、
     βcnは、前記電流源素子の利得係数であり、
     V1は、前記第1固定電位であり、
     V2は、前記第2固定電位であり、
     Vthlpは、前記第3トランジスタのしきい値電圧であり、
     Vthcnは、前記電流源素子のしきい値電圧である。]
    を満たす、請求項8に記載の増幅回路。
  13.  式:
     V1+V2=Vdd
    を満たす、請求項9~12のいずれかに記載の増幅回路。
  14.  式:
     -Vthfbp=Vthfbn かつ βfbp=βfbn
    を満たす、請求項8~13のいずれかに記載の増幅回路。
  15.  入力端子に入力された信号を増幅して出力端子に出力する増幅回路であって、
     ゲートと、第1電位に接続されたソースと、前記出力端子に接続されたドレインと、を有する、第1導電型の電界効果トランジスタである第1トランジスタと、
     前記入力端子に接続されたゲートと、ソースと、前記第1トランジスタのゲートに接続されたドレインと、を有する、前記第1導電型と異なる第2導電型の電界効果トランジスタである第2トランジスタと、
     第1固定電位に接続されたゲートと、第2電位に接続されたソースと、前記第2トランジスタのソースに接続されたドレインと、を有する、前記第2導電型の電界効果トランジスタである第3トランジスタと、
     前記第1トランジスタのゲートに接続されたゲートと、前記第2電位に接続されたソースと、前記出力端子に接続されたドレインと、を有する、前記第2導電型の電界効果トランジスタである第4トランジスタと、
     前記第2トランジスタのドレインに電流を供給する電流源素子と、
     一方の入力端子が、前記第2トランジスタのソースと前記第3トランジスタのドレインとの接続点に接続され、他方の入力端子が、前記出力端子に接続された、差動増幅回路と、
     前記差動増幅回路の前記一方の入力端子と前記他方の入力端子とを接続するか否かを切り替えることができる開閉器と、
     を備える増幅回路。
  16.  前記第1トランジスタ及び前記第4トランジスタは、エンハンスメント型のトランジスタである、請求項5~15のいずれかに記載の増幅回路。
  17.  前記電流源素子、前記第2トランジスタ、及び前記第3トランジスタは、デプレッション型のトランジスタである、請求項5~16のいずれかに記載の増幅回路。
  18.  請求項8に記載の増幅回路と、
     前記第2トランジスタの第1端子と前記第3トランジスタのドレインとの接続点と、前記出力端子と、の間に電流が流れない条件を満たすための前記第1固定電位及び前記第2固定電位を決定するために使用されるTEG回路と、を備える複合回路であって、
     前記TEG回路は、
     ゲートと、第1電位に接続されたソースと、前記出力端子に接続されたドレインと、を有する、第1導電型の電界効果トランジスタである第1トランジスタと、
     前記入力端子に接続されたゲートと、ソースと、前記第1トランジスタのゲートに接続されたドレインと、を有する、前記第1導電型と異なる第2導電型の電界効果トランジスタである第2トランジスタと、
     第1固定電位に接続されたゲートと、第2電位に接続されたソースと、前記第2トランジスタのソースに接続されたドレインと、を有する、前記第2導電型の電界効果トランジスタである第3トランジスタと、
     前記第1トランジスタのゲートに接続されたゲートと、前記第2電位に接続されたソースと、前記出力端子に接続されたドレインと、を有する、前記第2導電型の電界効果トランジスタである第4トランジスタと、
     前記第2トランジスタのドレインに電流を供給する電流源素子とを備える、
     複合回路。
  19.  前記TEG回路の前記第2トランジスタのソースと前記TEG回路の前記第3トランジスタのドレインとの接続点と、前記TEG回路の前記出力端子と、を事後的に短絡することができるように構成された、請求項18に記載の複合回路。
  20.  入力端子に入力された信号を増幅して出力端子に出力する増幅回路であって、
     ゲートと、第1電位に接続されたソースと、前記出力端子に接続されたドレインと、を有する第1導電型の第1電界効果トランジスタと、
     前記入力端子に接続されたゲートと、前記出力端子に接続されたソースと、前記第1電界効果トランジスタのゲートに接続されたドレインと、を有する、前記第1導電型と異なる第2導電型の第2電界効果トランジスタと、
     第1固定電位に接続されたゲートと、第2電位に接続されたソースと、前記出力端子に接続されたドレインと、を有する前記第2導電型の第3電界効果トランジスタと、
     前記入力端子に接続されたゲートと、前記第1電位に接続されたソースと、前記第2電界効果トランジスタのドレインに接続されたドレインと、を有する前記第1導電型の第4電界効果トランジスタと、
     を備える増幅回路。
  21.  入力端子に入力された信号を増幅して出力端子に出力する増幅回路であって、
     制御端子と、第1電位に接続された第1端子と、前記出力端子に接続された第2端子と、を有する第1導電型の第1トランジスタと、
     前記入力端子に接続された制御端子と、前記出力端子に接続された第1端子と、前記第1トランジスタの前記制御端子に接続された第2端子と、を有する、前記第1導電型と異なる第2導電型の第2トランジスタと、
     第1固定電位に接続されたゲートと、第2電位に接続されたソースと、前記出力端子に接続されたドレインと、を有する第3導電型の電界効果トランジスタである第3トランジスタと、
     前記出力端子、前記入力端子、及び前記第1電位のうちのいずれかと、前記第2トランジスタの前記第2端子と、の間に直列に接続されたRC回路と、
     を備える増幅回路。
  22.  前記第1トランジスタは、バイポーラトランジスタであり、前記第1トランジスタの前記制御端子はベースであり、前記第1端子はエミッタであり、前記第2端子はコレクタである、請求項21に記載の増幅回路。
  23.  前記第2トランジスタは、バイポーラトランジスタであり、前記第2トランジスタの前記制御端子はベースであり、前記第1端子はエミッタであり、前記第2端子はコレクタである、請求項22に記載の増幅回路。
  24.  前記第2トランジスタは、電界効果トランジスタであり、前記第2トランジスタの前記制御端子はゲートであり、前記第1端子はソースであり、前記第2端子はドレインである、請求項22に記載の増幅回路。
  25.  前記第1トランジスタは、電界効果トランジスタであり、前記第1トランジスタの前記制御端子はゲートであり、前記第1端子はソースであり、前記第2端子はドレインであり、
     前記第2トランジスタは、電界効果トランジスタであり、前記第2トランジスタの前記制御端子はゲートであり、前記第1端子はソースであり、前記第2端子はドレインであり、
     前記増幅回路は、前記第2トランジスタのドレインに電流を供給する電流源素子を更に備える、
     請求項21に記載の増幅回路。
  26.  前記電流源素子は、第2固定電位に接続されたゲートと、前記第1電位に接続されたソースと、前記第2トランジスタのドレインに接続されたドレインと、を有する前記第1導電型の電界効果トランジスタである、請求項25に記載の増幅回路。
PCT/JP2019/048765 2019-03-15 2019-12-12 増幅回路 WO2020188919A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2020536699A JP6864788B2 (ja) 2019-03-15 2019-12-12 増幅回路

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
PCT/JP2019/010926 WO2020188649A1 (ja) 2019-03-15 2019-03-15 増幅回路
JPPCT/JP2019/010926 2019-03-15

Publications (1)

Publication Number Publication Date
WO2020188919A1 true WO2020188919A1 (ja) 2020-09-24

Family

ID=72519047

Family Applications (2)

Application Number Title Priority Date Filing Date
PCT/JP2019/010926 WO2020188649A1 (ja) 2019-03-15 2019-03-15 増幅回路
PCT/JP2019/048765 WO2020188919A1 (ja) 2019-03-15 2019-12-12 増幅回路

Family Applications Before (1)

Application Number Title Priority Date Filing Date
PCT/JP2019/010926 WO2020188649A1 (ja) 2019-03-15 2019-03-15 増幅回路

Country Status (2)

Country Link
JP (2) JP6864788B2 (ja)
WO (2) WO2020188649A1 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112653405A (zh) * 2020-12-16 2021-04-13 宁波铼微半导体有限公司 宽带功率放大器及其构造方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160365859A1 (en) * 2015-06-09 2016-12-15 Mediatek Inc. Wideband Highly-Linear Low Output Impedance D2S Buffer Circuit

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5416614Y2 (ja) * 1973-05-16 1979-06-29
JPS5221751A (en) * 1975-08-12 1977-02-18 Toshiba Corp Voltage follower circuit
US7405624B2 (en) * 2006-04-11 2008-07-29 Agere Systems Inc. Class AB source follower
US8022765B1 (en) * 2008-09-10 2011-09-20 Marvell International Ltd. Source follower with gain compensation, and circuits and methods for source follower gain error compensation
US7733182B2 (en) * 2008-10-31 2010-06-08 Agere Systems Inc. Hybrid class AB super follower
JP5416614B2 (ja) 2010-02-18 2014-02-12 Kddi株式会社 公開情報のプライバシー保護装置、公開情報のプライバシー保護方法およびプログラム
CN102035547A (zh) * 2010-12-06 2011-04-27 上海集成电路研发中心有限公司 电压电流转换器
JP5221751B2 (ja) 2011-05-23 2013-06-26 日本電信電話株式会社 著者行動推定装置、著者行動推定モデル学習装置、著者行動推定方法、著者行動推定モデル学習方法、及びプログラム
GB2525674B (en) * 2014-05-02 2017-11-29 Cirrus Logic Int Semiconductor Ltd Low noise amplifier for MEMS capacitive transducers
EP3402071B1 (en) * 2017-05-08 2020-11-25 ams AG Circuit arrangement
CN112106293B (zh) 2018-05-17 2024-01-02 株式会社村田制作所 放大电路

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160365859A1 (en) * 2015-06-09 2016-12-15 Mediatek Inc. Wideband Highly-Linear Low Output Impedance D2S Buffer Circuit

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
DAECHUL JEONG ET AL.: "Ultra-Low Power Direct- Conversion 16 QAM Transmitter Based on Doherty Power Amplifier", IEEE MICROWAVE AND WIRELESS COMPONENTS LETTERS, vol. 26, no. 7, 9 June 2016 (2016-06-09), pages 528 - 530, XP011615994, DOI: 10.1109/LMWC.2016.2574826 *

Also Published As

Publication number Publication date
JP6864788B2 (ja) 2021-04-28
WO2020188649A1 (ja) 2020-09-24
JP2021122112A (ja) 2021-08-26
JP7224387B2 (ja) 2023-02-17
JPWO2020188919A1 (ja) 2021-04-01

Similar Documents

Publication Publication Date Title
US7339402B2 (en) Differential amplifier with over-voltage protection and method
EP2652872B1 (en) Current mirror and high-compliance single-stage amplifier
US20110068758A1 (en) Regulated circuits and operational amplifier circuits
US8193861B2 (en) Differential amplifier
US7733182B2 (en) Hybrid class AB super follower
JP2002185272A (ja) 差動増幅器
JP6582594B2 (ja) 演算増幅回路
JP6864788B2 (ja) 増幅回路
JP3085803B2 (ja) 差動電流源回路
CN112564649A (zh) 运算放大器电路
US11994887B2 (en) Low dropout linear regulator with high power supply rejection ratio
KR101792463B1 (ko) 고전압 회로에서 저전압 전계효과트랜지스터의 게이트-소스 접합을 보호하는 방법 및 장치
KR100537053B1 (ko) 푸쉬풀형 증폭 회로
WO2022054192A1 (ja) 増幅回路、および、複合回路
EP1804375A1 (en) Differential amplifier circuit operable with wide range of input voltages
KR100280492B1 (ko) 적분기 입력회로
JP2008289066A (ja) 低電圧ボルテージフォロワ回路
US11025213B2 (en) Output pole-compensated operational amplifier
US20230268897A1 (en) Nonlinear frequency compensation system
US20230070816A1 (en) Amplifier circuit
CN113131879B (zh) 用于开关管体偏置的放大器以及跟随器
JP2003273672A (ja) 差動増幅回路
US7236030B2 (en) Method to implement hysteresis in a MOSFET differential pair input stage
CN114761903A (zh) 基准电压产生电路
Kargarrazi Bipolar Silicon Carbide Integrated Circuits for High Temperature Power Applications

Legal Events

Date Code Title Description
ENP Entry into the national phase

Ref document number: 2020536699

Country of ref document: JP

Kind code of ref document: A

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 19919865

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 19919865

Country of ref document: EP

Kind code of ref document: A1